JPH09219687A - 伝送装置 - Google Patents

伝送装置

Info

Publication number
JPH09219687A
JPH09219687A JP8023616A JP2361696A JPH09219687A JP H09219687 A JPH09219687 A JP H09219687A JP 8023616 A JP8023616 A JP 8023616A JP 2361696 A JP2361696 A JP 2361696A JP H09219687 A JPH09219687 A JP H09219687A
Authority
JP
Japan
Prior art keywords
shelves
byte
shelf
node
timing signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP8023616A
Other languages
English (en)
Inventor
Hirotaka Morita
浩隆 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP8023616A priority Critical patent/JPH09219687A/ja
Publication of JPH09219687A publication Critical patent/JPH09219687A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【課題】 複数のシェルフからなる伝送装置に関し、シ
ェルフ間の接続構成を簡単化し、且つ最適タイミング信
号の選択を可能とする。 【解決手段】 複数のシェルフ2−1〜2−nは、複数
のユニット4−11〜4−1k,・・・4−n1〜4−
njを実装して接続する内部バス3−1〜3−nと、こ
の内部バス3−1〜3−nの両端に接続したコネクタ6
−11,6−12,・・・6−n1,6−n2とを有
し、マスタシェルフ1−1に対してケーブル5−1〜5
−nによりシェルフ2−1〜2−nを縦続接続し、マス
タシェルフ1−1のタイミング制御部10により、マス
タシェルフに収容された回線からの抽出タイミング信
号,外部タイミング信号及び優先順位を設定した抽出タ
イミング信号を、S1バイト等の同期状態通知バイトを
基に選択して基準クロック信号を生成する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、複数のシェルフに
より構成された伝送装置に関する。同期光伝送網のSO
NET(Synchronous Optical Network)/SDH
(Synchronous Digital Hierarchy)を構成する伝
送装置は、ネットワーク全体に於ける高精度なクロック
同期が必要となる。このクロック同期の一つの手段とし
て、SSMB(Synchronisation Status Messages
Byte )、即ち、SDHのオーバーヘッドのS1バイト
を用いて、クロック信号の品質状態を通知する方式が知
られている。
【0002】
【従来の技術】図8は従来例の説明図であり、マスタシ
ェルフ71に複数のシェルフ72−1〜72−nがケー
ブル75−1〜75−nにより接続され、マスタシェル
フ71のタイミング制御部73により複数の受信データ
からそれぞれ抽出したタイミング信号を受信選択して、
クロック信号出力部74から基準クロック信号を出力す
るものである。
【0003】又マスタシェルフ71には、例えば、ST
M16(2.5Gbps)の回線が収容され、又シェル
フ72−1〜72−nには、STM1(150Mbp
s)又はSTM4(600Mbps)の回線が収容され
ている。各回線は光信号として伝送する光ファイバによ
り構成され、各シェルフ内部では、電気信号に変換して
処理される構成が一般的である。又マスタシェルフ71
のウエスト側とイースト側とのSTM16の回線から抽
出したタイミング信号と、例えば、予め定めたシェルフ
72−1のチャネル1,2から抽出したタイミング信号
と、外部タイミング信号とをタイミング制御部73によ
り選択し、選択したタイミング信号の位相に同期した基
準クロック信号をクロック信号出力部74から出力す
る。
【0004】図9はSTM1フレームの説明図であり、
9列×9行のオーバーヘッドと、261バイト×9行の
ペイロードとからなるフレーム構成を示し、オーバーヘ
ッドに於けるA1,A2はフレーム同期バイト、J0は
中継セクション・トレースバイト、×は予約バイト、そ
の予約バイトの中の・印は、スクランブルされないバイ
トを示す。
【0005】又B1はBIP−8の監視方式による誤り
監視バイト、E1はオーダーワイヤバイト、△はメディ
ア独立バイト、F1はユーザチャネルバイト、D1〜D
12はネットワーク管理用のデータ通信バイト、H1〜
H3はAUポインタ、B2はBIP−N×24の監視方
式による誤り監視バイト、K1,K2は自動切替用バイ
ト(APS)、S1は同期品質通知バイト、M1は遠隔
誤り表示バイト、E2はオーダーワイヤバイトを示す。
又STM−Nフレームの場合は、STM1フレームがN
個バイト多重された構成となる。
【0006】前述のS1バイトは、下位4ビットb5〜
b8によりクロック同期状態の品質を通知するもので、
例えば、“0000”は品質が不明の状態を示し、“1
111”は装置障害等によりタイミング信号が不適格で
あることを示す。又データ伝送に使用したタイミング信
号の品質をレベルの高いものから順に、“0010”で
レベル2、“0100”でレベル3、“1000”でレ
ベル4、“1011”でレベル5を表し、それ以外のビ
ットb5〜b8のパターンは予約バイトとする。
【0007】従って、S1バイトによりデータ伝送に使
用したタイミング信号の品質を通知することができるか
ら、タイミング制御部73に於いては、クロック信号候
補の設定、優先順位の設定、S1バイトの監視、品質レ
ベルの高いクロック信号の選択を行うことにより、最良
のタイミング信号を選択してクロック信号を出力するこ
とができる。
【0008】
【発明が解決しようとする課題】ネットワーク規模の複
雑且つ大規模化されるに伴って、伝送装置も大規模な構
成となるから、それぞれ複数のユニットを実装した複数
のシェルフにより構成し、シェルフ間はケーブルで接続
する構成が一般的である。その場合、図8に示すよう
に、マスタシェルフ71に対して各シェルフ72−1〜
72−nをケーブル75−1〜75−nにより接続する
ことになり、マスタシェルフ71のコネクタ数は、ケー
ブル75−1〜75−nの数だけ必要となり、且つ将来
の増設を考慮すると、予備のコネクタも設けておくこと
が必要となる。それによって、マスタシェルフ71が大
型化する問題と、ケーブル数の増加の問題とから、大規
模の伝送装置を実現することは困難となる。
【0009】又タイミング制御部73に於いて、集積回
路化した構成の場合、ピン数の制約等により、総ての回
線の抽出タイミング信号を選択する構成とすることは困
難であり、従って、従来例に於いては、マスタシェルフ
71のウエスト側とイースト側とのSTM16の回線の
タイミング信号と、STM1又はSTM4側の予め定め
た2チャネル分のタイミング信号と、外部入力タイミン
グ信号とを入力して選択する構成が採用されており、シ
ェルフ72−1〜72nに収容される総てのSTM1又
はSTM4の回線のタイミング信号の中の最適な信号を
選択して、基準クロック信号を生成することは不可能で
あった。本発明は、複数のシェルフ間の接続構成を簡単
化し、且つ任意の回線のタイミング信号を選択できるよ
うにすることを目的とする。
【0010】
【課題を解決するための手段】本発明の伝送装置は、図
1に示すように、複数のシェルフ1−1,1−2,2−
1〜2−n間をケーブルで接続し、クロック信号に同期
したデータを送受信する伝送装置に於いて、複数のシェ
ルフ1−1,1−2,2−1〜2−nは、任意数のユニ
ット4−11〜4−1k,・・・4−n1〜4−njを
実装して接続する内部バス3−1〜3−nと、この内部
バス3−1〜3−nの両端に接続されたコネクタ6−1
1,6−12〜6−n1,6−n2とを有し、このコネ
クタに接続したケーブル5−1〜5−nによって複数の
シェルフを縦続接続し、この複数のシェルフの中のマス
タシェルフ1−1は、このマスタシェルフ1−1に収容
された回線から抽出したタイミング信号と、他の複数の
シェルフに収容され且つ優先順位を設定された回線から
抽出したタイミング信号とをフレームのオーバーヘッド
の同期品質通知バイトを基に選択し、この選択したタイ
ミング信号の位相に同期した基準クロック信号を生成す
るタイミング制御部10を備えている。
【0011】又複数のシェルフ1−1,1−2,2−1
〜2−nは、この複数のシェルフ1−1,1−2,2−
1〜2−nを縦続接続するケーブルの抜けにより、縦続
接続の経路のケーブル抜けのシェルフ以降のシェルフに
於ける同期品質通知バイトを、このシェルフからのタイ
ミング信号は不適格であるという情報を送出するケーブ
ル抜け検出回路を備えている。
【0012】
【発明の実施の形態】図1は本発明の実施例の説明図で
あり、1−1,1−2,2−1〜2−nはシェルフ、3
−1〜3−nは内部バス、4−11〜4−1k,・・・
4−n1〜4−njは受信ユニット、5−1〜5−2は
ケーブル、6−1〜6−4,6−11〜6−n2はコネ
クタ、7はSTM1又はSTM4の回線、8は受信ユニ
ット、9はタイミング制御ユニット、10はタイミング
制御部、11はSTM16の回線を示す。
【0013】STM16の回線11を収容したシェルフ
1−1,1−2は冗長構成のマスタシェルフに相当し、
STM1(150Mbps)又はSTM4(600Mb
ps)の回線からのデータの多重及び分離する構成を備
えているものであり、一方がマスタの時に、他方はスレ
ーブとなる。又受信ユニット8及びタイミング制御ユニ
ットについても冗長構成として信頼性を向上させた場合
を示し、マスタシェルフとなったシェルフのタイミング
制御部10に於いて選択優先順位及び品質レベルに従っ
てタイミング信号を選択し、位相同期ループ回路を含む
クロック信号出力部から基準クロック信号を出力する。
【0014】又STM1又はSTM4の回線7を収容し
たシェルフ1−1,1−2,2−1〜2−nは、ケーブ
ル5−1〜5−nを介して縦続接続し、シェルフ2−1
〜2−nの内部バス3−1〜3−nに接続された2個の
コネクタ6−11,6−12〜6−n1を介して、総て
のシェルフをマスタシェルフに縦続接続することができ
る。この場合、最後尾のシェルフ2−nのコネクタ6−
n2には終端コネクタを接続して、信号の不要な反射を
防止する。又増設時に於いては、最後尾のシェルフ2−
nのコネクタ6−n2にケーブルを介して増設シェルフ
を接続することにより、マスタシェルフと接続すること
ができる。
【0015】又シェルフ2−1〜2−nの内部バス3−
1〜3−n及びケーブル5−1〜5−nは、優先順位1
〜3に対応したタイミング信号を伝送する構成のみを図
示しており、他の信号の伝送用の信号線は図示を省略し
ている。又タイミング信号の優先順位は、例えば、マス
タシェルフ側から予め設定し、優先順位1〜3に設定さ
れたタイミング信号をタイミング制御部10に転送す
る。
【0016】図2は本発明の実施例のケーブル接続構成
の説明図であり、1はマスタシェルフ、2−1,2−
2,・・・はシェルフ、5−1,5−2はケーブル、1
0はタイミング制御部、SCKは伝送用クロック信号、
SAEはアドレス・イネーブル信号、SDEはデータ・
イネーブル信号、SBSはアドレス/データ、CP1〜
CP3は優先順位1〜3のタイミング信号、EQCは装
置クロック信号、RMVはコネクタ抜け検出用信号を示
す。、タイミング制御部10は、STM16の回線から
抽出したラインタイミングLTと外部入力タイミング信
号EXと優先順位に従ったタイミング信号CP1〜CP
3とを、優先順位1〜3とS1バイトによる品質レベル
とを基に選択して基準クロック信号を出力する。
【0017】図3は本発明の実施例の信号のタイミング
チャートを示し、図2に於ける信号の一例を示す。伝送
用クロック信号SCKに同期して、アドレス・イネーブ
ル信号SAEとデータ・イネーブル信号SDEとアドレ
ス/データSBSを伝送するもので、アドレス・イネー
ブル信号SAEが“0”の時、優先順位1〜3を示す4
ビットのP1〜P3を伝送し、データ・イネーブル信号
SDEが“0”の時、〜に示すS1バイトによる品
質レベル・データを伝送する。又1サイクルの最後のP
TとSSBMとは、現在選択中の優先順位と品質レベル
とを示し、このデータは、STM1,STM4,STM
16のS1バイトに挿入されて送信される。この場合、
優先順位1〜3と、品質レベル・データとを時分割的に
伝送して、信号線数を削減している。
【0018】図4はS1バイトと品質レベルとの説明図
であり、S1バイトのビットb5〜b8のデータ値と品
質レベルとの関係の一例を示し、S1バイトのデータ値
“0000”は、前述のように、タイミング信号の品質
レベルが不明の場合を示し、データ値“1111”は、
クロック障害等を示すものである。又品質レベルは、
“0010”→“0100”→“1000”→“101
1”の順に低くなる場合を示している。
【0019】図5は本発明の実施例のコネクタのピン配
列説明図であり、図1のコネクタ6−1〜6−4,6−
11,6−12〜6−n1,6−n2の構成の一例を示
し、図2に於ける信号と同一符号は同一名称のピンを示
す。又SGはアースピンである。又(T)はチップ,
(R)はリング側を示し、平衡伝送に於いては、
(T),(R)の両方のピンを使用し、不平衡伝送に於
いてはチップ(T)側のピンのみを使用することにな
る。又図示のように、縦方向に使用した時のケーブル等
を含む重さにより上部側が抜け易いことから、コネクタ
抜け検出用信号RMVのピンを最上部に配置している。
【0020】前述のように、シェルフ2−1〜2−nの
ユニット4−11〜4−1k,・・・4−n1〜4−n
jに対して優先順位を設定すると、優先順位1〜3に設
定されたユニットの図示を省略した制御部により、優先
順位1〜3に対応したポートから、抽出タイミング信号
を内部バス3−1〜3−nに送出し、他のポートは内部
バス3−1〜3−nに対して、バスドライバや3ステー
トゲート等によってハイインピーダンス状態となるよう
に制御する。例えば、優先順位1をシェルフ2−1のユ
ニット4−11、優先順位2をシェルフ2−nのユニッ
ト4−n1、優先順位3をシェルフ2−nのユニット4
−njとすることができる。この優先順位1〜3はシス
テム運用中に変更することも勿論可能である。
【0021】従って、マスタシェルフ1のタイミング制
御部10には、図2に示すように、STM16の回線か
ら抽出したラインタイミング信号LTと、外部入力タイ
ミング信号EXと、設定した優先順位1〜3の回線から
抽出したタイミング信号CP1〜CP3とが加えられ、
且つS1バイトによる品質レベルを基に、タイミング信
号を選択し、そのタイミング信号に位相同期した基準ク
ロック信号を出力することができる。又優先順位1〜3
のタイミング信号CP1〜CP3は3個の場合を示す
が、ケーブルの本数の増加が可能の場合は、3個以上に
設定することができる。
【0022】図6は本発明の実施例のケーブル抜け検出
の説明図であり、マスタシェルフ1とシェルフ2−1〜
2−nとの要部を示し、21,21−1〜21−nはケ
ーブル抜け検出回路、22はオア回路、23は抵抗、2
4は回線を接続するインタフェース部、+Vはハイレベ
ルを示す電圧である。又ケーブル抜け検出回路21,2
1−1〜21−nのオア回路22に加えられるS1は、
オーバーヘッドに付加されたS1バイトを示す。
【0023】各シェルフ1,2−1〜2−nは、ケーブ
ル5−1〜5−nにより縦続接続するものであり、コネ
クタ6−aは折返コネクタとしてアースに接続する。又
シェルフ2−nが最後尾シェルフの場合、コネクタ6−
n2に終端コネクタを接続することになる。各コネクタ
6b,6−11,6−12〜6−n1が正常に接続され
ている場合、オア回路22の一方はローレベルとなるか
ら、S1バイトはこのオア回路22を介して図示を省略
した制御部に加えられ、優先順位1〜3に設定されてい
る場合は、このS1バイトによる品質レベルを送出する
ことになる。
【0024】又例えば、コネクタ6−11が抜けた場
合、シェルフ2−1及び縦続接続の経路のシェルフ2−
1以降のシェルフ2−2〜2−nのオア回路22の一方
は、抵抗23を介して+Vのハイレベルとなり、このオ
ア回路22を介したS1バイトはハイレベルの“1”に
固定される。即ち、図4に示すS1バイトのビットb5
〜b8が“1111”となり、装置から出力されるST
M1,STM4のS1バイトに“1111”を挿入し
て、対向装置側でのタイミングの切替えを行う。
【0025】図7は本発明の実施例のS1バイトの適用
説明図であり、S1バイトによる同期品質通知バイト
(SSMB;Synchronisation Status Message B
yte )によって、クロック信号の選択を行う場合を示
す。又(A)は、リング構成伝送路によりノードM,
A,B,Cが接続されたシステムに於ける正常時を示
し、ノードA,B,Cは、側の優先順位を側より高
く設定した場合に於いて、ノードMは、ノードA,Cに
対してS1バイトに“0010”を挿入して送出する。
又各ノードM,A,B,Cは、図1又は図6に示すよう
に、複数のシェルフにより構成され、各シェルフはケー
ブルによって縦続接続されている。EXTCLKは外部
入力クロック信号を示す。
【0026】(A)に示すように、ノードAは、ノード
MからのS1バイトが“0010”であり、且つ優先順
位を高く設定した側であるから、ノードMからのクロッ
ク信号を選択し、ノードMに送信するS1バイトを、タ
イミングループを避ける為に“1111”とし、又ノー
ドBに対してS1バイトを“0010”として送出す
る。ノードBは、ノードAからのS1バイトが“001
0”であり、且つ優先順位を高く設定した側であるか
ら、ノードAからのクロック信号を選択し、ノードAに
対するS1バイトを、タイミングループを避ける為に
“1111”とし、ノードCに対してS1バイトを“0
010”として送出する。
【0027】ノードCは、ノードM,BからのS1バイ
トが共に“0010”であるが、優先順位が高いのノ
ードBからのクロック信号を選択し、ノードBに対する
S1バイトを、タイミングループを避ける為に“111
1”とし、ノードMに対してS1バイトを“0010”
として送出する。この場合、マスタとしてのノードMか
ら送出するクロック信号は、各ノードA,B,Cに於い
て、反時計方向に伝送されるクロック信号を選択する構
成となる。
【0028】又(B)に示すように、ノードM→A間に
障害が発生すると、ノードAは、ノードBからのS1バ
イトがオール“1”であり、且つノードMからのクロッ
ク信号が停止するから、ホールドオーバーとなり、ノー
ドBに対するS1バイトを、“0010”からオール
“1”に変更して送出する。又ノードBに於いても、ノ
ードCからのS1バイトがオール“1”であり、且つノ
ードAからのS1バイトがオール“1”となるから、ホ
ールドオーバーとなり、ノードCに対するS1バイト
を、“0010”からオール“1”に変更して送出す
る。
【0029】ノードCに於いては、ノードBからのS1
バイトがオール“1”となった時、ノードMからのS1
バイトが“0010”であるから、ノードMからのクロ
ック信号を選択することができ、この選択によりノード
Bに対するS1バイトを、オール“1”から“001
0”に変更して送出する。
【0030】それにより、(C)に示すように、ノード
Bは、ノードCからのクロック信号を選択し、ノードA
に対するS1バイトを、オール“1”から“0010”
に変更して送出する。ノードAは、ノードBからのS1
バイトが“0010”に変更されたことにより、ノード
Bからのクロック信号を選択する。従って、ノードMか
らのクロック信号は、各ノードに対して時計方向に伝送
されることになり、各ノードM,A,B,Cは、ノード
M,A間の障害によっても最良のクロック品質を維持す
ることができる。
【0031】そして、ノードM,A間の障害が回復する
と、(D)に示すように、ノードMからノードAに対す
るS1バイトは“0010”となり、ノードBからのS
1バイトも“0010”であるが、ノードAは、優先順
位の高いノードM側を選択することになる。それによ
り、ノードAはノードBに対するS1バイトを、オール
“1”から“0010”に変更して送出し、ノードMに
対するS1バイトをオール“1”として送出する。
【0032】ノードBは、ノードA,CからのS1バイ
トが“0010”であるが、優先順位の高いノードA側
を選択する、そして、ノードCに対してS1バイトをオ
ール“1”から“0010”に変更して送出する。ノー
ドCに於いては、ノードB,MからのS1バイトが“0
010”であるが、優先順位の高いB側を選択する。従
って、最初の(A)に示す状態に復帰することになる。
【0033】更に複雑なネットワーク構成の場合は、複
数ノードからのS1バイトによる品質レベルを判定し、
同一の品質レベルの場合は、予め設定された優先順位に
従ってクロック信号CLKを選択することができる。こ
のようなクロック信号CLKの選択手段は、前述の実施
例のマスタシェルフ1のタイミング制御部10に於いて
行うことができる。
【0034】
【発明の効果】以上説明したように、本発明は、複数の
シェルフを、ケーブルによって縦続接続し、マスタシェ
ルフに収容された回線から抽出したタイミング信号と、
外部入力タイミング信号と、複数のシェルフに収容され
た回線から抽出して優先順位を選定されたタイミング信
号とを、タイミング制御部10に加えて、SDHフレー
ムのオーバーヘッドのS1バイトのような、フレームの
オーバーヘッドの同期品質通知バイトを基に選択して、
基準クロック信号を生成するものであり、マスタシェル
フは、縦続接続する為のコネクタを設けるだけで済むか
ら、コネクタの為のスペースが小さくなり、又増設時に
於いては、最後尾のシェルフのコネクタに増設シェルフ
をケーブルで接続することになり、大規模構成の伝送装
置を容易に実現できる利点がある。
【0035】又優先順位を固定的に割付けるものではな
く、任意のシェルフに収容された回線の抽出タイミング
信号に割付けることができるから、最適なタイミング信
号を複数の優先順位に従って選択できる利点がある。又
ケーブル抜け検出回路により、縦続接続したケーブル抜
けを検出することができるから、伝送装置の信頼性を向
上できる利点がある。
【図面の簡単な説明】
【図1】本発明の実施例の説明図である。
【図2】本発明の実施例のケーブル接続構成の説明図で
ある。
【図3】本発明の実施例の信号のタイミングチャートで
ある。
【図4】S1バイトと品質レベルとの説明図である。
【図5】本発明の実施例のコネクタのピン配列説明図で
ある。
【図6】本発明の実施例のケーブル抜け検出の説明図で
ある。
【図7】本発明の実施例のS1バイトの適用説明図であ
る。
【図8】従来例の説明図である。
【図9】STM−1フレームの説明図である。
【符号の説明】
1−1 マスタシェルフ 1−2 スレーブシェルフ 2−1〜2−n シェルフ 3−1〜3−n 内部バス 4−11〜4−1k,・・・4−n1〜4−nj 受信
ユニット 5−1〜5−n ケーブル 6−1〜6−4,6−11,6−12〜6−n1,6−
n2 コネクタ 10 タイミング制御部

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 複数のシェルフ間をケーブルで接続し、
    クロック信号に同期したデータを送受信する伝送装置に
    於いて、 前記複数のシェルフは、任意数のユニットを実装して接
    続する内部バスと、該内部バスの両端に接続されたコネ
    クタとを有し、該コネクタに接続したケーブルによって
    前記複数のシェルフを縦続接続し、 該複数のシェルフの中のマスタシェルフは、該マスタシ
    ェルフに収容された回線から抽出したタイミング信号
    と、他の複数のシェルフに収容され且つ優先順位を設定
    された回線から抽出したタイミング信号とを、フレーム
    のオーバーヘッドの同期品質通知バイトを基に選択し、
    該選択したタイミング信号の位相に同期した基準クロッ
    ク信号を生成するタイミング制御部を備えたことを特徴
    とする伝送装置。
  2. 【請求項2】 前記複数のシェルフは、該複数のシェル
    フを縦続接続する前記ケーブルの抜けにより、縦続接続
    の経路の該ケーブル抜けのシェルフ以降のシェルフに於
    ける前記同期品質通知バイトを、該シェルフからのタイ
    ミング信号は不適格であるとして送出するケーブル抜け
    検出回路を備えたことを特徴とする請求項1記載の伝送
    装置。
JP8023616A 1996-02-09 1996-02-09 伝送装置 Withdrawn JPH09219687A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8023616A JPH09219687A (ja) 1996-02-09 1996-02-09 伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8023616A JPH09219687A (ja) 1996-02-09 1996-02-09 伝送装置

Publications (1)

Publication Number Publication Date
JPH09219687A true JPH09219687A (ja) 1997-08-19

Family

ID=12115548

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8023616A Withdrawn JPH09219687A (ja) 1996-02-09 1996-02-09 伝送装置

Country Status (1)

Country Link
JP (1) JPH09219687A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6567422B1 (en) 1999-01-19 2003-05-20 Fujitsu Limited Network synchronization controller and timing loop prevention method
WO2008120382A1 (ja) 2007-03-29 2008-10-09 Fujitsu Limited ネットワーク装置
JP2015534380A (ja) * 2012-09-28 2015-11-26 ▲ホア▼▲ウェイ▼技術有限公司 クロックを同期するための方法、システム、および装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6567422B1 (en) 1999-01-19 2003-05-20 Fujitsu Limited Network synchronization controller and timing loop prevention method
WO2008120382A1 (ja) 2007-03-29 2008-10-09 Fujitsu Limited ネットワーク装置
US8194704B2 (en) 2007-03-29 2012-06-05 Fujitsu Limited Network equipment
JP2015534380A (ja) * 2012-09-28 2015-11-26 ▲ホア▼▲ウェイ▼技術有限公司 クロックを同期するための方法、システム、および装置
US9641268B2 (en) 2012-09-28 2017-05-02 Huawei Technologies Co., Ltd. Method, system and device for synchronizing clocks
JP2017153125A (ja) * 2012-09-28 2017-08-31 ▲ホア▼▲ウェイ▼技術有限公司Huawei Technologies Co.,Ltd. クロックを同期するための方法、システム、および装置

Similar Documents

Publication Publication Date Title
US5365510A (en) Communications system with a single protection loop
JP3432958B2 (ja) 光伝送システム及び伝送路切替制御方法
JP3414627B2 (ja) 同期装置
JPH11261512A (ja) パス情報構築方法
JPH10505974A (ja) 統合多重構造デジタルクロスコネクトインテグレーテッドオフィスリンク
US8194704B2 (en) Network equipment
JP2000216741A (ja) 同期ディジタル通信ネットワークにおけるネットワークエレメントの同期化
JPH10136000A (ja) シンクロナイゼーションメッセージによるアクティブリファレンスの切替え装置
JP2002101064A (ja) 回線再配置方法およびそのための回路
JP3761732B2 (ja) ネットワーク同期制御装置
US5570344A (en) Synchronous digital hierarchy transmission device and method for exchanging synchronous digital hierarchy transmission device units
US7349411B2 (en) Economically expansible switching network
US6628674B1 (en) Apparatus depending on timing source for synchronization
JP3197793B2 (ja) 無線装置
US6560245B1 (en) Telecommunications system
JPH09219687A (ja) 伝送装置
JP3052922B2 (ja) 通信端局装置及びその動作クロック選定方法並びにその制御プログラムを記録した記録媒体
JP2001358736A (ja) リング型ネットワークシステム
JP3556323B2 (ja) 中継装置
EP0708542B1 (en) Generalized deterministic squelching in a ring transmission system
JP3331451B2 (ja) ディジタル信号伝送装置
US20040190443A1 (en) Transmission apparatus and concatenation setting method
JP2001268089A (ja) Atmセルサービス装置及びその方法
JP2004194067A (ja) 同期網確立方法及びその装置
JP3492558B2 (ja) リング型ネットワークシステム

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20030506