JPH09214864A - 液晶表示装置及び液晶表示方法 - Google Patents

液晶表示装置及び液晶表示方法

Info

Publication number
JPH09214864A
JPH09214864A JP8021160A JP2116096A JPH09214864A JP H09214864 A JPH09214864 A JP H09214864A JP 8021160 A JP8021160 A JP 8021160A JP 2116096 A JP2116096 A JP 2116096A JP H09214864 A JPH09214864 A JP H09214864A
Authority
JP
Japan
Prior art keywords
clock
liquid crystal
signal
dot
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8021160A
Other languages
English (en)
Inventor
Ryoichi Ogishima
亮一 荻島
Akinari Otani
晃也 大谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP8021160A priority Critical patent/JPH09214864A/ja
Publication of JPH09214864A publication Critical patent/JPH09214864A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【課題】 簡単な構成で低コストでありながら、画像の
拡大及び縮小処理を高画質に行うことができる液晶表示
装置を提供する。 【解決手段】 コントロール回路105がドットクロック
信号CLK、水平同期信号HS、及び垂直同期信号VS
から垂直シフトクロックCPVと、その2倍の周波数を
有する第2の垂直シフトクロック2CPVとを生成す
る。水平ライン数をカウントするラインカウント回路10
6の出力Vcntとフィールド数をカウントするフィー
ルドカウント回路107の出力Vcntとからクロック選
択パルス発生回路108が生成する垂直シフトクロック選
択パルスVsctに応じて、垂直シフトクロック選択回
路109が垂直シフトクロックCPV又は第2の垂直シフ
トクロック2CPVのどちらか一方を選択する。このよ
うにして、拡大前の画像データを複数フィールドの時間
的に重み付けされた拡大画像データに変換する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、表示画像の拡大又
は縮小を行う液晶表示装置及び液晶表示方法に関するも
のである。
【0002】
【従来の技術】この種の液晶表示装置は、例えば特開平
2−63377号公報、特開平7−114359号公報
等に開示されている。
【0003】図17に、画像データ処理により表示画像
の拡大及び縮小を行う液晶表示装置の従来例をブロック
図で示す。この表示装置において、垂直方向のアドレス
をカウントするXアドレスカウンタ501aの出力が直
接、又はXカウンタ値処理回路502aを経て、フィー
ルドメモリ504に入力される。その切り替えはX選択
スイッチ503aによって行われる。同様に、水平方向
のアドレスをカウントするYアドレスカウンタ501b
からの直接の出力、又はYカウンタ値処理回路502b
を経た出力のいずれか一方がY選択スイッチ503bに
よって選択されてフィールドメモリ504に入力され
る。
【0004】フィールドメモリ504には、画像データ
Vsigの入力端子505も接続されている。フィール
ドメモリ504から出力された画像信号Vsig2は駆
動信号発生回路509へ入力される。さらに、画像デー
タVsigのドットクロック信号CLK、水平同期信号
HS、垂直同期信号VSがそれぞれの入力端子506,
507,508から駆動信号発生回路509へ入力され
る。駆動信号発生回路509はこれらの入力信号に基づ
いて液晶モジュール513の駆動信号を生成する。液晶
モジュール513は、駆動信号発生回路509からの表
示データ出力に応じて画像信号を出力するソースドライ
バ510と、駆動信号発生回路509からの走査信号出
力に応じてゲートパルスを出力するゲートドライバ51
1と、ソースドライバ510及びゲートドライバ511
からの出力に応じて画像表示を行う液晶パネル512と
から成る。
【0005】図18に、Xアドレスカウンタ501aの
出力値Xcnt1、カウント値処理回路502aの出力
値Xcnt2、Yアドレスカウンタ501bの出力値Y
cnt1、カウント値処理回路502bの出力値Ycn
t2、マトリクス状に表示された原画像データVsi
g、そして、マトリクス状に表示されたフィールドメモ
リ504の出力画像データVsig2をそれぞれ示す。
【0006】Xアドレスカウンタ501a及びYアドレ
スカウンタ501bによって、フィールドメモリ504
に記憶されている画像データVsigの垂直方向及び水
平方向の座標がカウントされる。カウント値は図18に
示すように1ずつインクリメンとされている。すなわち
Xアドレスカウンタ501aにおいては垂直方向に1、
2、3、4...とカウントされ、Yアドレスカウンタ
501bにおいては水平方向に1、2、3、4...と
カウントされている。
【0007】カウント値処理回路502a及び502b
はそれぞれ垂直方向及び水平方向のアドレス値を1/2
にする。すなわちXアドレスカウンタ501a及びYア
ドレスカウンタ501bにおけるカウント値を1ビット
右シフトする(図18では、キャリーが生じた場合に1
加えることによって端数の切り上げが行なわれている。
この結果、Xカウント値処理回路502aの出力値Xc
nt2及びYカウント値処理回路502bの出力値50
2bは、1、1、2、2、3、3、……という具合に同
じ値を2回ずつ繰り返して出力する。
【0008】X選択スイッチ503a及びY選択スイッ
チ503bによってアドレスカウント値Xcnt1及び
Ycnt1が選択された場合は画像データVsigが順
次フィールドメモリ504より読み出されるため、垂直
方向及び水平方向共に通常の画像データが出力され、液
晶モジュール513に通常の画像が表示される。一方、
アドレスカウント値Xcnt2及びYcnt2が選択さ
れた場合は垂直方向及び水平方向に2回ずつ同一画像デ
ータがフィールドメモリ504より読み出されるため、
垂直方向及び水平方向に2倍に拡大された画像データが
出力され、液晶モジュール513には垂直方向及び水平
方向に2倍に拡大された画像が表示されることになる。
【0009】次に、図19は画像データを直接補間位置
に補間することにより表示画像の拡大を行う液晶表示方
式を示したものである。この表示方式では、ある画像デ
ータVsigを拡大表示する際、所定の補間位置に隣接
の画像データをそのまま挿入する。あるフィールドで一
方の隣接画像データを用いれば、次のフィールドでは他
方の隣接画像データを用いる。図19は、4ライン分の
画像データVsigを5ライン分の画像データに拡大表
示する場合の補間を示している。図から分かるように、
垂直方向に並んだ4ライン分の画像データVsig=S
1、S2、S3、S4に関して、補間位置である第5ラ
インにおいて、第1フィールドでは第4ラインの画像デ
ータS4を補間し、第2フィールドでは第6ラインの画
像データS5を補間している。したがって、2フィール
ドを見た場合の表示画像の平均値は(S4+S5)/2
となる。その結果、単に一方の隣接画像データのみを用
いて補間する場合に比較して拡大画像の不連続感(ギザ
ギザ感)が小さくなる。
【0010】
【発明が解決しようとする課題】しかしながら、上記の
ような画像データ処理により表示画像の拡大及び縮小を
行う構成では、画像データの大きさに対応した垂直方向
及び水平方向のアドレスカウンタ、及び、画像データを
一時記憶しておくためのフィールドメモリが必要であ
り、通常の液晶モジュールに比較して高コストとなる。
また、補間位置の一方の隣接画像データをそのまま補間
することにより表示画像を拡大する方式は、拡大画像の
滑らかさが不十分である欠点を有している。
【0011】本発明はかかる点に鑑み、構成が簡単で低
コストであり、しかも高画質な拡大及び縮小画像表示を
行うことができる液晶表示装置及び方法を提供すること
を目的とする。
【0012】
【課題を解決するための手段】上記目的を達成するため
の本発明による液晶表示装置の第1の構成は、(a)ド
ットクロック信号CLK、水平同期信号HS、及び垂直
同期信号VSから垂直シフトクロックCPVと、その整
数倍の周波数を有する第2の垂直シフトクロック2CP
Vとを生成するコントロール回路と、(b)水平同期信
号HS及び垂直同期信号VSに基づいて水平ライン数を
カウントしラインカウント値Vcntとして出力するラ
インカウント回路と、(c)垂直同期信号VSに基づい
てフィールド数をカウントしフィールドカウント値Fc
ntとして出力するフィールドカウント回路と、(d)
ラインカウント値Vcnt及びフィールドカウント値F
cntに応じて垂直シフトクロックCPV又は第2の垂
直シフトクロック2CPVのどちらか一方を選択するた
めのクロック選択パルスVsctを出力するクロック選
択パルス発生回路と、(e)クロック選択パルスVsc
tに応じて垂直シフトクロックCPV又は第2の垂直シ
フトクロック2CPVのどちらか一方を選択し第3の垂
直シフトクロックVclkとして出力するクロック選択
回路と、(f)画像データVsig、ドットクロック信
号CLK、水平同期信号HS、及び垂直同期信号VSか
ら駆動信号を生成する駆動信号発生回路と、(g)第3
の垂直シフトクロックVclkの入力に応じてゲートパ
ルスを発生するゲートドライバ、駆動信号に応じて液晶
表示データを出力するソースドライバ、そしてゲートド
ライバに接続されたゲートラインとソースドライバに接
続されたソースラインとがマトリクス状に配置されたア
クティブマトリクス液晶パネルからなる液晶モジュール
とを備えていることを特徴とする。
【0013】そして、このような表示装置によって行う
本発明による拡大画像の表示方法は、垂直方向に連続し
て並んだm個の画素データからなるデータ列を垂直方向
に連続して並んだn個(m<n)の画素データからなる
データ列に拡大変換する際に、第2の垂直シフトクロッ
ク2CPVを選択するタイミングをフィールドごとに変
化させることにより、m個のフィールドにわたる拡大変
換後のデータ列に含まれるm×n個の画素データ中に変
換前のm個の画素データがそれぞれ出現する回数が等し
くn回であるようにすることを特徴とする。
【0014】本発明による液晶表示装置の第2の構成
は、(a)ドットクロック信号CLK、水平同期信号H
S、及び垂直同期信号VSから垂直シフトクロックCP
Vと、その垂直シフトクロックCPVのLレベル信号C
PVLとを生成するコントロール回路と、(b)水平同
期信号HS及び垂直同期信号VSに基づいて水平ライン
数をカウントしラインカウント値Vcntとして出力す
るラインカウント回路と、(c)垂直同期信号VSに基
づいてフィールド数をカウントしフィールドカウント値
Fcntとして出力するフィールドカウント回路と、
(d)ラインカウント値Vcnt及びフィールドカウン
ト値Fcntに応じて垂直シフトクロックCPV又はそ
のLレベル信号CPVLのどちらか一方を選択するため
のクロック選択パルスVsctを出力するクロック選択
パルス発生回路と、(e)クロック選択パルスVsct
に応じて垂直シフトクロックCPV又はそのLレベル信
号CPVLのどちらか一方を選択し第2の垂直シフトク
ロックVclkとして出力するクロック選択回路と、
(f)画像データVsig、ドットクロック信号CL
K、水平同期信号HS、及び垂直同期信号VSから駆動
信号を生成する駆動信号発生回路と、(g)第2の垂直
シフトクロックVclkの入力に応じてゲートパルスを
発生するゲートドライバ、駆動信号に応じて液晶表示デ
ータを出力するソースドライバ、そしてゲートドライバ
に接続されたゲートラインとソースドライバに接続され
たソースラインとがマトリクス状に配置されたアクティ
ブマトリクス液晶パネルからなる液晶モジュールとを備
えていることを特徴とする。
【0015】そして、このような表示装置によって行う
本発明による縮小画像の表示方法は、垂直方向に連続し
て並んだm個の画素データからなるデータ列を垂直方向
に連続して並んだn個(m>n)の画素データからなる
データ列に縮小変換する際に、Lレベル信号CPVLを
選択するタイミングをフィールドごとに変化させること
により、m個のフィールドにわたる縮小変換後のデータ
列に含まれるm×n個の画素データ中に変換前のm個の
画素データがそれぞれ出現する回数が等しくn回である
ようにすることを特徴とする。
【0016】本発明による液晶表示装置の第3の構成
は、(a)ドットクロック信号CLK及び水平同期信号
HSに基づいて水平方向のドット数をカウントしドット
カウント値Hcntとして出力するドットカウント回路
と、(b)垂直同期信号VSに基づいてフィールド数を
カウントしフィールドカウント値Fcntとして出力す
るフィールドカウント回路と、(c)ドットカウント値
Hcnt及びフィールドカウント値Fcntに応じてド
ットクロックCLK又はそのドットクロックCLKの整
数倍の周波数を有する第2のドットクロック2CLKの
どちらか一方を選択するためのクロック選択パルスHs
ctを出力するクロック選択パルス発生回路と、(d)
クロック選択パルスHsctに応じてドットクロックC
LK又は第2のドットクロック2CLKのどちらか一方
を選択し第3のドットクロックDCKとして出力するド
ットクロック選択回路と、(e)画像データVsig、
ドットクロック信号CLK、水平同期信号HS、及び垂
直同期信号VSから駆動信号を生成する駆動信号発生回
路と、(f)駆動信号に応じてゲートパルスを発生する
ゲートドライバ、第3のドットクロックDCKに応じて
ラッチパルスを生成するシフトレジスタとラッチパルス
に応じて画像データをサンプリングするラッチ回路を含
むソースドライバ、そしてゲートドライバに接続された
ゲートラインとソースドライバに接続されたソースライ
ンとがマトリクス状に配置されたアクティブマトリクス
液晶パネルからなる液晶モジュールとを備えていること
を特徴とする。
【0017】そして、このような表示装置によって行う
本発明による拡大画像の表示方法は、水平方向に連続し
て並んだm個の画素データからなるデータ列を水平方向
に連続して並んだn個(m<n)の画素データからなる
データ列に拡大変換する際に、第2のドットクロック2
CLKを選択するタイミングをフィールドごとに変化さ
せることにより、m個のフィールドにわたる拡大変換後
のデータ列に含まれるm×n個の画素データ中に変換前
のm個の画素データがそれぞれ出現する回数が等しくn
回であるようにすることを特徴とする.本発明による液
晶表示装置の第2の構成は、(a)ドットクロック信号
CLK及び水平同期信号HSに基づいて水平方向のドッ
ト数をカウントしドットカウント値Hcntとして出力
するドットカウント回路と、(b)垂直同期信号VSに
基づいてフィールド数をカウントしフィールドカウント
値Fcntとして出力するフィールドカウント回路と、
(c)ドットカウント値Hcnt及びフィールドカウン
ト値Fcntに応じてドットクロックCLK又はそのド
ットクロックCLKのLレベル信号CLKLのどちらか
一方を選択するためのクロック選択パルスHsctを出
力するクロック選択パルス発生回路と、(d)クロック
選択パルスHsctに応じてドットクロックCLK又は
そのLレベル信号CLKLのどちらか一方を選択し第2
のドットクロックDCKとして出力するクロック選択回
路と、(e)画像データVsig、ドットクロック信号
CLK、水平同期信号HS、及び垂直同期信号VSから
駆動信号を生成する駆動信号発生回路と、(f)駆動信
号に応じてゲートパルスを発生するゲートドライバ、第
2のドットクロックDCKに応じてラッチパルスを生成
するシフトレジスタとラッチパルスに応じて画像データ
をサンプリングするラッチ回路を含むソースドライバ、
そしてゲートドライバに接続されたゲートラインとソー
スドライバに接続されたソースラインとがマトリクス状
に配置されたアクティブマトリクス液晶パネルからなる
液晶モジュールとを備えていることを特徴とする。
【0018】そして、このような表示装置によって行う
本発明による縮小画像の表示方法は、水平方向に連続し
て並んだm個の画素データからなるデータ列を水平方向
に連続して並んだn個(m>n)の画素データからなる
データ列に縮小変換する際に、Lレベル信号CLKLを
選択するタイミングをフィールドごとに変化させること
により、m個のフィールドにわたる縮小変換後のデータ
列に含まれるm×n個の画素データ中に変換前のm個の
画素データがそれぞれ出現する回数が等しくn回である
ようにすることを特徴とする。
【0019】
【発明の実施の形態】以下、本発明の実施の形態をいく
つかの実施例と図面を用いて説明する。 (実施例1)図1に本発明の第1の実施例に係る液晶表
示装置のブロック図を示す。図1において、入力端子1
01,102,103,104から、画像データVsi
g、そのドットクロック信号CLK、水平同期信号H
S、及び垂直同期信号VSがそれぞれ入力される。
【0020】コントロール回路105はドットクロック
信号CLK、水平同期信号HS、及び垂直同期信号VS
より垂直シフトクロックCPVと、その2倍の周波数を
有する第2の垂直シフトクロック2CPVとを生成す
る。ラインカウント回路106は水平同期信号HS及び
垂直同期信号VSより水平ライン数をカウントしてライ
ンカウント値Vcntを出力する。フィールドカウント
回路107は垂直同期信号VSよりフィールド数をカウ
ントしてフィールドカウント値Fcntを出力する。
【0021】クロック選択パルス発生回路108はライ
ンカウント値Vcnt及びフィールドカウント値Fcn
tに応じて、垂直シフトクロックCPV又は第2の垂直
シフトクロック2CPVのどちらか一方を選択するため
のクロック選択パルスVsctを発生する。クロック選
択スイッチ109はクロック選択パルスVsctの値に
応じて垂直シフトクロックCPV又は第2の垂直シフト
クロック2CPVのどちらか一方を選択し第3の垂直シ
フトクロックVclkとして出力する。駆動信号発生回
路110は画像データVsig、ドットクロックCL
K、水平同期信号HS、及び垂直同期信号VSより駆動
信号を出力する。
【0022】ソースドライバ111はコントロール回路
105の出力値に応じてソース信号を出力する。ゲート
ドライバ112は第3の垂直シフトクロックVclkに
応じてゲートパルスVgを出力する。液晶パネル113
はソースドライバ111及びゲートドライバ112の出
力値に応じて画像を表示する。したがって、液晶モジュ
ール114はソースドライバ111、ゲートドライバ1
12、及び液晶パネル113により構成されている。
【0023】図2に本実施例の液晶表示装置の各部の信
号のタイミングを示す。また、図3に画像データVsi
gと共に、垂直方向のライン1〜Nにおけるゲートドラ
イバ112の出力信号Vg1〜VgNのタイミング図を
示す。さらに図4に、本実施例における画像拡大処理例
を示す。図4において、Vlcは第1〜第4フィールド
の各フィールドで液晶パネル113に表示される垂直方
向の画像データを示し、Vtotは第1〜第4フィール
ドの平均値として人の目に感じられる画像データを示し
ている。
【0024】上記のような液晶表示装置において、コン
トロール回路105に入力されたドットクロック信号C
LK、水平同期信号HS及び垂直同期信号VSより、垂
直シフトクロックCPVと、その2倍の周波数を有する
第2の垂直シフトクロック2CPVが生成される。ライ
ンカウント回路106には水平同期信号HS及び垂直同
期信号VSが入力される。ラインカウント回路106は
水平同期信号HSの入力により1ビットずつラインカウ
ント値Vcntが増加する2ビットのカウンタである。
つまり、ラインカウント値Vcntは”0”、”
1”、”2”、”3”のいずれかの値になる。又、垂直
同期信号VSが入力したときはリセットされて”0”に
なる。フィールドカウント回路107は垂直同期信号V
Sの入力により1ビットずつフィールドカウント値Fc
ntが増加する2ビットのカウンタであり、Fcnt
も”0”、”1”、”2”、”3”のいずれかの値をと
る。
【0025】このようにして生成されたラインカウント
値Vcnt及びフィールドカウント値Fcntはクロッ
ク選択パルス発生回路108に入力される。クロック選
択パルス発生回路108は、ラインカウント値Vcnt
及びフィールドカウント値Fcntに応じて、さらに目
的とする拡大倍率に応じて、クロック選択パルスVsc
tを発生する。なお、本実施例はm=4,n=5の場合
に相当し、入力画像データVsigの4ラインを一単位
とする画像データを5ライン分の画像データに拡大する
ものである。
【0026】図2から分かるように、クロック選択パル
ス発生回路108から出力されるクロック選択パルスV
sctは、フィールドカウント値Fcntとラインカウ
ント値Vcntとが等しい場合にHレベルとなり、その
他の場合はLレベルとなる。そして、垂直シフトクロッ
ク選択スイッチ109は、入力されたクロック選択パル
スVsctがLレベルであれば通常の垂直シフトクロッ
クCPVを選択し、Hレベルであれば通常の垂直シフト
クロックCPVの2倍の周波数を有する第2の垂直シフ
トクロック2CPVを選択する。
【0027】したがって、垂直シフトクロック選択スイ
ッチ109から出力される第3の垂直シフトクロックV
clkは、垂直シフトクロックCPVと第2の垂直シフ
トクロック2CPVとが、拡大倍率によって決まる所定
の比率で混在するものとなる。このような第3の垂直シ
フトクロックVclkが液晶モジュール114のゲート
ドライバ111に与えられる。
【0028】次に、第3の垂直シフトクロックVclk
が入力されたゲートドライバ111の動作及び液晶パネ
ル112に表示される画像について、図3及び図4を用
いて説明する。ゲートドライバ111は、入力された第
3の垂直シフトクロックVclkに応じて液晶パネル1
12の薄膜トランジスタのゲートをオンにするためのゲ
ートパルスVg1〜Vgnを出力する。第3の垂直シフ
トクロックVclkは垂直シフトクロックCPVと、そ
の2倍の周波数を有するクロック2CPVとで構成され
ている。したがって、垂直シフトクロックCPVの部分
に比べて、2倍の周波数を有するクロック2CPVの部
分はゲートパルスの出力タイミングが2倍速い。
【0029】図3に示すように、Fcntが”0”であ
る期間は、ゲートドライバ111の第1ラインX1及び
第2ラインX2におけるゲートパルスVg1,Vg2の
出力タイミングが他のゲートパルスの出力タイミングに
比べて2倍に高速化されている。その結果、第1ライン
X1ゲートパルスVg1が画像データVsigの第1ラ
インS1をサンプリングするのに続いて、第2ラインX
2のゲートパルスVg2も画像データVsigの第1ラ
インS1をサンプリングする。つまり、2ラインに同一
の画像データVsig(S1)が書き込まれて液晶パネ
ル112に表示されることになる。一方、第3〜第5の
ゲートラインX3〜X5におけるゲートパルスVg3〜
Vg5は通常どおりの出力タイミングで、それぞれ異な
るラインの画像データVsigをサンプリングする。す
なわち、第3ラインX3のゲートパルスVg3は画像デ
ータVsigの第2ラインS2を、第4ラインX4のゲ
ートパルスVg4は画像データVsigの第3ラインS
3を、第5ラインX5のゲートパルスVg5は画像デー
タVsigの第4ラインS4をそれぞれサンプリングし
ている。第6ラインX6以降のゲートパルスに関して
も、同様の動作が繰り返される。
【0030】同様に、Fcntが”1”である期間は、
ゲートドライバ111の第2ラインX2及び第3ライン
X3におけるゲートパルスVg2,Vg3の出力タイミ
ングが高速化され、同一の画像データVsig(S2)
をサンプリングする。以降、Fcntが”2”である期
間はゲートドライバ111の第3ラインX3、第4ライ
ンX4におけるゲートパルスVg3,Vg4が同一の画
像データVsig(S3)をサンプリングし、Fcnt
が”3”である期間はゲートドライバ111の第4ライ
ンX4、第5ラインX5におけるゲートパルスVg4、
Vg5が同一の画像データVsig(S4)をサンプリ
ングする。
【0031】以上の処理によって、図4に示すように、
画像データVsigの4ライン分のデータS1,S2,
S3,S4は4フィールドの5ライン分の画像データV
lcに変換される。ここで、第1フィールドではS1を
2度サンプリングしており、第2フィールドではS2
を、第3フィールドではS3を、第4フィールドではS
4を2度サンプリングしているため、画像データS1,
S2,S3,S4が4フィールド中で表示される回数は
すべて5回である。したがって積分効果を有する人の目
には、この4フィールドのデータが平均化されて見え
る。つまり、液晶パネル112に表示される画像データ
の第1ラインはS1として、第2ラインは(S1+3*
S2)/4として、第3ラインは(2*S2+2*S
3)/4として、第4ラインは(3*S1+S4)/4
として、第5ラインはS4として人の目に感じられる。
【0032】以上のように、本実施例によれば、垂直シ
フトクロックCPV、又はその2倍の周波数を有する第
2の垂直シフトクロック2CPVのどちらか一方を拡大
倍率に応じた所定の比率で選択し、その切り替えタイミ
ングをフィールドごとに変化させることにより、拡大前
の画像データを複数フィールドの時間的に重み付けされ
た拡大画像データに変換するので、簡単な構成で滑らか
な拡大画像表示を行うことができる。
【0033】(実施例2)次に、図5に第2の実施例に
係る液晶表示装置のブロック図を示す。図5において、
画像データVsig、そのドットクロック信号CLK、
水平同期信号HS、及び垂直同期信号VSがそれぞれ入
力される入力端子201,202,203,204は図
1に示した第1の実施例と同様である。コントロール回
路205はドットクロック信号CLK、水平同期信号H
S、及び垂直同期信号VSより垂直シフトクロックCP
Vと、そのLレベルのみの信号CPVLとを生成する。
水平同期信号HS及び垂直同期信号VSより水平ライン
数をカウントしてラインカウント値Vcntを出力する
ラインカウント回路206、垂直同期信号VSよりフィ
ールド数をカウントしてフィールドカウント値Fcnt
として出力するフィールドカウント回路207は図1に
示した第1の実施例と同様である。
【0034】クロック選択パルス発生回路208は、ラ
インカウント値Vcnt及びフィールドカウント値Fc
ntに応じて垂直シフトクロックCPV又はそのLレベ
ル信号CPVLのどちらか一方を選択するためのクロッ
ク選択パルスVsctを発生する。クロック選択スイッ
チ209はクロック選択パルスVsctの値に応じて垂
直シフトクロックCPV又はそのLレベル信号CPVL
のどちらか一方を選択して第2の垂直シフトクロックV
clkとして出力する。
【0035】画像データVsig、ドットクロックCL
K、水平同期信号HS、及び垂直同期信号VSより駆動
信号を出力する駆動信号発生回路210は図1に示した
第1の実施例と同様である。ソースドライバ211、ゲ
ートドライバ212、及び液晶パネル213からなる液
晶モジュール214も第1の実施例と同様のものであ
る。
【0036】図6に本実施例の液晶表示装置の各部の信
号のタイミングを示す。また、図7に画像データVsi
gと共に、垂直方向のライン1〜Nにおけるゲートドラ
イバ212の出力信号Vg1〜VgNのタイミング図を
示す。さらに図8に、本実施例における画像縮小処理例
を示す。図4において、Vlcは第1〜第4フィールド
の各フィールドにおいて液晶パネル213に表示される
垂直方向の画像データを示し、Vtotは第1〜第4フ
ィールドの平均値として人の目に感じられる画像データ
を示している。
【0037】上記のような液晶表示装置において、コン
トロール回路205に入力されたドットクロック信号C
LK、水平同期信号HS及び垂直同期信号VSより、垂
直シフトクロックCPVと、そのLレベルのみの信号C
PVLが生成される。ラインカウント回路206は水平
同期信号HSの入力により1ビットずつラインカウント
値Vcntが増加する2ビットのカウンタであり、ライ
ンカウント値Vcntは”0”、”1”、”2”、”
3”のいずれかの値をとる。垂直同期信号VSが入力し
たときはリセットされて”0”となる。フィールドカウ
ント回路207は垂直同期信号VSの入力によりフィー
ルドカウント値Fcntが増加する2ビットのカウンタ
であり、Fcntも”0”、”1”、”2”、”3”の
いずれかの値をとる。
【0038】ラインカウント値Vcnt及びフィールド
カウント値Fcntはクロック選択パルス発生回路20
8に入力される。クロック選択パルス発生回路208
は、Vcnt、Fcnt、そして目的とする縮小倍率に
応じてクロック選択パルスVsctを発生する。本実施
例はm=4,n=3の場合に相当し、入力画像データV
sigの4ライン分を3ライン分の画像データに縮小す
るものである。
【0039】図6から分かるように、クロック選択パル
ス発生回路208から出力されるクロック選択パルスV
sctは、フィールドカウント値Fcntとラインカウ
ント値Vcntとが等しい場合にHレベルとなり、その
他の場合はLレベルとなる。そして、垂直シフトクロッ
ク選択スイッチ209は、入力された垂直シフトクロッ
ク選択パルスVsctがLレベルであれば垂直シフトク
ロックCPVを選択し、Hレベルであれば垂直シフトク
ロックCPVのLレベル信号CPVLを選択しする。
【0040】したがって、垂直シフトクロック選択スイ
ッチ209から出力される第2の垂直シフトクロックV
clkは、垂直シフトクロックCPVと、そのLレベル
信号CPVLとが、縮小倍率によって決まる所定の比率
で混在するものとなる。このような第2の垂直シフトク
ロックVclkが液晶モジュール214のゲートドライ
バ211に与えられる。
【0041】第2の垂直シフトクロックVclkが入力
された場合のゲートドライバ211の動作及び液晶パネ
ル212に表示される画像について、図7及び図8を用
いて説明する。ゲートドライバ211は、入力された第
2の垂直シフトクロックVclkに応じて液晶パネル2
12における薄膜トランジスタのゲートをオンするため
のゲートパルスVg1〜VgNを出力する。第2の垂直
シフトクロックVclkは垂直シフトクロックCPV
と、そのLレベルのみの信号CPVLとで構成されてい
る。
【0042】図7に示すように、Fcntが”0”であ
る期間は、ゲートドライバ211の第1ラインX1にお
けるゲートパルスVg1が通常のタイミングでは出力さ
れない(Lレベルのままである)。そのため、ゲートパ
ルスVg1は画像データVsigの第1ラインS1はサ
ンプリングせずに、画像データVsigの第2ラインS
2をサンプリングしている。次に、ゲートドライバ21
1の第2ラインX2及び第3ラインX3におけるゲート
パルスVg2、Vg3は通常通りのタイミングで出力さ
れ、ゲートパルスVg2は画像データVsigの第3ラ
インS3を、ゲートパルスVg3は画像データVsig
の第4ラインS4を順次サンプリングしている。
【0043】同様に、Fcntが”1”である期間は、
ゲートドライバ211の第2ラインX2におけるゲート
パルスVg2が通常のタイミングでは出力されず、画像
データVsigの第2ラインS2をサンプリングしな
い。次のタイミングでゲートパルスVg2が出力されて
画像データVsigの第3ラインのデータS3をサンプ
リングしている。以降、Fcntが”2”である期間は
ゲートドライバ211の第3ラインX3におけるゲート
パルスVg3の出力タイミングが遅れて画像データVs
igの第3ラインS3をサンプリングせず、Fcnt
が”3”である期間は、ゲートドライバ211の第4ラ
インX4におけるゲートパルスVg4の出力タイミング
が遅れて画像データVsigの第4ラインS4をサンプ
リングしない。
【0044】以上の処理によって、画像データVsig
の4ライン分のデータS1,S2,S3,S4が4フィ
ールドの3ライン分の画像データVlcに変換される。
ここで、第1フィールドでははS1を表示せず、第2フ
ィールドではS2を、第3フィールドではS3を、第4
フィールドではS4を表示していないため、画像データ
S1、S2、S3、S4が4フィールド中で表示される
回数はすべて3回である。したがって積分効果を有する
人の目には、この4フィールドのデータは平均化されて
見える。つまり、液晶パネル212に表示される画像デ
ータの第1ラインは(3*S1+S2)/4として、第
2ラインは(2*S2+2*S3)/4として、第3ラ
インは(S3+3*S4)/4として人の目に感じられ
る。以上のように、本実施例によれば、垂直シフトクロ
ックCPV、又はそのLレベルのみの信号CPVLのど
ちらか一方を縮小倍率に応じた所定の比率で選択し、そ
の切り替えタイミングをフィールドごとに変化させるこ
とにより、縮小前の画像データを複数フィールドの時間
的に重み付けされた縮小画像データに変換するので、簡
単な構成で滑らかな縮小画像表示を行うことができる。
【0045】(実施例3)次に、図9に第3の実施例に
係る液晶表示装置のブロック図を示す。図9において、
画像データVsig、そのドットクロック信号CLK、
水平同期信号HS、及び垂直同期信号VSがそれぞれ入
力される入力端子301,302,304,305に加
えて、ドットクロック信号CLKの2倍の周波数である
第2のドットクロック信号2CLKの入力端子303が
設けられている。図1、図5に示した既述の実施例の装
置に備えられていたコントロール回路は本実施例の装置
には備わっていない。駆動信号発生回路306は画像デ
ータVsig、ドットクロック信号CLK、第2のドッ
トクロック信号2CLK、水平同期信号HS、及び垂直
同期信号VSより液晶パネル駆動信号を生成する。ドッ
トカウント回路307はドットクロック信号CLK及び
水平同期信号HSより水平ライン方向のドット数をカウ
ントしドットカウント値Hcntを出力する、フィール
ドカウント回路308は垂直同期信号VSよりフィール
ド数をカウントしフィールドカウント値Fcntを出力
する。
【0046】クロック選択パルス発生回路309はドッ
トカウント値Hcnt及びフィールドカウント値Fcn
tに応じてドットクロックCLK又は第2のドットクロ
ック2CLKのどちらか一方を選択するためのクロック
選択パルスHsctを発生する。クロック選択スイッチ
310はクロック選択パルスHsctの値に応じてドッ
トクロックCLK又は第2のドットクロック2CLKの
どちらか一方を選択し第3のドットクロックDCKとし
て出力する。
【0047】シフトレジスタ311は第3のドットクロ
ックDCKの値に応じてラッチパルスSR1〜SRMを
出力する。ラッチ回路312はラッチパルスSR1〜S
RMにより画像データVsigをラッチする。D/A変
換回路313はラッチ回路の出力画像データVL1〜V
LMをD/A変換する。出力回路314はD/A変換回
路の出力画像信号を液晶パネル317に出力する。これ
らのシフトレジスタ311、ラッチ回路312、D/A
変換回路313、及び出力回路314よってソースドラ
イバ315が構成されている。他方のゲートドライバ3
16は駆動信号発生回路306の出力に応じてゲートオ
ン信号を出力する。液晶パネル317はソースドライバ
315及びゲートドライバ316の出力値に応じて画像
を表示する。そして、ソースドライバ315、ゲートド
ライバ316、及び液晶パネル317により液晶モジュ
ール318が構成されている。
【0048】図10に本実施例の液晶表示装置の各部の
信号のタイミングを示す。また、図11に第3のドット
クロックDCK、画像データVsigと共に、水平方向
のライン1〜Nにおけるシフトレジスタ311の出力信
号SR1〜SRNのタイミング図を示す。さらに、図1
2に本実施例における画像拡大処理例を示す。図12に
おいて、Vlcは第1〜第4フィールドの各フィールド
において液晶パネル317に表示される水平方向の画像
データを示し、Vtotは第1〜第4フィールドの平均
値として人の目に感じられる画像データを示している。
【0049】上記のような液晶表示装置において、駆動
信号発生回路306に入力された画像データVsig、
ドットクロック信号CLK、水平同期信号HS、及び垂
直同期信号VSより、液晶モジュール318を駆動する
駆動信号が生成される。ドットカウント回路307はド
ットクロック信号CLKの入力により1ビットずつカウ
ント値が増加する2ビットのカウンタであり、ドットカ
ウント値Hcntは”0”、”1”、”2”、”3”の
いずれかの値をとる。水平同期信号HSが入力した場合
はリセットされ”0”となる。フィールドカウント回路
308は垂直同期信号VSの入力によりフィールドカウ
ント値Fcntが増加する2ビットのカウンタであり、
Fcntは”0”、”1”、”2”、”3”のいずれか
の値をとる。
【0050】ドットカウント値Hcnt及びフィールド
カウント値Fcntはクロック選択パルス発生回路30
9に入力される。クロック選択パルス発生回路309
は、ドットカウント値Hcnt、フィールドカウント値
Fcnt、そして目的とする拡大倍率に応じてクロック
選択パルスHsctを発生する。本実施例はm=4,n
=5の場合に相当し、入力画像データVsigの水平方
向の4ドット分のデータを5ドット分のデータに拡大す
るものである。
【0051】図9から分かるように、クロック選択パル
ス発生回路309から出力されるクロック選択パルスH
sctは、フィールドカウント値Fcntとドットカウ
ント値Hcntとが等しい場合にHレベルとなり、その
他の場合はLレベルとなる。そして、ドットクロック選
択スイッチ310は、入力されたクロック選択パルスH
sctがLレベルであればドットクロックCLKを選択
し、Hレベルであれば2倍の周波数を有する第2のドッ
トクロック2CLKを選択する。したがって、ドットク
ロック選択スイッチ310から出力される第3のドット
クロックDCKは、ドットクロックCLKと第2のドッ
トクロック2CLKとが、拡大倍率によって決まる所定
の比率で混在するものとなる。
【0052】このような第3のドットクロックDCKが
入力された場合のシフトレジスタ311の動作及び液晶
パネル318に表示される画像について、図11及び図
12を用いて説明する。シフトレジスタ311は、入力
された第3のドットクロックDCKに応じて画像データ
VsigをラッチするためのラッチパルスSR1〜SR
Mを出力する。第3のドットクロックDCKはドットク
ロックCLKと、その2倍の周波数を有するクロック2
CLKとで構成されている。したがって、ドットクロッ
クCLKの部分に比べて、2倍の周波数を有するクロッ
ク2CLKの部分はラッチパルスの出力タイミングが2
倍速い。
【0053】図11に示すように、Fcntが”0”で
ある期間は、シフトレジスタ311の第1ライン及び第
2ラインにおけるラッチパルスSR1、SR2の出力タ
イミングが他のラッチパルスの出力タイミングに比べて
2倍に高速化されている。その結果、第1ラインのラッ
チパルスSR1が画像データVsigの第1ドットS1
をサンプリングしてラッチ回路312に記憶するのに続
いて、第2ラインのラッチパルスSR2も画像データV
sigの第1ドットS1をサンプリングしてラッチ回路
312に記憶する。つまり、ラッチ回路312の第1及
び第2ドットには同一の画像データVsig(S1)が
記憶されることになる。一方、第3〜第5ラインにおけ
るラッチパルスSR3〜SR5は通常のタイミングで出
力され、それぞれ異なるドットの画像データVsigを
サンプリングする。すなわち、第3ラインのラッチパル
スSR3は画像データVsigの第2ドットS2を、第
4ラインのラッチパルスSR4は画像データVsigの
第3ドットS3を、第5ラインのラッチパルスSR5は
画像データVsigの第4ドットS4をそれぞれサンプ
リングしている。第6ライン以降のラッチパルスに関し
ても、同様の動作が繰り返される。
【0054】同様に、Fcntが”1”である期間は、
シフトレジスタ311の第2ライン及び第3ラインにお
けるラッチパルスSR2,SR3の出力タイミングが高
速化され、いずれも画像データVsigの第2ドットS
2をサンプリングしてラッチ回路312に記憶する。以
降、Fcntが”2”である期間は第3ライン、第4ラ
インにおけるラッチパルスSR3,SR4が画像データ
Vsigの第3ドットS3を共にサンプリングしてラッ
チ回路312に記憶し、Fcntが”3”の期間は、第
4ライン、第5ラインにおけるラッチパルスSR4、S
R5が画像データVsigの第4ドットS4を共にサン
プリングしてラッチ回路312に記憶する。
【0055】以上の処理によって、図12に示すよう
に、画像データVsigの4ドット分のデータS1,S
2,S3,S4は4フィールドの5ドット分の画像デー
タVlcに変換される。ここで、第1フィールドにおい
てはS1を2度サンプリングしており、第2フィールド
ではS2を、第3フィールドではS3を、第4フィール
ドではS4を2度サンプリングしているため、画像デー
タS1,S2,S3,S4が4フィールド中でサンプリ
ングされる回数はすべて5回である。したがって、積分
効果を有する人の目には、この4フィールドのデータが
平均化されて見える。つまり、液晶パネル317に表示
される画像データの第1ドットはS1として、第2ドッ
トは(S1+3*S2)/4として、第3ドットは(2
*S2+2*S3)/4として、第4ドットは(3*S
1+S4)/4として、第5ドットはS4として人の目
に感じられる。
【0056】以上のように本実施例によれば、ドットク
ロックCLK、又はその2倍の周波数を有する第2のド
ットクロック2CLKのどちらか一方を拡大倍率に応じ
た所定の比率で選択し、その切り替えタイミングをフィ
ールドごとに変化させることにより、拡大前の画像デー
タを複数フィールドの時間的に重み付けされた拡大画像
データに変換するので、簡単な構成で滑らかな拡大画像
表示を行うことができる。
【0057】(実施例4)次に、図13に第4の実施例
に係る液晶表示装置のブロック図を示す。図13におい
て、画像データVsig、そのドットクロック信号CL
K、水平同期信号HS、及び垂直同期信号VSがそれぞ
れ入力される入力端子401,402,404,405
は図9に示した第3の実施例と同様である。入力端子4
03には、第3の実施例と異なり、ドットクロック信号
CLKのLレベルのみの信号CLKLが入力される。駆
動信号発生回路406、ドットカウント回路407、及
びフィールドカウント回路408は第3の実施例と同様
である。クロック選択パルス発生回路409はドットカ
ウント値Hcnt及びフィールドカウント値Fcntに
応じてドットクロックCLK、又はそのLレベル信号C
LKLのどちらか一方を選択するためのクロック選択パ
ルスHsctを発生する。クロック選択スイッチ410
はクロック選択パルスHsctの値に応じてドットクロ
ックCLK又はドットクロックCLKのLOWレベル信
号CLKLのどちらか一方を選択し第2のドットクロッ
クDCKとして出力する。
【0058】シフトレジスタ411は第2のドットクロ
ックDCKの値に応じてラッチパルスSR1〜SRMを
出力する。ラッチ回路412、D/A変換回路413、
及び出力回路414は第3の実施例と同様である。ま
た、ソースドライバ415、ゲートドライバ416、液
晶パネル417、そして、これらで構成される液晶モジ
ュールも第3の実施例と同様である。
【0059】図14に本実施例の液晶表示装置の各部の
信号のタイミングを示す。また、図15に第2のドット
クロックDCK、画像データVsigと共に、水平方向
のライン1〜Nにおけるシフトレジスタ411の出力信
号SR1〜SRNのタイミング図を示す。さらに、図1
6に本実施例における画像縮小処理例を示す。図16に
おいて、Vlcは第1〜第4フィールドの各フィールド
において液晶パネル417に表示される水平方向の画像
データであり、Vtotは第1〜第4フィールドの平均
値として人の目に感じられる画像データを示している。
【0060】上記のような液晶表示装置において、駆動
信号発生回路406に入力された画像データVsig、
ドットクロック信号CLK、水平同期信号HS、及び垂
直同期信号VSより、液晶モジュール418を駆動する
駆動信号が生成される。ドットカウント回路407はド
ットクロック信号CLKの入力により1ビットずつカウ
ント値が増加する2ビットのカウンタであり、ドットカ
ウント値Hcntは”0”、”1”、”2”、”3”の
いずれかの値をとる。水平同期信号HSが入力した場合
はリセットされ”0”となる。フィールドカウント回路
408は垂直同期信号VSの入力によりフィールドカウ
ント値Fcntが増加する2ビットのカウンタであり、
Fcntは”0”、”1”、”2”、”3”のいずれか
の値をとる。
【0061】ドットカウント値Hcnt及びフィールド
カウント値Fcntはクロック選択パルス発生回路40
9に入力される。クロック選択パルス発生回路409
は、ドットカウント値Hcnt、フィールドカウント値
Fcnt、そして目的とする縮小倍率に応じてクロック
選択パルスHsctを発生する。本実施例はm=4,n
=3の場合に相当し、入力画像データVsigの水平方
向の4ドット分のデータを3ドット分のデータに縮小す
るものである。
【0062】図14から分かるように、クロック選択パ
ルス発生回路409から出力されるクロック選択パルス
Hsctは、フィールドカウント値Fcntとドットカ
ウント値Hcntとが等しい場合にHレベルとなり、そ
の他の場合はLレベルとなる。そして、ドットクロック
選択スイッチ410は、入力されたクロック選択パルス
HsctがLレベルであればドットクロックCLKを選
択し、HレベルであればドットクロックCLKのLレベ
ル信号CLKLを選択する。したがって、ドットクロッ
ク選択スイッチ410から出力される第2のドットクロ
ックDCKは、ドットクロックCLKと、そのLレベル
信号CLKLとが、縮小倍率によって決まる所定の比率
で混在するものとなる。
【0063】このような第2のドットクロックDCKが
入力された場合のシフトレジスタ411の動作及び液晶
パネル418に表示される画像について、図15及び図
16を用いて説明する。シフトレジスタ411は、入力
した第2のドットクロックDCKに応じて画像データV
sigをラッチするためのラッチパルスSR1〜SRM
を出力する。第2のドットクロックDCKはドットクロ
ックCLKと、そのLレベル信号CLKLとで構成され
ている。
【0064】図15に示すように、Fcntが”0”で
ある期間は、シフトレジスタ411の第1ラインにおけ
るラッチパルスSR1が通常のタイミングでは出力され
ない(Lレベルのままである)。そのため、ラッチパル
スSR1は画像データVsigの第1ドットS1をサン
プリングせずに、画像データVsigの第2ドットS2
をサンプリングしてラッチ回路412に記憶する。シフ
トレジスタ411の第2ライン及び第3ラインにおける
ラッチパルスSR2、SR3は通常のタイミングで出力
され、ラッチパルスSR2は画像データVsigの第3
ドットS3を、ラッチパルスSR4は画像データVsi
gの第4ドットS4を順次サンプリングしている。
【0065】同様に、Fcntが”1”である期間は、
シフトレジスタ411の第2ラインにおけるラッチパル
スSR2が通常のタイミングでは出力されず、画像デー
タVsigの第2ドットS2をサンプリングしない。次
のタイミングでラッチパルスSR2が出力されて画像デ
ータVsigの第3ドットS3をサンプリングしラッチ
回路412に記憶する。以降、Fcnt=”2”である
期間は、シフトレジスタ411の第3ラインにおけるラ
ッチパルスSR3の出力タイミングが遅れて画像データ
Vsigの第3ドットS3をサンプリングせず、Fcn
tが”3”である期間はシフトレジスタ411の第4ラ
インにおけるラッチパルスSR4の出力タイミングが遅
れて画像データVsigの第4ドットS4をサンプリン
グしない。
【0066】以上の処理によって、画像データVsig
の4ドット分のデータS1、S2、S4、S4が4フィ
ールドの3ドット分の画像データVlcに変換される。
ここで、第1フィールドにおいてはS1をサンプリング
せず、第2フィールドではS2を、第3フィールドでは
S3を、第4フィールドではS4をサンプリングしない
ため、画像データS1、S2、S3、S4が4フィール
ド中でサンプリングされる回数はすべて3回である。し
たがって、積分効果を有する人の目には、この4フィー
ルドのデータは平均化されて見える。つまり、液晶パネ
ル417に表示される画像データの第1ドットは(3*
S1+S2)/4として、第2ドットは(2*S2+2
*S3)/4として、第3ドットは(S3+3*S4)
/4として人の目に感じられる。
【0067】以上のようにこの実施例によれば、ドット
クロックCLK、又はそのLレベル信号のどちらか一方
を縮小倍率に応じた所定の比率で選択し、その切り替え
タイミングをフィールドごとに変化させることにより、
縮小前の画像データを複数フィールドの時間的に重み付
けされた縮小画像データに変換するので、簡単な構成で
滑らかな縮小画像表示を行うことができる。
【0068】以上の各実施例の説明では、ラインカウン
ト回路、フィールドカウント回路、及びドットカウント
回路のビット数を2ビットとし、カウンタ値が0〜3の
4つの値をとるようにしたが、これらのカウンタのビッ
ト数は画像の拡大倍率又は縮小倍率に応じて変えること
ができる。
【0069】また、第1の実施例で説明した画像を拡大
する構成において、垂直シフトクロックCPVと、その
2倍の周波数を有する第2の垂直シフトクロック2CP
Vとを選択して用いたが、第2の垂直シフトクロック2
CPVの周波数は垂直シフトクロックCPVの2倍に限
るわけではなく、例えば3倍、4倍であってもよい。第
3の実施例におけるドットクロックCLKと第2のドッ
トクロック2CLKについても同様である。
【0070】また、第1の実施例で説明した画像を垂直
方向に拡大する構成と、第2の実施例で説明した画像を
水平方向に拡大する構成とを組み合わせ、垂直、水平方
向の拡大を同時に行うことができる。
【0071】また、第1の実施例で説明した画像を垂直
方向に拡大する構成と、第4の実施例で説明した画像を
水平方向に縮小する構成とを組み合わせ、垂直方向の拡
大と水平方向の縮小とを同時に行うことができる。
【0072】また、第2の実施例で説明した画像を水平
方向に拡大する構成と、第3の実施例で説明した画像を
垂直方向に縮小する構成とを組み合わせ、垂直方向の縮
小と水平方向の拡大とを同時に行うことができる。
【0073】また、第3の実施例で説明した画像を垂直
方向に縮小する構成と、第4の実施例で説明した画像を
水平方向に縮小する構成とを組み合わせ、垂直方向の縮
小と水平方向の縮小とを同時に行うことができる。
【0074】なお、本発明は、入力される画像信号がノ
ンインターレース信号であってもインターレース信号で
あっても適用することができる。
【0075】
【発明の効果】以上説明したように本発明によれば、簡
単で低コストの構成によって表示画像の拡大処理及び縮
小処理を行うことができ、しかも拡大または縮小後の画
像の表示品位が高い液晶表示装置を実現することができ
る。
【図面の簡単な説明】
【図1】本発明の第1の実施例に係る液晶表示装置のブ
ロック図
【図2】図1の液晶表示装置の動作波形図
【図3】図1の液晶表示装置のゲートドライバにおける
出力信号波形図
【図4】図1の液晶表示装置における画像拡大処理例を
示す図
【図5】本発明の第2の実施例に係る液晶表示装置のブ
ロック図
【図6】図5の液晶表示装置の動作波形図
【図7】図5の液晶表示装置のゲートドライバにおける
出力信号波形図
【図8】図5の液晶表示装置における画像縮小処理例を
示す図
【図9】本発明の第3の実施例に係る液晶表示装置のブ
ロック図
【図10】図9の液晶表示装置の動作波形図
【図11】図9の液晶表示装置のソースドライバにおけ
る信号波形図
【図12】図9の液晶表示装置における画像拡大処理例
を示す図
【図13】本発明の第4の実施例に係る液晶表示装置の
ブロック図
【図14】図13の液晶表示装置の動作波形図
【図15】図13の液晶表示装置のソースドライバにお
ける信号波形図
【図16】図13の液晶表示装置における画像縮小処理
例を示す図
【図17】従来の液晶表示装置のブロック図
【図18】従来の液晶表示装置の動作説明図
【図19】従来の液晶表示方式における画像拡大処理例
を示す図
【符号の説明】
101 入力画像データ 102 ドットクロック信号 103 水平同期信号 104 垂直同期信号 105 コントロール回路 106 ラインカウント回路 107 フィールドカウント回路 108 クロック選択パルス発生回路 109 クロック選択スイッチ 110 駆動信号発生回路 111 ソースドライバ 112 ゲートドライバ 113 液晶パネル 114 液晶モジュール

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 ドットクロック信号CLK、水平同期信
    号HS、及び垂直同期信号VSから垂直シフトクロック
    CPVと、その整数倍の周波数を有する第2の垂直シフ
    トクロック2CPVとを生成するコントロール回路と、 水平同期信号HS及び垂直同期信号VSに基づいて水平
    ライン数をカウントしラインカウント値Vcntとして
    出力するラインカウント回路と、 垂直同期信号VSに基づいてフィールド数をカウントし
    フィールドカウント値Fcntとして出力するフィール
    ドカウント回路と、 ラインカウント値Vcnt及びフィールドカウント値F
    cntに応じて垂直シフトクロックCPV又は第2の垂
    直シフトクロック2CPVのどちらか一方を選択するた
    めのクロック選択パルスVsctを出力するクロック選
    択パルス発生回路と、 クロック選択パルスVsctに応じて垂直シフトクロッ
    クCPV又は第2の垂直シフトクロック2CPVのどち
    らか一方を選択し第3の垂直シフトクロックVclkと
    して出力するクロック選択回路と、 画像データVsig、ドットクロック信号CLK、水平
    同期信号HS、及び垂直同期信号VSから駆動信号を生
    成する駆動信号発生回路と、 第3の垂直シフトクロックVclkの入力に応じてゲー
    トパルスを発生するゲートドライバ、駆動信号に応じて
    液晶表示データを出力するソースドライバ、そしてゲー
    トドライバに接続されたゲートラインとソースドライバ
    に接続されたソースラインとがマトリクス状に配置され
    たアクティブマトリクス液晶パネルからなる液晶モジュ
    ールとを備えていることを特徴とする液晶表示装置。
  2. 【請求項2】 ドットクロック信号CLK、水平同期信
    号HS、及び垂直同期信号VSから垂直シフトクロック
    CPVと、その垂直シフトクロックCPVのLレベル信
    号CPVLとを生成するコントロール回路と、 水平同期信号HS及び垂直同期信号VSに基づいて水平
    ライン数をカウントしラインカウント値Vcntとして
    出力するラインカウント回路と、 垂直同期信号VSに基づいてフィールド数をカウントし
    フィールドカウント値Fcntとして出力するフィール
    ドカウント回路と、 ラインカウント値Vcnt及びフィールドカウント値F
    cntに応じて垂直シフトクロックCPV又はそのLレ
    ベル信号CPVLのどちらか一方を選択するためのクロ
    ック選択パルスVsctを出力するクロック選択パルス
    発生回路と、 クロック選択パルスVsctに応じて垂直シフトクロッ
    クCPV又はそのLレベル信号CPVLのどちらか一方
    を選択し第2の垂直シフトクロックVclkとして出力
    するクロック選択回路と、 画像データVsig、ドットクロック信号CLK、水平
    同期信号HS、及び垂直同期信号VSから駆動信号を生
    成する駆動信号発生回路と、 第2の垂直シフトクロックVclkの入力に応じてゲー
    トパルスを発生するゲートドライバ、駆動信号に応じて
    液晶表示データを出力するソースドライバ、そしてゲー
    トドライバに接続されたゲートラインとソースドライバ
    に接続されたソースラインとがマトリクス状に配置され
    たアクティブマトリクス液晶パネルからなる液晶モジュ
    ールとを備えていることを特徴とする液晶表示装置。
  3. 【請求項3】 ドットクロック信号CLK及び水平同期
    信号HSに基づいて水平方向のドット数をカウントしド
    ットカウント値Hcntとして出力するドットカウント
    回路と、 垂直同期信号VSに基づいてフィールド数をカウントし
    フィールドカウント値Fcntとして出力するフィール
    ドカウント回路と、 ドットカウント値Hcnt及びフィールドカウント値F
    cntに応じてドットクロックCLK又はそのドットク
    ロックCLKの整数倍の周波数を有する第2のドットク
    ロック2CLKのどちらか一方を選択するためのクロッ
    ク選択パルスHsctを出力するクロック選択パルス発
    生回路と、 クロック選択パルスHsctに応じてドットクロックC
    LK又は第2のドットクロック2CLKのどちらか一方
    を選択し第3のドットクロックDCKとして出力するド
    ットクロック選択回路と、 画像データVsig、ドットクロック信号CLK、水平
    同期信号HS、及び垂直同期信号VSから駆動信号を生
    成する駆動信号発生回路と、 駆動信号に応じてゲートパルスを発生するゲートドライ
    バ、第3のドットクロックDCKに応じてラッチパルス
    を生成するシフトレジスタとラッチパルスに応じて画像
    データをサンプリングするラッチ回路を含むソースドラ
    イバ、そしてゲートドライバに接続されたゲートライン
    とソースドライバに接続されたソースラインとがマトリ
    クス状に配置されたアクティブマトリクス液晶パネルか
    らなる液晶モジュールとを備えていることを特徴とする
    液晶表示装置。
  4. 【請求項4】 ドットクロック信号CLK及び水平同期
    信号HSに基づいて水平方向のドット数をカウントしド
    ットカウント値Hcntとして出力するドットカウント
    回路と、 垂直同期信号VSに基づいてフィールド数をカウントし
    フィールドカウント値Fcntとして出力するフィール
    ドカウント回路と、 ドットカウント値Hcnt及びフィールドカウント値F
    cntに応じてドットクロックCLK又はそのドットク
    ロックCLKのLレベル信号CLKLのどちらか一方を
    選択するためのクロック選択パルスHsctを出力する
    クロック選択パルス発生回路と、 クロック選択パルスHsctに応じてドットクロックC
    LK又はそのLレベル信号CLKLのどちらか一方を選
    択し第2のドットクロックDCKとして出力するクロッ
    ク選択回路と、 画像データVsig、ドットクロック信号CLK、水平
    同期信号HS、及び垂直同期信号VSから駆動信号を生
    成する駆動信号発生回路と、 駆動信号に応じてゲートパルスを発生するゲートドライ
    バ、第2のドットクロックDCKに応じてラッチパルス
    を生成するシフトレジスタとラッチパルスに応じて画像
    データをサンプリングするラッチ回路を含むソースドラ
    イバ、そしてゲートドライバに接続されたゲートライン
    とソースドライバに接続されたソースラインとがマトリ
    クス状に配置されたアクティブマトリクス液晶パネルか
    らなる液晶モジュールとを備えていることを特徴とする
    液晶表示装置。
  5. 【請求項5】 請求項1記載の液晶表示装置において、
    垂直方向に連続して並んだm個の画素データからなるデ
    ータ列を垂直方向に連続して並んだn個(m<n)の画
    素データからなるデータ列に拡大変換する際に、第2の
    垂直シフトクロック2CPVを選択するタイミングをフ
    ィールドごとに変化させることにより、m個のフィール
    ドにわたる拡大変換後のデータ列に含まれるm×n個の
    画素データ中に変換前のm個の画素データがそれぞれ出
    現する回数が等しくn回であるようにすることを特徴と
    する液晶表示方法。
  6. 【請求項6】 請求項2記載の液晶表示装置において、
    垂直方向に連続して並んだm個の画素データからなるデ
    ータ列を垂直方向に連続して並んだn個(m>n)の画
    素データからなるデータ列に縮小変換する際に、Lレベ
    ル信号CPVLを選択するタイミングをフィールドごと
    に変化させることにより、m個のフィールドにわたる縮
    小変換後のデータ列に含まれるm×n個の画素データ中
    に変換前のm個の画素データがそれぞれ出現する回数が
    等しくn回であるようにすることを特徴とする液晶表示
    方法。
  7. 【請求項7】 請求項3記載の液晶表示装置において、
    水平方向に連続して並んだm個の画素データからなるデ
    ータ列を水平方向に連続して並んだn個(m<n)の画
    素データからなるデータ列に拡大変換する際に、第2の
    ドットクロック2CLKを選択するタイミングをフィー
    ルドごとに変化させることにより、m個のフィールドに
    わたる拡大変換後のデータ列に含まれるm×n個の画素
    データ中に変換前のm個の画素データがそれぞれ出現す
    る回数が等しくn回であるようにすることを特徴とする
    液晶表示方法。
  8. 【請求項8】 請求項4記載の液晶表示装置において、
    水平方向に連続して並んだm個の画素データからなるデ
    ータ列を水平方向に連続して並んだn個(m>n)の画
    素データからなるデータ列に縮小変換する際に、Lレベ
    ル信号CLKLを選択するタイミングをフィールドごと
    に変化させることにより、m個のフィールドにわたる縮
    小変換後のデータ列に含まれるm×n個の画素データ中
    に変換前のm個の画素データがそれぞれ出現する回数が
    等しくn回であるようにすることを特徴とする液晶表示
    方法。
JP8021160A 1996-02-07 1996-02-07 液晶表示装置及び液晶表示方法 Pending JPH09214864A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8021160A JPH09214864A (ja) 1996-02-07 1996-02-07 液晶表示装置及び液晶表示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8021160A JPH09214864A (ja) 1996-02-07 1996-02-07 液晶表示装置及び液晶表示方法

Publications (1)

Publication Number Publication Date
JPH09214864A true JPH09214864A (ja) 1997-08-15

Family

ID=12047172

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8021160A Pending JPH09214864A (ja) 1996-02-07 1996-02-07 液晶表示装置及び液晶表示方法

Country Status (1)

Country Link
JP (1) JPH09214864A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6556213B1 (en) 1999-06-28 2003-04-29 Alps Electric Co., Ltd. Image display having function of performing interpolation process by which outline is not blurred even when original image is enlarged
US8879864B2 (en) 2010-08-12 2014-11-04 Canon Kabushiki Kaisha Generating sub-frame images for driving display
JP2018106156A (ja) * 2016-12-23 2018-07-05 株式会社半導体エネルギー研究所 データ変換回路、および表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6556213B1 (en) 1999-06-28 2003-04-29 Alps Electric Co., Ltd. Image display having function of performing interpolation process by which outline is not blurred even when original image is enlarged
US8879864B2 (en) 2010-08-12 2014-11-04 Canon Kabushiki Kaisha Generating sub-frame images for driving display
JP2018106156A (ja) * 2016-12-23 2018-07-05 株式会社半導体エネルギー研究所 データ変換回路、および表示装置

Similar Documents

Publication Publication Date Title
JP4686800B2 (ja) 画像表示装置
EP0686960B1 (en) Display and its driving method
US5805149A (en) Display control device and display apparatus with display control device
US6646629B2 (en) Liquid crystal display control device, liquid crystal display device using the same, and information processor
JP3148972B2 (ja) カラー表示装置の駆動回路
JPS62280799A (ja) ビデオインターフェース方法及び装置
JP3749433B2 (ja) 液晶表示装置および液晶駆動方法
KR20000077461A (ko) 영상표시장치
KR100593493B1 (ko) 데이터 유지형 표시 장치 및 그 구동 방법 및 텔레비전수상기
JPH07121143A (ja) 液晶表示装置及び液晶駆動方法
JP2000206492A (ja) 液晶表示装置
JPH09214864A (ja) 液晶表示装置及び液晶表示方法
WO2000045364A1 (fr) Procede d'attaque de cristaux liquides et circuit d'attaque de cristaux liquides
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JPH07261145A (ja) 液晶駆動方法
JP3015544B2 (ja) 液晶表示装置
KR100255987B1 (ko) 특별한신호처리기없이확대화상을표시하도록하는액정디스플레이장치의구동회로
JPH0720823A (ja) 映像信号表示方法及び表示装置
EP1111576A2 (en) Liquid crystal display and driving method for liquid crystal display
JPH07175451A (ja) 液晶表示装置
JP3420392B2 (ja) 液晶表示装置及び垂直走査方法
JPH03296718A (ja) 表示装置
JPH07199864A (ja) 表示装置
JP3826930B2 (ja) 液晶表示装置
JPH10253939A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050203

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050331

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050418