JPH0918534A - 遅延検波器 - Google Patents

遅延検波器

Info

Publication number
JPH0918534A
JPH0918534A JP7160454A JP16045495A JPH0918534A JP H0918534 A JPH0918534 A JP H0918534A JP 7160454 A JP7160454 A JP 7160454A JP 16045495 A JP16045495 A JP 16045495A JP H0918534 A JPH0918534 A JP H0918534A
Authority
JP
Japan
Prior art keywords
signal
phase
outputs
phase error
symbol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7160454A
Other languages
English (en)
Other versions
JP2990044B2 (ja
Inventor
Yoshiki Wakizaka
佳樹 脇坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Saitama Ltd
Original Assignee
NEC Saitama Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Saitama Ltd filed Critical NEC Saitama Ltd
Priority to JP7160454A priority Critical patent/JP2990044B2/ja
Publication of JPH0918534A publication Critical patent/JPH0918534A/ja
Application granted granted Critical
Publication of JP2990044B2 publication Critical patent/JP2990044B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【目的】位相変動を伴うフェージングに対し、PSK変
調波の復調データの誤り率が悪化しないようにする。 【構成】受信電界レベル検出部11は、サンプリングク
ロック信号CL2に同期してIF信号S1のレベルを検
出し、シンボル毎にn個の受信電界レベル信号S0を出
力する。位相誤差計算部6は、多値判定部5の入力側お
よび出力側から位相差信号S5および復調信号S6を受
け、位相誤差を算出して位相誤差信号S7として出力す
る。重み付け部8は、位相誤差計算部6および誤差二乗
部7により生成された位相誤差二乗信号S8の値に、受
信電界レベル信号S0の値を乗算する。セレクタ制御部
9は、受信電界レベルで重み付けされた位相誤差二乗信
号S9の値が最小となるときを検出して選択信号S10
を出力する。セレクタ部9は、選択信号S10に応じて
n個の復調信号S6の内の一つを選択する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は遅延検波器に関し、特に
PSK変調波を復調する遅延検波器に関する。
【0002】
【従来の技術】図2は従来の遅延検波器の一例を示すブ
ロック図である。同図において、位相検波部1は、PS
K変調波のIF(中間周波数)信号S1とシンボルクロ
ック信号CL1とを比較して絶対位相を示す信号S2を
出力する。スイッチ部2は、サンプリングクロック信号
CL2に応じて開閉動作して絶対位相信号S2をサンプ
リングし、絶対位相サンプリング出力信号S3を生成す
る。
【0003】ここで、サンプリングクロック信号CL2
の周期は、PSK変調波の1シンボル周期の1/n(n
は2以上の整数)とし、各シンボル毎にn個の絶対位相
サンプリング出力信号S3を出力する。
【0004】遅延部3は、絶対位相サンプリング出力信
号S3を1シンボル期間だけ遅延させる。減算部4は、
絶対位相サンプリング出力信号S3と1シンボル期間だ
け遅延した絶対位相サンプリング出力信号S4との位相
差を算出し、位相差信号S5として出力する。多値判定
部5は、位相差信号S5に対しビット判定を行って、シ
ンボル毎にn個の復調信号S6を出力する。
【0005】
【発明が解決しようとする課題】上述したような遅延検
波器では、受信レベルが変動するフェージングによって
誤り率は悪化しないが、受信波の位相変動を伴うマルチ
パスフェージング等の場合には、誤り率が悪化するとい
う問題点がある。
【0006】本発明の目的は、受信波の位相変動を伴う
マルチパスフェージング等の場合にも、誤り率が悪化し
ない遅延検波器を提供することにある。
【0007】
【課題を解決するための手段】本発明の遅延検波器は、
PSK変調波のIF信号とシンボルクロック信号とを比
較して絶対位相を示す信号を出力する位相検波部と、サ
ンプリングクロック信号に応じて前記絶対位相信号をサ
ンプリングすることによりシンボル毎にn(nは2以上
の整数)個の絶対位相サンプリング出力信号を生成する
スイッチ部と、前記絶対位相サンプリング出力信号を1
シンボル期間だけ遅延させる遅延部と、この遅延部の出
力信号と前記スイッチの出力信号との位相差を算出して
位相差信号として出力する減算部と、前記位相差信号に
対しビット判定を行ってシンボル毎にn個の復調信号を
出力する多値判定部とを有する遅延検波器において、前
記サンプリングクロック信号に同期して前記IF信号の
信号レベルを検出しシンボル毎にn個の受信電界レベル
を示す信号を出力する受信電界レベル検出部と、前記位
相差信号および前記多値判定部が出力する復調信号をそ
れぞれ受けて両信号の位相誤差を算出して位相誤差信号
として出力する位相誤差計算部と、前記位相誤差信号の
値を二乗して二乗位相誤差信号として出力する誤差二乗
部と、前記二乗位相誤差信号の値に前記受信電界レベル
信号の値を乗算して重み付けされた二乗位相誤差信号を
出力する重み付け部と、前記重み付けされた二乗位相誤
差信号の値が最小となるときをシンボル毎に検出して選
択信号を出力するセレクタ制御部と、前記選択信号に応
じて前記シンボル毎にn個の復調信号の内の一つを選択
して復調データ信号として出力するセレクタ部とを備え
る。
【0008】
【実施例】次に本発明について図面を参照して説明す
る。
【0009】図1は本発明の一実施例を示すブロック図
であり、図2に示した従来例と同一構成要素には同一符
号を付してある。
【0010】図1において、位相検波部1は、PSK変
調波のIF信号S1とシンボルクロック信号CL1とを
比較して絶対位相を示す信号S2を出力する。スイッチ
部2は、サンプリングクロック信号CL2に応じて開閉
動作して絶対位相信号S2をサンプリングし、絶対位相
サンプリング出力信号S3として出力する。なお、サン
プリングクロック信号CL2の周期は、PSK変調波の
1シンボル周期の1/n(nは2以上の整数)とし、各
シンボル毎にn個のサンプリング出力信号S3を送出さ
せる。
【0011】遅延部3は、絶対位相サンプリング出力信
号S3を1シンボル期間だけ遅延させる。減算部4は、
絶対位相サンプリング出力信号S3と1シンボル期間だ
け遅延した絶対位相サンプリング出力信号S4との位相
差を算出し、位相差信号S5として出力する。多値判定
部5は、位相差信号S5に対しビット判定を行い、シン
ボル毎にn個の復調信号S6を出力する。以上の説明は
従来例と同じである。
【0012】ところで、一般にマルチパスフェージング
によって受信信号の位相変動が大きい場合は、受信電界
レベルも大きく変動し、特に受信電界レベルが低下した
ときに誤り率が悪化する。このようなマルチパスフェー
ジングによる誤り率の悪化を防止するめに、位相誤差計
算部6と、誤差二乗部7と、重み付け部8と、セレクタ
制御部9と、セレクタ部10と、受信電界レベル検出部
11とを設けている。
【0013】受信電界レベル検出部11は、サンプリン
グクロック信号CL2に同期してIF信号S1の信号レ
ベルを検出し、シンボル毎にn個の受信電界レベルを示
す信号S0を出力する。なお、受信電界レベル信号S0
の値としては、例えば、受信電界レベルが所定値以上の
ときは「1」とし、受信電界が所定値以下に低下するに
つれて1以上の値になるように設定する。
【0014】位相誤差計算部6は、多値判定部5の入力
側および出力側から、位相差信号S5および復調信号S
6をそれぞれ受けて位相誤差を算出し、位相誤差信号S
7として出力する。誤差二乗部7は、位相誤差信号S7
の値が正負値をとるので二乗して正値とし、二乗位相誤
差信号S8として出力する。重み付け部8は、二乗位相
誤差信号S8の値に受信電界レベル信号S0の値を乗算
し、受信電界レベルによって重み付けされた二乗位相誤
差信号S9を生成する。セレクタ制御部9は、シンボル
クロック信号CL1および重み付けされた二乗位相誤差
信号S9を受け、シンボル毎に、信号S9の値が最小と
なるときを検出して選択信号S10を出力する。セレク
タ部9は、選択信号S10に応じてn個の復調信号S6
の内の一つを選択し、復調データ信号S11として出力
する。
【0015】
【発明の効果】以上説明したように本発明によれば、シ
ンボル毎にn(nは2以上の整数)個の絶対位相信号を
生成し、この絶対位相信号に基づきシンボル毎にn個の
復調信号を出力する遅延検波装置において、復調信号の
位相誤差を受信電界レベルにより重み付けした値を求
め、この値が最小となるときをシンボル毎に検出してn
個の復調信号の内の一つを選択することより、受信波の
位相変動を伴うフェージングに対し誤り率が悪化しない
ように復調できる。従って、無線区間ゾーンにおける符
号間干渉による歪が受信信号に生じてても、高精度の音
声やデータを検出することができる。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック図。
【図2】従来の遅延検波器のブロック図。
【符号の説明】
1 位相検波部 2 スイッチ部 3 遅延部 4 減算部 5 多値判定部 6 位相誤差計算部 7 誤差二乗部 8 重み付け部 9 セレクタ制御部 10 セレクタ部 11 受信電界レベル検出部 CL1 シンボルクロック信号 CL2 サンプリングクロック信号 S0 受信電界レベルを示す信号 S1 IF信号 S2 絶対位相信号 S3 絶対位相サンプリング出力信号 S4 遅延された絶対位相サンプリング出力信号 S5 位相差信号 S6 復調信号 S7 位相誤差信号 S8 二乗位相誤差信号 S9 受信電界レベルで重み付けされた二乗位相誤差
信号 S10 選択信号 S11 復調データ信号

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 PSK変調波のIF信号とシンボルクロ
    ック信号とを比較して絶対位相を示す信号を出力する位
    相検波部と、サンプリングクロック信号に応じて前記絶
    対位相信号をサンプリングすることによりシンボル毎に
    n(nは2以上の整数)個の絶対位相サンプリング出力
    信号を生成するスイッチ部と、前記絶対位相サンプリン
    グ出力信号を1シンボル期間だけ遅延させる遅延部と、
    この遅延部の出力信号と前記スイッチの出力信号との位
    相差を算出して位相差信号として出力する減算部と、前
    記位相差信号に対しビット判定を行ってシンボル毎にn
    個の復調信号を出力する多値判定部とを有する遅延検波
    器において、 前記サンプリングクロック信号に同期して前記IF信号
    の信号レベルを検出しシンボル毎にn個の受信電界レベ
    ルを示す信号を出力する受信電界レベル検出部と、前記
    位相差信号および前記多値判定部が出力する復調信号を
    それぞれ受けて両信号の位相誤差を算出して位相誤差信
    号として出力する位相誤差計算部と、前記位相誤差信号
    の値を二乗して二乗位相誤差信号として出力する誤差二
    乗部と、前記二乗位相誤差信号の値に前記受信電界レベ
    ル信号の値を乗算して重み付けされた二乗位相誤差信号
    を出力する重み付け部と、前記重み付けされた二乗位相
    誤差信号の値が最小となるときをシンボル毎に検出して
    選択信号を出力するセレクタ制御部と、前記選択信号に
    応じて前記シンボル毎にn個の復調信号の内の一つを選
    択して復調データ信号として出力するセレクタ部とを備
    えることを特徴とする遅延検波器。
JP7160454A 1995-06-27 1995-06-27 遅延検波器 Expired - Fee Related JP2990044B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7160454A JP2990044B2 (ja) 1995-06-27 1995-06-27 遅延検波器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7160454A JP2990044B2 (ja) 1995-06-27 1995-06-27 遅延検波器

Publications (2)

Publication Number Publication Date
JPH0918534A true JPH0918534A (ja) 1997-01-17
JP2990044B2 JP2990044B2 (ja) 1999-12-13

Family

ID=15715292

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7160454A Expired - Fee Related JP2990044B2 (ja) 1995-06-27 1995-06-27 遅延検波器

Country Status (1)

Country Link
JP (1) JP2990044B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6269128B1 (en) 1997-09-30 2001-07-31 Nec Corporation Clock recovery control in differential detection
US7006584B1 (en) 1999-07-01 2006-02-28 Nec Corporation Demodulator and demodulating method for mobile phone

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6269128B1 (en) 1997-09-30 2001-07-31 Nec Corporation Clock recovery control in differential detection
US7006584B1 (en) 1999-07-01 2006-02-28 Nec Corporation Demodulator and demodulating method for mobile phone

Also Published As

Publication number Publication date
JP2990044B2 (ja) 1999-12-13

Similar Documents

Publication Publication Date Title
KR960004318B1 (ko) 다이버시티 수신회로
CA2149364C (en) Diversity reception device
JP3839212B2 (ja) タイミング再生装置および復調器
JPH03155228A (ja) ダイバーシティ受信装置
US5093848A (en) Method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method
KR930009845B1 (ko) 디지탈 신호용 다이버시티 수신장치
US7139333B2 (en) Frequency error estimating receiver, and frequency error estimating method
JP3310160B2 (ja) スペクトラム拡散方式受信装置
JPH10303794A (ja) 既知系列検出器
JPH11298548A (ja) 位相誤差検出装置
JPH0918534A (ja) 遅延検波器
JPH06177927A (ja) Dqpsk遅延検波回路
JP3899425B2 (ja) Qpsk変調方式システムの自動周波数制御装置及びその方法
JPH10112673A (ja) Rake受信方法とその受信機
JP2000022613A (ja) 最大比合成ダイバーシティ受信装置
JPH1168647A (ja) ダイバーシチ受信機
JP4463029B2 (ja) フェージング影響度算出装置及び受信装置
JPH06261030A (ja) フレーム同期検出回路
JP3361930B2 (ja) 遅延検波回路
JP2007124060A (ja) 相関ピーク検出回路及びその方法、それを用いた同期捕捉回路及びその方法、受信機
JPH0771033B2 (ja) ダイバーシチ受信回路
JPH09312602A (ja) ダイバーシティ受信回路
JP2825110B2 (ja) 妨害波判定回路
JPH09214461A (ja) ディジタル多重無線の交差偏波伝送受信機
JP2001313684A (ja) 無線受信装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990914

LAPS Cancellation because of no payment of annual fees