JPH09101504A - Liquid crystal electrooptical device - Google Patents

Liquid crystal electrooptical device

Info

Publication number
JPH09101504A
JPH09101504A JP19897296A JP19897296A JPH09101504A JP H09101504 A JPH09101504 A JP H09101504A JP 19897296 A JP19897296 A JP 19897296A JP 19897296 A JP19897296 A JP 19897296A JP H09101504 A JPH09101504 A JP H09101504A
Authority
JP
Japan
Prior art keywords
voltage
liquid crystal
state
display
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19897296A
Other languages
Japanese (ja)
Inventor
Shuji Ariga
Tomio Sonehara
富雄 曽根原
修二 有賀
Original Assignee
Seiko Epson Corp
セイコーエプソン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, セイコーエプソン株式会社 filed Critical Seiko Epson Corp
Priority to JP19897296A priority Critical patent/JPH09101504A/en
Publication of JPH09101504A publication Critical patent/JPH09101504A/en
Application status is Pending legal-status Critical

Links

Abstract

PROBLEM TO BE SOLVED: To provide a new driving method for picture display without damaging the high responsiveness of a π cell and the wide vision range by adopting the driving method which gives a turning-on voltage to all picture elements for a minute time.
SOLUTION: A video input signal 1 has the polarity inverted in each field to obtain a VVID2. The VVID2 is given to an X driver consisting of a shift register 3 and a transmission gate 4. A VCOM 5 is the voltage given to an overall electrode facing a TFT active matrix substrate 6, and a VCOM generation circuit 7 is so constituted that this voltage goes to the high level and the low level alternately at intervals of N fields. In this field, all picture elements of a liquid crystal layer are turned on because it has the phase opposite to that of the VVID 2. The period of the field is made shorter than the time of relaxation from the turning-off state to the quasi-homogeneous state of the πcell and is made so long that display is not damaged.
COPYRIGHT: (C)1997,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】本発明は液晶電気光学装置の駆動方法に関する。 The present invention relates to the method for driving a liquid crystal electro-optical device. さらに詳しくは、プレチルト方向が基板間の中心面に対し面対称の関係で準平行配向されたパネルの駆動方法に関するものである。 More specifically, the pretilt direction is related to a driving method of a panel that is quasi-parallel orientation in relation to the plane of symmetry with respect to the center plane between the substrates.

【0002】 [0002]

【従来の技術】従来のπセルは、Proceeding A conventional π cell, Proceeding
s of the 3rd International R s of the 3rd International R
eseach Conference JAPAN DI eseach Conference JAPAN DI
SPLAY′ 83 P. SPLAY '83 P. 478 に示されるように、カラースイッチング等の周期的な高速のONーOFF用途に限定されて用いられていた。 As shown in 478, it was used are limited to a periodic high-speed ON chromatography OFF applications such as a color switching.

【0003】 [0003]

【発明が解決しようとする課題】しかし、前述の従来技術では単純な周期的な光スイッチングとして使用できるだけである。 [SUMMARY OF THE INVENTION] However, it can only be used as a simple periodic optical switching in the prior art described above. この理由はπセルのOFF状態が準安定であり、数秒から数10秒の緩和時間で、より安定な準ホモジニアス状態に移行してしまうためである。 The reason is that metastable OFF state of the π cell, the number 10 seconds relaxation time from a few seconds, because the thus shifted to a more stable quasi-homogeneous state. 図2にその様子を示す。 Figure 2 shows the situation. (a)がON状態、(b)がπセルOF (A) is ON, (b) is π cell OF
F状態、(c)が準ホモジニアス状態である。 F state, is a quasi-homogeneous state is (c). つまり(a)状態と(b)状態のスイッチングを安定に行なうためには、(a)状態を経由しなければならず、画像のような任意性の大きな表示には用いられなかった。 That (a) to the state and (b) to perform the switching of the state stability has to via (a) state, the large display of any of such as image was used.

【0004】そこで本発明はこのような問題点を解決するもので、その目的とするところは、πセルの高速応答性,広視角範囲を損なわない、新規の画像表示用駆動方法を提供することにある。 [0004] The present invention is intended to solve such problems, it is an object of high-speed response of π cells, it does not impair the wide viewing angle range, to provide a driving method for displaying a new image It is in.

【0005】 [0005]

【課題を解決するための手段】本発明の麗動方法は、基板界面の液晶分子のプレチルト方向が、基板間の中心面に対し面対称であるような準平行配向されたπセルに微少時間、表示情報に無関係な、ONに匹敵する高い電圧を与えることによって安定にπセルOFF状態(図2 Urarado method of the invention According to an aspect of the pretilt directions of the liquid crystal molecules in the substrate interface, the short time the quasi-parallel oriented π cell such that a plane of symmetry with respect to the center plane between substrates , unrelated to display information, stably π cell OFF state by applying a high voltage comparable to oN (FIG. 2
(d))を維持することを特徴としている。 It is characterized by maintaining the (d)).

【0006】さらにON電圧印加は周期的であってもよく、またその周期は必すしも一定である必要はなく、π [0006] may be a further ON voltage is applied periodically, and its period 必 sushi but need not constant, [pi
セルOFF状態を維持できる時間間隔であればよい。 It may be a time interval that can keep the cell OFF state. また時間と電圧は表示を阻害しない30msec 以下の微小時間であり、ON状態もしくはそれに近い準ON状態に移行可能な電圧,時間(0.1msec 以上)であることを特徴としている。 The time and voltage is 30msec following minute time not inhibiting the display, migratable voltage quasi ON state close thereto or ON state is characterized by a time (more than 0.1 msec).

【0007】 [0007]

【作用】本発明の作用を以下に述べる。 [Action] the operation of the present invention will be described below.

【0008】πセルOFF状態(図2(b))は、前述したように準安定状態であり、数秒程度で図2(c)の準ホモジニアス状態に移行してしまう。 [0008] π cell OFF state (FIG. 2 (b)) is a metastable state, as described above, resulting in transition to quasi homogeneous state shown in FIG. 2 (c) in several seconds. 動きの遅い画像や、静止画像を表示するにはOFF状態で安定にπセルOFF状態(図2(b))に維持しておくことが不可避である。 Or slow-moving image, stable π cell OFF state in the OFF state to display the still image that you maintained (FIG. 2 (b)) is unavoidable. そこでOFF信号を表示するために、微少な時間ON電圧、あるいは準ON電圧を与え、準ホモジニアス状態に移行する前に再ぴON電圧、あるいは準ON電圧を印加するようにしている。 Therefore, in order to display the OFF signal, it gives a minute time ON voltage or quasi ON voltage, and so as to apply a re-Pi ON voltage or quasi ON voltage, before moving to quasi homogeneous state. ON電圧は周期的に与えてもよいし、不定期なパルスであってもよい。 It ON voltage can be applied periodically, or may be irregular pulse. しかし、 But,
表示を阻害しない短い時間であり、またπセルをON状態もしくは準ON状態にする時間,電圧でなくてはならない。 A short time does not inhibit the display, also the time for the π cell in ON state or quasi-ON state, it must be the voltage.

【0009】 [0009]

【発明の実施の形態】 DETAILED DESCRIPTION OF THE INVENTION

実施例l. Example l. 実施例1はアクティブマトリクス型πセルの場合である。 Example 1 is a case of an active matrix type π cell. アクティブマトリクス(薄膜トランジスタマトリクスに代表されるスイッチングデバイスマトリクス)上にπセルが形成され、騒動用電気回路が接続されている。 Active matrix π cell on (switching device matrix is ​​represented by a thin film transistor matrix) is formed, commotion electric circuit is connected. 本実施例では日経エレクトロニクス(no.3 In this embodiment Nikkei Electronics (no.3
51,1984 P211)に準じたTFTアクティブマトリクスを採用した。 51,1984 P211 a TFT active matrix was adopted in conformity with). 図1は本発明の駆動波形の一例である。 Figure 1 is an example of a driving waveform of the present invention. VVIDは図3に示すようにビデオ入力信号1 VVID video input signal 1 as shown in FIG. 3
を1フィールド(1F)毎に極性反転して得ている。 Are obtained by the polarity inverted every one field (1F). 次にVVID はシフトレジスタ3とトランスミッションゲート(TG)4から成るXドライバーに与えられる。 Then VVID is given to X driver comprising a shift register 3 and the transmission gate (TG) 4.
VCOM 5はTFTアクティブマトリクス基板6に対向する全面電極に与えられる電圧であり、図1のようにNフィールド(Nは奇数)毎に、ハイレべル(VH ) VCOM 5 is a voltage applied to the entire surface electrode facing the TFT active matrix substrate 6, N fields as shown in FIG. 1 (N is an odd number) for each, Haile base Le (VH)
とローレベル(VL )をとるように、VCOM 発生回路7が構成されている。 And so take a low level (VL), VCOM generation circuit 7 is constituted. このVH ,VL を取るフィールドでは、図1に示すようにVVID と逆相になるため、液晶層は全画素ONとなる。 The VH, a field that takes the VL, to become a VVID opposite phase as shown in FIG. 1, the liquid crystal layer becomes all pixels ON. これをA11ーO This A11 over O
Nフィールドと記した。 I wrote the N field. このA11ーONフィールドの周期は、πセルOFF状態から準ホモジニアス状態への緩和時間より短かく、かつ表示を損なわない程度の長周期に設定する。 The period of the A11 over ON field, shorter than the relaxation time of from π cell OFF state to a quasi homogeneous state, and sets the long period so as not to impair the display. ここでは1Fが16msec,300F毎の約5sec に1度A11ーONフィールドとなるようにした。 Here 1F is 16 msec, was made to be 1 degree A11 over ON field approximately 5sec per 300F.

【0010】Yドライバー8,Xドライバーの駆動信号波形は前述の日経エレクトロニクス(NO351 19 [0010] Y driver 8, the driving signal waveform of the X driver aforementioned Nikkei Electronics (NO351 19
84 P. 84 P. 211)に準じた波形でよい。 Or a waveform conforming to 211). また実際の駆動回路の構成についても同様である。 The same is true for configuration of the actual driving circuit.

【0011】図4はVVID をA11ーONフィールドにVH あるいはVL にした駆動波形であり、図1 [0011] Figure 4 is a driving waveform in VH or VL of VVID to A11 over ON field, Figure 1
の場合と同等にA11ーONフィールドで全画素にON ON to all the pixels equivalent to the A11 over ON field in the case of
電圧が印加することができる。 It is possible that the voltage is applied. VVID 波形の発生はフィールド反転回路の次に、VL ,VH と組み合わせるTGから成る回路によって実現できる。 Generation of VVID waveform to the next field inversion circuit can be realized by a circuit consisting of TG combining VL, and VH. また液晶, The liquid crystal,
配向等のパネル構成は前述のJAPAN DISPLA Panel configurations such as orientation the above JAPAN DISPLA
Y′83 P. Y'83 P. 478に準じている。 And in accordance with 478.

【0012】このようにして構成されたTFTアクティブマトリクスπセルは、πセルの特徴である高速応答, [0012] Thus TFT active matrix π cells constructed a high-speed response is characteristic of π cells,
広視角特性を持つ動画像表示ができた。 I was able moving image display with a wide viewing angle characteristics. ここではアクティブ素子としてTFTでを採用したが、他のアクティブ素子であっても本発明は同じように適用できる。 Here it is adopted a TFT as an active element, be another active element present invention can be applied in the same way. さらにここでは数フィールド毎にA11ーONフィールドを与えたが、フィールド間の垂直輝線消去時間にON電圧を印加する方法等、A11ーON電圧を印加する期間は、 Although further gave A11 over ON field every several fields where the method applies the ON voltage to the vertical bright line erase time between the fields, etc., the period for applying the A11 over ON voltage,
表示を阻害しない範囲で自由に選択される。 It is freely selected within a range that does not interfere with the display.

【0013】実施例2 実施例2は単純マトリクスπセル9の場合である。 [0013] Example 2 Example 2 is a case of simple matrix π cell 9.

【0014】図5に駆動回路の基本構成図を示す。 [0014] FIG 5 shows a basic configuration diagram of a drive circuit. 駆動回路は通常の電圧平均化法に用いるものと同等である。 Driving circuit is equivalent to that used in the normal voltage averaging method.
(例えば日経エレクトロニクス8/18号1980 P (For example, Nikkei Electronics No. 8/18 1980 P
150) 図6は4X4マトリクスの3行目電極10と2列目列電極11と画素(3,2)12に加わる電圧波形の例を示している。 150) Figure 6 shows an example of a voltage waveform applied to the 4X4 3 row electrodes 10 and the second column the column electrodes 11 and the pixel matrix (3,2) 12. 選択,非選択に対応した電圧は、 Selection, voltage corresponding to the non-selected,
通常のマルチプレキシング電圧平均化法に準じて与えられる。 It is given in accordance with a conventional multiplexing voltage averaging method. 異なるのはNフレーム毎に全画素が選択(ON) The difference is all the pixels selected for each N frame (ON)
されるような微少時間(A11−ON)を設けていることである。 It is to small time (A11-ON) is provided as. 図6の場合はNフレーム後の1フレーム周期(TF )に全画素選択電圧を印加したものであり、その電圧は次の全画素選択時(A11−ON)には反転するようになっている。 In the case of FIG. 6 is obtained by applying all pixel selection voltage in one frame cycle after N frames (TF), the voltage at the time of the next full pixel selecting (A11-ON) are inverted . 他の行電極,列電極の電圧もA1 The other row electrodes, the voltage of the column electrode A1
1−ONフレームでは図6の全選択電圧値をとる。 Taking all selection voltage value in FIG. 6 is a 1-ON-frame. また図6は、フレーム毎に電圧を反転する2フレーム交流駆動の場合であるが、1フレーム中で交流を与える1フレーム内交流駆動であっても同様である。 The Figure 6 shows a case of two frames AC drive for inverting the voltage for each frame, the same applies to the 1-frame AC drive providing alternating current in one frame. これを図7に示す。 This is shown in Figure 7. 全画素選択フレーム間の周期は実施例1と同様、π Period between all pixels selected frame as in Example 1, [pi
セルOFF状態から準ホモジニアス状態への緩和時間よりも短く設定してある。 From the cell OFF state is set shorter than the relaxation time of the quasi-homogeneous state. この実施例では1フレーム周期を15m sec に選ぴ、Nを200にとり、3sec 周期で全画素選択するようにした。 Senpi one frame period in this embodiment to 15 m sec, N and Nitori 200, and so that all the pixels selected in the 3sec period.

【0015】図8は図6と同様4X4単純マトリクスにおいて全画素選択期間をフレームの一部に限定した場合の駆動波形例である。 [0015] FIG. 8 is a driving waveform example in which limiting the total pixel selection period in a part of the frame in the same manner 4X4 simple matrix as in FIG. 1〜4行と1,2列. 1 to 4 rows and 2 columns. 画素(1, Pixel (1,
1)と画素(3,2)にかかる電圧波形を示した。 1) and showed a voltage waveform applied to the pixel (3,2). このとき全画素選択A11−ON期間はπセルをONできる時間、0.1msec 以上が必要である。 At this time all pixel selecting A11-ON period of time which can turn ON the π cell or more is required 0.1 msec. ここではできるだけ表示に影響がないようにNフレーム毎のフレームの切り換り時に1/10フレーム時間の全画素選択A11 Here all the pixels selected as much as possible of the frame for each N frame so as not affect the display cut 換Ri during 1/10 frame time A11
−ON期間を設けた。 It provided -ON period. また1フレーム内交流駆動であっても図7と同じく勿論可能である。 Also as with Fig be one frame AC drive is, of course, possible.

【0016】以上の駆動波形は図5の駆動回路の表示メモリー部と走査回路を制御して簡単に発生できる。 [0016] The above driving waveform can be easily generated by controlling the scanning circuit and the display memory portion of the driving circuit of FIG.

【0017】また液晶パネルの構成,配向,液晶は、実施例1と同等である。 [0017] the liquid crystal panel structure, the orientation, the liquid crystal is equivalent to the first embodiment.

【0018】 [0018]

【発明の効果】以上述べたように本発明によれば、微少な時間ON電圧を全画素に与える駆動法を採用することによって、準安定なπセルOFF状態を維持し、画像のような任意性の大きな表示にもπセルを適用することができる。 According to the present invention as described above, according to the present invention, by adopting a driving method that gives fine time ON voltage to all pixels, to maintain a metastable π cell OFF state, any such image it can also be applied to π cell to a large display sex. 本発明はこれにより、高速応答,広い視角を有するディスプレイや2次元光変調器を実現するものである。 Thus the present invention, high-speed response, and realizes a display and two-dimensional light modulator having a wide viewing angle.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】 アクティブマトリクスπセル駆願動波形の1 [Figure 1] of the active matrix π cell drive Gando waveform 1
例を示す図である。 Is a diagram illustrating an example. VVIDはXドライバー入力信号波形、VCOMは全面電極信号波形である。 VVID the X driver input signal waveform, VCOM is entirely electrode signal waveform.

【図2】 πセルの液晶配列を模式的に示す図である。 The liquid crystal alignment of Figure 2 π cell is a diagram schematically illustrating.
(a)はON状態、(b)はπセルOFF状態、(c) (A), the ON state (b) is π cell OFF state, (c)
は準ホモジニアス状態である。 It is a quasi-homogeneous state.

【図3】 アクティブマトリクスとしてTFTπセルを用いた場合の構成図である。 3 is a block diagram of a case where a TFTπ cell as an active matrix.

【図4】 アクティブマトリクスπセルの別な駆動例である。 4 is another example of driving of an active matrix π cell.

【図5】 単純マトリクスπセルの駆動回路構成図である。 5 is a drive circuit diagram of a simple matrix π cell.

【図6】 単純マトリクスπセルの駆動波形例である。 6 is a drive waveform example of a simple matrix π cell.

【図7】 単純マトリクスπセルの駆動波形例である。 7 is a driving waveform example of simple matrix π cell.

【図8】 単純マトリクスπセルの駆動波形例である。 8 is a drive waveform example of a simple matrix π cell.

───────────────────────────────────────────────────── ────────────────────────────────────────────────── ───

【手続補正書】 [Procedure amendment]

【提出日】平成8年8月28日 [Filing date] 1996 August 28,

【手続補正1】 [Amendment 1]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】発明の名称 [Correction target item name] name of the invention

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【発明の名称】 液晶電気光学装置 [Title of the Invention A liquid crystal electro-optical device

【手続補正2】 [Amendment 2]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】特許請求の範囲 [Correction target item name] the scope of the appended claims

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【特許請求の範囲】 [The claims]

【手続補正3】 [Amendment 3]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0003 [Correction target item name] 0003

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0003】 [0003]

【発明が解決しようとする課題】しかし、前述の従来技術では単純な周期的な光スイッチングとして使用できるだけである。 [SUMMARY OF THE INVENTION] However, it can only be used as a simple periodic optical switching in the prior art described above. この理由はπセル(180度ねじれ状態) The reason for this is π cell (180-degree twist state)
のOFF状態が準安定であり、数秒から数10秒の緩和時間で、より安定な準ホモジニアス状態に移行してしまうためである。 In the OFF state is metastable, in several seconds several 10 seconds relaxation time, because the thus shifted to a more stable quasi-homogeneous state. 図2にその様子を示す。 Figure 2 shows the situation. (a)がON状態、(b)がπセルOFF状態、(C)が準ホモジニアス状態である。 (A) is ON, (b) is π cell OFF state, a quasi-homogeneous state (C). つまり(a)状態と(b)状態のスイッチングを安定に行うためには、(a)状態を経由しなければならず、画像のような任意性の大きな表示には用いられなかった。 That (a) to the state and (b) for switching the state stabilization has to via (a) state, the large display of any of such as image was used.

【手続補正4】 [Amendment 4]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0005 [Correction target item name] 0005

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0005】 [0005]

【課題を解決するための手段】 本発明の液晶電気光学装 Means for Solving the Problems A liquid crystal electro-optical instrumentation of the present invention
置は、内面に電極を有する一対の基板間に液晶を挟持し Location is sandwiched a liquid crystal between a pair of substrates having electrodes on the inner surface
てなる液晶電気光学装置において、一方の前記基板内面 In the liquid crystal electro-optical device comprising Te, one of the inner surface of the substrate
に形成された電極に接続してスイッチング素子が形成さ Connected to the electrodes formed on of the switching element is formed
れてなり、前記液晶が180°ねじれを有することを特 Is made by, JP said liquid crystal has a 180 ° twist
徴とする And butterflies.

【手続補正5】 [Amendment 5]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0006 [Correction target item name] 0006

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0006】さらにON電圧印加は周期的であってもよく、またその周期は必ずしも一定である必要はなく、π Furthermore ON voltage application may be periodic, and its period is not necessarily constant, [pi
セルOFF状態を維持できる時間間隔であればよい。 It may be a time interval that can keep the cell OFF state. また時間と電圧は表示を阻害しない30msec 以下の微小時間であり、ON状態もしくはそれに近い準ON状態に移行可能な電圧,時間(0.1msec 以上)であることを特徴としている。 The time and voltage is 30msec following minute time not inhibiting the display, migratable voltage quasi ON state close thereto or ON state is characterized by a time (more than 0.1 msec).

【手続補正6】 [Amendment 6]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0008 [Correction target item name] 0008

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0008】πセルOFF状態(図2(b))は、前述したように準安定状態であり、数秒程度で図2(c)の準ホモジニアス状態に移行してしまう。 [0008] π cell OFF state (FIG. 2 (b)) is a metastable state, as described above, resulting in transition to quasi homogeneous state shown in FIG. 2 (c) in several seconds. 動きの遅い画像や、静止画像を表示するにはOFF状態で安定にπセルOFF状態(図2(b))に維持しておくことが不可避である。 Or slow-moving image, stable π cell OFF state in the OFF state to display the still image that you maintained (FIG. 2 (b)) is unavoidable. そこでOFF信号を表示するために、微少な時間ON電圧、あるいは準ON電圧を与え、準ホモジニアス状態に移行する前に再び ON電圧、あるいは準ON電圧を印加するようにしている。 Therefore, in order to display the OFF signal, it gives a minute time ON voltage or quasi ON voltage, and so as to apply again ON voltage before migrating or quasi ON voltage, the quasi-homogeneous state. ON電圧は周期的に与えてもよいし、不定期なパルスであってもよい。 It ON voltage can be applied periodically, or may be irregular pulse. しかし、 But,
表示を阻害しない短い時間であり、またπセルをON状態もしくは準ON状態にする時間,電圧でなくてはならない。 A short time does not inhibit the display, also the time for the π cell in ON state or quasi-ON state, it must be the voltage.

【手続補正7】 [Amendment 7]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0009 [Correction target item name] 0009

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0009】 [0009]

【発明の実施の形態】 (実施例1)実施例1はアクティブマトリクス型πセル DESCRIPTION OF THE PREFERRED EMBODIMENTS (Example 1) Example 1 is an active matrix type π cell
(すなわち180°ねじれ状態)の場合である。 (I.e. 180 ° twist state) is the case of. アクティブマトリクス(薄膜トランジスタマトリクスに代表されるスイッチングデバイスマトリクス)上にπセルが形成され、騒動用電気回路が接続されている。 Active matrix π cell on (switching device matrix is ​​represented by a thin film transistor matrix) is formed, commotion electric circuit is connected. 本実施例では日経エレクトロニクス(no.351,1984P2 In this embodiment Nikkei Electronics (no.351,1984P2
11)に準じたTFTアクティブマトリクスを採用した。 Was adopted TFT active matrix according to 11). 図1は本発明の駆動波形の一例である。 Figure 1 is an example of a driving waveform of the present invention. VVIDは The VVID
図3に示すようにビデオ入力信号1を1フィールド(1 The video input signal 1 1 field, as shown in FIG. 3 (1
F)毎に極性反転して得ている。 Are obtained by polarity inversion for each F). 次にVVIDはシフトレジスタ3とトランスミッションゲート(TG)4から成るXドライバーに与えられる。 Then VVID is given to X driver comprising a shift register 3 and the transmission gate (TG) 4. VCOM5はTFTアクティブマトリクス基板6に対向する全面電極に与えられる電圧であり、図1のようにNフィールド(Nは奇数)毎に、ハイレべル(VH)とローレベル(VL)をとるように、VCOM発生回路7が構成されている。 VCOM5 is a voltage applied to the entire surface electrode facing the TFT active matrix substrate 6, for each N field (N is an odd number) as shown in FIG. 1, to take the low level (VL) and Haile base Le (VH) , VCOM generation circuit 7 is constituted. このVH、 VLを取るフィールドでは、図1に示すようにV The VH, a field that takes the VL, V as shown in FIG. 1
VIDと逆相になるため、液晶層は全画素ONとなる。 To become a VID opposite phase, the liquid crystal layer becomes all pixels ON.
これをAll−ONフィールドと記した。 This was marked All-ON field. このAll− The All-
ONフィールドの周期は、πセルOFF状態から準ホモジニアス状態への緩和時間より短かく、かつ表示を損なわない程度の長周期に設定する。 Period of ON field, shorter than the relaxation time of the quasi-homogeneous state from the π cell OFF state, and sets the long period so as not to impair the display. ここでは1Fが16m Here 1F is 16m
sec、300F毎の約5secに1度All−ONフィールドとなるようにした。 sec, was set to be 1 degree All-ON field approximately 5sec per 300F.

【手続補正8】 [Amendment 8]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0011 [Correction target item name] 0011

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0011】図4はVVIDをAll−ONフィールドにVHあるいはVLにした駆動波形であり、図1の場合と同等にAll−ONフィールドで全画素にON電圧が印加することができる。 [0011] Figure 4 is a driving waveform in VH or VL of VVID the All-ON field can ON voltage is applied to all pixels equally All-ON field as in FIG. VVID波形の発生はフィールド反転回路の次に、VL、V と組み合わせるTGから成る回路によって実現できる。 Generation of VVID waveform to the next field inversion circuit can be realized by a circuit consisting of TG combining VL, and V H. また液晶、配向等のパネル構成は前述のJAPAN DISPLAY′83 The liquid crystal, the panel structure of the orientation or the like of the above JAPAN DISPLAY'83
P. P. 478 に準じている。 And in accordance with 478.

【手続補正9】 [Amendment 9]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0012 [Correction target item name] 0012

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0012】このようにして構成されたTFTアクティブマトリクスπセルは、πセルの特徴である高速応答, [0012] Thus TFT active matrix π cells constructed a high-speed response is characteristic of π cells,
広視角特性を持つ動画像表示ができた。 I was able moving image display with a wide viewing angle characteristics. ここではアクティブ素子としてTFTでを採用したが、他のアクティブ素子であっても本発明は同じように適用できる。 Here it is adopted a TFT as an active element, be another active element present invention can be applied in the same way. さらにここでは数フィールド毎にAll−ONフィールドを与えたが、フィールド間の垂直輝線消去時間にON電圧を印加する方法等、 All−ON電圧を印加する期間は、 Although further gave All-ON field every several fields where the method applies the ON voltage to the vertical bright line erase time between the fields, etc., the period for applying the All-ON voltage,
表示を阻害しない範囲で自由に選択される。 It is freely selected within a range that does not interfere with the display.

【手続補正10】 [Amendment 10]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0014 [Correction target item name] 0014

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0014】図5に駆動回路の基本構成図を示す。 [0014] FIG 5 shows a basic configuration diagram of a drive circuit. 駆動回路は通常の電圧平均化法に用いるものと同等である。 Driving circuit is equivalent to that used in the normal voltage averaging method.
(例えば日経エレクトロニクス8/18号1980 P (For example, Nikkei Electronics No. 8/18 1980 P
150)図6は4X4マトリクスの3行目電極10と2 150) Figure 6 is a third row electrodes 10 of the 4X4 matrix 2
列目列電極11と画素(3,2)12に加わる電圧波形の例を示している。 It shows an example of a voltage waveform applied to column th column electrode 11 and the pixel (3,2) 12. 選択,非選択に対応した電圧は、通常のマルチプレキシング電圧平均化法に準じて与えられる。 Selection, voltage corresponding to the non-selection is supplied in accordance with a conventional multiplexing voltage averaging method. 異なるのはNフレーム毎に全画素が選択(ON)されるような微少時間( All−ON )を設けていることである。 The difference is that are provided short time (All-ON) such as all pixels are selected (ON) for every N frames. 図6の場合はNフレーム後の1フレーム周期 1 frame period after N frames in the case of FIG. 6
(TF)に全画素選択電圧を印加したものであり、その電圧は次の全画素選択時( All−ON )には反転するようになっている。 Is obtained by applying all pixel selection voltage (TF), the voltage at the time of the next full pixel selecting (All-ON) are inverted. 他の行電極,列電極の電圧もAll The other row electrodes, the voltage of the column electrode All
−ONフレームでは図6の全選択電圧値をとる。 In -ON frame take full selection voltage value in FIG. また図6は、フレーム毎に電圧を反転する2フレーム交流駆動の場合であるが、1フレーム中で交流を与える1フレーム内交流駆動であっても同様である。 The Figure 6 shows a case of two frames AC drive for inverting the voltage for each frame, the same applies to the 1-frame AC drive providing alternating current in one frame. これを図7に示す。 This is shown in Figure 7. 全画素選択フレーム間の周期は実施例1と同様、π Period between all pixels selected frame as in Example 1, [pi
セルOFF状態から準ホモジニアス状態への緩和時間よりも短く設定してある。 From the cell OFF state is set shorter than the relaxation time of the quasi-homogeneous state. この実施例では1フレーム周期を15msecに選び 、Nを200にとり、3sec 周期で全画素選択するようにした。 Select one frame period in this embodiment to 15 msec, Nitori 200 N, and so that all the pixels selected in the 3sec period.

【手続補正11】 [Amendment 11]

【補正対象書類名】明細書 [Correction target document name] specification

【補正対象項目名】0015 [Correction target item name] 0015

【補正方法】変更 [Correction method] change

【補正内容】 [Correction contents]

【0015】図8は図6と同様4X4単純マトリクスにおいて全画素選択期間をフレームの一部に限定した場合の駆動波形例である。 [0015] FIG. 8 is a driving waveform example in which limiting the total pixel selection period in a part of the frame in the same manner 4X4 simple matrix as in FIG. 1〜4行と1,2列. 1 to 4 rows and 2 columns. 画素(1, Pixel (1,
1)と画素(3,2)にかかる電圧波形を示した。 1) and showed a voltage waveform applied to the pixel (3,2). このとき全画素選択All−ON期間はπセルをONできる時間、0.1msec 以上が必要である。 At this time all pixel selecting All-ON period of time which can turn ON the π cell or more is required 0.1 msec. ここではできるだけ表示に影響がないようにNフレーム毎のフレームの切り換り時に1/10フレーム時間の全画素選択A11 Here all the pixels selected as much as possible of the frame for each N frame so as not affect the display cut 換Ri during 1/10 frame time A11
−ON期間を設けた。 It provided -ON period. また1フレーム内交流駆動であっても図7と同じく勿論可能である。 Also as with Fig be one frame AC drive is, of course, possible.

Claims (3)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 対向する基板の一方の基板界面の液晶分子のプレチルト方向と、もう一方の対向した基板界面の液晶分子のプレチルト方向が、前記両基板の中心面に対し面対称な位置関係となる準平行配向した液晶パネル(以下πセルと称する)において、表示情報に対応しない0.1msec 以上,30msec 以下のON電圧を印加することを特徴とする液晶電気光学装置の駆動方法。 And the pretilt direction of 1. A liquid crystal molecules of the opposing one of the substrate interface of the substrates, the pretilt direction of the liquid crystal molecules of the substrate surface which is the other face is the a plane symmetrical positional relationship with respect to the center plane of the substrates made in quasi-parallel aligned liquid crystal panel (hereinafter referred to as π cell), 0.1 msec or more that do not correspond to the display information, the driving method of a liquid crystal electro-optical device and applying the following oN voltage 30 msec.
  2. 【請求項2】 前記ON電圧は周期的に与えられることを特徴とする特許請求の範囲第1項記載の液晶電気光学装置の駆動方法。 Wherein said ON voltage driving method of a liquid crystal electro-optical device of Patent claimed paragraph 1 range, characterized in that given periodically.
  3. 【請求項3】 前記ON電圧はπセルOFF状態を保持する電圧より高いことを特徴とする特許請求の範囲第1 Wherein the ON voltage claims first being higher than a voltage for holding the π cell OFF state
    項記載の液晶電気光学装置の駆動方法。 Method for driving a liquid crystal electro-optical device according to item description.
JP19897296A 1996-07-29 1996-07-29 Liquid crystal electrooptical device Pending JPH09101504A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19897296A JPH09101504A (en) 1996-07-29 1996-07-29 Liquid crystal electrooptical device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19897296A JPH09101504A (en) 1996-07-29 1996-07-29 Liquid crystal electrooptical device

Publications (1)

Publication Number Publication Date
JPH09101504A true JPH09101504A (en) 1997-04-15

Family

ID=16399999

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19897296A Pending JPH09101504A (en) 1996-07-29 1996-07-29 Liquid crystal electrooptical device

Country Status (1)

Country Link
JP (1) JPH09101504A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002035282A1 (en) * 2000-10-25 2002-05-02 Matsushita Electric Industrial Co., Ltd. Liquid crystal display drive method and liquid crystal display
CN107678213A (en) * 2017-11-01 2018-02-09 昆山龙腾光电有限公司 Array substrate, liquid crystal display device and driving method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3416518A1 (en) * 1983-05-09 1984-11-15 Tektronix Inc Color display system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3416518A1 (en) * 1983-05-09 1984-11-15 Tektronix Inc Color display system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002035282A1 (en) * 2000-10-25 2002-05-02 Matsushita Electric Industrial Co., Ltd. Liquid crystal display drive method and liquid crystal display
US7034790B2 (en) 2000-10-25 2006-04-25 Matsushita Electric Industrial Co., Ltd. Liquid crystal display drive method and liquid crystal display
CN107678213A (en) * 2017-11-01 2018-02-09 昆山龙腾光电有限公司 Array substrate, liquid crystal display device and driving method

Similar Documents

Publication Publication Date Title
CN100338642C (en) Electrophoretic display device and driving method therefor
CN1052079C (en) Liquid crystal display device and manufacture thereof
US4973135A (en) Active matrix display panel having plural stripe-shaped counter electrodes and method of driving the same
EP0990940A1 (en) Method of driving electro-optical device, circuit for driving electro-optical device, electro-optical device, and electronic device
JP3498033B2 (en) Display device, a driving method of a portable electronic device and a display device
JP3183537B2 (en) The driving method of the liquid crystal electro-optical element
US6424329B1 (en) System for driving a nematic liquid crystal
US6822718B2 (en) Liquid crystal display
JP3753440B2 (en) Method for driving a liquid crystal display device and a liquid crystal display device
JP4997623B2 (en) The liquid crystal display device, the driving control circuit and the driving method used in the liquid crystal display device
JP2005092113A (en) Liquid crystal display device
US7764262B2 (en) Liquid crystal display device and method of driving the same
KR101490789B1 (en) Liqiud crystal display
CN1538375A (en) Driving method of electrooptical device, electrooptical device and electronic equipment
JPH0843795A (en) The liquid crystal display device
US20010020926A1 (en) Display device
CN1643566A (en) Electrophoretic active matrix display device
KR20050092781A (en) Driving an electrophoretic display
KR20040010372A (en) Liquid-crystal display device and driving method thereof
JPH09185037A (en) Driving method for liquid crystal display device
CN103426413B (en) The liquid crystal display device and a driving method
CN1417770B (en) Cholesterol type liquid crystal plate display and its driver
JP2003108104A (en) Liquid crystal display device and its driving method
US4763994A (en) Method and apparatus for driving ferroelectric liquid crystal optical modulation device
KR20060039873A (en) Liquid crystal display device