JPH08313569A - Spectrum analyzer - Google Patents

Spectrum analyzer

Info

Publication number
JPH08313569A
JPH08313569A JP11692895A JP11692895A JPH08313569A JP H08313569 A JPH08313569 A JP H08313569A JP 11692895 A JP11692895 A JP 11692895A JP 11692895 A JP11692895 A JP 11692895A JP H08313569 A JPH08313569 A JP H08313569A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
level
detection
plurality
spectrum analyzer
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11692895A
Other languages
Japanese (ja)
Inventor
Katsushi Yamada
勝志 山田
Original Assignee
Matsushita Electric Ind Co Ltd
松下電器産業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Abstract

PURPOSE: To enable a spectrum analyzer to display the frequency spectrum of digital audio signals without increasing the signal processing scale and circuit scale of the analyzer.
CONSTITUTION: In a signal processing section 11 including one IIR type filter constituted of DSPs, a BPF for a full detecting frequency band having a pass band characteristic performs time division processing. A level detecting section 112 detects the maximum amplitude level of the output signal of the BPF and successively writes the detection results in the storing areas 115a-115f of a memory 115 for storing detected levels. A control section 12 reads out the maximum amplitude level stored in the areas 115a-115f of the memory 115 and displays the level on the screen of a displaying section 13.
COPYRIGHT: (C)1996,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【産業上の利用分野】本発明は、デジタルオーディオ信号などの周波数スペクトラムを表示するスペクトルアナライザ装置に関する。 The present invention relates to a spectrum analyzer apparatus for displaying the frequency spectrum of the digital audio signal.

【0002】 [0002]

【従来の技術】図6はオーディオ信号処理を行う際の従来のスペクトルアナライザ装置の構成を示すブロック図である。 BACKGROUND OF THE INVENTION FIG. 6 is a block diagram showing a configuration of a conventional spectrum analyzer apparatus for performing the audio signal processing. 図6において、この例は、デジタルオーディオ信号を六つの周波数帯域に区分けして処理するデジタルシグナルプロセッサ(DSP)を用いた信号処理部61 6, this example, the signal processing unit 61 using a digital signal processor (DSP) for processing the digital audio signal is divided into six frequency bands
と、マイクロコンピュータなどの制御部62と、各検出周波数帯域ごとのレベルを表示する表示部63とを有している。 When, and a control unit 62 such as a microcomputer, a display unit 63 for displaying the level of each of the detection frequency bands.

【0003】信号処理部61は、六つの検出周波数帯域ごとに異なる通過帯域特性(中心周波数)に設定されたバンドパスフィルタ(BPF)64a,64b,64 [0003] The signal processing unit 61, band-pass filters set to different pass band characteristics for each six detection frequency band (center frequency) (BPF) 64a, 64b, 64
c,64d,64e,64fと、このBPF64a〜6 c, 64d, 64e, and 64f, this BPF64a~6
4fが出力する帯域制限されたデジタルオーディオ信号を積分した平均レベルを算出する積分値検出回路65 Integral value detecting circuit for calculating a mean level 4f is obtained by integrating the digital audio signal band-limited outputs 65
a,65b,65c,65d,65e,65fとで構成されている。 a, 65b, 65c, 65d, 65e, is composed of a 65 f.

【0004】以上のように構成されたスペクトルアナライザ装置について、以下にその動作について説明する。 [0004] The configuration spectral analyzer apparatus as described above, its operation will be described below.

【0005】デジタルオーディオ信号が信号処理部61 [0005] Digital audio signal is a signal processing unit 61
に入力される。 It is input to. 信号処理部61ではBPF64a〜64 The signal processing unit 61 BPF64a~64
fが、それぞれの通過帯域特性(中心周波数)で帯域制限したデジタルオーディオ信号を、積分値検出回路65 f is a digital audio signal band-limited by respective pass band characteristic (center frequency), the integral value detecting circuit 65
a〜65fに出力する。 And outputs it to the a~65f. 積分値検出回路65a〜65f Integral value detecting circuit 65a~65f
では、六つの検出周波数帯域に区分けされ、かつ、帯域制限されたデジタルオーディオ信号を積分した平均レベルを算出する。 In, is divided into six detection frequency bands, and calculates an average level obtained by integrating the digital audio signal band-limited. この六つの平均レベル信号が制御部62 The average level signal of the six control unit 62
に入力される。 It is input to. 制御部62は六つの平均レベル信号(六つの検出周波数帯域信号)を連続して表示部63で画面表示する。 Control unit 62 is the screen displayed on the display unit 63 continuously six average level signal (six detection frequency band signal).

【0006】このように上記従来例のスペクトルアナライザ装置でも表示部63での画面表示によって、入力されるデジタルオーディオ信号に対する周波数スペクトラムを画面表示でき、その周波数解析が可能になる。 [0006] by screen display on the display portion 63 in this manner above prior art spectrum analyzer apparatus, the frequency spectrum for digital audio signals input can screen and allows for the frequency analysis.

【0007】 [0007]

【発明が解決しようとする課題】しかしながら、従来例のスペクトルアナライザ装置にあって信号処理部61では、検出周波数帯域ごとに異なる通過帯域特性(中心周波数)に設定されたBPF64a〜64f及び積分値検出回路65a〜65fが必要になる。 [SUMMARY OF THE INVENTION However, the signal processing section 61 In the spectrum analyzer device of the conventional example, is set to a different pass band characteristics in each detected frequency band (center frequency) BPF64a~64f and integral value detecting it is necessary to circuit 65a~65f. 例えば、このようなスペクトルアナライザ装置を搭載したオーディオ検査装置などでは、このスペクトルアナライザ装置が附加機能であるにもかかわらず、その信号処理規模が大きいものとなってしまう。 For example, such a such an audio inspection device spectral analyzer device mounted, even though the spectrum analyzer unit is shark function, becomes as large the signal processing scale. したがって、CPUなどでの制御処理を、より多機能に利用できない。 Therefore, the control process of the CPU or the like, not be available more multifunction. さらに、スペクトルアナライザ装置専用のDSPや集積回路(LSI)などが必要になるという欠点がある。 Furthermore, there is a disadvantage that such spectrum analyzer apparatus dedicated DSP or integrated circuits (LSI) is required.

【0008】本発明は、このような従来の問題を解決するものであり、信号処理規模及び回路規模が増大化することなく、デジタルオーディオ信号の周波数スペクトラムを表示できる優れたスペクトルアナライザ装置の提供を目的とする。 [0008] The present invention is intended to solve such conventional problems, without signal processing scale and the circuit scale from increasing, and, to provide better spectrum analyzer device capable of displaying the frequency spectrum of the digital audio signal for the purpose.

【0009】 [0009]

【課題を解決するための手段】上記目的を達成するために、請求項1記載のスペクトルアナライザ装置は、入力デジタルオーディオ信号を、異なる通過帯域特性を有する複数の帯域通過フィルタで時分割処理するデジタルフィルタと、複数の帯域通過フィルタのそれぞれの通過帯域ごとの出力信号のレベルを検出するレベル検出手段と、前記レベル検出手段が検出した複数の帯域通過フィルタの通過帯域ごとの検出レベルを表示する表示手段とを備える構成としている。 To achieve the above object, according to the Invention The spectrum analyzer according to claim 1, wherein the digital time division processing an input digital audio signal, a plurality of bandpass filters having different pass band characteristics a filter, a display for displaying a level detecting means for detecting the level of the output signal of each of the passband of the plurality of band-pass filter, the detection level of each passband of the plurality of band pass filters said level detecting means detects It has a configuration and means.

【0010】請求項2記載のスペクトルアナライザ装置は、異なる通過帯域特性を有する複数の帯域通過フィルタごとに、レベル検出手段でのレベル検出を行う検出最低周波数を決定し、この検出最低周波数に応じて、それぞれの帯域通過フィルタの動作時間及びレベル検出手段が動作する動作時間を設定する構成としている。 [0010] spectrum analyzer according to claim 2 wherein, for each of the plurality of bandpass filters having different pass-band characteristics, to determine the detection lowest frequency at which the level detection at the level detector, in response to the detected minimum frequency , the operating time and the level detecting means of the respective band pass filter is configured to set the operation time to work.

【0011】請求項3記載のスペクトルアナライザ装置は、異なる通過帯域特性を有する複数の帯域通過フィルタごとに、検出時間内の振幅最大レベルを、レベル検出周波数とする構成としている。 [0011] Spectrum analyzer according to claim 3, wherein, for each plurality of bandpass filters having different pass band characteristics, the maximum amplitude level of the detection time, and a configuration in which the level detection frequency.

【0012】請求項4記載のスペクトルアナライザ装置は、異なる通過帯域特性を有する複数の帯域通過フィルタごとに、レベル検出手段の算出結果を順次記憶するメモリを備える構成としている。 [0012] Spectrum analyzer according to claim 4, wherein, for each plurality of bandpass filters having different pass band characteristics, and configured to include a memory for sequentially storing the calculation result of the level detection means.

【0013】請求項5記載のスペクトルアナライザ装置は、異なる通過帯域特性を有する複数の帯域通過フィルタごとの複数の遅延用メモリの記憶データを消去し、次に複数の帯域通過フィルタで動作の収束処理を行い、この後レベル検出手段でのレベル検出処理を行う構成としている。 [0013] spectrum analyzer according to claim 5, wherein, to erase the data stored in the plurality of delay memories for a plurality of bandpass filters having different pass band characteristics, then the convergence process of operating in a plurality of band-pass filter It was carried out, and configured to perform level detection processing in the following level detecting means.

【0014】 [0014]

【作用】このような構成により、請求項1〜5記載のスペクトルアナライザ装置は、入力デジタルオーディオ信号を、異なった通過帯域特性を有するIIR型フィルタなどの複数の帯域通過フィルタ(BPF)で、時分割処理している。 [Action] With this arrangement, the spectrum analyzer according to claim 5, wherein the input digital audio signals, a plurality of band pass filters such as IIR filter having a different pass band characteristics (BPF), when It is divided processing. そして、複数の帯域通過フィルタのそれそれの通過帯域ごとの出力信号のレベルを検出して、その検出レベルを表示している。 Then, by detecting the level of a plurality of it that the output signal of each passband of the band-pass filter, and displaying the detection level. すなわち、複数の帯域通過フィルタ(BPF)の係数を時分割的に変更している。 That is, by changing a time division manner the coefficients of the plurality of the band-pass filter (BPF).
したがって、従来、慣用的に行っていたように検出周波数帯域ごとに異なる通過帯域特性に設定されたBPFを用い、かつ、積分値検出回路を用いる必要がなくなり、 Therefore, conventionally, using a BPF set to different pass band characteristics for each detected frequency band as it did in conventional, and, it is not necessary to use the integrated value detection circuit,
信号処理規模及び回路規模が増大化せずに、デジタルオーディオ信号の周波数スペクトラムの表示が行われる。 Signal processing scale and the circuit scale without increasing of the display of the frequency spectrum of the digital audio signal.

【0015】 [0015]

【実施例】以下、本発明のスペクトルアナライザ装置の実施例を図面を参照して詳細に説明する。 EXAMPLES The following detailed description of the embodiment of the spectrum analyzer apparatus with reference to the accompanying drawings of the present invention.

【0016】図1は本発明のスペクトルアナライザ装置の実施例における構成を示すブロック図である。 [0016] Figure 1 is a block diagram illustrating the construction of an embodiment of the spectrum analyzer device of the present invention. 図1において、この例には、デジタルオーディオ信号を六つの周波数帯域に区分けして処理するデジタルシグナルプロセッサ(DSP)を用いた信号処理部11と、マイクロコンピュータなどを用いた制御部12と、各検出周波数帯域ごとのレベルを表示する表示部13とを有している。 In Figure 1, this example, a signal processing unit 11 using a digital signal processor (DSP) for processing the digital audio signal is divided into six frequency bands, a control unit 12 using a microcomputer, the and a display unit 13 for displaying the level of each detected frequency band.

【0017】信号処理部11は、IIR型のフィルタであるフィルタ111と、レベル検出部112と、係数変更部113と、時間管理部114と、検出レベル記憶用メモリ115とを有している。 The signal processing unit 11, a filter 111 is a IIR type filter, a level detection unit 112, a coefficient change unit 113, and a time management unit 114, and a detection level storage memory 115. フィルタ111は、遅延用メモリ111a,111b,111c,111dと、 Filter 111, a delay memory 111a, 111b, 111c, and 111d,
乗算器111e,111f,111g,111hと、加算器111iとを有している。 Multiplier 111e, 111f, and has 111 g, and 111h, and an adder 111i. 検出レベル記憶用メモリ115は、六つの検出周波数帯域ごとの検出レベルを記憶する記憶エリア115a,115b,115c,11 Storage area 115a detection level storage memory 115 for storing the detection levels for six detection frequency band, 115b, 115c, 11
5d,115e,115fを有している。 5d, 115e, and has a 115f.

【0018】図2はフィルタ111における六つのBP [0018] Figure 2 is six in the filter 111 BP
F(検出周波数帯域番号1,2,3,4,5,6)の特性を示す図である。 Is a diagram showing characteristics of F (detection frequency band number 1,2,3,4,5,6). 図2において、この検出周波数帯域番号1〜6のBPFはそれぞれ中心周波数が125H In FIG. 2, BPF each center frequency of the detected frequency band number 1 to 6 125H
z,250Hz,500Hz,1KHz,3.5KH z, 250Hz, 500Hz, 1KHz, 3.5KH
z,10KHzであり、検出最低周波数が100Hz, z, is 10KHz, detected the lowest frequency is 100Hz,
200Hz,333Hz,625Hz,2.5KHz, 200Hz, 333Hz, 625Hz, 2.5KHz,
5KHzである。 It is 5KHz. また、収束時間が20.5ms,1 In addition, the convergence time is 20.5ms, 1
1.5ms,4.5ms,2.2ms,0.8ms, 1.5ms, 4.5ms, 2.2ms, 0.8ms,
0.4msであり、検出時間が5.0ms,2.5m Is 0.4ms, the detection time is 5.0ms, 2.5m
s,1.5ms,0.8ms,0.2ms,0.1ms s, 1.5ms, 0.8ms, 0.2ms, 0.1ms
である。 It is. また、全動作時間が25.5ms,14.0m In addition, the total operating time is 25.5ms, 14.0m
s,6.0ms,3.0ms,1.0ms,0.5ms s, 6.0ms, 3.0ms, 1.0ms, 0.5ms
であり、全周波数帯域の処理時間50msとなっている。 , And the has a processing time 50ms of the entire frequency band.

【0019】次に、この実施例の動作について説明する。 Next, the operation of this embodiment will be described. デジタルオーディオ信号がフィルタ111に入力され、図2に示す検出周波数帯域番号1〜6のBPFが時分割で、その処理を行う。 Digital audio signal is input to the filter 111, in BPF time division detection frequency band number 1-6 shown in FIG. 2, performing the processing. 個々のBPFの動作は、時間管理部114によって、遅延用メモリ111a〜111 The operation of each BPF, the time management unit 114, a delay memory 111a~111
dのクリア処理(ゼロデータ書き込み)動作を行い、次にBPFが入力されるデジタルオーディオ信号に対して適切な出力レベルを得るための収束時間での動作を行う。 Performed d clear processing (zero data write) operation, the operation of the convergence time to obtain an appropriate output level for the next digital audio signal BPF is input. そして、次にレベル検出部112での動作を図2に示す時間軸で処理する。 Then, then the operation of the level detecting unit 112 for processing in the time axis shown in FIG. また、各周波数帯域ごとに有効とする検出最低周波数に応じて、収束時間が調整される。 Further, according to the detection lowest frequency of effective for each frequency band, the convergence time is adjusted. ここで検出時間は検出最低周波数の1/2周期と定める。 Here, the detection time is defined as one-half period of the detection lowest frequency.

【0020】図3は収束時間と検出時間の関係を示す図である。 [0020] FIG. 3 is a diagram showing a detection time relationship between convergence time. 図3(a)はBPFの出力波形を示し、図3 3 (a) shows the output waveform of the BPF, 3
(b)は検出最低周波数を正弦波と仮定した場合の波形を示している。 (B) shows the waveform when it is assumed that sinusoidal detection lowest frequency. 検出周波数帯域(番号1〜6)で有効とする検出最低周波数に応じて、それぞれのBPFの動作時間をIIR型フィルタの遅延用メモリ111a〜11 Depending on the detected lowest frequency of effective detection frequency band (No. 1-6), the delay memory of the IIR type filter operating time of each BPF 111A~11
1dのクリア処理(ゼロデータの書き込み)に要する時間とBPFの図3(a)に示す収束時間と検出最低周波数の1/2周期に定めて、図3(b)に示す検出時間の和に設定する。 Clearing of 1d defines the half cycle of the convergence time and the detection lowest frequency shown in FIG time and BPF necessary for (writing zero data) 3 (a), the sum of the detection time shown in FIG. 3 (b) set to. IIR型フィルタのBPFが入力されるデジタルオーディオ信号に対して適切な出力信号(フィルタリング処理)を得るには、通過帯域が低いほど長い収束時間を要する。 The BPF of the IIR type filter to obtain an appropriate output signal to the digital audio signal inputted (filtering processing), it requires a long convergence time as the passband lower. また、通過帯域が高いほど短い収束時間となるため、最短時間で複数のBPFを時分割で処理するためには、周波数帯域に応じた時間管理を要する。 Further, since the short convergence time as the passband is higher, in order to process a time division multiple BPF in the shortest time, it requires time management in accordance with the frequency band. この結果、最短時間で処理が行われる。 As a result, the shortest time processing is performed.

【0021】図4はレベル検出の処理を説明するための図である。 [0021] FIG. 4 is a diagram for explaining the processing of level detection. 図4(a)は周波数fAの検出対象信号波形を示す図であり、図4(b)は、他の周波数fBの検出対象信号波形を示す図である。 4 (a) is a diagram showing a detected signal waveform of the frequency fA, FIG. 4 (b) is a diagram showing a detected signal waveforms at other frequencies fB. レベル検出部112において、検出対象となる周波数帯域に応じて、BPFのレベル検出時間が異なる場合、振幅最大レベルの検出の際に等しい基準で検出された検出レベルを処理される利点がある。 In the level detector 112, depending on the frequency band to be detected, when the level detection time of the BPF are different, there is an advantage to be processed the detection level detected by the equivalent reference when the maximum amplitude level of the detection. すなわち、従前の説明のように積分値を検出している場合、検出対象となる周波数帯域に応じて検出時間が異なると、同じ振幅信号レベルを検出しても結果が異なり、検出時間に応じた規格化が必要になって、処理の簡素化が出来ないものとなる。 That is, when detecting the integrated value as the previous description, when the detection time according to the frequency band to be detected different, different the results to detect the same amplitude signal level, corresponding to the detection time It becomes necessary standardization, and those that can not simplify the process.

【0022】図5は、信号処理部11での動作の処理手順を示すフローチャートである。 FIG. 5 is a flowchart showing the procedure of operation in the signal processing unit 11. 図1から図5において、まず、フィルタ111で検出周波数帯域1を周波数125HzとするBPFを形成するための係数が、係数変更部113から乗算器111e〜111hに入力される。 In FIGS. 1-5, first, the coefficient for forming a BPF for the detection frequency band 1 and frequency 125Hz filter 111 is inputted from the coefficient change unit 113 to the multiplier 111E~111h. 同時に遅延用メモリ111a〜111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data at the same time delay for memory 111a~111d. 次に収束時間20.5m Then the convergence time 20.5m
sの経過後に、フィルタ111のBPFからの出力信号がレベル検出部112に入力される。 After the lapse of s, the output signal from the BPF filter 111 is input to the level detector 112. レベル検出部11 Level detecting unit 11
2では検出時間5ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア115 2 In the detection time 5ms inside, by detecting the maximum amplitude level, storage area 115 of the detection level storage memory 115
aに記憶する。 And stores it in a. この検出周波数帯域1の処理が終了した後に、検出周波数帯域2を周波数250HzとするBP After processing of the detection frequency band 1 is completed, BP for detecting the frequency band 2 and frequency 250Hz
Fを形成するための係数が、係数変更部113から乗算器111e〜111hに入力される。 Coefficients for forming the F is inputted from the coefficient change unit 113 to the multiplier 111E~111h. 同時に遅延用メモリ111a〜111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data at the same time delay for memory 111a~111d. 次に収束時間11.5msの経過後に、フィルタ111のBPFの出力がレベル検出部112に入力される。 Then after a convergence time 11.5Ms, the output of the BPF filter 111 is input to the level detector 112. レベル検出部112では検出時間2.5ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア115bに記憶する。 In the level detector 112 at detection time 2.5 ms, by detecting the maximum amplitude level and stored in the storage area 115b of the detection level storage memory 115. さらに、検出周波数帯域3を、500HzとするBPFを形成するための係数が、係数変更部113から乗算器111e〜 Further, the detection frequency band 3, the coefficients for forming the BPF to 500 Hz, multiplier 111e~ from the coefficient changing unit 113
111hに入力される。 Is input to the 111h. 同時に遅延用メモリ111a〜 At the same time delay for memory 111a~
111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data to 111d. 次に収束時間4.5msの経過後に、フィルタ111のBP Then after a convergence time 4.5 ms, BP filter 111
Fからの出力信がレベル検出部112に入力される。 The output signal from the F is input to the level detector 112. レベル検出部112では検出時間1.5ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア115cに記憶する。 The level detector 112 in the detection time within 1.5 ms, by detecting the maximum amplitude level and stored in the storage area 115c of the detection level storage memory 115. また、検出周波数帯域4を、1KHzとするBPFを形成するための係数が、 Further, the detection frequency band 4, the coefficients for forming the BPF to 1 KHz,
係数変更部113から乗算器111e〜111hに入力される。 Inputted from the coefficient change unit 113 to the multiplier 111E~111h. 同時に遅延用メモリ111a〜111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data at the same time delay for memory 111a~111d. 次に収束時間2.2 Then the convergence time 2.2
msの経過後に、フィルタ111のBPFからの出力信がレベル検出部112に入力される。 After the lapse of ms, the output signal from the BPF filter 111 is input to the level detector 112. レベル検出部11 Level detecting unit 11
2では検出時間0.8ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア11 In 2, detection time 0.8ms, by detecting the maximum amplitude level, storage area 11 of the detection level storage memory 115
5dに記憶する。 And stores it in the 5d. さらに、検出周波数帯域5を、3.5 Further, the detection frequency band 5, 3.5
KHzとするBPFを形成するための係数が、係数変更部113から乗算器111e〜111hに入力される。 Coefficients for forming a BPF to KHz is inputted from the coefficient change unit 113 to the multiplier 111E~111h.
同時に遅延用メモリ111a〜111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data at the same time delay for memory 111a~111d. 次に収束時間0.8msの経過後に、フィルタ111のBPFからの出力信がレベル検出部112に入力される。 Then after a convergence time 0.8ms, the output signal from the BPF filter 111 is input to the level detector 112. レベル検出部112では検出時間0.2ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア115eに記憶する。 In the level detector 112 at detection time 0.2 ms, by detecting the maximum amplitude level and stored in the storage area 115e of the detection level storage memory 115. また、検出周波数帯域6を、10KHzとするBPFを形成するための係数が、係数変更部113から乗算器111e〜111hに入力される。 Further, the detection frequency band 6, coefficients for forming a BPF to 10KHz is input from the coefficient change unit 113 to the multiplier 111E~111h. 同時に遅延用メモリ111a〜111dにゼロデータ書き込むクリア処理を行う。 Performing a clear process of writing zero data at the same time delay for memory 111a~111d. 次に収束時間0.4msの経過後に、フィルタ111のBPFからの出力信がレベル検出部112 Then after a convergence time 0.4 ms, Level output signal from the BPF filter 111 detection unit 112
に入力される。 It is input to. レベル検出部112では検出時間0.1 In the detection time level detection unit 112 0.1
ms内で、振幅最大レベルを検出して、検出レベル記憶用メモリ115の記憶エリア115fに記憶する。 Within ms, by detecting the maximum amplitude level and stored in the storage area 115f detection level storage memory 115. レベル検出部112からの六つの中心周波数帯域ごとに検出した振幅最大レベルを検出レベル記憶用メモリ115の記憶エリア115a〜115fにそれぞれ区分けして記憶する。 Respectively divided and stored maximum amplitude levels detected every six center frequency band in a storage area 115a~115f detection level storage memory 115 from the level detector 112.

【0023】このように図5に示すステップS10からステップS18を処理して50ms周期で、全検出周波数帯域(番号1〜6)の振幅最大レベルを更新する。 [0023] Thus in 50ms period from step S10 to process the step S18 shown in FIG. 5, to update the maximum amplitude level of the entire detection frequency band (No. 1-6). この検出レベル記憶用メモリ115の記憶エリア115a Storage area 115a of the detection level storage memory 115
〜115fにそれぞれ記憶した振幅最大レベルを制御部12に出力し、制御部12が振幅最大レベルに連続して表示部13で画面表示する制御を行う。 And outputs an amplitude maximum level stored respectively ~115f to the control unit 12, the control unit 12 performs control of the screen display on the display unit 13 continuously to the maximum amplitude level. この結果、入力されるデジタルオーディオ信号に対する周波数スペクトラムが画面表示される。 As a result, the frequency spectrum is displayed on the screen for a digital audio signal input. 制御部12は、50ms以上の周期で検出レベル記憶用メモリ115の記憶エリア11 Control unit 12, storage area 11 of the detection level storage memory 115 at a period of more than 50ms
5a〜115fに記憶された振幅最大レベルを読み込み、表示部13で画面表示すると、更新された最新の検出結果を画面表示できる。 Load the amplitude maximum level stored in 5A~115f, when the screen display on the display unit 13, can be screen displays the most recent result of detection updated. この場合、信号処理部11が50ms以上の周期で六つの中心周波数帯域の振幅最大レベルが自動的に更新されるため、制御部12での処理が簡素化される。 In this case, since the signal processing unit 11 is the maximum amplitude level of the six center frequency band in a period of more than 50ms is automatically updated, processing in the controller 12 is simplified.

【0024】 [0024]

【発明の効果】以上の説明から明らかなように、請求項1〜5記載のスペクトルアナライザ装置によれば、入力デジタルオーディオ信号を異なった通過帯域特性を有するIIR型フィルタなどの複数の帯域通過フィルタ(B As is apparent from the foregoing description, according to the spectrum analyzer according to claim 5, wherein, a plurality of band pass filters such as IIR filter having a different pass band characteristics an input digital audio signal (B
PF)で、時分割処理し、この通過帯域ごとの出力信号のレベルを検出して表示しているため、従来、慣用的に行っていたように異なる検出通過帯域特性に設定されたBPFと、積分値検出回路を用いる必要がなくなり、信号処理規模及び回路規模が増大化せずに、デジタルオーディオ信号の周波数スペクトラムの表示が出来るという効果を有する。 In PF), and time division process, since the display by detecting the level of the output signal for each the passband, conventionally, a conventional on is set to detect the passband characteristic different as was done BPF, it is not necessary to use an integrated value detection circuit, without signal processing scale and the circuit scale is increased reduction has the effect that the display of the frequency spectrum of the digital audio signal is possible.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】本発明のスペクトルアナライザ装置の実施例における構成を示すブロック図 Block diagram illustrating the construction of an embodiment of the spectrum analyzer device of the present invention; FIG

【図2】同実施例のフィルタにおける六つのBPFの特性を示す特性図 Characteristic diagram showing the characteristics of the six BPF in Fig. 2 the filter of the embodiment

【図3】同実施例の収束時間と検出時間との関係を示す特性図 [Figure 3] characteristic diagram showing the relationship between the convergence time and the detection time of the embodiment

【図4】同実施例のレベル検出の処理状態を示す特性図 Characteristic diagram showing the processing state of FIG. 4 level detection of the embodiment

【図5】同実施例の信号処理部での動作の処理手順を示すフロー図 Figure 5 is a flow diagram showing the procedure of operation in the signal processing section of the embodiment

【図6】従来のスペクトルアナライザ装置の構成を示すブロック図 FIG. 6 is a block diagram showing a configuration of a conventional spectrum analyzer device

【符号の説明】 DESCRIPTION OF SYMBOLS

11 信号処理部 12 制御部 13 表示部 111 フィルタ 112 レベル検出部 113 係数変更部 114 時間管理部 115 検出レベル記憶用メモリ 111a〜111d 遅延用メモリ 111e〜111h 乗算器 111i 加算器 115a〜115f 記憶エリア 11 signal processor 12 control unit 13 display unit 111 filter 112 level detecting unit 113 coefficient change unit 114 hours managing unit 115 detects the level storage memory 111a~111d delay memory 111e~111h multiplier 111i adder 115a~115f storage area

Claims (5)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 入力デジタルオーディオ信号を、異なる通過帯域特性を有する複数の帯域通過フィルタで時分割処理するデジタルフィルタと、前記複数の帯域通過フィルタのそれぞれの通過帯域ごとの出力信号のレベルを検出するレベル検出手段と、前記レベル検出手段が検出した前記複数の帯域通過フィルタの通過帯域ごとの検出レベルを表示する表示手段とを備えることを特徴とするスペクトルアナライザ装置。 The method according to claim 1 input digital audio signal, and a digital filter for time division processing of a plurality of bandpass filters having different pass band characteristics, detecting levels of the respective output signal for each passing band of said plurality of bandpass filters spectrum analyzer apparatus characterized by comprising: a level detection means, and display means said level detecting means displays a detection level of each passband of the plurality of bandpass filters having detected that.
  2. 【請求項2】 異なる通過帯域特性を有する複数の帯域通過フィルタごとに、レベル検出手段でのレベル検出を行う検出最低周波数を決定し、この検出最低周波数に応じて、それぞれの帯域通過フィルタの動作時間及びレベル検出手段が動作する動作時間を設定することを特徴とする請求項1記載のスペクトルアナライザ装置。 Wherein for each of a plurality of bandpass filters having different pass-band characteristics, to determine the detection lowest frequency at which the level detection at the level detector, in response to this detection lowest frequency, each of the operation of the band-pass filter spectrum analyzer apparatus according to claim 1, wherein the time and level detecting means for setting the operating time to operate.
  3. 【請求項3】 異なる通過帯域特性を有する複数の帯域通過フィルタごとに、検出時間内の振幅最大レベルを、 Wherein for each of a plurality of bandpass filters having different pass band characteristics, the maximum amplitude level of the detection time,
    レベル検出周波数とすることを特徴とする請求項1又は2記載のスペクトルアナライザ装置。 Spectrum analyzer apparatus according to claim 1, wherein that the level detection frequency.
  4. 【請求項4】 異なる通過帯域特性を有する複数の帯域通過フィルタごとに、レベル検出手段の算出結果を順次記憶するメモリを備えることを特徴とする請求項1乃至請求項3の何れか1項に記載のスペクトルアナライザ装置。 Wherein for each of a plurality of bandpass filters having different pass band characteristics, any one of claims 1 to 3, characterized in that it comprises a memory for sequentially storing the calculation result of the level detection means spectrum analyzer device as claimed.
  5. 【請求項5】 異なる通過帯域特性を有する複数の帯域通過フィルタごとの複数の遅延用メモリの記憶データを消去し、次に複数の帯域通過フィルタで動作の収束処理を行い、この後レベル検出手段でのレベル検出処理を行うことを特徴とする請求項1乃至請求項4の何れか1項に記載のスペクトルアナライザ装置。 5. Clear the data stored in the memory for a plurality of delay of each of a plurality of bandpass filters having different pass band characteristics, and then performs convergence processing operation on multiple bandpass filter, and thereafter the level detecting means spectrum analyzer apparatus according to any one of claims 1 to 4, characterized in that performing the level detection processing in the.
JP11692895A 1995-05-16 1995-05-16 Spectrum analyzer Pending JPH08313569A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11692895A JPH08313569A (en) 1995-05-16 1995-05-16 Spectrum analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11692895A JPH08313569A (en) 1995-05-16 1995-05-16 Spectrum analyzer

Publications (1)

Publication Number Publication Date
JPH08313569A true true JPH08313569A (en) 1996-11-29

Family

ID=14699165

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11692895A Pending JPH08313569A (en) 1995-05-16 1995-05-16 Spectrum analyzer

Country Status (1)

Country Link
JP (1) JPH08313569A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006030202A (en) * 2004-07-19 2006-02-02 Tektronix Inc Real-time power mask trigger

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006030202A (en) * 2004-07-19 2006-02-02 Tektronix Inc Real-time power mask trigger

Similar Documents

Publication Publication Date Title
US4749986A (en) Collecting process of fire data and fire detector using the process and fire alarm system also using the process
Chen et al. A moving average based filtering system with its application to real-time QRS detection
US4093989A (en) Spectrum analyzer using digital filters
US4384335A (en) Method of and system for determining the pitch in human speech
US4611281A (en) Apparatus for analyzing microprocessor operation
JP2002015522A (en) Audio band extending device and audio band extension method
US4760541A (en) Two dimensional digital spatial filter for enhancement of point sources
US7319761B2 (en) Method and apparatus for locating and correcting sound overload
US7504574B2 (en) Electronic musical instrument and waveform assignment program
US4942387A (en) Apparatus and method for tool break and wear detection
US4222394A (en) System for processing a waveform for a larynx stroboscope
JPH07200182A (en) Information processor
JP2008005305A (en) Device for removing howling
US6404832B2 (en) Filter device and method of acquiring filter coefficients
JPH06315104A (en) Filter circuit
JPH06160245A (en) Abnormality diagnosis system for vehicle
EP0437861B1 (en) Signal processing method and system.
JPH05304474A (en) Digital/analog converter
JP2000316199A (en) Howling preventing device
JPH07282373A (en) Plant state detection device
JPH07235831A (en) Frequency abnormality detection circuit
JPH11242580A (en) Information processor and window display method
JP2000090069A (en) Method for processing sequence of input digital signal
JP2002247412A (en) Method for reducing noise in video signal
JPH05218876A (en) Method and device for digital signal processing