JPH0697787A - データ信号トラッキング方法およびその回路装置 - Google Patents

データ信号トラッキング方法およびその回路装置

Info

Publication number
JPH0697787A
JPH0697787A JP5039288A JP3928893A JPH0697787A JP H0697787 A JPH0697787 A JP H0697787A JP 5039288 A JP5039288 A JP 5039288A JP 3928893 A JP3928893 A JP 3928893A JP H0697787 A JPH0697787 A JP H0697787A
Authority
JP
Japan
Prior art keywords
data
level
tracking
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5039288A
Other languages
English (en)
Inventor
Douglas Robert Sitch
ロバート シッチ ダグラス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Plessey Semiconductors Ltd
Original Assignee
Plessey Semiconductors Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Plessey Semiconductors Ltd filed Critical Plessey Semiconductors Ltd
Publication of JPH0697787A publication Critical patent/JPH0697787A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
    • H03K5/082Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
    • H03K5/086Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback
    • H03K5/088Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback modified by switching, e.g. by a periodic signal or by a signal in synchronism with the transitions of the output signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route

Landscapes

  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)
  • General Health & Medical Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dc Digital Transmission (AREA)
  • Television Systems (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】 【目的】マルチレベルの受信信号を分離すること 【構成】一対のスイッチングされたデータレベルトラッ
キング回路により「0」および「1」のレベルをそれぞ
れトラッキングし、これら回路からの出力を組み合わ
せ、入力データ信号をスライシングするための一つのデ
ータレベル出力を与える。 【効果】信号の形状、振幅、DCオフセットまたはその
大きさの変動に対してあまり影響されない。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、データトラッキングシ
ステムに関し、特に信号レベルとは無関係に最大のデー
タ分離を達成するようデータ信号をトラッキングするた
めの方法および回路に関する。本発明は、所望の情報ス
トリームをマルチレベルの受信信号から分離すべきデー
タシステムに用途を有するが、用途はこれのみに限定さ
れるものではない。代表的な分離例としては、文字多重
放送信号を受け、マルチフィーチュア放送システム内の
別の情報から文字多重放送情報を分離する例がある。
【0002】
【発明が解決しようとする課題】しかしながら、従来の
データトラッキング方法は、受信信号の波形また振幅、
DCオフセットまたはその大きさに大きく影響を受け
る。
【0003】
【課題を解決するための手段】従って、本発明の目的は
データ信号をトラッキングするための改良された方法お
よび回路を提供することにある。本発明の第1の様相に
よれば、データ信号をトラッキングする方法は、一つの
データスライシングコンパレータおよび一対のデータレ
ベルトラッキング回路(これらのデータレベルトラッキ
ング回路の一方は、データ信号の「1」レベルをトラッ
キングし、他方のトラッキング回路は「0」レベルをト
ラッキングする)へ入力信号を送り、前記データレベル
トラッキング回路のうちの各々から出力信号を得て、こ
れら出力信号を組み合わせ、入力データ信号をスライス
するのに使用できる一つのデータレベル出力信号を得る
ことから成る。この方法は、並列に接続された複数のデ
ータレベルトラッキング回路に入力信号を送ることを含
むことができる。好ましくは一対のかかる回路が設けら
れるが、本方法を用いるシステムの条件に応じてそれ以
上の対の、例えば4対の回路を設けてもよい。
【0004】データレベルトラッキング回路からの出力
は、それぞれ別々のデータスライサへ送られ、このスラ
イサの出力は共通出力端へ送られる。前記システムは、
複数のデータレベルトラッキング回路を含むことがで
き、これら回路の各々は自己のドライバ回路を含み、こ
れらドライバ回路は入力信号と蓄積電圧間の中間電圧と
を比較するデータスライシングコンパレータの制御によ
りシリアルにイネーブルできる。
【0005】本発明の第2の様相によれば、データトラ
ッキング回路装置は一対の信号レベルトラッキング回路
を含み、各信号レベルトラッキング回路は回路から出力
されたスライシングされたデータが「0」および「1」
の適当なデータの信号を表示した時に限り入力信号のト
ラッキングを可能とするようスイッチングされるスイッ
チング手段を含む。よって、2レベルシステムではマル
チレベルシステムが設けられ、「1」レベルトラッキン
グ回路だけがスライスされた出力データが「1」の時入
力信号をトラッキングし、データが「0」のときに限り
「0」レベルがトラッキングされる。トラッキング回路
は、電流制限抵抗、コンデンサ等を含むトラッキングの
性能を制御するための多数の手段を使用できる。
【0006】高性能のトラッキングシステムを得るた
め、一方の回路でのトラッキングされるレベルの大多数
の変化が他方の回路へ送られるようトラッキング回路を
クロス部分する必要がある。これにより各回路が正しい
レベルをトラッキングできる状態でトラッキング回路間
のデータ高さを維持する。
【0007】本発明の理解を容易とするため、添付図面
を参照し、本発明の方法およびこの方法を利用するのに
適した回路の例について述べる。
【0008】
【実施例】まず図1(a)を参照すると、この図1
(a)は全体が正弦波状の入力信号波形1を示す。得よ
うとすべきデータスライスレベルは点線2で示され、充
電コンデンサの電圧は、3および4で示される。図1
(b)の下方部分には、「0」レベル動作に対するデー
タレベルトラッカスティムラスが示され、その上にはイ
ネーブル「0」パルスが示されている。更にこのパルス
の上方、かつ図1(b)の中心には、スライスされたデ
ータ出力の最終的な矩形波形が示されている。こうして
入力波形は、基本的な論理「1」および「0」波形を生
じるのに充分にスライスされていることが理解されよ
う。
【0009】次に図2、図3および図4を参照してこの
ような波形のスライシングを行う回路について述べる。
参照番号2でに示された回路は、基本データレベルトラ
ッキング回路である。この回路は、信号入力端子10
と、コンパレータ11と、データレベル出力端子12
と、コンパレータ11とデータレベル端子12との間に
接続された電流制限ドライバ13とから成る。アースと
データレベル端子12との間にはコンデンサ14が接続
されており、コンパレータは、フィードバック路を形成
するよう電流制限ドライバ13からの出力端にも接続さ
れた第2入力端を有する。入力信号は、端子10へ送ら
れ、コンパレータ11で処理され、ドライバ13に出力
信号を与える。この出力信号は、コンパレータ11へフ
ィードバックされ、コンデンサ14の効果により、入力
信号1をトラッキングする。データレベル端子12で最
終信号が取り出される。ドライバ13からの電流は、入
力信号1の必要なピークレベルに対して必要な「引き」
を与えるのに必要なだけ調節できる。
【0010】図3には、図2に示したデータレベルトラ
ッキング回路を含むデータトラッキング回路が示されて
いるので、次にこの図を参照する。この回路の上半分
は、例えば「1」レベルに対するデータレベルのトラッ
クを示し、下方のデータレベルトラッキング回路は、負
のデータレベルのトラックに対して用いられる。正のデ
ータレベルトラッキング用部品には、図2の参照番号の
先頭に1を付けた番号を付し、負のデータレベルのトラ
ッキング用部品には、先頭に0を付けた番号を付してあ
る。図3の回路内のコンパレータは、それぞれのスイッ
チ115および015を介してそれぞれの電流制限ドラ
イバ113および013に接続されている。本例の各ド
ライバは、図2のドライバ13とは異なる構造となって
おり、一対のダイオード018、019はそれぞれスイ
ッチ115および015に対し逆方向に接続され、抵抗
116、117および016、017にそれぞれ直列に
接続されている。2つのスイッチ015および115
は、ダイオード20を介して共に接続され、コンパレー
タ21の出力端に接続され、この出力端はスライスされ
た出力データを受ける出力端子22に接続されている。
コンパレータ21は、一方の端子で入力端子10からの
信号入力を受け、かつ他方の端子でコンパレータ013
および113から抵抗023および123を介してそれ
ぞれ送られる出力信号を受ける。
【0011】アース側から離れた側にて、コンデンサ0
14と114との間には別のコンデンサ24が接続され
ている。作動時には、信号入力端子10へ入力信号が送
られ、次にこの入力信号はこの端子からコンパレータ0
11、111および21の各々の一つの端子へ送られ
る。コンパレータ011及び111からのスライスされ
た出力は、スイッチ015および115を介してそれぞ
れの電流制限ドライバ013および113へ送られ、こ
れらドライバの出力信号はコンパレータ21の他方の端
子へ送られる。この信号は、「1」レベルと「0」レベ
ルの双方で有効にスライスされ、その出力信号は出力端
子22で受信される。
【0012】図3の簡単なシステムは、「0」と「1」
よりも多いレベルを弁別するデータレベルトラッキング
回路の数を増やすことにより増設できる。第4図には4
つのレベルのトラッキング回路である例が示されてい
る。ここでは、先の例と同じ参照番号を用いているが、
「2」と「3」のレベルの信号が必要である点が異なっ
ている。必要な部品は、先頭に2および3を付けた番号
で表示してあり、回路の最上部には、最大の正のデータ
レベルのトラックすなわち3のトラックが示されてい
る。3つのデータスライス21、121および221に
は4つのコンパレータ011、111、211および3
11しか必要でないことに注目されたい。2つの端子2
2および25ではこれらの出力信号が受信される。
【0013】信号レベル波形は、図1(b)のものと実
質的に同じであり、イネーブル信号が確実に分離されて
いる。トラッキング回路は、入力信号の一部の間でイネ
ーブルされるようスイッチングされ、トラッキング回路
の制御は、次の場合に限りスライスデータに依存する。
入力信号に対するスライシングレベルの制御は、トラ
ッキング回路の記憶された値の間の中間点で行われる場
合、トラッキング回路間の結合は、移動するDCレベル
等のトラッキングを可能とするよう一方のトラッキング
回路での変化が他方のトラッキング回路でも生じるよう
保証する場合。
【0014】上記回路および方法を複合ビデオ信号から
文字放送データを抽出するのに使用する場合耐干渉性に
優れる。このシステムは、信号の計上または振幅、DC
オフセットまたはその大きさの変動に対し、敏感でな
い。
【図面の簡単な説明】
【図1】波形と本発明により波形をスライスされる態様
を示す波形図。
【図2】本発明に係わるデータレベルトラッキング回路
の回路図。
【図3】第2図の回路を使用したデータトラッキング回
路の回路図。
【図4】第3図の回路の変形例としての4レベルデータ
トラッキング回路の回路図。
【符号の説明】
10 端子 11 コンパレータ 12 出力端子 13 電流制限ドライバ 14 コンパレータ

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】一つのデータスライシングコンパレータお
    よび一対のデータレベルトラッキング回路(これらのデ
    ータレベルトラッキング回路の一方は、データ信号の
    「1」レベルをトラッキングし、他方のトラッキング回
    路は「0」レベルをトラッキングする)へ入力信号を送
    り、前記データレベルトラッキング回路のうちの各々か
    ら出力信号を得て、これら出力信号を組み合わせ、入力
    データ信号をスライスするのに使用できる一つのデータ
    レベル出力信号を得ることから成るデータ信号トラッキ
    ング方法。
  2. 【請求項2】並列に接続された複数のデータレベルトラ
    ッキング回路に入力信号を送ることを含む請求項1の方
    法。
  3. 【請求項3】トラッキングするレベルごとに複数のデー
    タレベルトラッキング回路を含む請求項1または請求項
    2の方法。
  4. 【請求項4】データレベルトラッキング回路からの出力
    は、それぞれ別々のデータスライサへ送られ、これらの
    スライサの出力は共通出力端へ送られる請求項1〜3の
    いずれかに記載の方法。
  5. 【請求項5】前記システムは、複数のデータレベルトラ
    ッキング回路を含み、これら回路の各々は自己のドライ
    バ回路を含み、これらドライバ回路は入力信号と蓄積電
    圧の中間電圧とを比較するデータスライシングコンパレ
    ータの制御によりシリアルにイネーブルできる請求項1
    〜4のいずれかに記載の方法。
  6. 【請求項6】一対の信号レベルトラッキング回路を含み
    各信号レベルトラッキング回路は回路から出力されたス
    ライシングされたデータが「0」および「1」の適当な
    データの信号を表示した時に限り入力信号のトラッキン
    グを可能とするようスイッチングされるスイッチング手
    段を含むデータトラッキング回路装置。
  7. 【請求項7】マルチレベルシステムが設けられ、「1」
    レベルトラッキング回路はスライスされた出力データが
    「1」の時入力信号をトラッキングするだけで、データ
    が「0」レベルをトラッキングするようになっている請
    求項6に記載の回路装置。
  8. 【請求項8】トラッキング回路は、トラッキングの性能
    を制御するための電流制限手段を使用する請求項6また
    は7に記載の回路装置。
  9. 【請求項9】前記手段は抵抗器である請求項8に記載の
    回路装置。
  10. 【請求項10】前記手段はコンデンサである請求項8に
    記載の回路装置。
  11. 【請求項11】トラッキング回路はクロス結合され、こ
    のため各回路が正しいレベルをトラッキングできる状態
    にてトラッキング回路間の「データの高さ」を保存する
    よう一方の回路でのトラッキングされるレベルの大多数
    の変化を他方の回路へ送るようになっている請求項6〜
    10のいずれかに記載の回路装置。
JP5039288A 1992-02-10 1993-02-04 データ信号トラッキング方法およびその回路装置 Pending JPH0697787A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9202733.3 1992-02-10
GB9202733A GB2264010A (en) 1992-02-10 1992-02-10 Data tracking system

Publications (1)

Publication Number Publication Date
JPH0697787A true JPH0697787A (ja) 1994-04-08

Family

ID=10710091

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5039288A Pending JPH0697787A (ja) 1992-02-10 1993-02-04 データ信号トラッキング方法およびその回路装置

Country Status (5)

Country Link
EP (1) EP0555970A2 (ja)
JP (1) JPH0697787A (ja)
KR (1) KR930018890A (ja)
GB (1) GB2264010A (ja)
TW (1) TW215974B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7463309B2 (en) 2004-03-29 2008-12-09 Renesas Technology Corp. Data slicer for generating a reference voltage

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2288089B (en) * 1994-03-31 1998-06-24 Plessey Telecomm Adaptive threshold line receiver

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3838448A (en) * 1973-02-07 1974-09-24 Control Data Corp Compensated baseline circuit
US3832577A (en) * 1973-06-22 1974-08-27 Ibm Threshold extraction circuitry for noisy electric waveforms
US3869698A (en) * 1973-11-29 1975-03-04 Mohawk Data Sciences Corp Optical character recognition video amplifier and digitizer
GB1523307A (en) * 1975-12-09 1978-08-31 Aston Electronic Dev Data slicing apparatus and method
NL7902093A (nl) * 1979-03-16 1980-09-18 Koninkl Philips Electronics Nv Zelfinstellend filter met een vertragingsschakeling.
JPS5772482A (en) * 1980-10-23 1982-05-06 Sony Corp Data extracting device for character broadcast receiver device
JPS595789A (ja) * 1982-06-30 1984-01-12 Matsushita Electric Ind Co Ltd 映像信号に含まれるデ−タ信号分離回路
US4641324A (en) * 1984-09-14 1987-02-03 Eastman Kodak Company Signal correction apparatus
US4939750A (en) * 1988-03-17 1990-07-03 Oki Electric Industry, Co., Ltd. Adaptive signal discrimination circuit and a method for discriminating high and low level of data signals
GB8927188D0 (en) * 1989-12-01 1990-01-31 Philips Electronic Associated Peak amplitude detection circuit
GB9102275D0 (en) * 1991-02-02 1991-03-20 Cognito Group Ltd Decoding method and apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7463309B2 (en) 2004-03-29 2008-12-09 Renesas Technology Corp. Data slicer for generating a reference voltage

Also Published As

Publication number Publication date
EP0555970A3 (ja) 1994-03-23
GB2264010A (en) 1993-08-11
EP0555970A2 (en) 1993-08-18
TW215974B (ja) 1993-11-11
KR930018890A (ko) 1993-09-22
GB9202733D0 (en) 1992-03-25

Similar Documents

Publication Publication Date Title
CA1157523A (en) Zero-crossing comparators with threshold validation
JPH07212412A (ja) 直流再生回路
JPH0697787A (ja) データ信号トラッキング方法およびその回路装置
US4697099A (en) Open line detector circuit
US4338580A (en) Self balancing amplitude modulator
US2566832A (en) Synchronizing circuit
US6194965B1 (en) Differential signal detection circuit
JPH06140887A (ja) 伝送ライン上を送信される電気信号の信号エッジの時間的検出装置
EP0040274B1 (en) Self balancing modulator and its application in a chroma demodulator
JPS6328531B2 (ja)
KR940027591A (ko) Secam크로마 처리회로 및 주파수 자동 조정회로
JP3649746B2 (ja) 垂直同期信号分離装置
JP2835337B2 (ja) 接続回路配置
KR900005815A (ko) 컬러 텔레비전 수상기의 휘도신호 및 색신호 분리회로
US3355548A (en) Data transmitting system with data represented by combinations of different pulse and d. c. signals
JP7054223B2 (ja) 遠隔アンテナ切換システム
US4706034A (en) Signal discriminating apparatus for extracting component signals from a composite signal
NL7904375A (nl) Electronische zender voor gelijkstroomtelegrafie- systemen.
US4063196A (en) Plural oscillator phase continuous frequency encoder
US4063197A (en) Plural transistor oscillator phase continuous frequency encoder circuit
JPH02121489A (ja) テレビジョン信号の同期信号処理回路
US4406006A (en) Dual-signal A-M receiving apparatus
SE464214B (sv) Foerfarande och anordning foer ett mottagningssystem foer digitala signaler
JPS62144220A (ja) 静電容量式キ−ボ−ドスイツチ
SU997046A1 (ru) Устройство дл измерени разности частот