JPH067440Y2 - Sukiyana - - Google Patents

Sukiyana -

Info

Publication number
JPH067440Y2
JPH067440Y2 JP4689684U JP4689684U JPH067440Y2 JP H067440 Y2 JPH067440 Y2 JP H067440Y2 JP 4689684 U JP4689684 U JP 4689684U JP 4689684 U JP4689684 U JP 4689684U JP H067440 Y2 JPH067440 Y2 JP H067440Y2
Authority
JP
Japan
Prior art keywords
relay
contacts
common
contact
rl0
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP4689684U
Other languages
Japanese (ja)
Other versions
JPS60158638U (en
Inventor
久 山本
Original Assignee
横河電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 横河電機株式会社 filed Critical 横河電機株式会社
Priority to JP4689684U priority Critical patent/JPH067440Y2/en
Publication of JPS60158638U publication Critical patent/JPS60158638U/ja
Application granted granted Critical
Publication of JPH067440Y2 publication Critical patent/JPH067440Y2/en
Application status is Active legal-status Critical

Links

Description

【考案の詳細な説明】 〔考案の属する分野〕 本考案はリレーで構成したスキャナーに関するもので、 [Devised a detailed description] [Field of the invention The present invention is relates to a scanner configured in relay,
スキャンニング時のコモンモード電圧による影響の特性改善を計ったものである。 It is obtained measure the characteristic improvement of the impact of common-mode voltage at the time of scanning.

以下、本考案のスキャナーをデータロガーに用いた場合について説明する。 Hereinafter, the case of using the scanner of the present invention to a data logger.

〔従来技術〕 [Prior art]

データロガーに用いられるリレーで構成したスキャナーの一部を第1図(イ)に示す。 Some scanner configured in a relay for use in data logger shown in FIG. 1 (b). (イ)図において、RL0,RL1… In (b) view, RL0, RL1 ...
…は0CH(チャネル),1CH……用のリレーを示すもので、各リレーは夫々H(ハイ),L(ロウ),G(ガード)の3つの接点を有する。 ... has three contacts 0CH (channel), shows a relay for 1CH ......, each relay are each H (high), L (wax), G (guard). ところで、リレーは各接点のメイク,ブレークにリレー個々の特性の相違により、 Incidentally, the relay of the contacts make, due to the difference in Relay individual characteristics to break,
第1図(ロ)に示す如くタイミングにずれがある。 The timing as shown in FIG. 1 (b) there is a deviation.

第2図(イ)は従来のスキャナーリレーを用いたデータロガーの要部の構成図である。 Figure 2 (b) is a configuration diagram showing the main components of the data logger using a conventional scanner relay. 第2図(イ)において、RL0,R In FIG. 2 (b), RL0, R
L1……は第1図で説明したリレーで、このリレーによりスキャナーが構成される。 L1 ...... is a relay described in Figure 1, the scanner is configured by the relay. LCは3つの接点1,2,3を有する共通リレー、Aは増幅器、GAは増幅器Aのガードである。 LC common relay with three contacts 1, 2, 3, A is an amplifier, GA is a guard amplifier A. リレRL0,RL1……における接点Hは共通リレーL Relay RL0, RL1 contact H in ...... common relay L
Cの接点1を介して増幅器Aの入力端子に、接点Lは接点2を介して増幅器Aの低電位点に、又接点Gは接点3 The input terminal of the amplifier A via the contact 1 and C, contact L is the low potential point of the amplifier A via the contact 2, and the contact G is contact 3
を介してガードGAに夫々接続されている。 They are respectively connected to the guard GA through. Cgはガード Cg guard
GAとケース(アース)間の容量を示すものである。 It shows the capacitance between GA and the case (ground). D
1,D2は夫々過電圧保護用のツェナーダイオード、R 1, D2 are each overvoltage protection Zener diode, R
,R1…は0CH,1CH…の信号源インピーダンス、C 0, R1 ... is 0CH, 1CH ... signal source impedance of, C
,C1…夫々ノイズ除去用のフィルタの容量を示すもので、このフィルタは入力端側に接されている。 0, C1 ... indicates the capacity of the filter for each noise removal, the filter is bordered on the input end side.

このような構成のデータロガーにおいて、チャネル間にコモンモード電圧差がある場合について説明すると次の如くなる。 In the data logger having such a configuration, it will be described. If there is a common-mode voltage difference between channels becomes as follows. Vcmがそのコモンモード電圧で、0CHの信号源に加わっている場合を示している。 Vcm is at its common-mode voltage, shows a case where being applied to the signal source 0CH. このようなコモンモード電圧Vcmがあると、0CH測定時においてそのコモンモード電圧Vcmにより、リレーRL0のガード接点G, If there is such a common-mode voltage Vcm, by its common-mode voltage Vcm at the time 0CH measurement, the guard contacts G of the relay RL0,
共通リレーLCの接点3の通路を介して容量Cgが充電される。 Is capacitance Cg is charged through the passages contact 3 of the common relay LC. 次に1CHの測定に移るが、1CHのリレーRL0の接点のうち、第1図(ロ)に示す如くH接点が他の接点L, Then it proceeds to the measurement of 1CH, among the contacts of the relay RL0 of 1CH, H contacts as shown in FIG. 1 (b) other contact L,
Gよりも先にメイクしたとすると、Cgにたまった電荷が図の点線で示す通路で放電し、その放電電流により今度は容量C1が充電される。 If the previous and makeup than G, the charge accumulated in Cg is discharged at passage indicated by the dotted line in FIG, in turn due to the discharge current capacity C1 is charged. C1に充電された電荷はその後C1・R1の時定数で放電するが、商用周波数のフィルタとしてC1・R1の時定数が大きい場合、その放電が終わらないうちに増幅器Aに接続されたアナログ・ディジタル変換器(図示せず)の変換動作が始まり、その結果誤差が生じる。 Although the electric charge charged in C1 is discharged with a time constant of the subsequent C1-R1, if the time constant of C1-R1 as a filter of a commercial frequency is large, an analog-to-digital which the discharge is connected to the amplifier A while not ending conversion operation starts transducer (not shown) so that an error occurs.

第3図は交流のコモンモード電圧Vacが加わっている場合の従来のスキャナーを使用したデータロガーの概略構成図である。 Figure 3 is a schematic block diagram of a data logger using a conventional scanner if applied common mode voltage Vac of the AC. この場合にはリレーのブレークするタイミングが問題となる。 The timing of the break of the relay is an issue in this case. 即ち、リレーRL0のL及びG接点に先にブレークし、最後にH接点がブレークするような場合、図の点線の通路で電流が流れて容量Cgを充電するが、その時に入力の容量C も充電する。 That is, a break occurs earlier L and G contact of the relay RL0, if the last such H contacts break, but charges the capacitance Cg current flows in the dotted line path in FIG capacitance C 0 of the input at that time also to charge. その後、C Then, C 0
・R の時定数で充電々荷は放電するが、連続的なスキャンでこのチャネルを続けてA/D変換するような場合には、その放電が終わらないうちに次のA/D変換が始まり、これが誤差となって表われる。 · Charge s load with a time constant of R 0 is discharged but, if continued the channel in a continuous scanning as A / D conversion, the following A / D conversion within which the discharge does not end the beginning, this is appearing as an error.

このように、入力に大きなCRの時定数をもち、かつチャネン間にコモンモード電圧差或いは交流のコモンモード電圧があるようなデータロガーにおいては、常時のリレーでスキャナーを構成した場合、リレー接点のメーク,ブレークのタイミングにより誤差が生じる。 Thus, have a time constant of the large CR to the input, and in the data logger such that the common mode voltage of the common mode voltage difference or AC between Chanen, case where the scanner at all times of the relay, the relay contacts make, the error is caused by the timing of the break.

〔考案の目的〕 [The purpose of the invention]

本考案は従来のスキャナーリレーが有する上記のような欠点を解決する為になされたもので、各チャネルのリレーとは別の共通のリレーLCを利用して入力のスキャンニング時のリレーのメイク・ブレークのタイミングに関係なく、入力のコモンモード電圧による影響を無くするようにしたものである。 This invention has been made to solve the drawbacks as described above with the conventional scanner relay, Make the scanning time of the relay input and relay for each channel by using a different common relay LC regardless of the timing of the break is obtained by the so eliminate the influence of common-mode voltage of the input.

〔考案の概要〕 [Devised Overview]

上記の目的を達成するために、本考案においてはスキャナーを夫々ハイ,ロウ及びガード接点をもつ多点のリレー及び前記ハイ,ロウ接点に夫々接続される接点を有する共通リレーで構成し、この共通リレーの接点を前記多点のリレーの各接点より遅くメイクし、早くブレイクさせるようにしたことを特徴としたものである。 To achieve the above object, the present invention constitutes a common relay having contacts that are respectively connected to the scanner respectively high, waxes and multi-point of relay and said high with guard contacts, the row contact, the common the contacts of the relay to make slower than the contact points of the multipoint relay, in which is characterized in that so as to quickly break.

〔実施例〕 〔Example〕

第4図は本考案に係るスキャナーを有すデータロガーの要部の概略構成図である。 Figure 4 is a schematic diagram of the main part of the data logger having a scanner according to the present invention. 第4図において、RL0,RL1,RL In Figure 4, RL0, RL1, RL
2…は各CHのリレーで、夫々H,L,Gの3つの接点を持っている。 2 ... in the relay of each CH, respectively H, L, has three contacts G. LCは共通リレーで、2つの接点1,2を有する。 LC is a common relay, having two contacts 1,2. データロガーにおいては、複数個のリレーRL0, In data logger, a plurality of relay RL0,
RL1,RL2…が1つのカードにまとめられ、そのカードが複数枚集まって1つのスキャナーが構成されるが、共通リレーLCはカード毎に1個用いられる。 RL1, RL2 ... are combined into a single card, one scanner that card gathered more sheets is constructed, the common relay LC is used one for each card. リレーRL0,RL1, Relay RL0, RL1,
RL2…の各接点Hは共通リレーLCの接点1を介して増幅器Aの入力端に接続され、リレーRL0,RL1,RL2…の各接点Lは共通リレーLCの接点2を介して増幅器Aの低電位点に接続され、又リレーRL0,RL1,RL2…の各接点Gは直接ガードGAに接続されている。 RL2 ... Each contact H of which is connected to the input of the amplifier A via the contact 1 of the common relay LC, relay RL0, RL1, RL2 ... each contact L of the low amplifier A via the contact second common relay LC It is connected to a potential point, and a relay RL0, RL1, RL2 ... each contact G of which is connected directly to the guard GA. D1,D2は第2図,第3図で説明したと同様のツェナーダイオードである。 D1, D2 and the second view is the same as Zener diode as those described in Figure 3. このような構成の第4図に示すスキャナーリレーの動作のタイムチャートを第5図(イ)に、第5図(ロ)にリレードライブの信号回路を示す。 The time chart of the operation of the scanner relay shown in Figure 4 having such a configuration in FIG. 5 (b) shows the signal circuit of the relay drive to FIG. 5 (b).

第5図(イ)において、RL0,RL1−ONは第4図に示すリレー In FIG. 5 (b), RL0, RL1-ON the relay shown in Figure 4
RL0,RL1…のメイク,ブレイクのタイミングを示し、LC- RL0, RL1 ... makeup, shows the timing of the break, LC-
ONは共通のリレーLCの2つの接点1,2のメイク,ブレイクのタイミングを示すものである。 ON shows a two make contacts 1,2, timing of break common relay LC. 即ち、共通リレー That is, the common relay
LCの2つの接点1と2はリレーRL0,RL1の各接点H, Each contact H of two contacts 1 and 2 of the LC relay RL0, RL1,
L,Gをメイクする時間より十分遅くれてメイクし、そしてリレーRL0,RL1の各接点をブレイクする時間より十分早くブレイクするようになっている。 L, so that the makeup is sufficiently slower than the time to make the G, and early enough break than the time to break the respective contacts of the relays RL0, RL1.

このようなタイミングでリレーRL0,RL1…と共通リレーL Relay RL0 in such timing, RL1 ... a common relay L
Cの各接点のメイク,ブレイクを行なうようにした本考案に係るスキャナーにおいては、リレーRL0,RL1…の接点H,L,Gが多少のずれをもってどのような順序でメイク,ブレイクしても、データロガーのA/D変換器の入力への接続はメイク時には等価的に接点Gが先にメイクし、その後から接点H,Lがメイクする。 C each contact of makeup, the scanner according to the present invention was to perform Blake, relays RL0, RL1 ... contact H, L, makeup in what order with G is some deviation, even if the break, connecting to the input of the a / D converter data logger is makeup equivalently contact G is ahead at the time of make-up, then the contacts H, L is makeup. 又、ブレイク時には接点H,Lが先にブレイクし、接点Gが等価的にあとからブレイクする。 In addition, contact H at the time of break, L is break earlier, contact G is to break later in an equivalent manner.

このような構成の本考案に係るスキャナーにおいては、 In the scanner according to the present invention having such a configuration,
第2図で説明した如く例えコモンモード電圧Vcmにより容量Cgが充電されてもその電荷は接点Gを通り、入力容量Cを介さずに放電する。 Its charge be charged capacitance Cg by the common-mode voltage Vcm example as described in Figure 2 through the contacts G, discharged without passing through the input capacitance C. その結果、コモンモード電圧Vcmによって誤差が生じないデータロガーを得ることができる。 As a result, it is possible to obtain a data logger error is not caused by the common-mode voltage Vcm. 又、第3図で説明した交流コモンモード電圧Vamがかかっている場合においても、接点GがH,Lより早くメイクするので、交流コモンモード電圧Vamによる電流が第3図に示す容量C を通ることはない。 Further, when the AC common mode voltage Vam described in Figure 3 is taking also contact G is H, since the makeup earlier than L, the current by the AC common mode voltage Vam is a capacitance C 0 shown in FIG. 3 It will not be passing through. したがって、交流コモンモード電圧Vamによっても誤差の生じないデータロガーを得ることができる。 Therefore, it is possible to obtain the data logger does not cause errors by alternating common mode voltage Vam. 第5図において、Vは電源、D1は保護用ダイオードを示すものである。 In FIG. 5, V is the power source, D1 shows a protective diode.

なお、第5図の実施例ではリレーRL0,RL1-ONとLC-ONの2つの信号を用意しなければならず、構成が面倒となる。 In the embodiment of FIG. 5 must be prepared two signals of the relay RL0, RL1-ON and LC-ON, construction is cumbersome. LC-ON信号はRL0,RL1-ON信号を利用して作るようにすれば構成が簡略化される。 LC-ON signal is configured when to make using the RL0, RL1-ON signal is simplified. この場合、RL0,RL1-ON信号に対してLC-ON信号を遅く立上がらせるのはCRの時定数回路とゲートにより簡単に作れるが、第6図(イ)に示す如く両信号の立下りが同じになってしまう。 In this case, RL0, cause rise slow LC-ON signal to the RL1-ON signal is easy to make the time constant circuit and the gate time of the CR, the falling edge of both signals as shown in FIG. 6 (b) but it becomes the same. 各リレーのブレークのタイミングを遅らせるために、第6図(ロ) To delay the timing of the break of the relay, FIG. 6 (b)
に示すようにリレRL0,RL1……のコイルに並列にコンデンサCDを接続する。 Parallel to a capacitor CD to the coil of the relay RL0, RL1 ...... as shown in. このようにすれば第5図で説明したように接点Gが先にメイクし、その後接点H,Lがメイクする。 This if so contacts G, as described in FIG. 5 is makeup first and then contacts H, L is makeup. 又、接点H,Lが先にブレイクし、その後接点Gがブレイクするというタイミングを得ることができる。 Further, it is possible to contact H, L is break first, and then contact G to obtain the timing of breaks.

〔考案の効果〕 [Effect of the proposed]

以上のように、本考案においては等価的にリレRL0,RL1 As described above, equivalently in this invention relays RL0, RL1
……の接点H,Lに対してG接点を的にメークさせ、あとからブレークさせるように構成し、コモンモード電圧による電流がガードを通して流れるようにしたことにより、H−L接点間に入った容量を充電させることがない為、コモンモードリジェクションの改善が計られる。 ...... contact H, the G contact manner to make against L, and configured to break later, by current due to the common mode voltage has to flow through the guard, entered between H-L contacts because there is no possible to charge the capacity, improvement of the common-mode rejection is timed.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

第1図(イ)は従来のスキャナーの構成説明図、第1図(ロ) Figure 1 (b) is diagram illustrating the configuration of a conventional scanner, FIG. 1 (b)
はその動作タイミングチャート、第2図及び第3図は従来のスキャナーを用いて構成したデータロガーの要部の構成図、第4図は本考案に係るスキャナーを用いて構成したデータロガーの要部の構成図、第5図(イ)及び(ロ)は第4図のスキャナーの動作タイムチャート及びリレードライブの信号回路の接続図、第6図(イ)及び(ロ)は本考案に係るスキャナーの他の実施例の動作タイムチャート及びリレードライブの信号回路の接続図である。 The timing chart of the operation, main part of FIGS. 2 and 3 is a configuration diagram of a main part of the configuration data logger using a conventional scanner, Fig. 4 data logger configured using a scanner according to the present invention diagram of FIG. 5 (a) and (b) the scanner according to the fourth view of a connection diagram of the signal circuit of the operational time chart and the relay drive scanner, FIG. 6 (a) and (b) the present invention another embodiment of a connection diagram of a signal circuit of the operational time chart and relay drive. RL0,RL1………リレー、LC……共通リレー。 RL0, RL1 ......... relay, LC ...... common relay.

Claims (1)

    【実用新案登録請求の範囲】 [Range of utility model registration request]
  1. 【請求項1】夫々ハイ,ロウ及びガード接点をもつ多点のリレー及び前記ハイ,ロウ接点に夫々接続される接点を有する共通リレーよりなり、この共通リレーの接点を前記多点のリレーの各接点より遅くメイクし、早くブレイクさせるようにしたことを特徴とするスキャナー。 1. A respectively high, waxes and multi-point of relay and said high with guard contacts consists of a common relay having contacts that are respectively connected to the row contacts, each contact of the common relay of the multi-point relay scanner, characterized in that to make slower contacts, and so as to quickly break.
JP4689684U 1984-03-30 1984-03-30 Sukiyana - Active JPH067440Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4689684U JPH067440Y2 (en) 1984-03-30 1984-03-30 Sukiyana -

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4689684U JPH067440Y2 (en) 1984-03-30 1984-03-30 Sukiyana -

Publications (2)

Publication Number Publication Date
JPS60158638U JPS60158638U (en) 1985-10-22
JPH067440Y2 true JPH067440Y2 (en) 1994-02-23

Family

ID=30561720

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4689684U Active JPH067440Y2 (en) 1984-03-30 1984-03-30 Sukiyana -

Country Status (1)

Country Link
JP (1) JPH067440Y2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9561023B2 (en) 2009-02-20 2017-02-07 Covidien Lp Enhanced ultrasound visualization of intravascular devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9561023B2 (en) 2009-02-20 2017-02-07 Covidien Lp Enhanced ultrasound visualization of intravascular devices

Also Published As

Publication number Publication date
JPS60158638U (en) 1985-10-22

Similar Documents

Publication Publication Date Title
DE3731196C2 (en)
EP0054561B1 (en) Switched-capacitor interpolation filter
KR970007754B1 (en) Analog circuit
US4651034A (en) Analog input circuit with combination sample and hold and filter
EP0191529B1 (en) Electrical filter
DE19818038B4 (en) Dual-mode surface acoustic wave filters
CA2194583A1 (en) Hearing aid device incorporating signal processing techniques
FR2285024A1 (en) interpolating digital filter anywhere an input buffer
EP0039076B1 (en) Integrator circuit with sampling stage
EP0927458B1 (en) Surface wave filter for asymmetrical/symmetrical and symmetrical/symmetrical operating mode
CN1133269C (en) Differential input/output surface acoustic wave device with proximity coupling
KR910007223A (en) Voltage doubling circuit
DE3581011D1 (en) Recording digital information signals.
EP0245896A2 (en) Electrical filter
EP0356126A3 (en) Recording head to minimize undershoots in readback pulses
EP0172474A2 (en) CCD output signal generating circuit
US4475233A (en) Resistively damped loudspeaker system
DE19732019A1 (en) High velocity data receiver with adaptive signal equaliser
KR100263599B1 (en) Encoding system
JPH06338798A (en) Low-pass filter device
EP0368528A3 (en) Audio amplifier with mute and stand-by states
US4398099A (en) Switched-capacitance amplifier, a switched-capacitance filter and a charge-transfer filter comprising an amplifier of this type
US4623854A (en) Switched capacitor filter
KR840005954A (en) Samples data filter
US4658368A (en) Peak position detector