JPH05713B2 - - Google Patents

Info

Publication number
JPH05713B2
JPH05713B2 JP57007627A JP762782A JPH05713B2 JP H05713 B2 JPH05713 B2 JP H05713B2 JP 57007627 A JP57007627 A JP 57007627A JP 762782 A JP762782 A JP 762782A JP H05713 B2 JPH05713 B2 JP H05713B2
Authority
JP
Japan
Prior art keywords
supply line
circuit
voltage supply
misfet
common
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57007627A
Other languages
Japanese (ja)
Other versions
JPS58125093A (en
Inventor
Nobuo Shibazaki
Naoki Yashiki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP762782A priority Critical patent/JPS58125093A/en
Publication of JPS58125093A publication Critical patent/JPS58125093A/en
Publication of JPH05713B2 publication Critical patent/JPH05713B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 この発明は液晶表示装置を駆動するための液晶
駆動回路に関し、特に相補型MIS集積回路に適し
た液晶駆動回路に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a liquid crystal drive circuit for driving a liquid crystal display device, and particularly to a liquid crystal drive circuit suitable for a complementary MIS integrated circuit.

マイクロコンピユータやICを使つた計算機等
では、動作クロツク信号を作るために発振回路が
使用されている。ところが、この発振回路を常時
動作させておくと、かなり消費電力が多くなつて
しまう。そこで、システムが停止されるようなと
きはクロツク信号が不要となるので、発振回路の
発振を停止させて消費電力を低減させることが行
なわれている。
Oscillator circuits are used in microcomputers and computers that use ICs to generate operating clock signals. However, if this oscillation circuit is kept operating all the time, power consumption will increase considerably. Therefore, when the system is stopped, the clock signal is no longer necessary, so the oscillation of the oscillation circuit is stopped to reduce power consumption.

一方、システムが停止されるようなときには、
液晶表示も不要であることが多い。しかも液晶表
示装置の駆動方式として、例えば電圧平均化法に
よるマルチプレクシング表示を行なうような場合
には、発振回路の発振を止めるとクロツク信号が
なくなるので、液晶駆動回路も停止させる必要が
ある。
On the other hand, when the system is stopped,
A liquid crystal display is also often unnecessary. Moreover, when the driving method of the liquid crystal display device is, for example, multiplexing display using the voltage averaging method, the clock signal is lost when the oscillation of the oscillation circuit is stopped, so the liquid crystal driving circuit must also be stopped.

この場合、何ら手当をせずにそのまま液晶駆動
回路を停止させると、最終出力段(ドライバ)の
出力信号レベルをデータ信号に依存してしまう。
その結果、駆動停止時に、液晶表示装置の外部端
子がゼロボルトに固定されなくなり、液晶に直流
バイアス電圧が印加された状態のまま停止状態に
入つてしまうおそれがある。
In this case, if the liquid crystal drive circuit is stopped without taking any precautions, the output signal level of the final output stage (driver) will depend on the data signal.
As a result, when the drive is stopped, the external terminals of the liquid crystal display device are no longer fixed at zero volts, and there is a possibility that the liquid crystal display device enters a stopped state with the direct current bias voltage applied to the liquid crystal.

従つて、このような状態で液晶駆動回路が停止
されると、印加電圧によつて液晶が劣化し、液晶
表示装置の寿命が低下してしまうという不都合が
生じる。
Therefore, if the liquid crystal drive circuit is stopped in such a state, the applied voltage deteriorates the liquid crystal, resulting in a disadvantage that the life of the liquid crystal display device is shortened.

そこで、この発明は、比較的簡単な回路構成に
よつて、発振回路の停止に伴なう液晶駆動回路の
停止時に、最終出力段のレベルすなわち液晶表示
装置の外部端子が略ゼロボルトに固定され、液晶
にバイアス電圧が印加されたまま停止状態に入る
のを防止するとともに、液晶表示装置の端子がフ
ローテイング状態にされないようにして、ノイズ
による液晶表示装置の点灯をも防止することを目
的とする。
Therefore, the present invention uses a relatively simple circuit configuration to fix the level of the final output stage, that is, the external terminal of the liquid crystal display device, to approximately zero volts when the liquid crystal drive circuit stops due to the stoppage of the oscillation circuit. The purpose is to prevent the liquid crystal from entering a stopped state with a bias voltage applied to it, prevent the terminals of the liquid crystal display from floating, and prevent the liquid crystal display from turning on due to noise. .

以下図面に基づいてこの発明を説明する。 The present invention will be explained below based on the drawings.

第1図は一例としてセグメント形液晶表示装置
を駆動回路を示す。この駆動回路は1/3バイアス
法によりマルチプレクシング表示を行なうように
構成されている。
FIG. 1 shows a driving circuit for a segment type liquid crystal display device as an example. This drive circuit is configured to perform multiplexing display using the 1/3 bias method.

液晶表示装置1は特に制限されないが、1桁が
7つの表示セグメントからなり数字表示が行なえ
るように形成されている。各桁の共通のセグメン
ト電極2a,2b,2c…は、内部で接続されて
セグメント駆動回路3aに接続されている。
Although not particularly limited, the liquid crystal display device 1 is formed so that one digit consists of seven display segments and can display numbers. Common segment electrodes 2a, 2b, 2c, . . . of each digit are connected internally to a segment drive circuit 3a.

背面のコモン電極は、特に制限されないが3分
割されており、各コモン電極4a,4b,4cは
それぞれコモン電極駆動回路3bに接続されてい
る。
The common electrode on the back surface is divided into three parts, although not particularly limited, and each common electrode 4a, 4b, 4c is connected to a common electrode drive circuit 3b, respectively.

上記駆動回路3a,3bには、適当な分圧回路
等によつて作られた電圧V0,2/3V0,1/3V0,0V
がそれぞれ供給されている。上記電圧V0は、交
流駆動電圧信号による液晶の点灯しいき値電圧の
実効値よりも高い適当な大きさの電圧が選択され
る。ここでは、V0を−3Vに選んである。従つ
て、他の電圧2/3V0は−2V、1/3V0は−1Vにな
る。
The drive circuits 3a and 3b have voltages V 0 , 2/3V 0 , 1/3V 0 , and 0V generated by suitable voltage dividing circuits, etc.
are supplied respectively. The voltage V 0 is selected to have an appropriate magnitude higher than the effective value of the liquid crystal lighting threshold voltage caused by the AC drive voltage signal. Here, V 0 is chosen to be −3V. Therefore, the other voltages 2/3V 0 become -2V and 1/3V 0 become -1V.

また、上記駆動回路3a,3bには、図示しな
い演算回路等からのデータ出力に基づいて表示数
字を決定するような回路から出力されたデータ信
号φd1〜φdoが入力されている。駆動回路3a,3
bの前段のゲート回路5a,5bは、クロツク信
号によつて駆動信号φ1〜φ4を作つて出力する。
駆動回路3a,3bでは、上記駆動信号φ1〜φ4
によつて電圧−3V、−2V、−1V、0Vのいずれか
一つが選択されて、上記データ信号φd1〜φdoに応
じて、液晶表示装置1の各電極2a,2b,…お
よび4a〜4cに、時分割方式でセグメント信号
Psおよびコモン信号Pcを供給して液晶を点灯させ
る。
Furthermore, data signals φ d1 to φ do outputted from a circuit that determines display numbers based on data output from an arithmetic circuit (not shown) or the like are input to the drive circuits 3a and 3b. Drive circuit 3a, 3
The gate circuits 5a and 5b at the previous stage of the circuit 5b generate and output drive signals φ 1 to φ 4 in response to a clock signal.
In the drive circuits 3a and 3b, the above drive signals φ 1 to φ 4
One of the voltages -3V, -2V, -1V, and 0V is selected by , and each electrode 2a, 2b, . . . and 4a- 4c, segment signal in time division method
Supply P s and common signal P c to light up the liquid crystal.

すなわち、駆動回路3a,3bによつて、セグ
メント電極2a,2b…とコモン電極4a〜4c
間には、選択点に±3V、半選択点および非選択
点に±1Vの電圧が印加される。さらに、駆動回
路3a,3bは、選択点、半選択点および非選択
点にそれぞれ上記振幅の交流波形を印加して、液
晶に印加される平均電圧がゼロになるように駆動
して、液晶の劣化を防止している。
That is, the segment electrodes 2a, 2b... and the common electrodes 4a to 4c are controlled by the drive circuits 3a, 3b.
In between, a voltage of ±3V is applied to the selected point, and a voltage of ±1V is applied to the half-selected point and the non-selected point. Further, the drive circuits 3a and 3b drive the liquid crystal by applying AC waveforms with the above amplitudes to the selected point, half-selected point, and non-selected point, respectively, so that the average voltage applied to the liquid crystal becomes zero. Prevents deterioration.

また、上記ゲート回路5a,5bは、発振回路
を停止させるためのコントロール信号ψcと同一の
信号が入つて来ると、上記駆動回路3a,3bに
−3V、−2V、−1V、0Vのいずれも選択させない
ようにする駆動信号φ1〜φ4を出力する。上記駆
動回路3a,3bはコントロール信号ψcが入つて
来ると、出力段のレベルすなわち電極2a,2b
…,4a〜4cをゼロボルトにするように動作す
る。
Furthermore, when the same signal as the control signal ψ c for stopping the oscillation circuit is received, the gate circuits 5a and 5b output any of -3V, -2V, -1V, and 0V to the drive circuits 3a and 3b. It outputs drive signals φ 1 to φ 4 that prevent selection of the signals. When the control signal ψ c is input, the drive circuits 3a and 3b control the level of the output stage, that is, the electrodes 2a and 2b.
..., 4a to 4c are operated to set them to zero volts.

次に、上記駆動回路3a,3bの具体的な回路
構成を説明する。第2図は3分割されたコモン電
極4a〜4cを駆動するコモン電極駆動回路3b
の一例を示す。
Next, the specific circuit configuration of the drive circuits 3a and 3b will be explained. FIG. 2 shows a common electrode drive circuit 3b that drives common electrodes 4a to 4c divided into three parts.
An example is shown below.

このコモン電極駆動回路3bは、前記ゲート回
路5bからの駆動信号φ1〜φ4によつて動作され
てコモン電極4a〜4cに印加すべき電圧を選択
するためのスイツチ回路6a,6bと、データ信
号φd1〜φd3によつて駆動され出力レベルを決定す
るための出力段としてのドライバ7a,7b,7
cと、コントロール信号φcによつてオン、オフさ
れるクランプ回路8とからなる。
This common electrode drive circuit 3b is operated by drive signals φ 1 to φ 4 from the gate circuit 5b and includes switch circuits 6a and 6b for selecting voltages to be applied to the common electrodes 4a to 4c, and data Drivers 7a, 7b, 7 as output stages driven by signals φ d1 to φ d3 to determine the output level
c, and a clamp circuit 8 that is turned on and off by a control signal φc .

なお、コモン電極駆動回路3bは、コモン電極
が3分割されているため3個のドライバ7a〜7
cを有しているが、セグメント駆動回路3a内に
は、同一構成のドライバがセグメント電極と同じ
数だけ設けられている。他の構成は全く同じであ
るので、以下コモン電極駆動回路3bについての
み説明する。
Note that the common electrode drive circuit 3b has three drivers 7a to 7 because the common electrode is divided into three parts.
However, in the segment drive circuit 3a, the same number of drivers with the same configuration as the segment electrodes are provided. Since the other configurations are exactly the same, only the common electrode drive circuit 3b will be described below.

先ず、スイツチ回路6aは、pチヤンネル型の
スイツチMISFETQ1とnチヤンネル型のスイツ
チMISFEQ2とが直列接続されてなり、その両端
に電圧0Vと−1Vが印加されている。MISFETQ1
とQ2の共通接続点aは共通電源ラインl1に接続さ
れている。そして、MISFETQ1およびQ2のゲー
トには、それぞれ前記ゲート回路5bからの駆動
信号φ1とφ2が供給されており、駆動信号φ1,φ2
によつてMISFETQ1とQ2の一方がオン、他方が
オフされる。これによつて、ノードaから共通電
源ラインl1に、0Vか−1Vのいずれかの電圧が供
給される。
First, the switch circuit 6a is composed of a p-channel type switch MISFETQ1 and an n-channel type switch MISFEQ2 connected in series, and voltages 0V and -1V are applied to both ends thereof. MISFETQ 1
The common connection point a of Q2 and Q2 is connected to the common power supply line l1 . The gates of MISFETQ 1 and Q 2 are supplied with drive signals φ 1 and φ 2 from the gate circuit 5b, respectively, and the drive signals φ 1 and φ 2
One of MISFETQ 1 and Q 2 is turned on and the other is turned off. As a result, a voltage of either 0V or -1V is supplied from the node a to the common power supply line l1 .

一方、スイツチ回路6bは、nチヤンネル型の
スイツチMISFETQ3とQ4とが直列接続されてな
り、その両端に−2Vと−3Vが印加されている。
また、各MISFETQ3とQ4の基本はMISFETQ4
ソースに共通に接続されている。MISFETQ3
Q4の接続点bは共通電源ラインl2に接続されてお
り、MISFETQ3とQ4はゲートに供給されている
駆動信号φ3とφ4によつて択一的にオン、オフさ
れて、電源ラインl2に−2Vまたは−3Vを供給す
る。
On the other hand, the switch circuit 6b is made up of n-channel type switches MISFET Q3 and Q4 connected in series, and -2V and -3V are applied to both ends thereof.
Also, the base of each MISFETQ 3 and Q 4 is commonly connected to the source of MISFETQ 4 . MISFETQ 3 and
The connection point b of Q 4 is connected to the common power supply line l 2 , and MISFETs Q 3 and Q 4 are selectively turned on and off by drive signals φ 3 and φ 4 supplied to their gates. Supply -2V or -3V to power line l2 .

ドライバ7a,7b,7cは、上記共通電源ラ
インl1とl2間に直列接続されたpチヤンネル型
MISFETQ5とnチヤンネル型MISFETQ6とから
なる。このうち、nチヤンネル型MISFETQ6
ソースと基本(pウエル領域)とが接続されてい
る。
The drivers 7a, 7b, and 7c are p-channel type drivers connected in series between the common power supply lines l1 and l2 .
Consists of MISFETQ 5 and n-channel type MISFETQ 6 . Among these, the source of the n-channel type MISFETQ 6 is connected to the base (p-well region).

そして、MISFETQ5とQ6のゲートには、デー
タ信号φdが供給されており、データ信号φd
「0」レベル(0V)によつてPMISFETQ5がオン
され、nMISFETQ6がオフされる。また、データ
信号φdが「1」レベル(−3V)のときは、
pMISFETQ5がオフされ、nMISFETQ6がオンさ
れる。
A data signal φ d is supplied to the gates of MISFETQ 5 and Q 6 , and the “0” level (0V) of the data signal φ d turns on PMISFETQ 5 and turns off nMISFETQ 6 . Also, when the data signal φ d is at the "1" level (-3V),
pMISFETQ 5 is turned off and nMISFETQ 6 is turned on.

その結果、出力部たるノードcには、共通電源
ラインl1,l2の4つの電圧のうちいずれか一つが
供給されて、コモン信号Pcとして液晶の外部端子
に接続される。
As a result, one of the four voltages of the common power supply lines l 1 and l 2 is supplied to the node c, which is the output part, and is connected to the external terminal of the liquid crystal as a common signal P c .

例えば、データ信号φdが「0」のときに電源
ラインl1が0Vであればコモン信号Pcが0V、φd
「0」で電源ラインl1が−1Vであれば出力Pcは−
1Vとなる。また、φdが「1」で電源ラインl2
−2Vであれば出力Pcは−2V、φdが「1」で電源
ラインl2が−3Vであれば出力Pcは−3Vとなる。
For example, if the data signal φ d is "0" and the power line l 1 is 0 V, the common signal P c is 0 V; if φ d is "0" and the power line l 1 is -1 V, the output P c is −
It becomes 1V. Also, if φ d is "1" and the power line l 2 is -2V, the output P c will be -2 V, and if φ d is "1" and the power line l 2 is -3 V, the output P c will be -3 V. Become.

次に、クランプ回路8は、一対のスイツチ
MISFETQ7とQ8とからなる。MISFETQ7は共通
電源ラインl1とグランドレベル(0V)との間に、
また、MISFETQ8は共通電源ラインl2とグラン
ドレベルとの間に接続されている。MISFETQ7
とQ8のゲートには、発振回路を停止させるため
のコントロール信号ψcが供給されており、コント
ロール信号ψcが「1」レベル(−3V)にされる
と、MISFETQ7とQ8がともにオンされて、共通
電源ラインl1とl2はグランドレベル(0V)に接続
される。このとき、前述したように、ゲート回路
5bからは前記スイツチ回路6a,6bの
MISFETQ1〜Q4に対しこれをすべてオフさせる
ような駆動信号ψ1〜ψ4が供給される。そのため、
コントロール信号ψcによつてMISFETQ7,Q8
オンされると、スイツチ回路6a,6bから電圧
が供給されなくなつているため、共通電源ライン
l1とl2はともに0Vに固定される。
Next, the clamp circuit 8 connects a pair of switches.
Consists of MISFETQ 7 and Q 8 . MISFETQ 7 is connected between common power supply line l 1 and ground level (0V).
Also, MISFETQ 8 is connected between the common power supply line l2 and the ground level. MISFETQ 7
A control signal ψ c for stopping the oscillation circuit is supplied to the gates of Q and Q 8 , and when the control signal ψ c is set to the "1" level (-3V), both MISFETs Q 7 and Q 8 are turned off. When turned on, the common power supply lines l1 and l2 are connected to ground level (0V). At this time, as mentioned above, from the gate circuit 5b, the switch circuits 6a and 6b are connected.
Drive signals ψ 1 to ψ 4 are supplied to MISFETQ 1 to Q 4 to turn them all off. Therefore,
When MISFETQ 7 and Q 8 are turned on by the control signal ψ c , since voltage is no longer supplied from the switch circuits 6a and 6b, the common power supply line
Both l 1 and l 2 are fixed at 0V.

上記のように、共通電源ラインl1とl2が0Vに固
定されたとき、データ信号φdが「0」であれば、
MISFETQ5がオンされるので、ノードcは電源
ラインl1と同じ0Vになり、液晶の外部端子は0V
にされる。
As mentioned above, when the common power supply lines l 1 and l 2 are fixed at 0V, if the data signal φ d is "0",
Since MISFETQ 5 is turned on, node c becomes 0V, which is the same as power line l 1 , and the external terminal of the liquid crystal becomes 0V.
be made into

一方、データ信号φdが「1」のときは、
MISFETQ5がオフされる。このとき、
MISFETQ6がオンされれば、電源ラインl2が既
にMISFETQ8によつて0Vに固定されているので
ノードcは直ちに0Vにされることになる。とこ
ろが、ノードcの電位が前の状態によつて、−1V
〜−3Vになつていると、nMISFETQ6はソース
とドレインが逆転されたような状態になるため、
MISFETQ6はオンすることができない。
On the other hand, when the data signal φ d is “1”,
MISFETQ 5 is turned off. At this time,
When MISFETQ 6 is turned on, node c is immediately set to 0V since power line l 2 is already fixed at 0V by MISFETQ 8 . However, due to the previous state, the potential of node c is -1V.
When it reaches ~-3V, nMISFETQ 6 becomes like the source and drain are reversed, so
MISFETQ 6 cannot be turned on.

しかし、MISFETQ6はソースが基本に接続さ
れているため、MISFETQ6のn型ドレイン領域
と基体(pウエル領域)との間のpn接合によつ
てダイオードが形成される。つまり、このとき
MISFETQ6の基本はソースに接続されて0Vにな
つているので、ノードcが−1V〜−3Vであれ
ば、ドレンイ領域と基本とのpn接合のダイオー
ド特性により、ノードcの電荷がドレインから基
体を通つてソース側に抜かれることになる。その
結果、ノードcと電源ラインl2との間の電位差は
上記ダイオードのしきい値電圧(約−0.7V)ま
で近づけられる。
However, since the source of MISFETQ 6 is fundamentally connected, a diode is formed by the pn junction between the n-type drain region of MISFETQ 6 and the substrate (p-well region). That is, at this time
The base of MISFETQ 6 is connected to the source and is at 0V, so if node c is -1V to -3V, the charge at node c will be transferred from the drain to the base due to the diode characteristics of the pn junction between the drain region and the base. It will be extracted to the source side through. As a result, the potential difference between the node c and the power supply line l2 is brought close to the threshold voltage of the diode (approximately -0.7V).

従つて、ノードcのレベルは、前のレベルいか
んにかかわらず−0.7Vまで速やかに近づけられ
ることになる。しかして、ノードcのレベルが−
0.7Vまで達すると、その後は周辺のリーク電流
の経路を通してゆつくりと電荷が抜かれて、結局
ノードcが0Vにされる。
Therefore, the level of node c will quickly approach -0.7V regardless of the previous level. Therefore, the level of node c is -
When it reaches 0.7V, the charge is slowly removed through the surrounding leakage current path, and eventually node c is brought to 0V.

上記作用を第3図を用いて更にわかり易く説明
する。第3図は上記駆動回路のIC断面構造およ
び配線を模式的に示したものである。
The above operation will be explained more clearly using FIG. 3. FIG. 3 schematically shows the IC cross-sectional structure and wiring of the drive circuit.

特に制限されないが、回路はN型半導体基板1
0上に形成されている。Q4〜Q8は、第2図に示
すMISFETQ4〜Q8に相当するMISFETである。
Although not particularly limited, the circuit is an N-type semiconductor substrate 1
0. Q 4 to Q 8 are MISFETs corresponding to MISFETs Q 4 to Q 8 shown in FIG.

pチヤンネル型のMISFETQ5,Q7,Q8はN型
半導体基板10上に直接形成されている。nチヤ
ネル型のMISFETQ4とQ6はそれぞれN型半導体
基板10上に設けられたpウエル領域11a,1
1bの表面に形成されている。
P-channel type MISFETs Q 5 , Q 7 , and Q 8 are formed directly on the N-type semiconductor substrate 10 . N-channel type MISFETs Q 4 and Q 6 are located in p-well regions 11a and 1 provided on an N-type semiconductor substrate 10, respectively.
It is formed on the surface of 1b.

MISFETQ5,Q6のゲート電極G5,G6にはデー
タ信号ψdを供給する配線l3が接続されている。
MISFETQ5のn型ドレイン領域D5とMISFETQ6
のp型ドレイン領域D6との間は配線l4によつて接
続され、この配線l4からコモン信号Pcが出力され
る。
A wiring l 3 for supplying a data signal ψ d is connected to the gate electrodes G 5 and G 6 of the MISFETs Q 5 and Q 6 .
n-type drain region D 5 of MISFETQ 5 and MISFETQ 6
is connected to the p-type drain region D6 by a wiring l4 , and a common signal Pc is output from this wiring l4 .

なお、上記半導体基板10は、MISFETQ8
グランドレベルに接続されたp型ソース領域S8
基板との接続によつて0Vにバイアスされる。
Note that the semiconductor substrate 10 is biased to 0V by the connection between the p-type source region S 8 connected to the ground level of the MISFETQ 8 and the substrate.

そこで、データ信号φdが「1」(−3V)の場合
を考える。このとき、MISFETQ5はオフ状態に
される。一方、コントロール信号φcによつて
MISFETQ8がオンされると、ソースS8側の電圧
0Vがp型ドレイン領域D8に接続された配線l2
介して、MISFETQ6のn型ソース領域S6に供給
される。このとき、MISFETQ6のn型ソース領
域S6とpウエル領域11bが接続されているた
め、pウエル領域11bも0Vにされる。
Therefore, consider the case where the data signal φ d is "1" (-3V). At this time, MISFETQ 5 is turned off. On the other hand, by the control signal φ c
When MISFETQ 8 is turned on, the voltage on the source S 8 side
0V is supplied to the n-type source region S6 of MISFETQ6 via the wiring l2 connected to the p-type drain region D8 . At this time, since the n-type source region S 6 of MISFETQ 6 and the p-well region 11b are connected, the p-well region 11b is also set to 0V.

すると、出力ノードcが前の状態によつて−
1V〜−3Vにされている場合には、pウエル領域
11とn型ドレイン領域D6との間のpn接合に順
方向の電圧がかかつて、ダイオードとして働く。
その結果ノードcの電荷が抜かれて、ノードcの
電位がpn接合のしきい値電圧である−0.7Vまで
急速に近づけられる。そして、その後は周辺での
リークによりノードcの電荷が抜かれて0Vにさ
れるのである。
Then, the output node c becomes − due to the previous state.
When the voltage is set at 1V to -3V, a forward voltage is applied to the pn junction between the p-well region 11 and the n-type drain region D6 , and it functions as a diode.
As a result, the charge at node c is removed, and the potential at node c is rapidly brought close to -0.7V, which is the threshold voltage of the pn junction. After that, the charge at node c is removed due to leakage in the periphery and becomes 0V.

次に、何らかの原因でノイズが入つてノードc
のレベルが変動した場合を考える。
Next, noise is introduced for some reason and node c
Consider the case where the level of

この場合、ノードcの電位が−0.7V以下に下
がると、上記MISFETQ6のドレイン領域D6とp
ウエル領域11b間のpn接合がダイオードd1
して作用する。そのため、ノードcの電荷が抜か
れてノードcの電位は−0.7Vにされる。
In this case, when the potential of node c drops below -0.7V, the drain region D 6 of MISFETQ 6 and p
The pn junction between the well regions 11b acts as a diode d1 . Therefore, the charge at node c is removed and the potential at node c is set to -0.7V.

一方、ノードcの電位がノイズにより上昇した
場合には、MISFETQ5のp型ドレイン領域D5
N型半導体基板10との間のpn接合がダイオー
ドd2として働く。そのため、ノードcの電位がダ
イオードd2のしきい値電圧たる0.7V以上になる
と、このpn接合に電流が流れて、ノードcの電
圧は0.7Vにされ、その後しだいにノードcの電
位はゼロに近づけられる。
On the other hand, when the potential of the node c increases due to noise, the pn junction between the p-type drain region D 5 of the MISFET Q 5 and the N-type semiconductor substrate 10 functions as a diode d 2 . Therefore, when the potential of node c exceeds 0.7V, which is the threshold voltage of diode d2 , current flows through this pn junction, the voltage of node c becomes 0.7V, and then the potential of node c gradually becomes zero. can be approached.

また、セグメント駆動回路3aにおいても上記
と同じようにして、各出力ノードが±0.7Vにさ
れる。
Further, in the segment drive circuit 3a, each output node is set to ±0.7V in the same manner as described above.

従つて、液晶表示装置1の外部端子は±0.7V
にクランプされることになる。
Therefore, the external terminal of the liquid crystal display device 1 has a voltage of ±0.7V.
It will be clamped to.

つまり、上記駆動回路3a,3bにあつては、
駆動停止の際のドライバの状態を、第4図に示す
ような等価回路として表わせる。
In other words, for the drive circuits 3a and 3b,
The state of the driver when driving is stopped can be expressed as an equivalent circuit as shown in FIG.

この回路で、ノードcはMISFETQ6に生ずる
ダイオードd1とMISFETQ5に生ずるダイオード
d2の接続点となる。そして、ダイオードd1とd2
両端はグランドレベルに固定されている。
In this circuit, node c is the diode d1 appearing on MISFETQ 6 and the diode d1 appearing on MISFETQ 5 .
d 2 connection point. Both ends of diodes d1 and d2 are fixed at ground level.

そのため、ノードcの電位すなわち液晶表示装
置の端子は、ダイオードd1,d2によつて±0.7Vに
クランプされることが容易にかわる。この電圧
は、液晶を点灯させるのに必要なしきい値電圧よ
りも低いのでノイズによる液晶表示装置の点灯を
防止することができるのである。
Therefore, the potential of the node c, that is, the terminal of the liquid crystal display device, is easily clamped to ±0.7V by the diodes d 1 and d 2 . Since this voltage is lower than the threshold voltage required to turn on the liquid crystal, it is possible to prevent the liquid crystal display from turning on due to noise.

なお、第4図に示す抵抗RはMISFETQ6のチ
ヤンネル抵抗を表わしている。
Note that the resistance R shown in FIG. 4 represents the channel resistance of MISFETQ6 .

ところで、第2図に示すような駆動回路におい
ては、各ドライバ7a〜7cの前段にそれぞれゲ
ート回路を設けて、ドライバに供給されるデータ
信号φdのいかんにかかわらず、MISFETQ5をオ
ンさせてノードcのレベルを強制的に0Vにさせ
るとも考えられる。
By the way, in the drive circuit as shown in FIG. 2, gate circuits are provided in front of each of the drivers 7a to 7c, and MISFETQ 5 is turned on regardless of the data signal φd supplied to the driver. It is also possible to force the level of node c to 0V.

しかしながら、このようなゲート回路は、各ド
ライバごとに設けなければならず、ドライバの数
はセグメント電極の数にコモン電極の数を加えた
だけであるので、ゲート回路の数が多くなり、必
要な素子数が増加してチツプ面積が増大してしま
うという欠点がある。
However, such a gate circuit must be provided for each driver, and the number of drivers is just the number of segment electrodes plus the number of common electrodes, so the number of gate circuits increases and the required The disadvantage is that the number of elements increases and the chip area increases.

これに対して、本発明の液晶駆動回路では、各
ドライバの前段にゲート回路を設ける必要がな
く、単に共通電源ラインを0Vに固定するクラン
プ回路を設けるだけでよい。従つて、簡単な回路
構成によつて液晶駆動停止の際に、液晶表示装置
の外部端子を0Vに固定して液晶の劣化を防止す
ることができる。これによつて、液晶表示装置の
寿命が向上し、また、ノイズによる液晶の点灯も
防止できる。
In contrast, in the liquid crystal drive circuit of the present invention, there is no need to provide a gate circuit in front of each driver, and it is sufficient to simply provide a clamp circuit that fixes the common power supply line to 0V. Therefore, with a simple circuit configuration, when the liquid crystal drive is stopped, the external terminal of the liquid crystal display device can be fixed at 0V to prevent deterioration of the liquid crystal. This improves the life of the liquid crystal display device and prevents the liquid crystal from turning on due to noise.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は液晶駆動装置の概略構成を示すブロツ
ク図、第2図は本発明の一実施例を示す駆動回路
の回路構成図、第3図はこの回路の要部の断面模
式図、第4図は駆動停止状態でのドライバ回路の
等価回路である。 1…液晶表示装置、3a,3b…駆動手段(駆
動回路)、5a,5b……ゲート回路、7a,7
b,7c……出力段(ドライバ)、8……クラン
プ手段(クランプ回路)。
FIG. 1 is a block diagram showing a schematic configuration of a liquid crystal drive device, FIG. 2 is a circuit configuration diagram of a drive circuit showing an embodiment of the present invention, FIG. 3 is a schematic cross-sectional view of the main parts of this circuit, and FIG. The figure shows an equivalent circuit of the driver circuit when the drive is stopped. DESCRIPTION OF SYMBOLS 1...Liquid crystal display device, 3a, 3b...Drive means (drive circuit), 5a, 5b...Gate circuit, 7a, 7
b, 7c...output stage (driver), 8...clamp means (clamp circuit).

Claims (1)

【特許請求の範囲】 1 データ信号に応じて液晶表示装置の各外部端
子に供給せしめるべき所定の電圧を順次に出力す
る複数の出力段と、 上記出力段に供給すべき電圧を形成する第1の
電圧形成手段と第2の電圧形成手段とを有する液
晶駆動回路であつて、 上記複数の出力段は、第1の共通の電圧供給ラ
インを介して上記第1の電圧形成手段に結合され
かつ第2の共通の電圧供給ラインを介して上記第
2の電圧形成手段に結合されてなり、 上記第1の共通の電圧供給ラインに結合される
第1のクランプ回路は、第1のMISFETから構
成され、上記第1のMISFETのゲートには駆動
停止コントロール信号を受けるようにされ、上記
第1のMISFETのソースは接地電位に結合され、
上記第1のMISFETのドレインは上記第1の共
通の電圧供給ラインに結合され、上記駆動停止コ
ントロール信号が供給されたとき、上記第1の電
圧供給ラインに接地電位が供給されるようにさ
れ、 上記第2の共通と電圧供給ラインに結合される
第2のクランプ回路は、第2のMISFETから構
成され、上記第2のMISFETのゲートには駆動
停止コントロール信号を受けるようにされ、上記
第2のMISFETのソースは接地電位に結合され、
上記第2のMISFETのドレインは上記第2の共
通の電圧供給ラインに結合され、上記駆動停止コ
ントロール信号が供給されたとき、上記第2の電
圧供給ラインに接地電位が供給されるようにさ
れ、 上記第1の電圧形成手段は、第1、第2の電圧
を選択するようにスイツチ制御されかつ上記第1
及び第2のクランプ手段が動作されているときに
オフ状態にスイツチ制御される第3、第
4MISFETからなり、その出力は上記第1の共通
の電圧供給ラインに結合され、 上記第2の電圧形成手段は、第3、第4の電圧
を選択するようにスイツチ制御されかつ上記第1
及び第2のクランプ手段が動作されているときに
オフ状態にスイツチ制御される第5、第
6MISFETからなり、その出力は上記第2の共通
の電圧供給ラインに結合され、 上記出力段は、表示データ信号によつて上記第
1の共通の電圧供給ラインと上記第2の共通の電
圧供給ラインとを択一的に選択する相補型
MISFETからなるようにされてなることを特徴
とする液晶駆動回路。 2 発振回路の動作に基づいて形成されるクロツ
ク信号によつて動作される電圧平均化法によるマ
ルチプレクシング表示を行なう複数の出力段を有
するコモン電極駆動回路及び複数の出力段を有す
るセグメント電極駆動回路を備え、上記発振回路
の動作に基づいて形成される動作クロツク信号に
よつて計算処理が順次に進められるシステム動作
が行なわれ、かつ該システムの消費電力を低減さ
せるために上記発振回路の発振を停止するように
されることによつてシステムが停止されるように
された電子回路システムであつて、上記コモン電
極駆動回路の複数の出力段の共通の2つの電圧供
給ライン及び上記セグメント電極駆動回路の複数
の出力段の共通の2つの電圧供給ラインは、それ
ぞれ、発振回路の動作コントロール信号によつて
動作が制御され上記動作コントロール信号が発振
停止レベルとされているときに液晶表示装置の液
晶に加わる電圧を実質的にゼロにせしめるクラン
プ手段を備えてなることを特徴とする電子回路シ
ステム。
[Claims] 1. A plurality of output stages that sequentially output predetermined voltages to be supplied to each external terminal of the liquid crystal display device in accordance with a data signal, and a first output stage that forms a voltage to be supplied to the output stage. and a second voltage forming means, wherein the plurality of output stages are coupled to the first voltage forming means via a first common voltage supply line; The first clamp circuit is coupled to the second voltage forming means via a second common voltage supply line, and the first clamp circuit is composed of a first MISFET. The gate of the first MISFET is configured to receive a drive stop control signal, the source of the first MISFET is coupled to a ground potential,
The drain of the first MISFET is coupled to the first common voltage supply line, and when the drive stop control signal is supplied, a ground potential is supplied to the first voltage supply line; A second clamp circuit coupled to the second common voltage supply line includes a second MISFET, the gate of the second MISFET receives a drive stop control signal, and the second clamp circuit is connected to the second common voltage supply line. The source of the MISFET is coupled to ground potential,
The drain of the second MISFET is coupled to the second common voltage supply line, and when the drive stop control signal is supplied, a ground potential is supplied to the second voltage supply line; The first voltage forming means is switch-controlled to select the first and second voltages, and the first voltage forming means is switch-controlled to select the first and second voltages.
and a third, third clamping means which is switch-controlled to an off state when the second clamping means is operated.
It consists of 4 MISFETs, the output of which is coupled to the first common voltage supply line, and the second voltage forming means is switch-controlled to select the third and fourth voltages, and the second voltage forming means is switch-controlled to select the third and fourth voltages.
and a fifth and fifth clamping means which is switch-controlled to an off state when the second clamping means is operated.
6MISFET, the output of which is coupled to the second common voltage supply line, and the output stage is configured to connect the first common voltage supply line and the second common voltage supply line by means of a display data signal. Complementary type that alternatively selects
A liquid crystal drive circuit characterized by comprising a MISFET. 2. A common electrode drive circuit having a plurality of output stages and a segment electrode drive circuit having a plurality of output stages that perform multiplexing display using a voltage averaging method operated by a clock signal formed based on the operation of an oscillation circuit. A system operation is performed in which calculation processing is sequentially advanced by an operation clock signal formed based on the operation of the oscillation circuit, and the oscillation of the oscillation circuit is controlled in order to reduce power consumption of the system. The electronic circuit system is configured to be stopped by stopping the system, the electronic circuit system comprising two voltage supply lines common to a plurality of output stages of the common electrode drive circuit and the segment electrode drive circuit. The two common voltage supply lines of the plurality of output stages are controlled in operation by the operation control signal of the oscillation circuit, and when the operation control signal is at the oscillation stop level, the liquid crystal of the liquid crystal display device is supplied with the voltage. An electronic circuit system comprising clamping means for reducing applied voltage to substantially zero.
JP762782A 1982-01-22 1982-01-22 Liquid crystal driving circuit Granted JPS58125093A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP762782A JPS58125093A (en) 1982-01-22 1982-01-22 Liquid crystal driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP762782A JPS58125093A (en) 1982-01-22 1982-01-22 Liquid crystal driving circuit

Publications (2)

Publication Number Publication Date
JPS58125093A JPS58125093A (en) 1983-07-25
JPH05713B2 true JPH05713B2 (en) 1993-01-06

Family

ID=11671055

Family Applications (1)

Application Number Title Priority Date Filing Date
JP762782A Granted JPS58125093A (en) 1982-01-22 1982-01-22 Liquid crystal driving circuit

Country Status (1)

Country Link
JP (1) JPS58125093A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60249191A (en) * 1984-05-24 1985-12-09 シチズン時計株式会社 Display driving circuit
JPS61110198A (en) * 1984-11-05 1986-05-28 株式会社東芝 Matrix type display unit
JPS61124990A (en) * 1984-11-22 1986-06-12 沖電気工業株式会社 Lcd matrix panel driving circuit

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5275130A (en) * 1975-12-18 1977-06-23 Sharp Corp Signal discrimination circuit
JPS52100997A (en) * 1976-02-20 1977-08-24 Toshiba Corp Display control system
JPS52128178A (en) * 1976-04-20 1977-10-27 Seiko Epson Corp Electronic clock

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5275130A (en) * 1975-12-18 1977-06-23 Sharp Corp Signal discrimination circuit
JPS52100997A (en) * 1976-02-20 1977-08-24 Toshiba Corp Display control system
JPS52128178A (en) * 1976-04-20 1977-10-27 Seiko Epson Corp Electronic clock

Also Published As

Publication number Publication date
JPS58125093A (en) 1983-07-25

Similar Documents

Publication Publication Date Title
US3949242A (en) Logical circuit for generating an output having three voltage levels
JP3069043B2 (en) Power transistor driving method and circuit, and integrated circuit including the circuit
US5157291A (en) Switching circuit for selecting an output signal from plural input signals
US4473757A (en) Circuit means for converting a bipolar input to a unipolar output
KR900004108A (en) Monolithic Bidirectional Switch with Power MOS Transistor
KR950007462B1 (en) Multimode input circuit
US4952825A (en) Semiconductor integrated circuit having signal level conversion circuit
JPH04321315A (en) Power-on resisting device
US6373479B1 (en) Power supply apparatus of an LCD and voltage sequence control method
US4988894A (en) Power supply switching circuit
KR960704393A (en) HIGH SWING INTERFACE STAGE
JP3899092B2 (en) Power gating technology, circuit and integrated circuit device
KR940003187A (en) CMOS 3-state buffer circuit and its control method
CA2171052C (en) A tristatable output driver for use with 3.3 or 5 volt cmos logic
JPH05713B2 (en)
US6426857B1 (en) Protective circuit for a power field-effect transistor
US4542379A (en) Circuit for driving a display device
JPH02230815A (en) Circuit device
US20030222701A1 (en) Level shifter having plurality of outputs
JPS6226473B2 (en)
JPH05284024A (en) Semiconductor integrated circuit
SU1215070A1 (en) Probe for testing signals of digital microcircuits
JPH0983338A (en) Semiconductor device
KR19980701270A (en) CIRCUIT FOR SWITCHING HIGH VOLTAGES ON A SEMICONDUCTOR CHIP, AND METHOD OF OPERATING THE CIRCUIT
JP2976497B2 (en) Semiconductor integrated circuit