JPH0566752U - 携帯用電子装置のバッテリーバックアップ回路 - Google Patents

携帯用電子装置のバッテリーバックアップ回路

Info

Publication number
JPH0566752U
JPH0566752U JP549692U JP549692U JPH0566752U JP H0566752 U JPH0566752 U JP H0566752U JP 549692 U JP549692 U JP 549692U JP 549692 U JP549692 U JP 549692U JP H0566752 U JPH0566752 U JP H0566752U
Authority
JP
Japan
Prior art keywords
battery
storage element
external power
voltage
connection terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP549692U
Other languages
English (en)
Inventor
正典 小林
誠一 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujisoku Corp
Original Assignee
Fujisoku Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujisoku Corp filed Critical Fujisoku Corp
Priority to JP549692U priority Critical patent/JPH0566752U/ja
Publication of JPH0566752U publication Critical patent/JPH0566752U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】 【目的】 この考案の目的は、メモリカードを電子装置
本体から取外した状態においてバッテリーを交換可能と
することである。 【構成】 外部電源VCCによって充電される二次電池2
3の電圧が高い場合は、この二次電池23によってSR
AM12がバックアップされている。したがって、接続
端子14が外部電源VCCに接続されていない場合でもバ
ッテリー20を交換できる。また、二次電池23の電位
がバッテリー20の電位より低下し、ダイオード19が
導通すると、バッテリー20からSRAM12に電源を
供給するとともに、二次電池23を充電している。した
がって、二次電池23によりSRAM12に電流を供給
できる期間は、接続端子14が外部電源VCCに接続され
ていない状態においてもバッテリー20を交換できる。

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】
この考案は、例えばメモリカード等のように、バッテリーによってメモリに記 憶されたデータをバックアップする携帯用電子装置に係わり、特に、バッテリー 交換時にメモリに記憶されたデータをバックアップする携帯用電子装置のバッテ リーバックアップ回路に関する。
【0002】
【従来の技術】
例えば計測装置等の電子装置本体の外部メモリとして、例えばSRAM(スタ ティック・ランダム・アクセス・メモリ)を用いたメモリカードが使用されてい る。このメモリカードには、SRAMに記憶したデータを保持するため、バック アップ用のバッテリーが内蔵されている。このバッテリーの電圧が低下した場合 、これを交換する必要がある。従来のメモリカードは、バッテリーを交換する場 合、メモリカードを電子装置本体に装着し、電子装置本体からSRAMに電源を 供給した状態でバッテリーを交換していた。しかし、メモリカードを電子装置本 体に装着した状態でのバッテリー交換作業は煩雑なものであった。
【0003】
【考案が解決しようとする課題】
上記のように、従来のメモリカードはメモリカードを電子装置本体から取外し た状態でバッテリー交換を行うことができないものであった。
【0004】 この考案は、上記課題を解決するためになされたものであり、その目的とする ところは、メモリカード等の携帯用電子装置を電子装置本体から取外した状態に おいてバッテリーを交換することができ、バッテリーの交換を簡単化することが 可能な携帯用電子装置のバッテリーバックアップ回路を提供しようとするもので ある。
【0005】
【課題を解決するための手段】 この考案は、上記課題を解決するため、外部電源が接続され、外部電源を記憶 素子に供給するための接続端子と、この接続端子に外部電源が接続されている場 合、外部電源によって充電され、外部電源が接続端子に接続されていない場合、 前記記憶素子に電源を供給する蓄電素子と、前記記憶素子に電源を供給できる交 換可能な電池と、この電池と前記蓄電素子の相互間に設けられ、蓄電素子の電圧 が電池の電圧より低下した場合に導通し、電池から前記記憶素子に電源を供給さ せるとともに、蓄電素子に充電電流を供給させるダイオードとによって構成され ている。
【0006】 また、この考案は、外部電源が接続され、外部電源を記憶素子に供給するため の接続端子と、この接続端子に外部電源が接続されていない場合、記憶素子に電 源を供給する電池と、前記接続端子に接続されたスイッチおよび充電可能な蓄電 素子の直列回路と、前記電池の電圧を検出し、電池の電圧が所定の電位より低い 場合、前記スイッチを導通し、接続端子が外部電源に接続されている場合、外部 電源によって前記蓄電素子を充電させ、接続端子が外部電源に接続されていない 場合、前記電池から前記記憶素子に電源を供給させる電圧検出回路とによって構 成されている。
【0007】
【作用】
すなわち、この考案は、蓄電素子は外部電源によって充電されるため、この 蓄電素子の電圧が高い場合は、この蓄電素子によって記憶素子がバックアップさ れているため、接続端子が外部電源に接続されていない状態においても電池を交 換できる。また、蓄電素子の電位が電池の電位より低下し、ダイオードが導通す ると、電池から記憶素子に電源を供給するとともに、蓄電素子に充電している。 したがって、電池により蓄電素子に充電電流を供給できる期間は、接続端子が外 部電源に接続されていない状態においても電池を交換できる。
【0008】 また、この考案は、接続端子が外部電源に接続されていない場合、電池によっ て記憶素子に電源を供給して記憶素子をバックアップし、電池の電圧が所定の電 位より低いものと電圧検出回路によって検出された場合、スイッチをオンとし、 この状態で接続端子が外部電源に接続された場合は、スイッチを介して外部電源 により蓄電素子を充電し、接続端子が外部電源から取外された場合、この充電さ れた蓄電素子から記憶素子に電源を供給している。したがって、接続端子が外部 電源に接続されていない状態においても電池を交換できる。
【0009】
【実施例】
以下、この考案の一実施例について図面を参照して説明する。
【0010】 図1において、例えばメモリカード11には、記憶手段としての例えばSRA M(スタティック・ランダム・アクセス・メモリ)12が内蔵されている。前記 メモリカード11の例えば側面には、計測機器等の図示せぬ電子装置本体と接続 される複数の接続端子13、電源端子14、および信号端子15、16が設けら れている。前記接続端子13は電子装置本体および前記SRAM12の相互間で データを授受するものである。
【0011】 前記電源端子14は、電圧検出回路17を通って前記SRAM12の電源端子 VDDに接続されている。この電源端子VDDと接地間にはダイオード18、19を 介して前記SRAM12をバックアップするためのバッテリー20が接続されて いる。このバッテリー20は交換可能とされている。このバッテリー20とダイ オード19の相互接続点は抵抗21を介して前記電圧検出回路17に接続されて いる。前記ダイオード18と19の相互接続点と接地間には抵抗22と充電可能 な素子、例えば二次電池23が直列に接続されている。さらに、前記抵抗22と 二次電池23の相互接続点と前記電源端子14の相互間には、三端子レギュレー タ24が接続されている。この三端子レギュレータ24は電源電圧を安定化し前 記二次電池23を充電するものである。
【0012】 前記バッテリー20は例えば3Vであり、二次電池23および電源VCCは例え ば5Vである。また、この二次電池23は10分程度でフル充電可能なタイプで ある。
【0013】 前記電圧検出回路17は、バッテリー20の電圧を検出し、この検出電圧に応 じて出力端子15、16にバッテリー20の交換時期を報知するための信号を出 力する。すなわち、バッテリー20の正常電圧が3Vである場合において、電圧 検出回路17によって検出された電圧が例えば2.55Vである場合、出力端子 15にハイレベル信号を出力し、電圧が例えば2.35Vである場合、出力端子 16にハイレベル信号を出力する。このように出力端子15あるいは16から信 号が出力されたメモリカード11を電子装置本体に装着すると、電子装置本体で は出力端子15がハイレベルの場合、バッテリー20の交換時期が迫っているこ とを示す表示が行われ、出力端子16がハイレベルの場合、バッテリー20の早 急な交換を指示する表示が行われる。 図2、図3は上記回路を概略的に示すものである。図2、図3を参照して上記 回路の動作について説明する。
【0014】 メモリカード11を図示せぬ電子装置本体に装着すると、図2に示すように、 電子装置本体から電源端子14を介してSRAM12に電源が供給されるととも に、三端子レギュレータ24を介して二次電池23が充電される。このとき、ダ イオード19は逆方向にバイアスされるため、バッテリー20から電流は流れな い。したがって、メモリカード11を電子装置本体に装着した状態においては、 バッテリー20の消耗を防止できる。
【0015】 一方、メモリカード11を電子装置本体から取外した場合、二次電池23の電 圧がバッテリー20の電圧より高いうちは、ダイオード19が逆方向にバイアス されるため、バッテリー20から電流は流れず、二次電池23のみによってSR AM12がバックアップされる。この状態において、二次電池23の電圧がバッ テリー20の電圧以下となると、図3に示すように、ダイオード19が導通し、 バッテリー20からSRAM12に電源が供給されるとともに、バッテリー20 によって二次電池23が充電される。
【0016】 これとともに、バッテリー20の電圧が前述したように例えば2.55V、あ るいは例えば2.35Vとなると、電圧検出回路17からバッテリー20の交換 時期を報知するための信号が出力される。このとき、二次電池23の電圧はバッ テリー20の電圧と同様であるため、バッテリー20を交換している間、二次電 池23によってSRAM12をバックアップすることができる。
【0017】 上記実施例によれば、メモリカード11にバッテリー20および二次電池23 を設け、バッテリー20を交換する際、二次電池23によってSRAM12をバ ックアップしている。したがって、メモリカード11を電子装置本体から取外し た状態においてバッテリー20を交換することができるため、バッテリーの交換 作業を容易化することができるものである。
【0018】 また、二次電池23の充電電圧がバッテリー20の電圧より高い場合は、二次 電池23によってSRAM14をバックアップしているため、バッテリー20の 消耗を防止できる。しかも、二次電池23の充電電圧がバッテリー20の電圧よ り低くなった場合は、バッテリー20によって二次電池23を充電しているため 、交換時期以内であれば、SRAM12を確実にバックアップした状態でバッテ リー20を交換できるものである。 図4は、この考案の他の実施例を示すものであり、図1と同一部分には同一符 号を付し、異なる部分についてのみ説明する。
【0019】 電源端子14はSRAM12に接続されている。このSRAM12の電源端子 VDDには、これをバックアップするためのバッテリー20が接続されている。こ のバッテリー20は交換可能とされている。さらに、前記電源端子14には、ス イッチ回路31を介して二次電池32が接続されるとともに、電圧検出回路33 が接続されている。この電圧検出回路33は前記バッテリー20の電圧を検出し 、この電圧が所定値以下の場合、バッテリー20の交換時期を報知するための信 号を接続端子34に出力するとともに、二次電池32を充電可能とするためスイ ッチ回路31をオンとする。この二次電池32はバッテリー20を交換する場合 、SRAM12をバックアップするためのものである。
【0020】 上記構成において、メモリカード11を電子装置本体から取外した状態におい て、バッテリー20の電圧が所定値以上の場合、スイッチ回路31はオフ状態で あり、SRAM12はバッテリー20によってバックアップされる。
【0021】 一方、バッテリー20の電圧が所定値以下となり、それが電圧検出回路33に よって検出された場合、電圧検出回路33からバッテリー20の交換時期を報知 するための信号を接続端子34に出力するとともに、スイッチ回路31がオン状 態とされる。この状態においてメモリカード11を電子装置本体に装着すると、 電子装置本体では接続端子34から出力される信号に応じてバッテリー20の交 換を報知するとともに、二次電池32が充電される。したがって、メモリカード 11を電子装置本体から取外した状態において、SRAM12は二次電池32に よりバックアップされているため、バッテリー20を容易に交換することができ る。 また、バッテリー20を交換すると、電圧検出回路33によってスイッチ回路 31がオフ状態とされるため、二次電池32の消耗が防止される。
【0022】 上記実施例によっても、メモリカード11を電子装置本体から取外した状態に おいてバッテリー20を交換することができるため、バッテリーの交換作業を容 易化することができる。
【0023】 尚、上記実施例においては、メモリカードにこの考案を適用した場合について 説明したが、これに限定されるものではなく、例えばICカード等の携帯用電子 装置にも適用可能である。 また、上記両実施例において、蓄電素子としては二次電池を使用したが、これ に限らず、コンデンサ等を使用することも可能である。 その他、この考案の要旨を変えない範囲において、種々変形実施可能なことは 勿論である。
【0024】
【考案の効果】
以上、詳述したようにこの考案によれば、メモリカード等の携帯用電子装置を 電子装置本体から取外した状態においてバッテリーを交換することができ、バッ テリーの交換を簡単化することが可能な携帯用電子装置のバッテリーバックアッ プ回路を提供できる。
【図面の簡単な説明】
【図1】この考案の一実施例を示す回路図。
【図2】図1の一部を取出して示すものであり、図1の
動作を説明するために示す回路図。
【図3】図1の一部を取出して示すものであり、図2と
は異なる図1の動作を説明するために示す回路図。
【図4】この考案の他の実施例を示す回路図。
【符号の説明】
11…メモリカード、12…SRAM、14…電源端
子、17、33…電圧検出回路、18、19…ダイオー
ド、20…バッテリー、23、32…二次電池、31…
スイッチ回路。
フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 G06K 19/07 7165−5B G06F 1/00 335 A 8623−5L G06K 19/00 J

Claims (2)

    【実用新案登録請求の範囲】
  1. 【請求項1】 外部電源が接続され、外部電源を記憶素
    子に供給するための接続端子と、 この接続端子に外部電源が接続されている場合、外部電
    源によって充電され、外部電源が接続端子に接続されて
    いない場合、前記記憶素子に電源を供給する蓄電素子
    と、 前記記憶素子に電源を供給できる交換可能な電池と、 この電池と前記蓄電素子の相互間に設けられ、蓄電素子
    の電圧が電池の電圧より低下した場合に導通し、電池か
    ら前記記憶素子に電源を供給させるとともに、蓄電素子
    に充電電流を供給させるダイオードと、 を具備したことを特徴とする携帯用電子装置のバッテリ
    ーバックアップ回路。
  2. 【請求項2】 外部電源が接続され、外部電源を記憶素
    子に供給するための接続端子と、 この接続端子に外部電源が接続されていない場合、記憶
    素子に電源を供給する電池と、 前記接続端子に接続されたスイッチおよび充電可能な蓄
    電素子の直列回路と、 前記電池の電圧を検出し、電池の電圧が所定の電位より
    低い場合、前記スイッチを導通し、接続端子が外部電源
    に接続されている場合、外部電源によって前記蓄電素子
    を充電させ、接続端子が外部電源に接続されていない場
    合、前記電池から前記記憶素子に電源を供給させる電圧
    検出回路と、 を具備したことを特徴とする携帯用電子装置のバッテリ
    ーバックアップ回路。
JP549692U 1992-02-13 1992-02-13 携帯用電子装置のバッテリーバックアップ回路 Pending JPH0566752U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP549692U JPH0566752U (ja) 1992-02-13 1992-02-13 携帯用電子装置のバッテリーバックアップ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP549692U JPH0566752U (ja) 1992-02-13 1992-02-13 携帯用電子装置のバッテリーバックアップ回路

Publications (1)

Publication Number Publication Date
JPH0566752U true JPH0566752U (ja) 1993-09-03

Family

ID=11612841

Family Applications (1)

Application Number Title Priority Date Filing Date
JP549692U Pending JPH0566752U (ja) 1992-02-13 1992-02-13 携帯用電子装置のバッテリーバックアップ回路

Country Status (1)

Country Link
JP (1) JPH0566752U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61160185A (ja) * 1985-01-08 1986-07-19 Nippon Telegr & Teleph Corp <Ntt> 電池内蔵icカ−ド
JPH0256619A (ja) * 1988-08-23 1990-02-26 Mitsubishi Electric Corp メモリカード

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61160185A (ja) * 1985-01-08 1986-07-19 Nippon Telegr & Teleph Corp <Ntt> 電池内蔵icカ−ド
JPH0256619A (ja) * 1988-08-23 1990-02-26 Mitsubishi Electric Corp メモリカード

Similar Documents

Publication Publication Date Title
US5761061A (en) Data processing medium, its backup circuit, and data processing system
EP0437129B1 (en) Card type semiconductor device
JPH0566752U (ja) 携帯用電子装置のバッテリーバックアップ回路
US5148095A (en) Permanent power pack for computer clock and battery backed memory
JPH0732542B2 (ja) Icカードにおける二次電池への充電方式
WO1988002191A1 (en) Back-up power source device
EP0734546B1 (en) Data processing medium, its backup circuit, and data processing system
JPS627343A (ja) Icメモリのバツクアツプ電源回路
JPH01244517A (ja) メモリモジュール
JP2606204B2 (ja) 電源回路
JPH0249040Y2 (ja)
JPS58208827A (ja) メモリ用電源回路
JPH04199412A (ja) メモリバックアップ装置
JPS63244289A (ja) メモリ−カ−ド
JPS5831214Y2 (ja) 記憶装置用電源回路
JPH05260681A (ja) 電源装置および該電源装置を備えた電子機器
JPH0530929U (ja) 電子機器
JPS60249833A (ja) メモリバツクアツプ回路
JPH0441382Y2 (ja)
JPS59156124A (ja) 電源バツクアツプ回路
JPH0426992A (ja) 半導体記憶装置の電池回路
JPS613221A (ja) メモリ回路の停電補償回路
JPS60176124A (ja) マイクロコンピユ−タのリセツト装置
JPS63257088A (ja) ポ−タブル記憶装置
JPH01152521A (ja) Icカードのメモリバックアップ電源回路