JPH0560666B2 - - Google Patents
Info
- Publication number
- JPH0560666B2 JPH0560666B2 JP61278293A JP27829386A JPH0560666B2 JP H0560666 B2 JPH0560666 B2 JP H0560666B2 JP 61278293 A JP61278293 A JP 61278293A JP 27829386 A JP27829386 A JP 27829386A JP H0560666 B2 JPH0560666 B2 JP H0560666B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- automatic
- channels
- automatic wiring
- area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 4
- 238000003491 array Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
【発明の詳細な説明】
〔概要〕
本発明のゲートアレイの自動配線方法は、自動
配線領域上に配線可能な位置を示すチヤネルの数
を予め多く設定し、マクロセル間を接続する配線
の種類に応じて該チヤネルの使用本数を変更す
る。これにより幅の広い配線が要求される電源線
等の場合には選択的に幅を広くすることができる
ので、断線不良を防止することができるととも
に、自動配線領域の有効利用を図ることが可能と
なる。
配線領域上に配線可能な位置を示すチヤネルの数
を予め多く設定し、マクロセル間を接続する配線
の種類に応じて該チヤネルの使用本数を変更す
る。これにより幅の広い配線が要求される電源線
等の場合には選択的に幅を広くすることができる
ので、断線不良を防止することができるととも
に、自動配線領域の有効利用を図ることが可能と
なる。
本発明はゲートアレイの自動配線方法に関する
ものである。
ものである。
第2図は従来例に係るゲートアレイの自動配線
方法を説明する図である。1,2はゲート回路機
能のマクロセルである。3は自動配線領域であ
り、その領域中に2本の配線可能な位置を示すチ
ヤネル4,5を有している。なおA、Bはマクロ
セル1の入出力であり、C、Dはマクロセル2の
入出力である。
方法を説明する図である。1,2はゲート回路機
能のマクロセルである。3は自動配線領域であ
り、その領域中に2本の配線可能な位置を示すチ
ヤネル4,5を有している。なおA、Bはマクロ
セル1の入出力であり、C、Dはマクロセル2の
入出力である。
いま回路設計上、マクロセル1の端子Bとマク
ロセル2の端子Cとを接続し、その他の端子Aと
Dは不図示のマクロセルに接続する必要があると
する。従来例の方法によれば、端子BとCは一本
のチヤネル4を用いて配線を形成することにより
接続される。また端子Aからの配線はチヤネル
5、端子Dからの配線はチヤネル4を用いてそれ
ぞれ形成される。
ロセル2の端子Cとを接続し、その他の端子Aと
Dは不図示のマクロセルに接続する必要があると
する。従来例の方法によれば、端子BとCは一本
のチヤネル4を用いて配線を形成することにより
接続される。また端子Aからの配線はチヤネル
5、端子Dからの配線はチヤネル4を用いてそれ
ぞれ形成される。
このように、従来例の自動配線方法によれば自
動配線領域3中のチヤネル4,5を用いて配線を
形成することにより、自動的に配線することがで
きる。
動配線領域3中のチヤネル4,5を用いて配線を
形成することにより、自動的に配線することがで
きる。
しかし、従来例によれば自動配線領域内のチヤ
ネルを用いて形成する配線の幅は一定に設定され
るので、幅の広い配線が要求される電源線は断線
不良を起す場合がある。断線防止のため該電源線
の幅を広くするとき他の配線幅も広くなる。この
ため自動配線領域も不当に広くなり、半導体チツ
プの大型化を招く。
ネルを用いて形成する配線の幅は一定に設定され
るので、幅の広い配線が要求される電源線は断線
不良を起す場合がある。断線防止のため該電源線
の幅を広くするとき他の配線幅も広くなる。この
ため自動配線領域も不当に広くなり、半導体チツ
プの大型化を招く。
本発明はかかる従来の問題点に鑑みて創作され
たものであり、配線の種類に応じて実質的に配線
の幅を変更するゲートアレイの自動配線方法の提
供を目的とする。
たものであり、配線の種類に応じて実質的に配線
の幅を変更するゲートアレイの自動配線方法の提
供を目的とする。
本発明のゲートアレイの自動配線方法は、自動
配線領域上に配線可能な位置を示すチヤネル複数
個設定し、マクロセル間を接続する配線の種類に
応じて該配線に用いるチヤネルの使用本数を変更
することを特徴とする。
配線領域上に配線可能な位置を示すチヤネル複数
個設定し、マクロセル間を接続する配線の種類に
応じて該配線に用いるチヤネルの使用本数を変更
することを特徴とする。
これにより幅の広い配線を要求される場合に
は、複数のチヤネルを使用して実質的に配線の幅
を広くすることが可能となる。また幅の広い配線
が要求されない場合には、1本のチヤネルを使用
して配線する。これにより自動配線領域の有効利
用が図れるとともに、配線の断線を防止すること
ができる。
は、複数のチヤネルを使用して実質的に配線の幅
を広くすることが可能となる。また幅の広い配線
が要求されない場合には、1本のチヤネルを使用
して配線する。これにより自動配線領域の有効利
用が図れるとともに、配線の断線を防止すること
ができる。
次に図を参照しながら本発明の実施例について
説明する。第1図は本発明の実施例に係るゲート
アレイの自動配線方法を説明する図である。
説明する。第1図は本発明の実施例に係るゲート
アレイの自動配線方法を説明する図である。
図において、1と2は従来例と同様のゲート回
路のマスクセルであり、またそれぞれ同様の入出
力A〜Dを有している。
路のマスクセルであり、またそれぞれ同様の入出
力A〜Dを有している。
9は自動配線領域であり、従来例の自動配線領
域と同じ面積の中に3本のチヤネル10,11,
12を有している。
域と同じ面積の中に3本のチヤネル10,11,
12を有している。
いまマクロセル1の端子Bとマクロセル2の端
子Cとを他の配線よりも幅の広い配線で接続する
とする。
子Cとを他の配線よりも幅の広い配線で接続する
とする。
このとき第1図に示すように、端子Bと端子C
とを結び配線14はチヤネル10と11を用い
る。一方、他の配線13と15はそれぞれ1本の
チヤネル10,12を用いる。
とを結び配線14はチヤネル10と11を用い
る。一方、他の配線13と15はそれぞれ1本の
チヤネル10,12を用いる。
このように、本発明の実施例によれば配線の種
類に応じて用いるチヤネルの数を変更することに
より、該配線の幅を変更することができる。この
ため自動配線領域を有効に利用することができる
とともに、従来、生じていた電源線等の断線も防
止することができる。
類に応じて用いるチヤネルの数を変更することに
より、該配線の幅を変更することができる。この
ため自動配線領域を有効に利用することができる
とともに、従来、生じていた電源線等の断線も防
止することができる。
なお実施例では、隣接する複数のチヤネルにわ
たる幅の広い配線を形成する場合について説明し
たが、複数のチヤネルにそれぞれ1本の配線を形
成することにより、結線する端子間の配線の幅を
実質的に広くすることも可能である。
たる幅の広い配線を形成する場合について説明し
たが、複数のチヤネルにそれぞれ1本の配線を形
成することにより、結線する端子間の配線の幅を
実質的に広くすることも可能である。
以上説明したように、本発明のゲートアレイの
自動配線方法によれば、マクロセル間を接続する
配線の種類に応じて配線幅を変更することができ
るので、自動配線領域の有効な利用を図ることが
できるとともに、電源線等の配線の断線を防止し
て信頼性の高い半導体装置を製造することが可能
となる。
自動配線方法によれば、マクロセル間を接続する
配線の種類に応じて配線幅を変更することができ
るので、自動配線領域の有効な利用を図ることが
できるとともに、電源線等の配線の断線を防止し
て信頼性の高い半導体装置を製造することが可能
となる。
第1図は本発明の実施例に係るゲートアレイの
自動配線方法を説明する図、第2図は従来例のゲ
ートアレイの自動配線方法を説明する図である。 (符号の説明)、1,2……マクロセル、3,
9……自動配線領域、4,5,10〜12……チ
ヤネル、6〜8,13〜15……配線。
自動配線方法を説明する図、第2図は従来例のゲ
ートアレイの自動配線方法を説明する図である。 (符号の説明)、1,2……マクロセル、3,
9……自動配線領域、4,5,10〜12……チ
ヤネル、6〜8,13〜15……配線。
Claims (1)
- 1 自動配線領域上に配線可能な位置を示すチヤ
ネルを複数個設定し、マクロセル間を接続する配
線の種類に応じて該配線に用いるチヤネルの使用
本数を変更することを特徴とするゲートアレイの
自動配線方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27829386A JPS63132448A (ja) | 1986-11-21 | 1986-11-21 | ゲ−トアレイの自動配線方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27829386A JPS63132448A (ja) | 1986-11-21 | 1986-11-21 | ゲ−トアレイの自動配線方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63132448A JPS63132448A (ja) | 1988-06-04 |
JPH0560666B2 true JPH0560666B2 (ja) | 1993-09-02 |
Family
ID=17595335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP27829386A Granted JPS63132448A (ja) | 1986-11-21 | 1986-11-21 | ゲ−トアレイの自動配線方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63132448A (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2919257B2 (ja) * | 1993-12-15 | 1999-07-12 | 日本電気株式会社 | 多層配線半導体装置 |
JP4729909B2 (ja) * | 2004-11-26 | 2011-07-20 | 株式会社安川電機 | モータ制御装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58219747A (ja) * | 1982-06-14 | 1983-12-21 | Nec Corp | マスタスライス型半導体装置 |
-
1986
- 1986-11-21 JP JP27829386A patent/JPS63132448A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58219747A (ja) * | 1982-06-14 | 1983-12-21 | Nec Corp | マスタスライス型半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JPS63132448A (ja) | 1988-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3943551A (en) | LSI array using field effect transistors of different conductivity type | |
US5923060A (en) | Reduced area gate array cell design based on shifted placement of alternate rows of cells | |
US4161662A (en) | Standardized digital logic chip | |
JP3154411B2 (ja) | Cadによってレイアウトされた2金属層集積回路ゲート・アレイ | |
EP0133958A2 (en) | A masterslice semiconductor device | |
US4783692A (en) | CMOS gate array | |
EP0563973B1 (en) | Master slice integrated circuit having a reduced chip size and a reduced power supply noise | |
JPS63293966A (ja) | 半導体集積回路装置 | |
US4644187A (en) | Gate array basic cell | |
US4750026A (en) | C MOS IC and method of making the same | |
JPH0785490B2 (ja) | 集積回路装置 | |
JP3180612B2 (ja) | 半導体集積回路 | |
JPH0560666B2 (ja) | ||
US4949157A (en) | Large scale integrated circuit | |
JPS60134462A (ja) | 集積化半導体論理回路装置 | |
JPH03165062A (ja) | 半導体装置 | |
JPS59132144A (ja) | 半導体集積回路装置の製造方法 | |
JP2679034B2 (ja) | 半導体集積装置 | |
JPH05251671A (ja) | ゲートアレイ方式の半導体集積回路装置 | |
JPH0226046A (ja) | マスター・スライス半導体集積回路装置 | |
JPH01152642A (ja) | 半導体集積回路 | |
JPS5968944A (ja) | 半導体集積回路装置 | |
JP2671537B2 (ja) | 半導体集積回路 | |
JPH04258164A (ja) | マスタースライス方式半導体集積回路 | |
JPH04280471A (ja) | マスタースライス方式の半導体集積回路装置 |