JPH0555950B2 - - Google Patents
Info
- Publication number
- JPH0555950B2 JPH0555950B2 JP57072220A JP7222082A JPH0555950B2 JP H0555950 B2 JPH0555950 B2 JP H0555950B2 JP 57072220 A JP57072220 A JP 57072220A JP 7222082 A JP7222082 A JP 7222082A JP H0555950 B2 JPH0555950 B2 JP H0555950B2
- Authority
- JP
- Japan
- Prior art keywords
- digital signal
- data
- signal
- encoding
- decoder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000001514 detection method Methods 0.000 claims description 19
- 238000000034 method Methods 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 5
- 230000005236 sound signal Effects 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 208000011580 syndromic disease Diseases 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/34—Indicating arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/10537—Audio or video recording
- G11B2020/10592—Audio or video recording specifically adapted for recording or reproducing multichannel signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2537—Optical discs
- G11B2220/2545—CDs
Description
【発明の詳細な説明】
この発明は、オーデイオPCM信号が幾何学的
パターンとして記録されるデイジダルオーデイオ
用のデイスク記録及び再生装置に関する。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a disc recording and reproducing apparatus for digital audio in which audio PCM signals are recorded as geometric patterns.
デイジタルオーデイオデイスク(以下コンパク
トデイスクと称する)では、オーデイオPCM信
号及びエラー訂正用のコードからなるデータに対
して第1図に示すように、フレームシンクとサブ
コーデイング信号(ユーザーズビツトとも称され
る)C1〜C14とが付加されたデータ構成とされて
いる。かかるコンパクトデイスクは、従来のアナ
ログデイスクと同様に、マスターテープの再生デ
ータを光学的カツテイング装置に供給して原盤を
作成し、スタンプ工程でもつて多量のデイスクを
複製するようになされる。元のデータをデイスク
に記録するときには、8ビツトを14ビツトに変換
するチヤンネルコーデイングがなされている。し
たがつて上述のサブコーデイング信号C1〜C14は、
データとしては、d1〜d3の8ビツトであり、これ
をPチヤンネル、Qチヤンネル、……Wチヤンネ
ルのサブコーデイング信号と称する。これらのサ
ブコーデイング信号は、制御情報、表示情報、音
声情報を有している。サブコーデイング信号の
各々は、別個の情報をもつており、データの1フ
レーム毎に各々の1ビツトずつが挿入されてい
る。この分散して記録されているビツトを取り出
すと、第2図に示すように、データの0〜97の98
フレーム単位で連続化されることになる。0及び
1のフレームのサブコーデイング信号P〜Wは、
所定のビツトパターンであるシンクパターンを形
成している。また、Qチヤンネルに関しては、98
フレームのうちの終端側の16フレームにエラー検
出用のCRCコードが挿入されている。 In a digital audio disk (hereinafter referred to as a compact disk), frame sync and sub-coding signals (also referred to as user's bits) are transmitted to data consisting of an audio PCM signal and an error correction code, as shown in Figure 1. The data structure is such that C 1 to C 14 are added. Similar to conventional analog discs, such compact discs are manufactured by supplying playback data from a master tape to an optical cutting device to create a master disc, and then using a stamping process to make a large number of copies of the disc. When recording the original data on a disk, channel coding is used to convert 8 bits to 14 bits. Therefore, the above-mentioned sub-coding signals C 1 to C 14 are
The data is 8 bits d1 to d3 , which are called subcoding signals of P channel, Q channel, . . . W channel. These sub-coding signals include control information, display information, and audio information. Each of the sub-coding signals has separate information, and one bit of each is inserted into each frame of data. When we take out the bits that are recorded in a dispersed manner, as shown in Figure 2, 98 of the data 0 to 97 are extracted.
It will be serialized frame by frame. The sub-coding signals P to W of frames 0 and 1 are:
A sync pattern, which is a predetermined bit pattern, is formed. Also, regarding the Q channel, 98
A CRC code for error detection is inserted into the last 16 frames.
Pチヤンネルは、ポーズ及び音楽を示すフラツ
グであつて、音楽で低レベル、ポーズで高レベル
とされ、リードアウト区間で2Hz周期のパルスと
される。したがつて、このPチヤンネルの検出及
び計数を行なうことによつて、指定された音楽を
選択して再生することが可能となる。Qチヤンネ
ルは、同種の制御をより複雑に行なうことがで
き、例えばQチヤンネルの情報をデイスク再生装
置に設けられたマイクロコンピユータに取り込ん
で、音楽の再生途中でも直ちに他の音楽の再生に
移行するなどのランダム選曲を行なうことができ
る。これ以外のRチヤンネル〜Wチヤンネルは、
デイスクに記録されている曲の作詞者、作曲者、
その解説、詩などを表示したり、音声で解説する
ために用いられる。 The P channel is a flag indicating pause and music, and has a low level for music, a high level for pause, and a pulse with a 2 Hz cycle in the lead-out section. Therefore, by detecting and counting the P channels, it becomes possible to select and reproduce designated music. The Q channel can perform the same type of control in a more complex manner, for example, by importing Q channel information into a microcomputer installed in the disk playback device, and immediately switching to playing other music even in the middle of playing music. Random selection of songs can be performed. Other R channels to W channels are:
Lyricists and composers of the songs recorded on the disc,
It is used to display explanations, poems, etc., and to provide audio explanations.
この発明は、上述のサブコーデイング信号中の
R〜Wの6個のチヤンネルのデイジタルデータに
対してエラー検出及び訂正符号化を施するように
したデイスク記録及び再生装置に関するものであ
る。 The present invention relates to a disk recording and reproducing apparatus that performs error detection and correction encoding on digital data of six channels R to W in the above-mentioned sub-coding signal.
以下、この発明の一実施例について、第3図、
第4図及び第5図を参照して説明する。 Hereinafter, an embodiment of the present invention will be explained as shown in FIG.
This will be explained with reference to FIGS. 4 and 5.
第3図は、コンパクトデイスクに収録される信
号を発生させ、マスターテープに記録するときの
構成を示す。第3図において、1及び2は、ステ
レオなど2チヤンネルのオーデイオ信号が供給さ
れる入力端子を示す。各チヤンネルのオーデイオ
信号がローパスフイルタ3及び4を介してサンプ
ルホールド回路5及び6に供給され、更に、A/
Dコンバータ7及び8によいて1サンプルが16ビ
ツトに変換される。この2チヤンネルのオーデイ
オPCM信号がマルチプレクサ9によつて1チヤ
ンネルのものに変換されて、エラー訂正エンコー
ダ10に供給される。 FIG. 3 shows a configuration for generating signals to be recorded on a compact disk and recording them on a master tape. In FIG. 3, 1 and 2 indicate input terminals to which two-channel audio signals such as stereo are supplied. The audio signals of each channel are supplied to sample and hold circuits 5 and 6 via low-pass filters 3 and 4, and
One sample is converted into 16 bits by D converters 7 and 8. This two-channel audio PCM signal is converted into a one-channel signal by a multiplexer 9 and supplied to an error correction encoder 10.
エラー訂正エンコーダ10では、オーデイオ
PCM信号をクロスインターリーブ処理してリー
ドソロモン符号によるエラー訂正可能な符号化が
なされる。クロスインターリーブ処理は、各シン
ボルが異なる2個のエラー訂正符号系列に含まれ
るように、データの順序を並び変えるものであ
る。このエラー訂正エンコーダ10の出力がマル
チプレクサ11に供給される。 In the error correction encoder 10, the audio
The PCM signal is subjected to cross-interleave processing to perform error-correctable encoding using a Reed-Solomon code. Cross-interleave processing rearranges the order of data so that each symbol is included in two different error correction code sequences. The output of this error correction encoder 10 is supplied to a multiplexer 11.
また、サブコーデイング信号のPチヤンネル及
びQチヤンネルに関するエンコーダ12とRチヤ
ンネル〜Wチヤンネルに関するエンコーダ13と
が設けられ、これらの出力がマルチプレクサ14
によつて合成され、マルチプレクサ11に供給さ
れる。マルチプレクサ11の出力は、デイジタル
変調回路15に供給され、(8→14)変換の変調
を受ける。この場合、同期信号発生回路16から
のフレームシンクが混合され、出力端子17に取
り出される。Pチヤンネル及びQチヤンネルに関
するエンコーダ12は、16ビツトのCRCコード
を付加する構成とされ、Rチヤンネル〜Wチヤン
ネルに関するエンコーダ13は、後述のようなエ
ラー訂正符号化を行なうものである。 Further, an encoder 12 for the P channel and Q channel of the sub-coding signal and an encoder 13 for the R channel to W channel are provided, and their outputs are sent to a multiplexer 14.
are combined and supplied to the multiplexer 11. The output of the multiplexer 11 is supplied to a digital modulation circuit 15 and subjected to (8→14) conversion modulation. In this case, the frame sync from the synchronization signal generation circuit 16 is mixed and taken out to the output terminal 17. The encoder 12 for the P channel and the Q channel is configured to add a 16-bit CRC code, and the encoder 13 for the R channel to W channel performs error correction encoding as described later.
また、サンプルホールド回路5,6、A/Dコ
ンバータ7,8、マルチプレクサ9,11,14
などの各回路に対して、タイミング発生回路18
で形成されたクロツクパルス、タイミング信号が
供給される。19は、マスタークロツクを発生す
るための発振器である。 In addition, sample hold circuits 5, 6, A/D converters 7, 8, multiplexers 9, 11, 14
For each circuit such as, timing generation circuit 18
A clock pulse formed by a timing signal is provided. 19 is an oscillator for generating a master clock.
第4図は、コンパクトデイスクの再生信号を処
理するための再生系の構成を示し、20で示す入
力端子に光学的にコンパクトデイスクから再生さ
れた信号が供給される。 FIG. 4 shows the configuration of a reproducing system for processing a reproduced signal from a compact disc, and an input terminal indicated by 20 is supplied with a signal optically reproduced from the compact disc.
この再生信号が波形整形回路21を介してデイ
ジタル復調回路22、クロツク再生回路23及び
同期検出回路24に供給される。PLLの構成の
クロツク再生回路23によつて、再生データと同
期したビツトクロツクが取り出される。また、同
期検出回路24は、フレームシンクを検出すると
共に、再生データと同期するタイミング信号を発
生する構成とされており、再生系の各回路に対し
て所定のタイミング信号を供給する。 This reproduced signal is supplied via a waveform shaping circuit 21 to a digital demodulation circuit 22, a clock reproduction circuit 23, and a synchronization detection circuit 24. A bit clock synchronized with the reproduced data is extracted by a clock reproducing circuit 23 having a PLL configuration. Further, the synchronization detection circuit 24 is configured to detect frame sync and generate a timing signal synchronized with reproduction data, and supplies a predetermined timing signal to each circuit of the reproduction system.
デイジタル復調回路22の出力のうちで、メイ
ンチヤンネルのデータがエラー訂正回路25にお
いてエラー検出、エラー訂正及び補間の処理を受
ける。また、サブコーデイング信号がデコーダ3
3においてエラー検出及びエラー訂正の処理を受
ける。 Among the outputs of the digital demodulation circuit 22, main channel data undergoes error detection, error correction, and interpolation processing in an error correction circuit 25. Also, the sub-coding signal is sent to the decoder 3.
3, it undergoes error detection and error correction processing.
エラー訂正回路25の出力がデマルチプレクサ
26に供給され、2つのチヤンネルに分けられ、
各チヤンネル毎に、D/Aコンバータ27,28
とローパスフイルタ29,30を介され、出力端
子31,32に各チヤンネルの再生オーデイオ信
号が現れる。 The output of the error correction circuit 25 is supplied to a demultiplexer 26 and divided into two channels,
D/A converters 27, 28 for each channel
The reproduced audio signals of each channel appear at output terminals 31 and 32 through low-pass filters 29 and 30, respectively.
また、デコーダ33から得られるサブコーデイ
ング信号のPチヤンネル及びQチヤンネルのデー
タがマイクロコンピユータによるシステムコント
ロール34に供給され、頭出し動作、ランダム選
曲などの動作を行なうのに用いられる。Qチヤン
ネルに含まれているタイムコードが表示部35に
供給されて表示される。 Further, data of the P channel and Q channel of the sub-coding signal obtained from the decoder 33 is supplied to a system control 34 by a microcomputer, and is used to perform operations such as cueing operation and random music selection. The time code included in the Q channel is supplied to the display unit 35 and displayed.
また、Rチヤンネル〜Wチヤンネルに含まれて
いる表示データがD/Aコンバータ36によりア
ナログ化され、ローパスフイルタ37を介して出
力端子38に取り出される。この表示信号は、
CRTデイスプレイに供給される。更に、Rチヤ
ンネル〜Wチヤンネルに含まれている曲の解説な
どのオーデイオデータは、D/Aコンバータ39
及びローパスフイルタ40を介して出力端子41
に取り出され、図示せずも低周波アンプを介して
スピーカに供給される。 Further, the display data included in the R channel to the W channel is converted into analog by the D/A converter 36, and is outputted to the output terminal 38 via the low pass filter 37. This display signal is
Supplied to CRT displays. Furthermore, audio data such as song explanations included in the R channel to W channel are transferred to the D/A converter 39.
and an output terminal 41 via a low-pass filter 40.
and is supplied to a speaker via a low frequency amplifier (not shown).
Rチヤンネル〜Wチヤンネルのサブコーデイン
グ信号は、第2図から明かなように6ビツトを1
シンボルとして96シンボルにより1ブロツクが形
成されるものである。 As is clear from Figure 2, the sub-coding signals for the R channel to W channel consist of 6 bits as 1
One block is made up of 96 symbols.
この1ブロツクを第5図に示すように、24シン
ボル毎に分割し、パツクA、パツクB、パツク
C、パツクDとする。このパツクの各々毎にリー
ドソロモン符号によるエラー訂正符号化の処理を
行なう。このリードソロモン符号は、GF(26)
(但し、GFはガロア体)で(α6+α+1=0)を
原始多項式とする(24、20)のものである。この
リードソロモン符号のパリテイ検査行列Hは、下
記のものである。 This one block is divided into 24 symbols as shown in FIG. 5, and are called pack A, pack B, pack C, and pack D. Each pack is subjected to error correction encoding using a Reed-Solomon code. This Reed-Solomon code is GF(2 6 )
(However, GF is a Galois field) and is (24, 20) where (α 6 +α+1=0) is a primitive polynomial. The parity check matrix H of this Reed-Solomon code is as follows.
H=1
α24
α48
α721
α23
α46
α69……
……
……
……1
α2
α4
α61
α
α2
α3
各パツクには、4個のリードソロモン符号のパ
リテイが含まれている。このリードソロモン符号
によつて、1シンボルエラー及び2シンボルエラ
ーを訂正し、3シンボル以上のエラーを検出する
ようにしている。H=1 α 24 α 48 α 72 1 α 23 α 46 α 69 …… …… …… 1 α 2 α 4 α 6 1 α α 2 α 3Each pack has the parity of 4 Reed-Solomon codes. It is included. This Reed-Solomon code is used to correct one-symbol errors and two-symbol errors, and to detect errors of three or more symbols.
例えばパツクAには、第5図において拡大して
示すように、S0A、S1A……S19Aの20個の情報シン
ボルと、P0A、P1A、P2A、P3Aの4個のパリテイシ
ンボルとが含まれる。そして、デイスクに記録す
る場合には、4個のパツクのシンボルがインター
リーブされる。 For example, pack A includes 20 information symbols S 0A , S 1A . Contains the Tey symbol. When recording on a disk, the symbols of the four packs are interleaved.
つまり、サブコーデイング信号のシンクによつ
て区切られた96シンボル分の記録領域を4個のシ
ンボル毎に区切り、その第1番目のシンボルとし
てパツクAから取り出されたものが位置し、第2
番目のシンボルとしてパツクBから取り出された
ものが位置し、第3番目のシンボルとしてパツク
Cから取出されたものが位置し、第4番目のシン
ボルとしてパツクDから取り出されたものが位置
するようにしてなす。第5図では、シンボルS7A、
S7B、S7C、S7Dが含まれる部分が拡大して示され
ている。このようにインターリーブをかけること
によつて、バーストエラーのために3ワード以上
のエラーが生じることを減少させられる。 In other words, the recording area for 96 symbols divided by the sync of the sub-coding signal is divided into four symbols, and the first symbol extracted from pack A is located, and the second
The symbol extracted from pack B is positioned as the th symbol, the symbol extracted from pack C is positioned as the third symbol, and the symbol extracted from pack D is positioned as the fourth symbol. Tenasu. In Figure 5, the symbols S 7A ,
The portion containing S 7B , S 7C , and S 7D is shown enlarged. By interleaving in this manner, it is possible to reduce the occurrence of errors of three or more words due to burst errors.
更に、第5図に示すように、各パツクに含まれ
る20個の情報シンボルのうちの偶数番目の10個の
情報シンボルが前半の40シンボル分の区間に記録
され、奇数番目の10個の情報シンボルが後半の40
シンボル分の区間に記録され、中間に位置する16
シンボル分の区間にパリテイシンボルが(P0→
P1→P2→P3)の順序で記録される。偶数番目と
奇数番目の情報シンボルをなるべく離れた位置に
記録することによつて、エラー訂正できないとき
の補間能力を高くすることができる。 Furthermore, as shown in Figure 5, of the 20 information symbols included in each pack, the even-numbered 10 information symbols are recorded in the first half of the 40-symbol section, and the odd-numbered 10 information symbols 40 symbols in the second half
16 recorded in an interval of symbols, located in the middle
There is a parity symbol in an interval of symbols (P 0 →
They are recorded in the order P 1 → P 2 → P 3 ). By recording even-numbered and odd-numbered information symbols at positions as far apart as possible, interpolation ability when error correction cannot be performed can be improved.
上述のインターリーブ及びエラー訂正符号化の
処理は、R〜Wエンコーダ13においてなされ
る。また、再生信号から分離されたサブコーデイ
ング信号がデインターリーブ処理を受け、各パツ
ク毎のデータにまとめられ、リードソロモン符号
を用いたエラー訂正処理がなされる。このエラー
訂正は、各パツクの24個の再生データとパリテイ
検査行列Hとの積によつて4個のエラーシンドロ
ームを計算し、このエラーシンドロームを用いて
なされる。デインターリーブ処理及びエラー訂正
処理は、デコーダ33においてなされる。 The above-described interleaving and error correction encoding processing is performed in the R to W encoder 13. Furthermore, the sub-coding signal separated from the reproduced signal is subjected to deinterleaving processing, collected into data for each pack, and subjected to error correction processing using Reed-Solomon codes. This error correction is performed by calculating four error syndromes by multiplying the 24 reproduced data of each pack and the parity check matrix H, and using these error syndromes. Deinterleave processing and error correction processing are performed in the decoder 33.
この発明の一実施例では、デコードに必要なバ
ツフアが(96×6ビツト=576ビツト)となり、
符号の拘束長(各パツク毎)が93シンボルとな
り、補間可能な長さが52シンボルとなる。 In one embodiment of the present invention, the buffer required for decoding is (96 x 6 bits = 576 bits),
The constraint length of the code (for each pack) is 93 symbols, and the interpolable length is 52 symbols.
第6図は、この発明の他の実施例におけるサブ
コーデイング信号のエラー検出及び訂正符号化を
示している。前述と同様に、24シンボルずつのパ
ツクA、パツクB、パツクC、パツクDに分割さ
れ、各パツク毎に(24,20)のリードソロモン符
号によつて符号化されており、同一パツクの偶数
番目のシンボルと奇数番目のシンボルとがパリテ
イシンボルを挾んで前後に位置するように、コン
パクトデイスクに記録される。 FIG. 6 shows error detection and correction encoding of sub-coding signals in another embodiment of the invention. As before, it is divided into packs A, B, C, and D of 24 symbols each, and each pack is encoded with a (24, 20) Reed-Solomon code, and even numbers in the same pack are The symbols are recorded on the compact disc so that the th symbol and the odd-numbered symbols are positioned before and after the parity symbol.
そして、96シンボル分の記録領域を4分割し、
本来の96シンボル分の記録領域に第6図において
斜線で示すように、パツクAのシンボル系列が記
録される。このパツクAのシンボルのうち6個の
シンボルは、4シンボルずつに区切られた期間の
第1番目の位置に記録され、以下、6個のシンボ
ル毎に第2番目の位置、第3番目の位置、第4番
目の位置に記録される。 Then, the recording area for 96 symbols is divided into four,
As shown by diagonal lines in FIG. 6, the symbol sequence of pack A is recorded in the recording area for the original 96 symbols. Six symbols among the symbols of this pack A are recorded in the first position of a period divided into four symbols each, and thereafter, the second and third positions are recorded for every six symbols. , is recorded in the fourth position.
また、4分割した第2番目の位置から、次の96
シンボルの記録領域の第2番目の位置までの間に
パツクBのシンボル系列が記録され、第3番目の
位置から、次の記録領域の第3番目の位置までの
間にパツクCのシンボル系列が記録され、第4番
目の位置から、次の記録領域の第4番目の位置ま
での間にパツクDのシンボル系列が記録される。
このパツクB,C,Dのシンボル系列のインター
リーブは、パツクAの場合と同様である。 Also, from the second position divided into four, the next 96
The symbol sequence of pack B is recorded between the second position of the symbol recording area, and the symbol sequence of pack C is recorded between the third position and the third position of the next recording area. The symbol sequence of pack D is recorded between the fourth position and the fourth position of the next recording area.
The interleaving of symbol sequences in packs B, C, and D is the same as in pack A.
上述のように、他の記録領域にまたがつてサブ
コーデイング信号を記録するこの発明の他の実施
例のデコードに必要なバツフアは、(104×6ビツ
ト=624ビツト)である。また、符号の拘束長は、
パツクAの場合で96シンボル、パツクB,C,D
の場合で98シンボル(シンクパターンが含まれる
から)となり、補間長例えばシンボルS2Aをシン
ボルS1A及びS3Aの平均値で補間するときの長さが
58シンボルとなる。 As mentioned above, the buffer required for decoding in another embodiment of the present invention in which sub-coding signals are recorded over other recording areas is (104×6 bits=624 bits). Also, the constraint length of the code is
96 symbols for pack A, packs B, C, D
In the case of 98 symbols (because the sync pattern is included), the interpolation length is, for example, the length when symbol S 2A is interpolated with the average value of symbols S 1A and S 3A .
There are 58 symbols.
上述の説明では、サブコーデイング信号の96シ
ンボル(パツクA〜パツクD)に対して同一のエ
ラー訂正符号化及びエラー訂正復号化の処理を行
なうものとしている。しかし、サブコーデイング
信号の情報内容などに応じてパツク毎に異なる処
理を行なうようにしても良い。また、96シンボル
の最初のシンボル(第2図において2番目のデー
タフレーム)は、各パツクの情報内容や、上述の
ようなエラー訂正処理の相違を示すヘツダとして
用いられる。このヘツダは、パツクAに含まれ
る。したがつて、エラーが目立ちにくい画像情報
の場合には、ヘツダが含まれるパツクAのみに対
してエラー訂正処理を行ない、他のパツクは、補
間処理ですませることも可能である。 In the above description, it is assumed that the same error correction encoding and error correction decoding processes are performed on 96 symbols (Pack A to Pack D) of the sub-coding signal. However, different processing may be performed for each pack depending on the information content of the sub-coding signal. The first symbol of the 96 symbols (the second data frame in FIG. 2) is used as a header to indicate the information content of each pack and the difference in error correction processing as described above. This header is included in pack A. Therefore, in the case of image information in which errors are not noticeable, it is possible to perform error correction processing only on pack A that includes the header, and to perform interpolation processing on other packs.
上述の説明から理解されるように、この発明に
依れば、サブコーデイング信号の同期信号間に位
置する1ブロツクの全シンボルを対象としてエラ
ー検出あるいは形成のためのパリテイシンボルを
生成付加するものではなく、上記シンボルを所定
個からなるデータ集合に区分し、各集合のシンボ
ルを対象として、エラー検出/訂正のためのパリ
テイシンボルを生成、付加することによりパツク
を形成する構成であるために、エラー検出/訂正
のための単位シンボル数が少なくなり、エラー検
出/訂正のための処理の高速化を図ることができ
る。しかも、その処理のための回路規模を小さく
することができる。更には、パツクに区分してエ
ラー検出/訂正が可能であるために、画像情報、
音声情報など種類の異なる情報をパツクを単位と
して記録/再生することができ、しかも、この場
合には必要なパツクのみを再生対象とすることも
できる。 As understood from the above description, according to the present invention, parity symbols for error detection or formation are generated and added to all symbols of one block located between synchronization signals of subcoding signals. Rather, the above-mentioned symbols are divided into data sets consisting of predetermined data sets, and a pack is formed by generating and adding parity symbols for error detection/correction for each set of symbols. In addition, the number of unit symbols for error detection/correction is reduced, and the processing speed for error detection/correction can be increased. Moreover, the circuit scale for the processing can be reduced. Furthermore, since it is possible to detect and correct errors by dividing them into packs, image information,
Different types of information such as audio information can be recorded/reproduced in packs, and in this case, only the necessary packs can be reproduced.
加えて、この発明では、シンボルを区分してな
るデータの集合をエラー検出/訂正に供するよう
構成されているが、エラー検出/訂正のためのパ
リテイシンボルが生成、付加された後は、パリテ
イシンボルを含む1ブロツクの全シンボルを対象
としてインターリーブが施されるために、インタ
ーリーブ長を長くすることができ、伝送途中のバ
ーストエラーに対して著しい効果を発揮するもの
である。バーストエラーが生じた場合には、上述
のように、各パツクを対象としてエラー検出/訂
正が行われる構成と相まつて、1パツクに含まれ
るエラー数が減少し、従つて、エラー検出/訂正
処理のための負担を軽減することができる。この
点からも処理の高速化を図ることができる。 In addition, in this invention, a data set formed by dividing symbols is used for error detection/correction, but after a parity symbol for error detection/correction is generated and added, Since interleaving is performed on all symbols in one block including the tai symbol, the interleaving length can be increased, which is extremely effective against burst errors during transmission. When a burst error occurs, as described above, in conjunction with the configuration in which error detection/correction is performed for each pack, the number of errors included in one pack is reduced, and therefore the error detection/correction process It is possible to reduce the burden of Also from this point of view, processing speed can be increased.
第1図及び第2図はこの発明が適用されるコン
パクトデイスクのデータ構成の説明に用いる略線
図、第3図及び第4図はこの発明の一実施例の記
録系及び再生系の夫々の構成を示すブロツク図、
第5図はこの発明の一実施例におけるエラー訂正
符号化処理の説明に用いる略線図、第6図はこの
発明の他の実施例におけるエラー訂正符号化処理
の説明に用いる略線図である。
10……エラー訂正エンコーダ、12……Pチ
ヤンネル及びQチヤンネルに関するエンコーダ、
13……Rチヤンネル〜Wチヤンネルに関するエ
ンコーダ、20……コンパクトデイスクの再生信
号が供給される入力端子、25……エラー訂正回
路、33……サブコーデイング信号のデコーダ。
1 and 2 are schematic diagrams used to explain the data structure of a compact disk to which the present invention is applied, and FIGS. 3 and 4 are diagrams showing the recording system and reproduction system, respectively, of an embodiment of the present invention. Block diagram showing the configuration,
FIG. 5 is a schematic diagram used to explain the error correction encoding process in one embodiment of the present invention, and FIG. 6 is a schematic diagram used to explain the error correction encoding process in another embodiment of the invention. . 10...Error correction encoder, 12...Encoder regarding P channel and Q channel,
13... Encoder for R channel to W channel, 20... Input terminal to which a compact disc playback signal is supplied, 25... Error correction circuit, 33... Decoder for sub-coding signal.
Claims (1)
号化あるいはエラー訂正符号化のための第1のエ
ンコーダと、第2のデイジタル信号に関するエラ
ー検出符号化あるいはエラー訂正符号化のための
第2のエンコーダと、同期信号による区切られる
所定長のデータ区間内に、上記第1のエンコーダ
からの第1の符号化デイジタル信号と上記第2の
エンコーダからの第2の符号化デイジタル信号と
が含まれる記録データを形成するための手段と、
上記記録データをデイスク状記録媒体に記録する
ための手段とを備え、 上記第2のエンコーダは、所定数の上記データ
区間内に記録されうる1ブロツクの上記第2のデ
イジタル信号毎に符号化処理を行ない、 上記符号化処理は、上記1ブロツクの上記第2
のデイジタル信号を複数個のデータの集合に区分
し、上記区分された上記第2のデイジタル信号の
集合毎に上記符号化を行なう処理と、上記第2の
デイジタル信号の集合および上記符号化で発生し
たパリテイデータからなるパツクの複数個に含ま
れるデータを上記第2の符号化デイジタル信号と
して、上記データ区間の複数個ヘインターリーブ
処理して配置する処理とからなることを特徴とす
るデイスク記録装置。 2 同期信号により区切られる所定長のデータ区
間内に、第1の符号化デイジタル信号と第2の符
号化デイジタル信号とが含まれる再生信号をデイ
スク状記録媒体から取り出すための手段と、上記
第1の符号化デイジタル信号に関するエラー検出
符号あるいはエラー訂正符号の復号を行うための
第1のデコーダと、第2の符号化デイジタル信号
に関するエラー検出符号あるいはエラー訂正符号
の復号を行うための第2のデコーダと、上記第1
のデコーダからの第1の復号化デイジタル信号を
出力する手段と、上記第2のデコーダからの第2
の復号化デイジタル信号を出力する手段とを備
え、 上記第2のデコーダは、上記再生信号をデイイ
ンターリーブ処理することにより、上記データ区
間の複数個から上記第2のデイジタル信号の集合
およびパリテイデータからなるパツクの複数個を
形成し、上記パツク毎に復号処理を行なう構成と
され、上記第2のデコーダから上記第2のデイジ
タル信号の集合の複数個からなるブロツクが上記
第2の復号化デイジタル信号として出力されるよ
うにしたことを特徴とするデイスク再生装置。[Claims] 1. A first encoder for error detection encoding or error correction encoding for a first digital signal, and a first encoder for error detection encoding or error correction encoding for a second digital signal. A first encoded digital signal from the first encoder and a second encoded digital signal from the second encoder are included in a data section of a predetermined length separated by the synchronization signal. means for forming recorded data;
means for recording the recording data on a disk-shaped recording medium, the second encoder performs encoding processing for each block of the second digital signal that can be recorded within a predetermined number of the data sections. The above encoding process includes the above second block of the first block.
A process of dividing the digital signal into a plurality of data sets and performing the encoding for each of the divided second digital signal sets, and processing that occurs in the second digital signal set and the encoding. A disk recording device comprising the steps of interleaving and arranging data included in a plurality of packs of parity data as the second encoded digital signal into a plurality of data sections. . 2. means for extracting from a disk-shaped recording medium a reproduced signal that includes a first encoded digital signal and a second encoded digital signal within a data section of a predetermined length separated by a synchronization signal; a first decoder for decoding an error detection code or error correction code for the encoded digital signal; and a second decoder for decoding the error detection code or error correction code for the second encoded digital signal. and the above first
means for outputting a first decoded digital signal from said decoder; and means for outputting a second decoded digital signal from said second decoder.
and means for outputting a decoded digital signal, the second decoder de-interleaving the reproduced signal to generate the second digital signal set and parity data from the plurality of data sections. A plurality of packs consisting of a set of digital signals are formed, and a decoding process is performed for each pack, and a block consisting of a plurality of sets of the second digital signals is sent from the second decoder to the second decoded digital signal. A disc playback device characterized in that it is output as a signal.
Priority Applications (14)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7222082A JPS58188315A (en) | 1982-04-28 | 1982-04-28 | Disc reproducer |
CA000426562A CA1196106A (en) | 1982-04-28 | 1983-04-22 | Method and apparatus for error correction |
US06/488,373 US4541093A (en) | 1982-04-28 | 1983-04-25 | Method and apparatus for error correction |
DK198301876A DK172468B1 (en) | 1982-04-28 | 1983-04-27 | Method and apparatus for processing / coding primary and secondary data to be transmitted in the same way as well as to court |
AU13976/83A AU562742B2 (en) | 1982-04-28 | 1983-04-27 | Digital data error correction |
ES521876A ES8407276A1 (en) | 1982-04-28 | 1983-04-27 | Method, apparatus and recording medium for error correction. |
KR1019830001780A KR920000164B1 (en) | 1982-04-28 | 1983-04-27 | Method and apparatus for error correction |
BR8302210A BR8302210A (en) | 1982-04-28 | 1983-04-28 | PROCESS AND EQUIPMENT FOR CORRECTION OF ERRORS; AND DIGITAL SIGNAL PREPODUCTION APPLIANCE |
EP83104173A EP0093969B1 (en) | 1982-04-28 | 1983-04-28 | Method, apparatus and recording medium for error correction |
AT83104173T ATE94679T1 (en) | 1982-04-28 | 1983-04-28 | PROCEDURE, ARRANGEMENT AND RECORDING MEDIA FOR ERROR CORRECTION. |
DE83104173T DE3382713T2 (en) | 1982-04-28 | 1983-04-28 | Method, arrangement and record carrier for error correction. |
ES532760A ES532760A0 (en) | 1982-04-28 | 1984-05-24 | AN IMPROVED PROCEDURE FOR PLAYING DIGITAL SIGNALS. |
AU77652/87A AU610078B2 (en) | 1982-04-28 | 1987-08-27 | Method and apparatus for error correction |
HK120795A HK120795A (en) | 1982-04-28 | 1995-07-20 | Method apparatus and recording medlum for error correction |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7222082A JPS58188315A (en) | 1982-04-28 | 1982-04-28 | Disc reproducer |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58188315A JPS58188315A (en) | 1983-11-02 |
JPH0555950B2 true JPH0555950B2 (en) | 1993-08-18 |
Family
ID=13482942
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7222082A Granted JPS58188315A (en) | 1982-04-28 | 1982-04-28 | Disc reproducer |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58188315A (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL8600980A (en) * | 1986-04-18 | 1987-11-16 | Philips Nv | METHOD FOR TRANSMITTING UPDATE INFORMATION FOR A STILL VIDEO IMAGE |
US4993029A (en) * | 1989-03-13 | 1991-02-12 | International Business Machines Corporation | Method and apparatus for randomizing data in a direct access storage device |
JP3049919B2 (en) * | 1992-01-31 | 2000-06-05 | ソニー株式会社 | Data playback device |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55135313A (en) * | 1979-04-11 | 1980-10-22 | Hitachi Ltd | Pcm recording and reproducing device |
-
1982
- 1982-04-28 JP JP7222082A patent/JPS58188315A/en active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55135313A (en) * | 1979-04-11 | 1980-10-22 | Hitachi Ltd | Pcm recording and reproducing device |
Also Published As
Publication number | Publication date |
---|---|
JPS58188315A (en) | 1983-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4541093A (en) | Method and apparatus for error correction | |
US4680764A (en) | Method and apparatus for transmitting digital data | |
JP2725257B2 (en) | Digital recording device | |
US4998252A (en) | Method and apparatus for transmitting digital data | |
WO1995024037A1 (en) | Digital signal encoding method and apparatus, digital signal recording medium, and digital signal decoding method and apparatus | |
JPH01119127A (en) | Digital signal transmission equipment | |
EP0144431B1 (en) | Error-correcting apparatus | |
EP0395125A2 (en) | A PCM recording and reproducing apparatus | |
USRE33332E (en) | Apparatus for correcting errors | |
JPH0377589B2 (en) | ||
JPH0555950B2 (en) | ||
JP3153995B2 (en) | Decryption device | |
JPH0767088B2 (en) | Error correction coding method | |
JPH0544750B2 (en) | ||
JPH0767087B2 (en) | Error correction device | |
JPS6135620B2 (en) | ||
JPH0550067B2 (en) | ||
JP2674022B2 (en) | Digital signal processor | |
JPH02183467A (en) | Information signal recording method and information signal recording disk | |
JPS60154363A (en) | Recording and reproducing system of audio information | |
JP2809521B2 (en) | PCM audio recording device | |
JP3043823B2 (en) | PCM audio recording device | |
JPH09198803A (en) | Digital information signal recording and reproducing method, digital information signal recording medium and digital information signal recording and reproducing device | |
JP2586488B2 (en) | Digital signal processor | |
JP2860984B2 (en) | Error correction coding method |