JPH05508481A - 多重バッファーコンピュータ表示コントローラ装置 - Google Patents

多重バッファーコンピュータ表示コントローラ装置

Info

Publication number
JPH05508481A
JPH05508481A JP3510464A JP51046491A JPH05508481A JP H05508481 A JPH05508481 A JP H05508481A JP 3510464 A JP3510464 A JP 3510464A JP 51046491 A JP51046491 A JP 51046491A JP H05508481 A JPH05508481 A JP H05508481A
Authority
JP
Japan
Prior art keywords
display
data
memory
display data
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3510464A
Other languages
English (en)
Inventor
ターフエ,ジエイムズ・エル
Original Assignee
ザ・ジエネラル・ホスピタル・コーポレーシヨン
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ザ・ジエネラル・ホスピタル・コーポレーシヨン filed Critical ザ・ジエネラル・ホスピタル・コーポレーシヨン
Publication of JPH05508481A publication Critical patent/JPH05508481A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/40Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which both a pattern determined by character code and another pattern are displayed simultaneously, or either pattern is displayed selectively, e.g. with character code memory and APA, i.e. all-points-addressable, memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/122Tiling

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 多重バッファーコンピュータ表示コントローラ装置 。
発明の背景 コンピュータ表示システムの各画面ビューの解像度は、2′)の成分の関数であ る。一方の成分は、コンピュータによって実行され、画面ビューのための信号を 出力するコンビ二一タンフトウエアである。他方の成分は、コンピュータから画 面ビュー信号を受信するモニター又は表示ユニット自体である。一般に、表示コ ントローラは、コンピュータから出力された画面ビュー信号を保持し、表示ユニ ット画面を連続的にリフレッシュする時宜な方法で信号をリフオーマットかつ送 信するために使用される。
今日利用可能ないろいろなソフトウェアプログラムとモニターにより、ソフトウ ェア、表示コントローラと表示ユニットの種々の組み合わせが為される。ソフト ウェアがその出方に対して受信画面(モニター)のあるビクセル解像度を必要と し、モニターが高ビクセル解像度を育する場合に、補正が必要とされる。従って 、モニターにおいて非常に高い解像度の連続色調画像を表示できることは、しば しば有益であるが、同モニターにおいてグラフィックスを表示するためにそのよ うな高解像度は不必要である。これは、特に、例えば、256oビクセル対2o 48ビクセル、このため、200DPI (ドツト/インチ)の一般19インチ 画面の高解像度画像表示ユニットと、75〜100DPIの受信画面ビクセル解 像度を一般に必要とするPCソフトウェアが、グレースケール又はカラー画像に おいてグラフィックス(すなわち、使用者編集マーキング及びテキスト)のオー バーレイを表示するために共に使用される場合である。
別の問題は、表示コントローラに為された要求に係わる。表示コントローラにお けるメモリは、モニター画面を連続的にリフレッシュするだけでなく、新データ がメモリに迅速にロードされる如く、十分な帯域幅を有さなければならない。一 つの解法は、広幅ワード二重ボート構成において表示コントローラにおけるビデ オランダムアクセスメモリ(VRAM)を使用するものである。VRAMは、デ ータ(画面ビュー信号)を保持するためのメモリマトリックスと、一度に複数の ビクセルデータを転送し、画面ビュー信号を同時に送信しながらアクセスのため にメモリを解放する協同する高速シリアルインターフェースとを有する。しかし 、VRAMは高価である。
従って、安価で多様なソフトウェア及びハードウェア互換性において高解像度画 像表示を設けるコンピュータ表示システムの必要性がある。
発明の要約 本発明は、先行技術の問題を克服するコンピュータ表示コントるーラ便宜を設け る。装置は、異なるそれぞれの解像度で表示される要素に対応する表示データを 受信するために、コンピュータシステムのデジタルプロセッサーに結合された表 示コントローラを含む。表示コントローラは、ある解像度で表示される要素に対 応する表示データを保持するための第1メモリと、他の解像度で表示される要素 に対応する表示データを保持するための第2又は付加メモリとを有する。
表示コントローラは、データミクサへの一つのチャネルに沿って、第1メモリか ら表示データを転送し、分離チャネルに沿って第2メモリから表示データを転送 する。データミクサは、表示コントローラに結合された表示ユニットを駆動する ための信号を形成するために、第1及び第2又は付加メモリからの表示データを 組み合わせる。駆動手段は、一つの解像度における第1及び第2メモリの一方か らの表示データの各ビクセルが、より高い解像度の表示ユニットの幾つかの対応 するビクセルを滴たすために複製される如く、表示コントローラのメモリを駆動 する。
また、データミクサ信号は、一つの解像度において第1メモリからの表示データ に対応する要素を表示し、同時に、異なる空間解像度において第2メモリからの 表示データに対応する要素に表示するために、表示ユニットを駆動する。 好ま しい実施態様において、表示コントローラの第1メモリは、表示ユニットにおい て表示されるグラフィックスに対応する表示データを保持するためのビデオRA Mである。グラフィックスは、生成されたマーキングとテキストを含む。表示コ ントローラの第2又は付加メモリは、表示ユニットに表示される画像に対応する 表示データを保持するための複数のDRAM (ダイナミックランダムアクセス メモリ)である。画像は、通常、グラフィックスよりも高解像度で表示され、画 像とグラフィックスは、表示ユニットに同時に表示され、グラフィックスは通常 画像に重なる。
そのために、本発明は、表示コントローラの第1及び第2メモリの一方からの表 示データに対応する要素を、他方のメモリからの表示データに対応する要素にオ ーバーレイした表示を設ける。これを達成するために、データミクサによって形 成された信号は、オーバーレイする要素の表示ユニットビクセルの設定の、他方 のメモリからの表示ユニットに対応する要素の表示ユニットビクセルの設定に対 する優先を指示する信号を含む。
本発明の別の見地により、データミクサは、表示コントローラの第1及び第2メ モリの一方からの表示データの関数として信号を形成する。
本発明の別の特徴により、転送バッファーは、表示ユニットの帰線の時まで、表 示データを保持するようにデジタルプロセッサーと表示コントローラの間に連結 される。表示ユニットの帰線時中、転送バッファーは、表示データを表示コント ローラに転送する。好ましい実施態様において、転送バッファーは、先入り先出 しバッファーである。
好ましい実施態様において、矩形ローダーが、デジタルプロセッサーから表示コ ントローラへの表示データブロックのメモリアドレスの指示を設けるために、デ ジタルプロセッサーと表示コントローラの間に連結される。矩形ローダ−は、ベ ージモード又は静的コラムサイクルのいずれかで、転送バッファーから表示コン トローラへの表示データの転送を可能にする。
さらに、表示ユニットは、要素を表示するためにデータミクサからの信号により 、ページモード又は静的コラムサイクルのいずれかで動作される。
図面の簡単な説明 発明の前述と他の目的、特徴及び利点は、添付の図面に示された如く、発明の好 ましい実施態様の次の詳細な説明から明らかになるであろう。
図面において、同様の参照番号は同様の部分を言及する。図面は、必ずしも等尺 ではなく、代わりに、発明の原理の例示が強調される。
第1a図は、本発明の表示システムにおける画像面とグラフィック面の概略図で ある。
第1b図は、第1a図のグラフィック面、画像面と画面ビューにおける位置間の 対応を示す概略図である。
第2図は、本発明の実施態様のブロック図である。
好ましい実施態様の詳細な説明 本発明は、モニター画面におけるグラフィックスの低空間解像度表示とともに、 コンピュータシステムのモニター又は表示ユニット34(第1a図)における画 像の高解像度表示を設ける。これは、第1a図に示された如く、低解像度グラフ ィック面40とは別個の高解像度画像面38を使用することにより達成される。
グラフィック面40は、グラフィックスが表示ユニット34の画面ビュー36に おける画像にオーバーレイして表示される如く、画像面38の前に展開され、論 理的に位置付けられる。
例えば、限定的ではないが、画面ビュー36は、典型的に、はぼ2゜5にビクセ ル対2にビクセルである。画像面38は、2.5にビット対2にビットの8ビッ ト深さであり、256グレーレベルをサポートする。
グラフィック面40は、1.25にビット対1にビットの2ビ・丹深さであり、 典型的に100DPI画面解像度をサポートする。第1b図に示された如く、画 像面38のビットは、画面ビュー36のビクセルとの1対1対応を有し、グラフ ィック面40のビットは、画面ビューのビクセルと1対4対応を有する。こうし て、第1b図においてI (xi、yl)と表記された画像面38の影付きビッ トは、S (xi、yl)と表記された画面ビュービクセルに位置的に対応する 。そしてグラフィック面40において、G (xi、yl)とラベル付けされた ビット位置は、画面ビュービクセルS (xi、yl) 、S (x2.yl)  、S (xi。
y2)とS (x2.y2)に位置的に対応する。画像面38とグラフィック面 40の他のビットは、同様に、画面ビュー36のそれぞれのビクセルに対応する 。
各画面ビュービクセルは、次の如(、対応する画像面ビットとグラフィック面ビ ットの組み合わせから形成された信号によりて駆動される。例えば、画像面38 における各位置に対して、8ビツト信号が設けられる。
グラフィック面40における各位置に対して、2ビット信号が設けられる。対応 する画面ビュー位置の8ビツト及び2ビット信号は、画面ビュー36の位置のビ クセルを駆動するための出力値を設けるために論理的に組み合わされる。8ビツ ト画像面38の信号と2ビツトグラフィック面40の信号は、好ましくは、次の 表により組み合わされ、この場合I。・・・■7は画像面38の8ビツト信号を 表記し、そしてG、、G1はグラフィック面40からの2ビット信号を表記する 。
表I 画像IN グラフィックIN 出力 G1、Go I7・・Is 00 0(黒) I7・・Is 0 1 127(灰) 1、−・Io 1 0 1t・・Ia(透明/画像)I7・・1. 1 1 2 55(白) こうして、好ましい実施態様において、画面ビュー36のビクセルの設定を決定 するのは、グラフィック面40からの2ビット信号である。
2ビツトグラフィック面40の信号が、グラフィック面40に位置する黒ビット を示すOOであるならば、対応する画面ビュービクセルはO(黒)にセットされ る。2ビツトグラフィック面信号が、グラフィック面40におけるビット位置に おいてグレーレベルを指示する01であるならば、グレーレベルのための出力信 号、例えば、127が、対応する画面ビュービクセルを駆動するために使用され る。グラフィック面の2ビット信号が、その位置に対する下側画像面ビットを優 先するグラフィック面40のビット位置を示す10であるならば、その位置に対 して画像面ビット10〜I7を指示する出力信号が、対応する画面ビュービクセ ルを駆動するために使用される。グラフィック面信号が、グラフィック面40に おける白ビットを示す11であるならば、白日力値、例えば、グレーレベル25 5が、対応する画面ビュービクセルを駆動するために使用される。このように、 各画面ビュービクセルは、グラフィック面40のグラフィックスが画像面38の 画像にオーバーレイして表示される如く設定される。
前述は、第2図に示された如く、本発明を使用する表示システムに組み込まれる 。コンピュータ表示システム44は、モニター34に表示される出力を発生させ るデジタルプロセッサー又はホスト10を有する。
デジタルプロセッサー10は、大形コンピュータ又はPCタイプのミニコンピユ ータである。モニター34は、MegaScann UHR−2007の如く、 技術において一般的なビデオディスプレイ又はCRTである。ホスト10は、表 示データをバス48と50において多重バッファー表示コントローラ46に送信 する。表示データは、画像データとグラフィックデータを含む。そしてバス48 .50は、後述される如く双方向である。
表示コントローラ46は、画像面38(第1a図、第1b図)の画像に対応する 表示データを保持するための複数の画像バッファー14を使用する。表示コント ローラ46はまた、グラフィック面40(第1a図、第1b図)のグラフィック スに対応する表示データを保持するためのグラフィックバッファー16を使用す る。好ましくは、画像バッファー14は、Motorola 514256DR AMの如(、少なくとも5メガバイトのメモリを有するダイナミックRAMであ る。そしてグラフィックバッファー16は、東芝524256 VRAMの如く 、少なくとも1バイトのメモリを有するビデオRAMである。
アクティブ走査線タイミング発生器26により、8ビツト画像信号(Iy・・・ l11)が、画像バッファー14から出力され、そして2ビットグラフィック信 号(G+Go)がグラフィックバッファー16から出力され、データミクサ30 において多重化される。タイミング発生器26のクロック率は、適切な量の画像 データとグラフィックデータを一度にデータミクサ30に設けるために、バッフ ァーエ4.16からの出力のワード幅により調整される。バッファー14.16 のアドレス発生器20.22は、それぞれ、タイミング発生器26のクロックに おいて出力される画像及びグラフィック信号の適正なメモリアドレス源を設ける ために使用される。アドレス発生器22は、(f)2つの類似ビクセルがライン において互いに隣接する如く、同一ラインにおいてラインのビクセルを複製する ためにアドレスを繰り返し、そして(fi)ビクセルの2つの同一隣接行を生成 するように、ビクセルのラインを複製するためにアドレスを繰り返すことができ るタイプである。これは、グラフィックバッファー16に保持されたグラフィッ ク面40のグラフィックデータと画面ビュー36のビクセルの間の1対4対応を 設ける。グラフィックバッファー16からの各ビクセルcoatは、画面ビュー の4つのビクセルに複製される。
好ましくは、アドレス発生器20と22は、X1linx XC3030形式で ある。アクティブ走査線タイミング発生器26は、例えば、Stgnetfcs  PL10H20V又は同様の形式である。
データミクサ30は、共通画面ビュービクセルに対応する、一つの画像バッファ ー14からの8ビット画像信号(Iy・・he)とグラフィックバッファー16 からの2ビットグラフィック信号(G+、Go)を組み合わせる。データミクサ 30は、上記の表■を実現するように配置された論理ゲートにより組み合わせを 達成する。データミクサ30からの結果の出力信号は、データミクサ30に結合 された表示ドライバー32に転送される。表示ドライバー32は、データミクサ 出力信号を画面ビュー36の対応するビクセルを駆動するための電圧信号に変換 するためにデジタル対アナログコンバータを使用する。
好ましい実施態様において、データミクサ30は、BOOktreeBT424 の如くシフトレジスター又は同様のメモリに結合された、Signetics  PL10H20Vの如くプログラマブル論理アレイを含む。そして表示ドライバ ー32は、MegascanシリアライザーSer−2007m又は同様のデジ タル対アナログコンバータである。
前述の手順は、表示ドライバー32と表示ユニット34が、画面ビュー36をリ フレッシュするために画面ビューのビクセルの各ライン(行)を走査かつ更新す る如く、画面ビュー36の各ビクセルに対して実行される。
好ましい実施態様において、アクティブ走査線タイミング発生器26は、画面ビ ュー36を駆動するための表示データが表示ユニット34のアクティブ走査線タ イミング時中に出力される如く、表示コントローラ46のバッファー14と16 のクロックを取る。表示ユニット34の帰線(画面ビュー36におけるビクセル のライン間とともにビクセルの最終ラインからビクセルの第1ラインへの帰線) 時中、データロードタイミング発生器28は、ホスト10と画像バッファー14 の間の画像データの転送を可能にする。これは、次の如く達成される。
帰線時中、アクティブ走査線タイミング発生器26は、表示コントローラ46の メモリ14.16からの画像及びグラフィックデータ信号の出力をディスエーブ ルし、かつデータロードタイミング発生器28へ表示コントローラメモリ14. 16の可用性を示す信号(mem avlb)を送信する。その信号は、ホスト 10又は画像バッファー14からの画像データが転送バッファー12に現在保持 されていることを示す転送バッファー12からの信号(have data)と 論理和を取られる。結果の信号が、表示ドライバー32が現在帰線状態(すなわ ち、現在帰線時)にあり、かつ転送バッファー12が現在対象データを保持して いることを示す場合に、データロードタイミング発生器28は、転送バッファー 12の対象データを所望のあて先(すなわち、画像バッファー14又はホスト1 0)に転送させる。データロードタイミング発生器28は、好ましくは、AND ゲート及び他の論理を実現するようにプログラムされたSignetics P LS105プログラマブル論理アレイである。mem avlbとhave d ata信号の受信により、転送信号を生成する池の状態機械もまた、適切である 。 好ましい実施態様において、転送バッファー12は、1024バイトのメモ リの先入れ先出しバッファーであり、そしてバス48は、双方向32ビット幅ノ (スである。そのために、転送バッファー12は、表示ユニット34の帰線時中 、ホスト10から画像バッファー14又はその逆に画像データを転送する。これ は、表示と他のホストアプリケーションの間の画像データの時間節約転送を可能 にする。
また、ホスト10は、グラフィックスに対応する表示データをバッファー16に 双方向バス50で送信する。バッファー16はVRAMであるために、ホスト1 0は、大部分の時間バッファー16への即時のアクセスを得ることができる。ホ ストアクセスアドレス発生器24は、ホスト10にバッファー16における利用 可能なメモリ空間のアドレスを設ける。そして走査線タイミング発生器26のm em avlb信号は、ホスト10に表示データを送信させる。
表示データを表示コントローラ46の画像バッファー14にロードする際のいっ そうの効率のために、本発明は、矩形ローダ−18を使用する。各画像バッファ ーJ4に対して異なる矩形ローダ−18がある。画像データのブロックを画像バ ッファー14に転送するために、ホスト10は、表示データのブロックの範囲の 指示を設ける。好ましくは、画像データのブロックの上方左側コーナーと下方右 側コーナーの指示が使用される。データロードタイミング発生器28のクロック により、矩形ローダ−18は、技術において公知な、静的コラムサイクル又はベ ージモードにおいて、画像データの対象ブロックを対応する画像バッファー14 にロードするために、バッファー12と協同する。簡単に言えば、これらの2つ のモードは、各行アドレスに対して、一連のコラムアドレス及びコラムストロー ブにより、データブロックを画像バッファー14にロードさせる。また、これは 、行アドレスが各コラムアドレスに対して別個に与えられる必要がないローディ ング時間を縮小する。
好ましい実施態様において、矩形ローダ−18は、X1linx XC3030 アドレス発生器である。同様の形式の他のアドレス発生器も適切である。
また、技術において一般である如く、モニター34においてデータブロックを表 示するページモード又は静的コラムサイクル方法が、表示ドライバー32によつ て使用される。こうして、モニター34において画像データを表示するとともに 、画像バッファーエ4への画像データのローディングする際に、効率が設けられ る。 発明が好ましい実施態様を参照して詳細に示され、記載されたが、形態と 詳細における多様な変形が、添付のフレイムにより規定された如く、発明の精神 と範囲に反することなく行われることが、技術における当業者により理解される であろう。例えば、グラフィック面40と画像面38の間の相対解像度と、この ため、表示されたグラフィックと画像は、例示と非限定の目的のために上記され た1〜4以外でも良い。
要 約 書 多重バッファーが、コンピュータ表示システムのための表示コントローラにおい て使用される。ビデオRAMは、コンピュータ表示モニターにおいて表示される グラフィックスに対応する表示データを保持するために、表示コントローラにお いて使用される。そして一連のダイナミックRAMが、コンピュータ表示モニタ ーにおいて表示される画像に対応する表示データを保持するために、表示コント ローラにおいて使用される。データミクサは、表示モニターを駆動するために使 用される信号を形成するために、ビデオRAMとダイナミックRAMの一つから 信号を受信し混合する。信号は、一つの解像度において表示されたグラフィック スをモニターにおいて異なる解像度において表示された画像にオーバーレイされ る。FIFOバッファーと矩形ローダ−は、表示コントローラバッファーにおけ る表示データブロックの効率的なローディングを設ける。
−’A W+ PCT/US 91103708国際調査報告

Claims (18)

    【特許請求の範囲】
  1. 1.種々の解像度で表示される要素に対応する表示データをデジタルプロセッサ ーから受信し、かつ受信された表示データからそれぞれの異なる解像度において 要素を表示ユニットに表示するための表示装置において、 表示データを受信するためにデジタルプロセッサーに結合され、ある解像度で表 示される要素に対応する表示データを保持するための第1メモリと、他の解像度 で表示される要素に対応する表示データを保持するための少なくとも一つの第2 メモリとを有する表示コントローラと、第1メモリからの表示データの各ピクセ ルが表示ユニットピクセルのグループに複製され、表示データの種々のピクセル が表示ユニットピクセルの種々のグループに複製されるる如く、表示コントロー ラのメモリを駆動するための手段と、 第1及び第2メモリから表示データを別個に受信するために、表示コントローラ に結合されたデータミクサであり、第1メモリからの表示データに対応する要素 が、一つの解像度において表示ユニットにおいて表示され、同時に、第2メモリ からの表示データに対応する要素は、表示ユニットにおける異なる空間解像度に おいて表示される如く、結合された表示ユニットを駆動するための信号を形成す るように、第1及び第2メモリからの表示データを組み合わせるデータミクサと を具備することを特徴とする表示装置。
  2. 2.データミクサが、メモリの一つの表示データの関数として、表示コントロー ラの第1及び第2メモリの一方からの表示データに対応する要素を表示するため の信号を形成する請求の範囲1に記載の装置。
  3. 3.データミクサが、表示ユニットピクセルにおいて表示される第1及び第2メ モリの一方の表示データに対応する要素の、表示ユニットピクセルにおいて表示 される他方のメモリからの表示データに対応する要素に対する所定の優先により 、第1及び第2メモリからの表示データを組み合わせ、第1及び第2メモリの一 方からの表示データに対応する要素が、他方のメモリからの表示データに対応す る要素の上にオーバーレイして表示される請求の範囲1に記載の装置。
  4. 4.第1メモリが、グラフィックスに対応する表示データを保持するためのビデ オランダムアクセスメモリであり、そして表示コントローラの他方のメモリが、 画像に対応する表示データを保持するためのそれぞれのダイナミックランダムア クセスメモリである請求の範囲1に記載の装置。
  5. 5.表示ユニットの帰線時まで、表示データを保持するために、デジタルプロセ ッサーと表示コントローラの間に連結した先入れ先出しバッファーをさらに具備 し、先入れ先出しバッファーが、表示ユニットの帰線時中、表示データを表示コ ントローラに転送する請求の範囲1に記載の装置。
  6. 6.デジタルプロセッサーから表示コントローラヘの表示データブロックのアド レス指定を制御するために、デジタルプロセッサーと表示コントローラの間に連 結した矩形ローダーをさらに具備する請求の範囲5に記載の装置。
  7. 7.先入れ先出しバッファーから表示コントローラヘの表示データのページモー ド及び静的コラムサイクル転送の一方をイネーブルするために、デジタルプロセ ッサーと表示コントローラの間に連結した矩形ローダーをさらに具備する請求の 範囲5に記載の装置。
  8. 8.要素を表示するために、データミクサからの信号により、ページモード及び 静的コラムサイクルの一方において表示ユニットを動作させるための手段をさら に具備する請求の範囲1に記載の装置。
  9. 9.表示ユニットに結合したデジタルプロセッサーにより出力された表示データ からの異なるそれぞれの解像度の要素をコンピュータ表示ユニットにおいて同時 に表示する方法において、一つの解像度において表示される要素に対応する表示 データを保持するための第1メモリと、別の解像度において表示される要素に対 応する表示データを保持するための少なくとも一つの第2メモリとを有する表示 コントローラを設ける段階と、 表示データを受信するために、表示コントローラをデジタルプロセッサーに結合 する段階と、 第1メモリからの表示データの各ピクセルが、表示ユニットピクセルのグループ に複製され、表示データの異なるピクセルが表示ユニットピクセルの異なるグル ープに複製される如く、表示コントローラのメモリを駆動する段階と、 データミクサにおいて第1及び第2メモリから別々に表示データを受信する段階 と、 第1メモリからの表示データに対応する要素が、一つの解像度において表示ユニ ットに表示され、同時に、第2メモリからの表示データに対応する要素が表示ユ ニットにおいて異なる空間解像度において表示されるように、データミクサに結 合された表示ユニットを駆動するための信号を形成するように、第1及び第2メ モリからの表示データをデータミクサにおいて組み合わせる段階と含むことを特 徴とする方法。
  10. 10.表示コントローラを設ける段階が、第1メモリ用のビデオRAMと他のメ モリ用の複数のダイナミックRAMと、グラフィックスに対応する表示データを 保持するためのビデオRAMと、画像に対応する表示データを保持するためのダ イナミックRAMとを有する表示コントローラを設けることを含む請求の範囲9 に記載の方法。
  11. 11.表示コントローラをデジタルプロセッサーに結合する段階が、表示ユニッ トの帰線時まで表示データを保持するために、デジタルプロセッサーと表示コン トローラの間にバッファーを連結することを含み、バッファーが、表示ユニット の帰線時中表示データを表示コントローラに転送する請求の範囲9に記載の方法 。
  12. 12.表示コントローラとデジタルプロセッサーの間にバッファーを連結する段 階が、バッファーから表示コントローラヘの表示データのページモード及び静的 コラムサイクル転送の一方をイネーブルために、表示コントローラとデジタルプ ロセッサーの間に結合された矩形ローダーを設けることを含む請求の範囲11に 記載の方法。
  13. 13.表示コントローラをデジタルプロセッサーに結合する段階が、デジタルプ ロセッサーから表示コントローラヘの表示データブロックのアドレス指定を制御 するために、デジタルプロセッサーと表示コントローラの間に結合した矩形ロー ダーを設けることを含む請求の範囲9に記載の方法。
  14. 14.要素を表示するためにデータミクサからの信号により、ページモード及び 静的コラムサイクルの一方において表示ユニットを駆動する段階をさらに含む請 求の範囲9に記載の方法。
  15. 15.それぞれの異なる解像度において表示される要素に対応する表示データを デジタルプロセッサーから受信し、かつ受信されたデータから表示ユニットにそ れぞれの異なる解像度において要素を表示するための表示装置において、 デジタルプロセッサーと、 デジタルプロセッサーからの表示データを受信するための表示コントローラであ り、表示ユニットにおいて一つの解像度において表示されるグラフィックスに対 応する表示データを保持するためのビデオRAMと、表示ユニットにおいて別の 解像度において表示される画像に対応する表示データを保持するための複数のダ イナミックRAMとを有する表示コントローラと、 表示ユニットの帰線時まで、デジタルプロセッサーからの表示データを保持する ためにデジタルプロセッサーと表示コントローラの間に結合したバッファーであ り、表示ユニットの帰線時中、表示データを表示コントローラに転送するバッフ ァーと、 ビデオRAMからの表示データの各ピクセルが、表示ユニットピクセルのグルー プに複製され、表示データの異なるピクセルが、表示ユニットピクセルの異なる グループに複製されるように、表示コントローラのメモリを駆動するための手段 と、 表示コントローラのメモリから表示データを別個に受信するように表示コントロ ーラに結合されたデータミクサであり、ビデオRAMからの表示データに対応す る要素が、一つの解像度において表示ユニットに表示され、同時に、一つのダイ ナミックRAMからの表示データに対応する要素が、表示ユニットにおいて異な る空間解像度において表示されるように、データミクサに結合された表示ユニッ トを駆動するための信号を形成するように、ビデオRAMと一つのダイナミック RAMからの表示データを組み合わせるデータミクサとを具備することを特徴と する表示装置。
  16. 16.デジタルプロセッサーからの表示データブロックのアドレス指定を制御す るために、デジタルプロセッサーと表示コントローラの間に結合された矩形ロー ダーをさらに具備する請求の範囲15に記載の表示装置。
  17. 17.バッファーから表示コントローラヘの表示データのページモード及び静的 コラムサイクル転送の一方をイネーブルするために、デジタルプロセッサーと表 示コントローラの間に結合された矩形ローダーをさらに具備する請求の範囲15 に記載の表示装置。
  18. 18.デジタルプロセッサーと表示コントローラの間に結合したバッファーが、 先入り先出しバッファーである請求の範囲15に記載の表示装置。
JP3510464A 1990-06-13 1991-05-28 多重バッファーコンピュータ表示コントローラ装置 Pending JPH05508481A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/537,331 US5179639A (en) 1990-06-13 1990-06-13 Computer display apparatus for simultaneous display of data of differing resolution
US537,331 1990-06-13

Publications (1)

Publication Number Publication Date
JPH05508481A true JPH05508481A (ja) 1993-11-25

Family

ID=24142195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3510464A Pending JPH05508481A (ja) 1990-06-13 1991-05-28 多重バッファーコンピュータ表示コントローラ装置

Country Status (6)

Country Link
US (1) US5179639A (ja)
EP (1) EP0533766A1 (ja)
JP (1) JPH05508481A (ja)
AU (1) AU652370B2 (ja)
CA (1) CA2085233A1 (ja)
WO (1) WO1991020073A1 (ja)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05181443A (ja) * 1991-07-01 1993-07-23 Seiko Epson Corp コンピュータ
US5377344A (en) * 1991-07-31 1994-12-27 Toyo Corporation Selective memory transaction monitor system
GB2261803B (en) * 1991-10-18 1995-10-11 Quantel Ltd An image processing system
CA2118131C (en) * 1992-04-17 1999-03-23 Louis A. Lippincott Visual frame buffer architecture
US5345554A (en) * 1992-04-17 1994-09-06 Intel Corporation Visual frame buffer architecture
US5706417A (en) * 1992-05-27 1998-01-06 Massachusetts Institute Of Technology Layered representation for image coding
US6417859B1 (en) * 1992-06-30 2002-07-09 Discovision Associates Method and apparatus for displaying video data
US5528740A (en) * 1993-02-25 1996-06-18 Document Technologies, Inc. Conversion of higher resolution images for display on a lower-resolution display device
US5420605A (en) * 1993-02-26 1995-05-30 Binar Graphics, Inc. Method of resetting a computer video display mode
US5621429A (en) * 1993-03-16 1997-04-15 Hitachi, Ltd. Video data display controlling method and video data display processing system
KR100320298B1 (ko) 1993-03-25 2002-04-22 마크 에이. 버거 영상처리방법및시스템
US5754186A (en) * 1993-05-10 1998-05-19 Apple Computer, Inc. Method and apparatus for blending images
US5477241A (en) * 1993-09-20 1995-12-19 Binar Graphics Incorporated Method of resetting a computer video display mode
US5454107A (en) * 1993-11-30 1995-09-26 Vlsi Technologies Cache memory support in an integrated memory system
US5563665A (en) * 1993-12-29 1996-10-08 Chang; Darwin Video signal controller for use with a multi-sync monitor for displaying a plurality of different types of video signals
US5748866A (en) * 1994-06-30 1998-05-05 International Business Machines Corporation Virtual display adapters using a digital signal processing to reformat different virtual displays into a common format and display
US5757357A (en) * 1994-06-30 1998-05-26 Moore Products Co. Method and system for displaying digital data with zoom capability
US5613051A (en) * 1994-12-21 1997-03-18 Harris Corp. Remote image exploitation display system and method
JPH08263250A (ja) * 1995-03-23 1996-10-11 Fuji Photo Film Co Ltd 画像表示方法および装置
US5649172A (en) * 1995-04-28 1997-07-15 United Microelectronics Corp. Color mixing device using a high speed image register
US5727139A (en) * 1995-08-30 1998-03-10 Cirrus Logic, Inc. Method and apparatus for minimizing number of pixel data fetches required for a stretch operation of video images
US5619342A (en) * 1995-11-30 1997-04-08 Hewlett-Packard Company Method for determinig a destination pixel location from an arbitrary source pixel location during scaling of a bit map image
US5872572A (en) * 1995-12-08 1999-02-16 International Business Machines Corporation Method and apparatus for generating non-uniform resolution image data
US5754170A (en) * 1996-01-16 1998-05-19 Neomagic Corp. Transparent blocking of CRT refresh fetches during video overlay using dummy fetches
US5840019A (en) * 1996-01-31 1998-11-24 Wirebaugh; Jeffrey F. Graphic presentation chart of medical tests for a patient
EP0941615B1 (en) * 1997-09-30 2006-07-26 Koninklijke Philips Electronics N.V. Method for mixing pictures and a display apparatus
GB2340288B (en) * 1998-07-31 2002-10-23 Sony Uk Ltd Digital video recording and replay
ATE226350T1 (de) * 1999-01-29 2002-11-15 Sony Electronics Inc Automatische grafikanpassung an den videomodus für hdtv
US6954196B1 (en) * 1999-11-22 2005-10-11 International Business Machines Corporation System and method for reconciling multiple inputs
TWI283395B (en) * 2004-03-05 2007-07-01 Mstar Semiconductor Inc Display controller and associated method
DE102005029476A1 (de) * 2005-06-24 2007-02-08 Siemens Ag Vorrichtung zur Durchführung intravaskulärer Untersuchungen
US20090265661A1 (en) * 2008-04-14 2009-10-22 Gary Stephen Shuster Multi-resolution three-dimensional environment display

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4642794A (en) * 1983-09-27 1987-02-10 Motorola Computer Systems, Inc. Video update FIFO buffer
JPS60196856A (ja) * 1984-03-20 1985-10-05 Olympus Optical Co Ltd 画像検索登録装置
US4663619A (en) * 1985-04-08 1987-05-05 Honeywell Inc. Memory access modes for a video display generator
GB2229344B (en) * 1988-10-07 1993-03-10 Research Machines Ltd Generation of raster scan video signals for an enhanced resolution monitor

Also Published As

Publication number Publication date
WO1991020073A1 (en) 1991-12-26
CA2085233A1 (en) 1991-12-14
EP0533766A1 (en) 1993-03-31
AU7977091A (en) 1992-01-07
AU652370B2 (en) 1994-08-25
US5179639A (en) 1993-01-12

Similar Documents

Publication Publication Date Title
JPH05508481A (ja) 多重バッファーコンピュータ表示コントローラ装置
US7724269B2 (en) Device for driving a display apparatus
US5129059A (en) Graphics processor with staggered memory timing
US5699076A (en) Display control method and apparatus for performing high-quality display free from noise lines
EP0447225B1 (en) Methods and apparatus for maximizing column address coherency for serial and random port accesses in a frame buffer graphics system
JPS6360492A (ja) 表示制御装置
EP0669019A1 (en) Control for computer windowing display
KR940006350B1 (ko) 화상데이타 제어장치 및 표시시스템
JPH08896U (ja) メモリ装置
GB2202978A (en) Video apparatus employing vrams
JP2001195230A (ja) 描画処理システム、及び描画演算を行う半導体集積回路
JPS5859490A (ja) 表示制御装置
JP2877381B2 (ja) 表示装置及び表示方法
JPH0359595A (ja) マトリックス表示装置
US6124842A (en) Display apparatus
JP3018329B2 (ja) 表示システムおよび液晶表示装置
JP2006146860A (ja) データ転置装置および方法
JPH08211849A (ja) 表示制御装置
JP3126681B2 (ja) 表示装置、表示制御装置及び表示制御方法
JPH0664452B2 (ja) デイジタル表示システム
JP3002951B2 (ja) 画像データ記憶制御装置
JPH071425B2 (ja) ラスタ走査表示システム
CN107331340B (zh) 一种显示面板的驱动控制方法及驱动控制装置
JP3694622B2 (ja) 画像表示データの生成方法
JPH1026973A (ja) 表示装置