JPH0522774A - Data receiver for compact electric device using battery and communication method - Google Patents

Data receiver for compact electric device using battery and communication method

Info

Publication number
JPH0522774A
JPH0522774A JP16978091A JP16978091A JPH0522774A JP H0522774 A JPH0522774 A JP H0522774A JP 16978091 A JP16978091 A JP 16978091A JP 16978091 A JP16978091 A JP 16978091A JP H0522774 A JPH0522774 A JP H0522774A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
data
clock
receiving
serial data
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP16978091A
Other languages
Japanese (ja)
Inventor
Tetsuo Miyasaka
哲雄 宮坂
Original Assignee
Olympus Optical Co Ltd
オリンパス光学工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Abstract

PURPOSE:To enable a data receiving to restart clock oscillation without using a signal other than data signal even when a clock for receiving is in stop and to receive successive asynchronous serial data. CONSTITUTION:Clock generating section 4 generates a clock for receiving an asynchronous serial data signal, and an asynchronous serial data receiving section 7 receives an asynchronous serial data signal in response to the generation of the receiving purpose clock. Further, with the state that clock stop section 5 stops clock oscillation and that clock oscillation restart section 6 stops clock oscillation, in response to the change of serial data signal the clock oscillation is restarted.

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【産業上の利用分野】本発明は、例えばカメラ、レンズ、モータードライブ、電動雲台、リモートコントローラ等の単位装置の組み合わせから成る撮影用装置のような電池使用小型機器における各単位装置間の通信、あるいは前記小型機器とパソコン等の汎用通信装置との通信に係り、特に同期用クロックの通信を行わずに非同期形シリアルデータ通信(調歩同期形シリアルデータ通信) BACKGROUND OF THE INVENTION The present invention is, for example a camera, lens, motor drive, communication between the unit device in the battery using a small device such as an electric pan head, imaging device comprising a combination of a unit device such as a remote controller or the small device and relates to a communication with the general-purpose communication apparatus such as a personal computer, in particular asynchronous serial data communication without the communication of the synchronization clock (asynchronous serial data communications)
を行うデータ通信方法に関する。 It relates to a data communication method for performing.

【0002】 [0002]

【従来の技術】非同期形シリアルデータ通信を行う方法は日本放送出版協会の雑誌である「エレクトロニクスライフ・1990年7月号」に説明されている(ただし、 How to do the Background of the Invention asynchronous serial data communication are described in a magazine of Japan Broadcasting Publishers Association "Electronics Life 1990 July Issue" (However,
非同期形シリアルデータ通信を撮影用装置に用いた技術についてはふれていない)。 It does not mention a technique of using the asynchronous serial data communications to the imaging equipment).

【0003】一般に、非同期形シリアルデータ通信とは、同期用のクロック信号の通信を行わずに送信側と受信側で独立したクロックに基づきシリアルデータを送信あるいは受信する方法である。 Generally, the asynchronous serial data communications, a method of transmitting or receiving the serial data based on the independent clock in the transmitter and receiver without communication clock signal for synchronization.

【0004】そして、該送信あるいは受信の際のクロックの周期はボーレートと呼ばれ、通信を行う前には該ボーレートを送信側と受信側で同一のものとし、且つ、前記非同期形シリアルデータの最初にスタートビットと呼ばれるデータの開始を示す信号と、最後にストップビットと呼ばれるデータ終了を示す信号をデータ信号に付加することにより、同期用のクロック無しでもシリアルデータの通信が可能になっている。 [0004] Then, the cycle of the clock at the time of the transmission or reception is called the baud rate, and prior to communicating the transmitting side the baud rate as the same on the receiving side, and said asynchronous first serial data a signal indicating the start of data called a start bit, and finally by adding a signal indicating the end of data called a stop bit in the data signal, which enables communication of serial data without the clock for synchronization.

【0005】 [0005]

【発明が解決しようとする課題】しかし、前記非同期形シリアルデータ通信では、送信側と受信側で独立したクロックをそれぞれが有していなければならず、特に受信側では何時シリアルデータが入ってくるか予測できないので、クロックを常に発振させている必要がある。 [SUMMARY OF THE INVENTION However, in the asynchronous serial data communications, each independent clocks on the transmission side and the reception side must not has, incoming time serial data, especially receiving side I can not predict, it is necessary to have always oscillating the clock.

【0006】一方、撮影用装置のような小型機器は、通常電池によってその制御を行っており、通信制御も当然電池を電源としている。 On the other hand, small equipment such as a photographic device is subjected to the control by the normal cells, and the power supply also naturally cell communication control. よって、前記撮影用装置のような小型機器が前記非同期形シリアルデータの受信を行おうとすると、クロックを常に発振させておかなければならず、電池を短期に消耗してしまうという問題がある。 Therefore, when a small device such as the imaging apparatus attempts to perform the reception of the asynchronous serial data, must be kept constantly oscillating the clock, there is a problem that consumes battery short.

【0007】また、前記非同期形シリアルデータ信号以外の信号で、データの送信開始を行わせるようにすれば、受信側が常にクロックを発振させている必要は無くなるが信号線が増えてしまうという問題が生じる。 Further, the signal other than the asynchronous serial data signal, be caused to perform the start of transmission of data, a problem that eliminates the need to recipient is always oscillating the clock is thus increased signal lines occur.

【0008】本発明は上記の問題に鑑み、非同期形シリアルデータの受信を行う撮影用装置のような小型機器において、受信用クロックが停止している状態であってもデータ信号線以外の信号線を用いずにクロックの発振を再開させ、それ以降のシリアルデータの受信を可能とさせることを目的とする。 [0008] The present invention has been made in view of the above problems, in a small device such as a photographic apparatus that performs receiving of asynchronous serial data signal line other than the data signal lines even if the receiving clock is stopped the restarts the oscillation of the clock without using aims to enable the reception of subsequent serial data.

【0009】 [0009]

【課題を解決するための手段】前記目的を達成するために、第1の態様による電池使用小型機器のデータ受信装置は非同期形シリアルデータ信号を受信し、該受信データに基づき制御を行う電池使用小型機器において、前記非同期形シリアルデータ信号の受信用クロックを発生するクロック発生手段と、前記記受信用クロックに応答して前記非同期形シリアルデータ信号を受信する受信手段と、前記受信用クロックの発振を停止するクロック停止手段と、前記受信用クロックの発振が停止している状態でシリアルデータ信号の信号変化に応答して受信用クロックの発振を再開するクロック発振再開手段とを具備することを特徴とする。 Means for Solving the Problems] To achieve the above object, the first data receiving apparatus of a battery using small devices according to aspects of the receive asynchronous serial data signal, battery usage for controlling on the basis of the received data in small devices, a clock generating means for generating a receive clock of the asynchronous serial data signal, a receiving unit that receives the asynchronous serial data signal in response to the Symbol receiving clock, an oscillation of the receiving clock wherein a clock stopping means for stopping, by comprising resuming clock oscillation resuming means the oscillation of the receive clock in response signal change of the serial data signal in a state in which the oscillation of the receiving clock is stopped to. また、第2の態様による電池使用小型機器のデータ受信装置は、前記受信用クロックの発振が再開した後、所定時間経過後に前記受信手段が前記非同期形シリアルデータを受信することを許可し、受信用クロック発振再開後のシリアルデータの受信を行わないことを特徴とする。 The data receiving apparatus of a battery using a small device according to the second aspect, after the oscillation of the receiving clock is resumed, allowing that the said receiving means after a predetermined time has elapsed for receiving said asynchronous serial data, received characterized in that it does not perform the reception of the serial data after use clock oscillation resumes. また、第3の態様による電池使用小型機器のデータ通信方法は、前記非同期形シリアルデータ信号の変化に応答して、データ受信用のクロックの発振を停止状態から発振状態に再開させ、発振が再開した以降のシリアルデータを制御用データとして採用するデータ受信装置が、受信用クロックの発振を再開してから制御用データとは無関係のダミーデータをデータ送信装置が送信することを特徴とする。 Further, the data communication method of the third cell using small devices according to aspects of the response to changes in the asynchronous serial data signal, the oscillator is restarted the clock for receiving data from the stopped state to the oscillation state, the oscillation is resumed data receiving apparatus employing the serial data after that as the control data, the data transmission device independent of the dummy data and the control data from the resume oscillation of the receiving clock and transmitting.

【0010】 [0010]

【作用】即ち、本発明の第1の態様による電池使用小型機器のデータ受信装置では、非同期形シリアルデータ信号のデータを受信し、該受信データに基づき制御を行う電池使用小型機器において、クロック発生手段が前記非同期形シリアルデータ信号の受信用クロックを発生し、 [Action] That is, the data receiving apparatus of a battery using a small device according to the first aspect of the present invention receives data for asynchronous serial data signal, in the battery using compact devices for controlling, based on the received data, a clock generator means generates a reception clock of the asynchronous serial data signals,
受信手段が前記記受信用クロックに応答して非同期形シリアルデータ信号を受信し、クロック停止手段が前記受信用クロックの発振を停止し、クロック発振再開手段が前記受診用クロックの発振が停止している状態で、シリアルデータ信号の信号変化に応答して受信用クロックの発振を再開する。 Receive asynchronous serial data signal receiving means in response to said Symbol receiving clock, stop clock stop means oscillation of the receiving clock, stop clock oscillation restarting means the oscillation of the consultation clock in a state where there resumes the oscillation of the receiving clock in response to a signal change of the serial data signal. また、第2の態様による電池使用小型機器のデータ受信装置では、前記受信用クロックの発振が再開した後、所定時間経過後に前記受信手段が前記非同期形シリアルデータを受信することを許可し、クロック発振再開後のデータの受信は行わない。 Further, the data receiving apparatus of a battery using a small device according to the second aspect, after the oscillation of the receiving clock is resumed, said receiving means after a predetermined time has elapsed and authorized to receive the asynchronous serial data, clock reception of data after the end of oscillation resume is not performed. また、第3の態様による電池使用小型機器のデータ通信方法では、前記非同期形シリアルデータ信号の変化に応答して、データ受信用のクロックの発振を停止状態から発振状態に再開させ、発振が再開した以降の前記非同期形シリアルデータを制御用データとして採用するデータ受信装置と、 Further, the data communication method of a battery using a small device according to the third aspect, in response to a change of the asynchronous serial data signal, the oscillator is restarted the clock for receiving data from the stopped state to the oscillation state, the oscillation is resumed a data receiving apparatus adopting the asynchronous serial data after that as the control data,
該受信装置に前記非同期形シリアルデータを送信するデータ送信装置により通信を行い、前記データ受信装置が受信用クロックの発振を再開してから、制御用データとは無関係のダミーデータをデータ送信装置が送信する。 Communicates the data transmission device for transmitting the asynchronous serial data to the receiving device, from the data receiver to resume oscillation of the receive clock, the data transmission device independent of the dummy data and the control data Send.
よって、非同期形シリアルデータの受信を行う撮影用装置において、受信用クロックが停止している状態であっても、データ信号を用いずに、受信用クロックの発振を再開させ、それ以降のシリアルデータの受信することができる。 Therefore, the photographic apparatus for receiving asynchronous serial data, even if the receiving clock is stopped, without a data signal, the oscillator is restarted for receiving clock, subsequent serial data it is possible to the reception.

【0011】 [0011]

【実施例】以下、図1乃至図6を参照して本発明の実施例について説明する。 EXAMPLES Hereinafter, Examples of the present invention will be described with reference to FIGS. 図1は本発明の第1の実施例による電池使用小型機器の構成を示すブロック図である。 Figure 1 is a block diagram showing a configuration of a battery using a small device according to a first embodiment of the present invention.

【0012】図中、1は非同期形シリアルデータ受信装置であり、2は非同期形シリアルデータ送信装置、3はシリアルデータ受信端子、4はクロック発生部、5はクロック停止部、6はクロック発振再開部、7は非同期シリアルデータ受信部、8は制御部である。 [0012] In the figure, 1 is an asynchronous serial data receiver, 2 asynchronous serial data transmission device, a serial data receiving terminal 3, 4 is a clock generator, 5 denotes a clock stop, 6 clock oscillation resumes parts, 7 asynchronous serial data receiver, 8 denotes a control unit.

【0013】ここで、前記非同期形シリアルデータ受信装置1は、カメラ、ストロボ、レンズ、モータードライブ、電動雲台、リモートコントローラ等の単位装置の組み合わせから成る撮影用装置のような電池使用小型機器に於ける単位装置であり、前記シリアルデータ受信用端子3により前記非同期シリアルデータ送信装置2からのシリアルデータを受信する。 [0013] Here, the asynchronous serial data receiving device 1 includes a camera, a strobe, a lens, a motor drive, the electric pan head, the battery using a small device such as a photographic apparatus comprising a combination of a unit device such as a remote controller an in unit device receives serial data from the asynchronous serial data transmission apparatus 2 by the serial data receiving terminal 3.

【0014】この前記非同期形シリアルデータ送信装置2は、前記撮影用装置に於ける単位装置又は、パソコン等のシリアルデータ送信部を有する汎用の送信装置から成る。 [0014] The said asynchronous serial data transmission apparatus 2, the imaging device in the unit device or consists of a general-purpose transmission apparatus having a serial data transmission unit such as a personal computer.

【0015】つまり、例えばカメラがレンズからのシリアルデータを受信する場合は、カメラが受信装置1にレンズが送信装置2に該当し、例えばレンズがパソコンからのシリアルデータを受信する場合には、レンズが受信装置1に、パソコンが送信装置2に該当する。 [0015] That is, for example, if the camera receives the serial data from the lens, the camera lens corresponds to the transmitter 2 to the receiver 1, for example, when the lens receives serial data from the PC, the lens There the receiving device 1, the personal computer corresponds to the transmission device 2. 前記クロック発生部4は、クロック停止部5からの信号に応じてクロックを停止し、クロック発振再開部6からの信号に応じてクロックの発振を再開する。 The clock generator 4 may stop the clock in response to the signal from the clock stop 5, resumes the oscillation of the clock in response to the signal from the clock oscillator restarter 6. つまり、前記クロック停止部5は、例えば所定時間シリアルデータが受信されない場合に、該所定時間経過を検出して、クロックを停止させる。 In other words, the clock stop unit 5, for example when the predetermined time serial data is not received, by detecting the predetermined time has elapsed, the clock is stopped.

【0016】尚、前記送信装置2からのシリアルデータ信号(以下、SA)は、シリアルデータ受信部7とクロック発振再開部6との両方に入力されるように受信装置1の内部で2つのシリアルデータ信号(SA1及びSA [0016] The serial data signal from the transmitting device 2 (hereinafter, SA) has two serial inside of the receiving apparatus 1 as input to both the serial data receiving unit 7 and the clock oscillator restarter 6 data signals (SA1 and SA
2)に分けられ、クロック発振再開部6はSA2に応じてクロックを再開させる。 Divided into two), a clock oscillator resumption unit 6 resumes the clock according to SA2.

【0017】こうして、前記非同期形シリアルデータ受信部7がクロック発生部4からのクロック信号に応答し前記SA1を受信し、制御部8が前記非同期形シリアルデータ受信部7で受信された前記SA1のデータに基づき例えば露出制御、レンズ駆動等の撮影用制御を行う。 [0017] Thus, the asynchronous serial data receiver 7 in response to the clock signal from the clock generator 4 receives the SA1, the control unit 8 of the SA1 received by said asynchronous serial data receiver 7 based on the data, for example exposure control, performs photographing control of the lens drive, and the like.
以下、図2のタイミングチャートを参照して、実施例の電池使用小型機器の前記各部の動作について説明する。 Hereinafter, with reference to the timing chart of FIG. 2, the operation of the respective parts of the battery using small devices embodiment.

【0018】ここで、SAはシリアルデータ受信端子3 [0018] Here, SA is a serial data receiving terminal 3
に入力される送信装置2からのシリアルデータの信号を、SBはクロック発振再開信号を、SCはクロック停止信号を、SDは受信用クロックを、SEは非同期形シリアルデータ受信部7によって受信されるシリアルデータをそれぞれ表している。 The signal of the serial data from the transmitting apparatus 2 which is input to, SB is the clock oscillation restart signal, SC is a clock stop signal, SD is a receiving clock, SE is received by the asynchronous serial data receiver 7 it represents the serial data, respectively. 今、クロックが停止している状態でシリアルデータが送信装置2から送信されたとする。 Now, the serial data in a state in which the clock is stopped is transmitted from the transmitting apparatus 2.

【0019】まず、SAの最初のデータ(ダミーデータ)のスタートビット(DST)に応答してSB信号(クロック発振再開信号)がクロック発振再開部6により発生する。 Firstly, first data (dummy data) SB signal in response to the start bit (DST) of the SA (clock oscillation restart signal) is generated by the clock oscillator restarter 6. そして、前記SB信号に応答してクロック発生部4からSD1のようにクロックが発振を再開する。 The clock resumes oscillation as the SB signal in response from the clock generator 4 to SD1.

【0020】また、SAのダミーデータのデータ区間(DDT)とストップビット(DSP)の間に前記非同期形シリアルデータ受信部7が受信準備を行い、次のデータ(制御用データ)のスタートビット(SST)を待つ。 Further, the asynchronous serial data receiver 7 performs a reception preparation during the data interval of the dummy data SA (DDT) and stop bit (DSP), the start bit of the next data (control data) ( wait for the SST).

【0021】そして、前記制御用データのスタートビット(SST)に応答して前記非同期形シリアルデータ受信部7がシリアルデータの受信を開始し、クロック信号(SD)の立上がりに同期して制御用データ(SDT) [0021] Then, the asynchronous serial data receiver 7 starts receiving serial data in response to the start bit of the control data (SST), the control data in synchronization with the rising of the clock signal (SD) (SDT)
を受信する。 To receive. そして、制御用データのストップビット(SSP)を検出して1バイト分のシリアルデータの受信を終了する。 Then, by detecting the stop bit of the control data (SSP) and terminates the reception of the serial data of one byte.

【0022】このデータ受信終了後、所定時間受信がない時には、クロック停止部はSCを発生させ、クロック停止信号(SC)が発生すると、それに応答してSDにおいてSD2に示すようにクロックが停止する。 [0022] After the data reception end, when there is no predetermined time received, the clock stops generates a SC, the clock stop signal (SC) is generated, the clock as shown in SD2 in SD in response to stop it . 図3はデータ受信装置1にマイクロプロセッサ(以下CPU) Microprocessor 3 data receiving apparatus 1 (hereinafter CPU)
を用いた場合の本発明の第2の実施例の構成を示すブロック図である。 It is a block diagram showing a configuration of a second embodiment of the present invention using a.

【0023】ここで、第3図に示したように、クロック発生部4、クロック停止部5、クロック発振再開部6、 [0023] Here, as shown in FIG. 3, the clock generator 4, a clock stop 5, a clock oscillator restarter 6,
非同期形シリアルデータ受信部7、制御部8の各部は一般のCPU31に内蔵することが可能であるが、一般のマイクロプロセッサはクロックが停止している状態では非同期形シリアルデータの受信が不可能であるため、本実施例ではシリアルデータ受信端子3をCPU31のシリアルデータ入力端子(RXD)と割込入力端子(IN Asynchronous serial data receiver 7, while the other parts in the control device 8 can be incorporated in the general CPU 31, a general microprocessor in a state in which the clock is stopped is impossible to receive asynchronous serial data some reason, a serial data receiving terminal 3 in the present embodiment CPU31 serial data input pin (RXD) and the interrupt input terminal (iN
T)の両方に接続する。 It is connected to both of the T). 以下、図4のフローチャートに基づいて本発明の第2の実施例の実際の動作について説明する。 Hereinafter, the actual operation of the second embodiment of the present invention will be described with reference to the flowchart of FIG.

【0024】まず、CPU31は起動(リセットスタート)直後に割込入力からの割込入力を許可し(ステップS41)、CPUのシステムクロックを停止する(ステップS42)。 Firstly, CPU 31 is started (reset start) to allow an interrupt input from the interrupt input immediately (step S41), and stops the system clock CPU (step S42). 本実施例ではシリアルデータ受信用のクロックはシステムクロックを利用するので同様に停止する。 Clock for serial data received in the present embodiment is stopped as well because it utilizes the system clock.

【0025】そして、この状態で前記送信装置2から非同期形シリアルデータが送信されると、最初のデータ(ダミーデータ)のスタートビット(DST)によって割込が発生し、CPU31がシステムクロックの発振を再開する。 [0025] When the asynchronous serial data from the transmitting apparatus 2 in this state is sent, the interrupt is generated by the first data start bit (dummy data) (DST), CPU 31 has the oscillation of the system clock resume. 次に、CPU31は割込入力を禁止し、以降の非同期形シリアルデータで割込が発生しないように働く(ステップS43)。 Then, CPU 31 prohibits an interrupt input, acts to interrupt does not occur on subsequent asynchronous serial data (step S43). そして、ダミーデータ(DD Then, dummy data (DD
T)の途中から誤ったデータを受信しないように所定時間待つ(ステップS44)。 Waiting a predetermined time so as not to receive the erroneous data from the middle of the T) (step S44). この所定時間経過後、非同期形シリアルデータ(制御用データ)を受信し(ステップS45)、そのデータに基づき制御を行う(ステップS46)。 After the predetermined amount of time has elapsed, it receives the asynchronous serial data (control data) (step S45), performs control based on the data (step S46). その後は、前記ステップS1に戻り、前記動作を繰り返す。 Thereafter, the process returns to step S1, and repeats the operation.

【0026】以上説明したようなCPU31を用いて非同期形シリアルデータの受信を行う非同期形シリアルデータ受信装置1では、シリアルデータ受信信号をCPU [0026] In asynchronous serial data receiver 1 to receive the asynchronous serial data using a CPU31 as described above, a serial data reception signal CPU
31の割込入力端子に供給するだけでクロック停止状態からの非同期形シリアルデータの受信が可能となる。 Simply supplied to the 31 interrupt input terminal becomes able to receive asynchronous serial data from the clock stop state. 次に、図5は本発明による電池使用小型機器の第3の実施例に於けるデータ受信装置1の構成を示すブロック図である。 Next, FIG. 5 is a block diagram showing the configuration of the in the data receiving device 1 in a third embodiment of a battery using a small device according to the invention.

【0027】本実施例では、シリアルデータ受信端子3 [0027] In the present embodiment, the serial data receiving terminal 3
をCPU51のシリアルデータ入力端子(RXD)に接続すると共に、リセット入力許可ゲート9を介してリセット入力端子(RST)に接続している。 Together with connecting to CPU51 serial data input terminal (RXD), via a reset input enable gate 9 is connected to the reset input terminal (RST). また、CPU In addition, CPU
51はリセット入力許可ゲート9の開閉を制御する端子(RE)を有し、該ゲート9の開閉を制御する。 51 has a pin (RE) for controlling the opening and closing of the reset input enable gate 9 controls the opening and closing of the gate 9. 以下、 Less than,
図6のフローチャートに基づいて本発明の第3の実施例の実際の動作について説明する。 The actual operation of the third embodiment of the present invention will be described with reference to the flowchart of FIG.

【0028】まず、CPU51は起動(リセットスタート)直後にリセット入力許可ゲート9を開き、シリアルデータ信号によるリセットを禁止する(ステップS6 Firstly, CPU 51 opens the reset input permission gate 9 immediately after starting (reset start), to prohibit reset due to a serial data signal (step S6
1)。 1). この状態ではシステムクロックが発振しているので、当然非同期形シリアルデータの受信は可能である。 Because the system clock in this state is oscillating, it is possible of course receive asynchronous serial data.

【0029】次に、所定時間待った後(ステップS6 [0029] Then, after waiting for a predetermined period of time (step S6
2)、非同期形シリアルデータを受信する(ステップS 2), to receive asynchronous serial data (step S
63)。 63). そして、受信したデータがダミーデータか制御用データかを判別し(ステップS64)、ダミーデータである場合には前記ステップS63に戻り、制御用データの場合には次のステップS65に移行する。 Then, the received data is to determine the dummy data or control data (step S64), control returns to step S63 when a dummy data, in the case of the control data, the procedure proceeds to next step S65.

【0030】尚、前記CPU51が電源投入等の非同期形シリアルデータ信号以外でリセットスタートし、クロックが発振している状態では、最初に受信するデータがダミーデータになり、次のデータが制御用データになるので、ステップS64による判別を行っている。 [0030] Incidentally, the reset start the non-asynchronous serial data signal such as a CPU51 is powered on, in the state where the clock is oscillating, the data to be received first is the dummy data, the data for the next data is controlled since the are subjected to discrimination in step S64. 次のステップS65では、受信した制御用データに基づき制御を行う。 In the next step S65, it performs a control based on the control data received. 次に、リセット入力許可ゲートを閉じ、リセット入力を許可した後(ステップS66)、システムクロックを停止する(ステップS67)。 Then, close the reset input enable gate, after granting reset input (step S66), and stops the system clock (step S67).

【0031】この状態で送信装置から非同期形シリアルデータが送信されると、送信データの最初のデータ(ダミーデータ)のスタートビット(DST)によってCP [0031] When the asynchronous serial data from the transmitting apparatus in this state is transmitted by the first data transmission data start bit (dummy data) (DST) CP
U51がリセットされ、再び前記ステップS61からの処理を行う。 U51 is reset, the processing from the step S61 again. 尚、前記ステップ62の所定時間は、ダミーデータ(DDT)の途中から誤ったデータの受信を防ぐための待ち時間である。 The predetermined time of the step 62 is a waiting time for preventing the reception of erroneous data from the middle of the dummy data (DDT).

【0032】以上説明した第3の実施例では、第2の実施例のような割込入力端子を必要とせず、また、通信を行うごとにCPU51がリセットされるのでCPU51 [0032] In the third embodiment described above, without requiring an interrupt input terminal, such as the second embodiment, also, since the CPU51 is reset each time communicating CPU51
の誤動作も防止することができる。 It is possible to prevent the malfunction.

【0033】また、前記第2及び第3の実施例ではダミーデータ(DDT)の途中から誤ったデータを受信しないように、割込入力が発生した後やリセット入力が発生した後に所定時間の待ち時間を取っているが、図2に示したように、全ビットが同じ状態になるようなデータ、 Further, in the second and third embodiments so as not to receive the erroneous data from the middle of the dummy data (DDT), waits for a predetermined time after or reset input after the interrupt input has occurred is generated While taking time, as shown in FIG. 2, data, such as all the bits in the same state,
即ち「FFh」か「00h」(hは16進数を表す記号)であれば、ダミーデータの途中でデータ信号が変化せず、受信部7が制御用データのスタートビットを適格に判断できるので、前記待ち時間処理を行う必要はない。 If or "FFh" or "00h" (symbol h is representative of a hexadecimal number), without changing the data signals in the middle of the dummy data, the reception unit 7 can qualify determine the start bit of the control data, there is no need to perform the waiting processing.

【0034】さらに、CPU31,51の発振停止から発振再開するまでの時間が前記ボーレートより極めて速いか、前記ボーレートの方が極めて遅い場合は、最初の非同期形シリアルデータ信号のスタートビットの間に受信準備ができるので、送信装置がダミーデータを送信する必要がなくなると共に、受信装置側のダミーデータの待ち時間処理やダミーデータ判別処理の必要も無くなる。 Furthermore, if the time to the oscillation resumes oscillation stop of CPU31,51 is extremely faster than the baud rate, if towards the baud rate is extremely slow, received during a start bit of the first asynchronous serial data signal since it is ready, the transmitting device along with it is not necessary to transmit the dummy data, no need for waiting time processing and the dummy data determination process of dummy data receiving apparatus.

【0035】また、上記したように本発明を例えばカメラ、ストロボ、レンズ、モータードライブ、電動雲台、 Further, the above-mentioned manner of the present invention for example, a camera, a strobe, a lens, a motor drive, the electric pan head,
リモートコントローラなどの単位装置の組合せからなる撮影用装置に適用した場合には、各装置単位間の通信、 When applied to a photographic apparatus comprising a combination of a unit device such as a remote controller, communication between the devices unit,
または各単位装置もしくは前記撮影用装置とパソコン等の汎用通信装置との通信を非同期形シリアルデータ通信で行う際に、シリアルデータ信号線以外の信号線が無くても、受信側の撮影用装置の受信用クロックの発振を再開させることが可能となり、よって電流を消費せずに待機することができるので、長時間撮影待ちをしている状況や、遠隔操作を行う場合でも撮影用装置の電池が消費してしまうことを防止できる。 Or when communicating with general-purpose communication apparatus such as the unit device or said imaging device and a personal computer in asynchronous serial data communication, even without a signal line other than the serial data signal line, the receiving side of the photographic apparatus can be restarted oscillation of the receive clock and would, thus it is possible to wait without consuming current, or situation that a long time photographing waiting battery of the photographic apparatus, even when performing remote operation It can be prevented from being consumed. 更に、各単位装置のデータ受信用端子は1個で済むので、コストもかからず場所も取ることがない。 Furthermore, since the need with one data receiving terminal of the respective unit devices, it does not also take place despite the cost.

【0036】 [0036]

【発明の効果】本発明によれば、非同期形シリアルデータの受信を行う電池使用小型機器のデータ受信装置において、データ信号線以外の信号を用いずに受信用クロックが停止している状態から、クロックの発振を再開させ、それ以降のシリアルデータの受信を可能とさせることができる。 According to the present invention, the data receiving apparatus of a battery using a small device for receiving asynchronous serial data from the state receiving clock is stopped without using the signals other than the data signal lines, the oscillation of the clock is resumed, it is possible to allow the subsequent reception of the serial data.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】本発明の電池使用小型機器の第1の実施例のブロック構成図である。 1 is a block diagram of a first embodiment of a battery using a small device of the present invention.

【図2】第1の実施例における各部の動作を示すタイミングチャートである。 2 is a timing chart showing the operation of the respective parts in the first embodiment.

【図3】本発明の第2の実施例のデータ受信装置に於けるブロック構成図である。 Figure 3 is a in block diagram a data receiving apparatus of the second embodiment of the present invention.

【図4】第2の実施例の実際の動作を示すフローチャートである。 4 is a flow chart showing the actual operations of the second embodiment.

【図5】本発明の第3の実施例のデータ受信装置のブロック構成図である。 5 is a block diagram of a data receiving apparatus of the third embodiment of the present invention.

【図6】第3の実施例の実際の動作を示すフローチャートである。 6 is a flowchart illustrating the actual operation of the third embodiment.

【符号の説明】 DESCRIPTION OF SYMBOLS

1…受信装置、2…非同期形シリアルデータ送信装置、 1 ... receiving device, 2 ... asynchronous serial data transmission device,
3…シリアルデータ受信端子、4…クロック発生部、5 3 ... a serial data receiving terminal, 4 ... clock generator, 5
…クロック停止部、6…クロック発振再開部、7…非同期形シリアルデータ受信部、8…制御部、31,51… ... clock stop unit, 6 ... clock oscillator restarter, 7 ... asynchronous serial data receiver, 8 ... control unit, 31, 51 ...
CPU。 CPU.

Claims (1)

  1. 【特許請求の範囲】 【請求項1】 非同期形シリアルデータ信号を受信し、 [Claims 1] receives the asynchronous serial data signals,
    該受信データに基づき制御を行う電池使用小型機器において、 前記非同期形シリアルデータの受信用クロックを発生するクロック発生手段と、 前記受信用クロックに応答して前記非同期形シリアルデータを受信する受信手段と、 前記受信用クロックの発振を停止するクロック停止手段と、 前記受信用クロックの発振が停止している状態で、前記非同期形シリアルデータ信号の信号変化に応答してクロックの発振を再開するクロック発振再開手段と、 を具備することを特徴とする電池使用小型機器のデータ受信装置。 In the battery using compact devices for controlling, based on the received data, and a clock generating means for generating a receive clock of the asynchronous serial data receiving means for receiving said asynchronous serial data in response to said receiving clock a clock stop means for stopping the oscillation of the receiving clock, in a state where the oscillation of the receiving clock is stopped, resumed clock oscillation oscillation in response clock signal change of the asynchronous serial data signal data receiving apparatus of a battery using a small device, characterized by comprising a resuming means. 【請求項2】 上記受信手段がクロック発振再開直後は前記シリアルデータの受信を停止し、所定時間経過後に前記シリアルデータを受信するように構成されていることを特徴とする請求項1に記載の電池使用小型機器のデータ受信装置。 Wherein after said receiving means clock oscillation restart according to claim 1, characterized in that the stops receiving serial data, and is configured to receive the serial data after a predetermined time has elapsed data receiving apparatus of a battery using small devices. 【請求項3】 非同期形シリアルデータ信号の変化に応答して、データ受信用クロックの発振を停止状態から発振状態に再開させ、発振が再開した以降のシリアルデータを制御用データとして採用するデータ受信装置と、該データ受信装置に非同期形シリアルデータを送信するデータ送信装置とから成る電池使用小型機器のデータ通信方法において、 上記データ受信装置が受信用クロックの発振を再開してから、制御用データの受信を開始するまでの時間は、制御用データとは無関係のダミーデータをデータ送信装置が送信することを特徴とする電池使用小型機器のデータ通信方法。 Wherein in response to changes in the asynchronous serial data signal, the oscillation of the data receiving clock is restarted from the stop state to the oscillation state, data reception employing the serial data after the oscillation is resumed as the control data a device, in a data communication method of a battery using small devices comprising a data transmitting apparatus for transmitting asynchronous serial data to the data receiving apparatus, since the data receiving apparatus resumes the oscillation of the receiving clock, control data time until the start of the reception, the data communication method of a battery using a small apparatus and to transmit the data transmission device independent of the dummy data and the control data.
JP16978091A 1991-07-10 1991-07-10 Data receiver for compact electric device using battery and communication method Withdrawn JPH0522774A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16978091A JPH0522774A (en) 1991-07-10 1991-07-10 Data receiver for compact electric device using battery and communication method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16978091A JPH0522774A (en) 1991-07-10 1991-07-10 Data receiver for compact electric device using battery and communication method

Publications (1)

Publication Number Publication Date
JPH0522774A true true JPH0522774A (en) 1993-01-29

Family

ID=15892730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16978091A Withdrawn JPH0522774A (en) 1991-07-10 1991-07-10 Data receiver for compact electric device using battery and communication method

Country Status (1)

Country Link
JP (1) JPH0522774A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000045496A3 (en) * 1999-01-26 2000-11-30 Ericsson Telefon Ab L M Method and apparatus for communication between an electronic device and a connected battery

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000045496A3 (en) * 1999-01-26 2000-11-30 Ericsson Telefon Ab L M Method and apparatus for communication between an electronic device and a connected battery

Similar Documents

Publication Publication Date Title
US5448755A (en) Oscillation scheme for a selective calling reception apparatus
US6014749A (en) Data processing circuit with self-timed instruction execution and power regulation
US5608490A (en) Apparatus for and a method of communicating between a camera and external equipment
US6339684B1 (en) Recording apparatus which judges whether a proper cartridge is attached thereto
US6122280A (en) Packet output device and packet output method
US5367534A (en) Synchronous flow control method
US5713028A (en) Micro-processor unit having universal asynchronous receiver/transmitter
US20020004870A1 (en) Method and apparatus for multi-function processing capable of performing a program downloading using a common single connection, and a medium storing the method
US4649535A (en) Method and apparatus for maintaining a dynamic logical ring in a token passing LAN
US7409567B2 (en) Devices with reciprocal wake-up function from the standby mode
US6163851A (en) Data processor
US5923889A (en) Technique for setting power saving mode access time in image forming apparatus
JP2002300329A (en) Image forming device with communication function and its control method
JP2010193126A (en) Communication device and its control method
JPH11177540A (en) Data transfer system and its method
JP2003108273A (en) Apparatus for communication control, apparatus for network connecting and computer program
JP2002218099A (en) Communication system
US6085319A (en) Microcomputer reset apparatus and method
JPH0990488A (en) Electronic equipment
US20030088318A1 (en) Device control system
JP2008068548A (en) Image formation system, power supply control method and power supply control program
US4054745A (en) Motor control device for data terminals
JPH1188352A (en) Power source control system and interface
JP2004153742A (en) Network apparatus and network system
US20050204189A1 (en) Network apparatus, method for controlling the same, and program for the same

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19981008