JPH0486117A - Cyclic digital filter - Google Patents

Cyclic digital filter

Info

Publication number
JPH0486117A
JPH0486117A JP19932290A JP19932290A JPH0486117A JP H0486117 A JPH0486117 A JP H0486117A JP 19932290 A JP19932290 A JP 19932290A JP 19932290 A JP19932290 A JP 19932290A JP H0486117 A JPH0486117 A JP H0486117A
Authority
JP
Japan
Prior art keywords
fifo memory
digital filter
shift register
memory
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19932290A
Other languages
Japanese (ja)
Inventor
Yasuo Arisawa
有沢 靖夫
Takayuki Kijima
貴行 木島
Junzo Sakurai
順三 桜井
Atsuko Ehata
江畑 亜津子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Optical Co Ltd filed Critical Olympus Optical Co Ltd
Priority to JP19932290A priority Critical patent/JPH0486117A/en
Publication of JPH0486117A publication Critical patent/JPH0486117A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To utilize an existing general-purpose memory cell for the filter by providing a shift register to the filter to use it for reset control of an FIFO memory. CONSTITUTION:A horizontal synchronizing pulse HD is inputted to a shift register 7 to generate a signal delayed by a period equivalent to two stages of D flip-flops and the signal is used for reset control of an FIFO memory 4. When the FIFO memory 4 is used as a 1H delay line and the FIFO memory 4 is accessed by two clocks faster by the reset control, the delay in the digital filter is formed to be 1H. Thus, the cyclic digital filter in which the delay time is matched is realized by using the horizontal synchronizing pulse HD for a read set of the FIFO memory and using a delayed synchronizing signal for write reset.

Description

【発明の詳細な説明】 〔産業上の利用分野] この発明は、FIFOメモリを利用して構成した映像信
号処理装置等に用いる巡回型デジタルフィルタに関する
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a recursive digital filter used in a video signal processing device or the like constructed using a FIFO memory.

〔従来の技術〕[Conventional technology]

従来、FIFOメモリを利用して構成する巡回型デジタ
ルフィルタは、FIFOメモリのアクセス時間及び演算
器等の遅延時間を考慮に入れ、第3図に示すように、F
IFOメモリ4の入力側及び出力側にDタイプフリップ
フロップ3.5を用いて、データの遅延を整合させるよ
うに構成している。なお第3図において、■は映像信号
の入力端子、2は人力映像信号とメモリ出力信号とを演
算する演算器、6は後述のFIFOメモリ4のリセット
回路を示している。
Conventionally, a recursive digital filter configured using a FIFO memory takes into consideration the access time of the FIFO memory and the delay time of the arithmetic unit, etc., and as shown in FIG.
D-type flip-flops 3.5 are used on the input and output sides of the IFO memory 4 to match data delays. In FIG. 3, ``■'' indicates an input terminal for a video signal, 2 indicates an arithmetic unit for calculating a human-powered video signal and a memory output signal, and 6 indicates a reset circuit for the FIFO memory 4, which will be described later.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかしながら、第3図に示すように、FIFOメモリを
利用した巡回型デジタルフィルタにおいて、Dタイプフ
リップフコツブ3.5を用いて遅延を整合させるように
構成した場合、第4図に示すように、FIFOメモリ4
とDタイプフリップフロン13.5で、遅延時間が映像
信号1周期となるような、FIFOメモリ4のリセット
回路6を設ける必要がある。またこのリセット回路6を
FIFOメモリ4とモノリシック化する場合、すセット
回路を付加するため、Dタイプフリップフロップ相当分
のメモリセルを削除する必要はないけれども物理的なス
ペースが必要となる。
However, as shown in FIG. 3, when a recursive digital filter using FIFO memory is configured to match the delay using a D-type flip-flop tab 3.5, as shown in FIG. FIFO memory 4
It is necessary to provide a reset circuit 6 for the FIFO memory 4 so that the delay time is one cycle of the video signal using the D-type flip-flop 13.5. Furthermore, if the reset circuit 6 is monolithic with the FIFO memory 4, a set circuit is added, so although it is not necessary to delete memory cells equivalent to a D type flip-flop, a physical space is required.

本発明は、従来の巡回型デジタルフィルタにおける上記
問題点を解消するためになされたもので、巡回型デジタ
ルフィルタ固有の特性補正のためにリセット回路等の大
なる制御回路を組み込む必要がなく、またモノリシック
化に際しても汎用的に既存のメモリセルを利用すること
が可能な巡回型デジタルフィルタを提供することを目的
とする。
The present invention has been made to solve the above-mentioned problems in conventional recursive digital filters, and eliminates the need to incorporate a large control circuit such as a reset circuit for correcting the characteristics specific to recursive digital filters. An object of the present invention is to provide a recursive digital filter that can use existing memory cells for general purpose even when monolithic.

(課題を解決するための手段及び作用)上記問題点を解
決するため、本発明は、演夏器とFIFOメモリとDタ
イプフリップフロップとを有する巡回型デジタルフィル
タにおいて、少なくとも一つのシフトレジスタを備え、
該シフトレジスタを前記FIFOメモリのりセント制御
に用いるように構成するものである。
(Means and Effects for Solving the Problems) In order to solve the above problems, the present invention provides a recursive digital filter having a summer resistor, a FIFO memory, and a D-type flip-flop, which includes at least one shift register. ,
The shift register is configured to be used for the FIFO memory input control.

このように構成した巡回型デジタルフィルタにおいては
、巡回型デジタルフィルタ内に用いられているDタイプ
フリップフロップの段数程度のシフトレジスタによりF
IFOメモリを制御し、映像信号1周期分を変えること
なく処理可能となる。
In the recursive digital filter configured in this way, the F
By controlling the IFO memory, it is possible to process one cycle of the video signal without changing it.

またシフトレジスタをFIFOメモリとモノリシック化
する場合も、FIFOメモリのリセット信号系に予めシ
フトレジスタを組み込んでおけば、僅かな配線変更でモ
ノリシック化した巡回型デジタルフィルタを実現するこ
とが可能となる。
Also, when the shift register is monolithically integrated with the FIFO memory, if the shift register is incorporated in the reset signal system of the FIFO memory in advance, it is possible to realize a monolithic cyclic digital filter with a slight wiring change.

〔実施例] 次に実施例について説明する。第1図は、本発明に係る
巡回型デジタルフィルタの実施例を示すブロック構成図
で、この実施例は、同期信号として水平同期パルスHD
を利用したライン間演算による巡回型デジタルフィルタ
の構成例である。図において、lはデジタルフィルタへ
の映像信号入力端子、2は入力映像信号とFIFOメモ
リ出力信号とをf4Xする演夏器、3,5は前記演夏器
2及びFIFOメモリ4の出力伝播遅延時間補正のため
のDタイプフリップフロップである。なお7は後述のシ
フトレジスタである。
[Example] Next, an example will be described. FIG. 1 is a block diagram showing an embodiment of a recursive digital filter according to the present invention. This embodiment uses a horizontal synchronization pulse HD as a synchronization signal.
This is an example of a configuration of a recursive digital filter using line-to-line calculations. In the figure, 1 is a video signal input terminal to the digital filter, 2 is a demultiplexer that performs f4X on the input video signal and the FIFO memory output signal, and 3 and 5 are output propagation delay times of the demultiplexer 2 and FIFO memory 4. This is a D type flip-flop for correction. Note that 7 is a shift register to be described later.

このように構成された巡回型デジタルフィルタにおいて
、入力映像信号は水平同期パルスHDに同期してデジタ
ルフィルタの映像信号入力端子lに入力され、演夏器2
及びDタイプフリ・ンブフロンブ3を介してFIFOメ
モリ4へ転送されるが、デジタルフィルタ内には2段の
Dタイプフリップフロップ3,5が使用されており、F
IFOメモリ4をIH遅延線としてそのまま利用すると
、デジタルフィルタ内の遅延は、IH+20(D:Dタ
イプフリップフロップの遅延時間)となり、ライン間演
夏ができなくなる。
In the recursive digital filter configured as described above, the input video signal is input to the video signal input terminal l of the digital filter in synchronization with the horizontal synchronizing pulse HD, and the input video signal is input to the video signal input terminal l of the digital filter.
It is transferred to the FIFO memory 4 via the D-type flip-flop 3, but two stages of D-type flip-flops 3 and 5 are used in the digital filter.
If the IFO memory 4 is used as it is as an IH delay line, the delay in the digital filter will be IH+20 (D: delay time of a D type flip-flop), and line interleaving will not be possible.

そこで本発明においては、シフトレジスタ7を配置し、
このシフトレジスタ7に水平同期パルス)(Dを入力し
、第2図に示すように、Dタイプフリップフロフブ2段
相当遅れた信号HD’を生成し、これを利用してFIF
Oメモリ4のリセット制御を行うように構成する。
Therefore, in the present invention, the shift register 7 is arranged,
A horizontal synchronizing pulse) (D) is input to this shift register 7, and as shown in FIG.
It is configured to perform reset control of the O memory 4.

本実施例の場合、FIFOメモリ4をIH遅延線として
利用した場合、データがフリップフロップ2段分遅れて
出力ライン8に現れると解釈できるので、リセット制御
により、FIFOメモリ4を2クロツク(2D)分早く
アクセスすれば、デジタルフィルタ内遅延をIHにする
ことができる。
In the case of this embodiment, when the FIFO memory 4 is used as an IH delay line, it can be interpreted that the data appears on the output line 8 with a delay of two flip-flop stages. If accessed earlier, the delay within the digital filter can be reduced to IH.

したがって水平同期パルスHDをFIFOメモリのリー
ドセントに、遅延同期信号HD’をライトリセットに用
いることにより遅延を整合させた巡回型デジタルフィル
タを構成することができる。
Therefore, by using the horizontal synchronization pulse HD as the read center of the FIFO memory and the delayed synchronization signal HD' for the write reset, it is possible to construct a recursive digital filter with matched delays.

またFIFOメモリのりセント信号系に予めシフトレジ
スタを搭載しておくことにより、僅かな配線変更で容易
にモノリシック化した巡回型デジタルフィルタを構成す
ることができる。
Furthermore, by installing a shift register in advance in the FIFO memory signal system, a monolithic recursive digital filter can be easily constructed with a slight wiring change.

上記実施例では、FIFOメモリをIHのラインメモリ
として利用する場合を想定して説明したものを示したが
、フィールドメモリを利用したデジタルフィルタにも本
発明を応用することが可能である。
Although the above embodiment has been described assuming that the FIFO memory is used as an IH line memory, the present invention can also be applied to a digital filter using a field memory.

〔発明の効果〕〔Effect of the invention〕

以上実施例に基づいて説明したように、本発明によれば
、シフトレジスタを設けFIFOメモリのりセント制御
に用いるように構成したので、大規模な別個に構成した
りセント制御回路を必要とせず、容易に巡回型デジタル
フィルタを構成することができる。またシフトレジスタ
をFIFOメモリのリセット信号系に予め組み込むこと
により僅かな配線変更でモノリシック化した巡回型デジ
タルフィルタを実現することができる。
As described above based on the embodiments, according to the present invention, the shift register is provided and configured to be used for the FIFO memory cent control, so there is no need for a large-scale separate configuration or a cent control circuit. A recursive digital filter can be easily constructed. Furthermore, by incorporating the shift register in advance into the reset signal system of the FIFO memory, a monolithic cyclic digital filter can be realized with a slight wiring change.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明に係る巡回型デジタルフィルタの一実
施例を示すブロック構成図、第2図は、その動作を説明
するためのタイミングチャート、第3図は、従来の巡回
型デジタルフィルタの構成例を示すブロック構成図、第
4図は、その動作を説明するためのタイミングチャート
である。 図において、工は映像信号の入力端子、2は演算器、3
.5はDタイプフリップフロップ、4はFIFOメモリ
、6はリセ・ント回路、7はシフトレジスタを示す。 特許出願人 オリンパス光学工業株式会社第1図 第2図 〒 D
FIG. 1 is a block diagram showing an embodiment of a recursive digital filter according to the present invention, FIG. 2 is a timing chart for explaining its operation, and FIG. 3 is a diagram of a conventional recursive digital filter. FIG. 4, a block configuration diagram showing a configuration example, is a timing chart for explaining the operation. In the figure, numeral numeral numeral ``input terminal'' for the video signal, numeral 2 arithmetic unit, numeral 3
.. 5 is a D type flip-flop, 4 is a FIFO memory, 6 is a reset circuit, and 7 is a shift register. Patent applicant: Olympus Optical Industry Co., Ltd. Figure 1 Figure 2 D

Claims (1)

【特許請求の範囲】 1、演算器とFIFOメモリとDタイプフリップフロッ
プとを有する巡回型デジタルフィルタにおいて、少なく
とも一つのシフトレジスタを備え、該シフトレジスタを
前記FIFOメモリのリセット制御に用いることを特徴
とする巡回型デジタルフィルタ。 2、前記シフトレジスタを前記FIFOメモリのリセッ
ト信号系に一体的に組み込んで配置したことを特徴とす
る請求項1記載の巡回型デジタルフィルタ。
[Claims] 1. A cyclic digital filter having an arithmetic unit, a FIFO memory, and a D-type flip-flop, characterized in that it includes at least one shift register, and the shift register is used for reset control of the FIFO memory. A cyclic digital filter. 2. The recursive digital filter according to claim 1, wherein the shift register is integrated into a reset signal system of the FIFO memory.
JP19932290A 1990-07-30 1990-07-30 Cyclic digital filter Pending JPH0486117A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19932290A JPH0486117A (en) 1990-07-30 1990-07-30 Cyclic digital filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19932290A JPH0486117A (en) 1990-07-30 1990-07-30 Cyclic digital filter

Publications (1)

Publication Number Publication Date
JPH0486117A true JPH0486117A (en) 1992-03-18

Family

ID=16405870

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19932290A Pending JPH0486117A (en) 1990-07-30 1990-07-30 Cyclic digital filter

Country Status (1)

Country Link
JP (1) JPH0486117A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8510589B2 (en) * 2008-08-29 2013-08-13 Intel Mobile Communications GmbH Apparatus and method using first and second clocks

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8510589B2 (en) * 2008-08-29 2013-08-13 Intel Mobile Communications GmbH Apparatus and method using first and second clocks

Similar Documents

Publication Publication Date Title
JPH0486117A (en) Cyclic digital filter
JP2677280B2 (en) LCD driver data input circuit
JPS6373323A (en) Buffer device
JPS62194797A (en) Multiple access time switch
JPH0486116A (en) Digital signal processing circuit
JPH03292698A (en) Shift register circuit
JPH04207218A (en) Pulse selecting circuit
JPH0758732A (en) Bit buffer circuit
JPH0522120A (en) Counter circuit
JP2003134402A (en) Imaging element
JPH09247588A (en) Horizontal picture element number conversion circuit
JPS6398075A (en) Inter-feedback frame arithmetic circuit
JPH01251897A (en) Time division switching circuit
JPS60153272A (en) Video effect device
JPH0520872A (en) Semiconductor memory device
JPS61227284A (en) Ram data access system
JPH0214381A (en) Image memory
JPH11177846A (en) Semiconductor integrated circuit
JPH0720055B2 (en) Digital time division multiple integration circuit
JPH0563830B2 (en)
JP2000207287A (en) Storage device
JPH0323018B2 (en)
JPS62219710A (en) Programmable digital delay circuit
JPH03267811A (en) Chattering elimination circuit
JPH03257610A (en) Reset circuit