JPH0454742A - 伝送フレーム同期確立装置 - Google Patents

伝送フレーム同期確立装置

Info

Publication number
JPH0454742A
JPH0454742A JP2164530A JP16453090A JPH0454742A JP H0454742 A JPH0454742 A JP H0454742A JP 2164530 A JP2164530 A JP 2164530A JP 16453090 A JP16453090 A JP 16453090A JP H0454742 A JPH0454742 A JP H0454742A
Authority
JP
Japan
Prior art keywords
area
signal
packet
transfer area
asynchronous transfer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2164530A
Other languages
English (en)
Inventor
Ichizou Nakamura
中村 伊智三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2164530A priority Critical patent/JPH0454742A/ja
Publication of JPH0454742A publication Critical patent/JPH0454742A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET
    • H04J3/1617Synchronous digital hierarchy [SDH] or SONET carrying packets or ATM cells
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0089Multiplexing, e.g. coding, scrambling, SONET
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 データ伝送の伝送フレーム同期確立装置に利用する。特
に、同期転送領域(以下、STM領域という。)と非同
期転送領域(以下、ATM領域という。)とを含んでフ
レーム化された伝送路の受信端でSTM領域にフレーム
同期部を設けることなく、ATM領域内中のパケット内
の誤り検査部(以下、PEC部という。)を用いてパケ
ット同期を確立しSTM領域とATM領域との領域識別
を行う伝送フレーム同期確立装置に関するものである。
〔従来の技術〕
第5図は従来例の伝送フレーム同期確立装置の伝送フレ
ームフォーマットである。第5図において、伝送路フレ
ームの1フレームはオーバヘッド領域(以下、OH領域
という。)、STM領域およびATM領域で構成される
。OH領域の先頭にはフレーム同期部が割当てられ、O
H領域内部にはフレーム同期用にあらかじめ定められた
ビットパタンか挿入され、フレーム同期確立に用いられ
る。
従来、伝送フレーム同期確立装置は、上記フレーム同期
用のビットパタンに基づきフレーム同期を確立し、その
後にOH領域内部または外部レジスタに指定されたST
Mサイズ(ATMサイズ)によりSTM領域とATM領
域との領域識別を行う。したがって、フレーム確立のた
めには、必ずOH領域が必要となり、伝送路フレーム全
体をATM領域のみとすることはできない。
また、フレームを組まないATM領域のみで転送方法に
関しては、CCCl、TTl、432暫定勧告〕に詳細
が記載される予定である。しかし、この場合にはSTM
領域を転送することができない。
〔発明が解決しようとする課題〕
このような従来例の伝送フレーム同期確立装置では、O
H領域内部のフレーム同期用のあらかじめ定められたビ
ットパタンに基づきフレーム同期を確立し、STM領域
とATM領域との領域識別を行うために、OH領域が必
要となり、伝送路フレーム全体をATM領域のみとする
ことができない欠点があった。
本発明は上記の欠点を解決するもので、同期転送領域内
のフレーム同期部を用いることなく、同期転送領域と非
同期転送領域との領域識別ができ、オーバヘッドが少な
く、柔軟性に富み、かつ非同期転送領域のみの設定も可
能な伝送フレーム同期確立装置を提供することを目的と
する。
〔課題を解決するための手段〕
本発明は、誤り制御符号を含むパケット情報ブロックが
多重化される非同期転送領域およびこのパケット情報ブ
ロックとは異なる情報ブロックが多重化される同期転送
領域から構成される伝送フレームの信号列を受信する受
信回路を備えた伝送フレーム同期確立装置において、上
記非同期転送領域および上記同期転送領域のサイズはあ
らかじめ定められ、上記非同期転送領域は固定長のパケ
ット情報ブロックで構成され、上記受信回路からの上記
パケット情報ブロックの正常性を検出する正常性検出手
段と、この正常性検出手段の検出出力が所定の周期性を
満たすことを判定しこの判定結果に基づき上記非同期転
送領域と上記同期転送領域との境界を決定する決定手段
を含むことを特徴とする。
また、本発明は、上記正常性検出手段は、上記受信回路
からの信号列を入力しビットタイミング信号を抽出する
ビット同期回路と、上記ビット同期回路の出力信号に基
づき領域境界位置をあらかじめ定めて上記同期転送領域
と上記非同期転送領域との領域識別を行う領域識別信号
および非同期転送領域に対応する非同期転送領域ビット
タイミング信号を出力し、入力する領域境界変更信号に
基づきこのあらかじめ定めた領域境界位置を変更する伝
送フレームタイミング部と、上記領域識別信号に基づき
上記受信回路からの信号列を上記同期転送領域と上記非
同期転送領域とに分割する領域分割部と、上記領域分割
部からの分割された上記非同期転送領域の1個のパケッ
ト情報ブロックを一時蓄積するパケット蓄積部と、上記
パケット蓄積部の内容の誤り検査を行い検査結果を出力
する誤り検査回路と、上記非同期転送領域ビットタイミ
ング信号に基づきパケット境界位置をあらかじめ定めて
比較タイミング信号を出力し、入力するパケットタイミ
ング信号に基づきこのあらかじめ定められたパケット境
界位置を変更するパケットタイミング生成部と、上記比
較タイミング信号により上記比較結果を出力するアンド
ゲートとを含むことができる。
さらに、本発明は、上記決定手段は上記アンドゲートの
出力する検査結果に基づき上記パケットタイミング信号
および上記領域境界変更信号を出力する同期制御部を含
むことができる。
〔作用〕
非同期転送領域および同期転送領域のサイズはあらかじ
め定められ、非同期転送領域は固定長のパケット情報ブ
ロックで構成される。正常性検出手段は受信回路からの
パケット情報ブロックの正常性を検出する。決定手段は
この正常性検出手段の検出出力が所定の周期性を満たす
ことを判定しこの判定結果に基づき非同期転送領域と同
期転送領域との境界を決定する。
また、正常性検出手段は、ビット同期回路で受信回路か
らの信号列を入力しビットタイミング信号を抽出し、伝
送フレームタイミング部でビット同期回路の出力信号に
基づき領域境界位置をあらかじめ定めて同期転送領域と
非同期転送領域との領域識別を行う領域識別信号および
非同期転送領域に対応する非同期転送領域ビットタイミ
ング信号を出力し、入力する領域境界変更信号に基づき
このあらかじめ定めた領域境界位置を変更し、領域分割
部で領域識別信号に基づき受信回路からの信号列を同期
転送領域と非同期転送領域とに分割し、パケット蓄積部
で領域分割部からの分割された非同期転送領域の1個の
パケット情報ブロックを一時蓄積し、誤り検査回路でパ
ケット蓄積部の内容の誤り検査を行い検査結果を出力し
、パケットタイミング生成部で非同期転送領域ビットタ
イミング信号に基づきパケット境界位置をあらかじめ定
めて比較タイミング信号を出力し、入力するパケットタ
イミング信号に基づきこのあらかじめ定められたパケッ
ト境界位置を変更し、アンドゲートで比較タイミング信
号により比較結果を出力する。
さらに、上記決定手段は同期制御部でアンドゲートの出
力する検査結果に基づきパケットタイミング信号および
領域境界変更信号を出力する。
以上により同期転送領域内のフレーム同期部を用いるこ
となく、同期転送領域と非同期転送領域との領域識別が
でき、オーバヘッドが少なく、柔軟性に富み、かつ非同
期転送領域のみの設定もできる。
〔実施例〕
本発明の実施例について図面を参照して説明する。第1
図は本発明一実施例伝送フレーム同期確立装置のブロッ
ク構成図である。第1図において、伝送フレーム同期確
立装置は、誤り制御符号を含むパケット情報ブロックが
多重化される非同期転送領域およびこのパケット情報ブ
ロックとは異なる情報ブロックが多重化される同期転送
領域から構成される伝送フレームの信号列を受信する受
信回路417を備える。
ここで本発明の特徴とするところは、非同期転送領域お
よび同期転送領域のサイズはあらかじめ定められ、非同
期転送領域は固定長のパケット情報ブロックで構成され
、受信回路417からの上記パケット情報ブロックの正
常性を検出する正常性検出手段と、この正常性検出手段
の検出出力が所定の周期性を満たすことを判定しこの判
定結果に基づき非同期転送領域と同期転送領域との境界
を決定する決定手段を含むことにある。
また、上記正常性検出手段は、受信回路417からの信
号列41を入力しビットタイミング信号43を抽出する
ビット同期回路42と、ビット同期回路42の出力信号
に基づき領域境界位置をあらかじめ定めて同期転送領域
と非同期転送領域との領域識別を行う領域識別信号45
および非同期転送領域に対応する非同期転送領域タイミ
ング信号としてATM領域ビットタイミング信号47を
出力し、入力する領域境界変更信号415に基づきこの
あらかじめ定めた領域境界位置を変更する伝送フレーム
タイミング部44と、領域識別信号45に基づき受信回
路417からの信号列41を同期転送領域と非同期転送
領域とに分割する領域分割部46と、領域分割部46か
らの分割された非同期転送領域の1個のパケット情報ブ
ロックを一時蓄積するパケット蓄積部49と、パケット
蓄積部49の内容の誤り検査を行い検査結果として比較
信号411を出力する誤り検査回路としてPEC回路4
10 と、ATM領域ビットタイミング信号47に基づ
きパケット境界位置をあらかじめ定約で比較タイミング
信号414を出力し、入力するパケットタイミング信号
413に基づきこのあらかじめ定められたパケット境界
位置を変更するパケットタイミング住成部48と、比較
タイミング信号414により比較信号411を出力する
アンドゲート416とを含む。
さらに、上記決定手段はアンドゲート416の出力する
検査結果に基づきパケットタイミング信号413および
領域境界変更信号415を出力する同期制御部412と
を含む。
このような構成の伝送フレーム同期確立装置の動作につ
いて説明する。第2図は本発明の伝送フレーム同期確立
装置の伝送フレームフォーマットである。第3図は本発
明の伝送フレーム同期確立装置のパケットのフレームフ
ォーマットである。
第4図は本発明の伝送フレーム同期確立装置の同期遷移
図である。
第2図において、1フレームは、(C5+CA )XR
バイトを含み、R行、(Cs 十CA )列で構成され
る。このフレーム内部はR行、Cs列の37M領域とR
行、CA列のATM領域に分割される。ATM領域内の
パケットは固定長とし、ATM領域はこの固定長にスロ
ット化されている。ATM領域内の総バイト数は必ずし
も1パケツト長のバイト数の整数倍である必要はなく、
また、パケットはフレーム間にまたがって存在すること
もできる。
第2図ではフレームの先頭を37M領域に、残りをAT
M領域に取っているが、各領域がフレーム内に連続して
唯一存在すればフレーム内の領域位置は問題ならなない
。さらに、このフレーム内の両領域サイズは、伝送路の
送信側および受信側であらかじめ定めておくものとする
第3図において、第2図に示したATM領域中のパケッ
トは固定長とし、LP とする。また、パケット内の誤
り検査部分はパケット全体を対象にCRCなどの誤り検
査をした結果が入れられている。
第4図において、同期確立動作は、 ■ パケット同期検出、 ■ パケット位置移動、 ■ 37M領域とATM領域との領域境界の移動 に従って実行される。以下、それぞれについて動作を詳
細に説明する。
■ パケット同期検出 第1図において、ビット同期回路42は、受信回路41
7からの信号列からビットタイミング信号43を抽出し
、伝送フレームタイミング部44に送る。
伝送フレームタイミング部44は、ビットタイミング信
号43に基づきビット同期が取られ37M領域とATM
領域との領域識別を行う領域識別信号45を領域分割部
46に与え、またATM領域に対応するATM領域ビッ
トタイミング信号47をパケットタイミング生成部に与
える。領域分割部46は、領域識別信号45に基づき受
信回路417からの信号列41を37M領域とATM領
域とに分割する。
初期状態では、伝送フレームタイミング部44は、任意
の位置を37M領域とATM領域との境界と仮定して領
域識別信号45およびATM領域ビットタイミング信号
47を出力する。領域分割部46は、領域識別信号45
に基づき受信回路417からの信号列41からATM領
域を分割しパケット長し1分のビットをバケツ)!稜部
49に与える。パケット蓄積部49は、領域分割部46
からの分割されたATM領域のパケット長し1分のビッ
トを蓄積する。
PEC回路410は、パケット内部の誤り検査対象に対
して誤り検査を行い、引続<PEC部内の値と比較し、
検査結果として比較信号411を生成する。パケットタ
イミング生成部48は、同期制御部412からのパケッ
トタイミング信号413およびATM領域ビットタイミ
ング信号47に基づき比較タイミング信号414を生成
する。
アンドゲート416は、比較タイミング信号414のタ
イミングにより比較信号411を同期制御部412に出
力する。
初期状態では、パケットタイミング生成部48は、任意
の位置をパケットの境界と仮定して比較タイミング信号
414を出力する。同期制御部412は、誤り検査結果
の比較信号411に基づき第5図に示す遷移を行う。検
査結果が正しい場合で、同期確立状態にあったときには
遷移51により前期同期状態に遷移する。前期同期状態
で、引続く検査結果がδ回正しい場合には、遷移53で
同期状態に遷移し、37M領域とATM領域とを決定す
る。もし、δ回正しい結果が得られない場合には、遷移
52により同期確立状態に遷移する。
一方、同期確立状態で検査結果が誤りで、引続く誤りが
α回以下の場合については、項目■のパケット位置移動
で説明する。また、引続く誤りがα回以上の場合には、
項目■の37M領域とATM領域との領域境界の移動で
説明する。
同期状態で引続き検査結果が誤りの場合には、遷移54
により同期確立状態に遷移する。
■ パケット位置移動 同期確立状態で検査結果が誤りで、引続く誤りがα回以
下の場合には、パケット境界位置移動を示すパケットタ
イミング信号413を出力する。この場合に移動幅は前
パケット境界位置から1ビツト位置をずらす(常にずら
す方向は一定)ものとする。
1ビツト位置をずらした後に項目■のパケット同期検出
を行う。引続く誤りがα回以下の場合にはこの処理を繰
返す。
もし、引続く誤りがα回以上にあった場合には、項目■
の37M領域と入TM領域との領域境界の移動に従う。
■ 37M領域とATM領域との領域境界の移動 同期確立状態で検査結果が誤りで、引続く誤りがα回以
上の場合には、領域境界変更信号415により領域境界
位置移動を指示する。この場合に移動幅は前領域境界位
置から1ビツト位置をずらす(常にずらす方向は一定)
ものとする。1ビツトずらした後に、項目■のパケット
同期検出を行う。
上述の説明では、PEC回路410はパケット全体を対
象に検査を行うことで説明しているが、ATM領域サイ
ズがパケットサイズの単純な整数倍でない場合には、必
ずしも全体を対象にする必要はない。
〔発明の効果〕
以上説明したように、本発明は、同期転送領域内のフレ
ーム同期部を用いることなくパケット同期を確立して同
期転送領域と非同期転送領域との領域識別ができ、オー
バヘッドが少なく、柔軟性に富み、かつ非同期転送領域
のみの設定もできる優れた効果がある。
【図面の簡単な説明】
第1図は本発明一実施例伝送フレーム同期確立装置のブ
ロック構成図。 第2図は本発明の伝送フレーム同期確立装置の伝送フレ
ームフォーマット。 第3図は本発明の伝送フレーム同期確立装置のパケット
のフレームフォーマット。 第4図は本発明の伝送フレーム同期確立装置の同期遷移
図。 第5図は従来例の伝送フレーム同期確立装置の伝送フレ
ームフォーマット。 41・・・信号列、42・・・ビット同期回路、43・
・・ビットタイミング信号、44・・・伝送フレームタ
イミング部、45・・・領域識別信号、46・・・領域
分割部、47・・・ATM領域ビットタイミング信号、
48・・・パケットタイミング生成部、49・・・パケ
ット蓄積部、5L 52.53.54・・・遷移、41
0・・・PEC回路、411・・・比較信号、412・
・・同期制御部、413・・・パケットタイミング信号
、414・・・比較タイミング信号、415・・・領域
境界変更信号、416・・・アンドゲート、417・・
・受信回路。 特許出願人  日本電信電話株式会社 代理人  弁理士 井 出 直 孝 実施例 伝送フレームフォーマット 第2図 実施例 同期遷移図 第4図 従来例 伝送フレームフォーマット 第 図

Claims (1)

  1. 【特許請求の範囲】 1、誤り制御符号を含むパケット情報ブロックが多重化
    される非同期転送領域およびこのパケット情報ブロック
    とは異なる情報ブロックが多重化される同期転送領域か
    ら構成される伝送フレームの信号列を受信する受信回路
    を備えた 伝送フレーム同期確立装置において、 上記非同期転送領域および上記同期転送領域のサイズは
    あらかじめ定められ、上記非同期転送領域は固定長のパ
    ケット情報ブロックで構成され、上記受信回路からの上
    記パケット情報ブロックの正常性を検出する正常性検出
    手段と、この正常性検出手段の検出出力が所定の周期性
    を満たすことを判定しこの判定結果に基づき上記非同期
    転送領域と上記同期転送領域との境界を決定する決定手
    段を含む ことを特徴とする伝送フレーム同期確立装置。 2、上記正常性検出手段は、上記受信回路からの信号列
    を入力しビットタイミング信号を抽出するビット同期回
    路と、上記ビット同期回路の出力信号に基づき領域境界
    位置をあらかじめ定めて上記同期転送領域と上記非同期
    転送領域との領域識別を行う領域識別信号および非同期
    転送領域に対応する非同期転送領域ビットタイミング信
    号を出力し、入力する領域境界変更信号に基づきこのあ
    らかじめ定めた領域境界位置を変更する伝送フレームタ
    イミング部と、上記領域識別信号に基づき上記受信回路
    からの信号列を上記同期転送領域と上記非同期転送領域
    とに分割する領域分割部と、上記領域分割部からの分割
    された上記非同期転送領域の1個のパケット情報ブロッ
    クを一時蓄積するパケット蓄積部と、上記パケット蓄積
    部の内容の誤り検査を行い検査結果を出力する誤り検査
    回路と、上記非同期転送領域ビットタイミング信号に基
    づきパケット境界位置をあらかじめ定めて比較タイミン
    グ信号を出力し、入力するパケットタイミング信号に基
    づきこのあらかじめ定められたパケット境界位置を変更
    するパケットタイミング生成部と、上記比較タイミング
    信号により上記比較結果を出力するアンドゲートとを含
    む請求項1記載の伝送フレーム同期確立装置。 3、上記決定手段は上記アンドゲートの出力する検査結
    果に基づき上記パケットタイミング信号および上記領域
    境界変更信号を出力する同期制御部を含む請求項1記載
    の伝送フレーム同期確立装置。
JP2164530A 1990-06-22 1990-06-22 伝送フレーム同期確立装置 Pending JPH0454742A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2164530A JPH0454742A (ja) 1990-06-22 1990-06-22 伝送フレーム同期確立装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2164530A JPH0454742A (ja) 1990-06-22 1990-06-22 伝送フレーム同期確立装置

Publications (1)

Publication Number Publication Date
JPH0454742A true JPH0454742A (ja) 1992-02-21

Family

ID=15794920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2164530A Pending JPH0454742A (ja) 1990-06-22 1990-06-22 伝送フレーム同期確立装置

Country Status (1)

Country Link
JP (1) JPH0454742A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0656704A1 (en) * 1993-11-25 1995-06-07 Koninklijke KPN N.V. Method and devices for transmitting data packets via a network operating in accordance with the synchronous digital hierarchy (SDH)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0656704A1 (en) * 1993-11-25 1995-06-07 Koninklijke KPN N.V. Method and devices for transmitting data packets via a network operating in accordance with the synchronous digital hierarchy (SDH)
NL9302040A (nl) * 1993-11-25 1995-06-16 Nederland Ptt Werkwijze en inrichtingen voor het overdragen van gegevens over een volgens de synchrone digitale hiërarchie (SDH) werkend netwerk.

Similar Documents

Publication Publication Date Title
KR100330335B1 (ko) 2방향링크를통한데이터전송을동기화하는방법및시스템
JPS63142742A (ja) 遂次ビツト・ストリーム内の予定のビツト・パターンを検出するための方法及び装置
US8539316B2 (en) Method and device for synchronizing reception of data packets
US20030161351A1 (en) Synchronizing and converting the size of data frames
JPH0454742A (ja) 伝送フレーム同期確立装置
JPS5939939B2 (ja) 同期転送制御方式
US6928124B2 (en) Method and system for fast synchronization multiframe structures using periodic signatures
JPH02177643A (ja) 超動信号検出装置
NL194630C (nl) Werkwijze voor het opsporen van een verlies van synchronisatie in een numeriek communicatienet en een terminal voor het toepassen van de werkwijze.
JPH0279631A (ja) フレーム同期回路
JPH01120924A (ja) フレーム同期回路
JP3180594B2 (ja) フレームアドレス一致検出方式
JP2576364B2 (ja) ループ型伝送装置
JP2833593B2 (ja) マルチフレーム同期装置
JP2990094B2 (ja) フレーム同期回路
JPS5894253A (ja) 符号誤り検出方式
KR19990075717A (ko) 비동기 전송 모드 망에서의 프레임 동기 검출방법
KR19990075718A (ko) 비동기 전송 모드 망에서의 프레임 동기 검출방법
JPH02305130A (ja) フレーム同期回路
Simmonds et al. Data Link Protocols
JPH08321838A (ja) 特定フレームを検出する情報伝送装置
JPH0964848A (ja) 巡回冗長符号誤り検査方式
JPH01154642A (ja) フレーム同期装置
JPH08125649A (ja) フレーム同期検出方式
JPH01286552A (ja) 信号処理方式