JPH04280228A - Thin film field effect type transistor driving liquid crystal display element array and driving method thereof - Google Patents

Thin film field effect type transistor driving liquid crystal display element array and driving method thereof

Info

Publication number
JPH04280228A
JPH04280228A JP3043101A JP4310191A JPH04280228A JP H04280228 A JPH04280228 A JP H04280228A JP 3043101 A JP3043101 A JP 3043101A JP 4310191 A JP4310191 A JP 4310191A JP H04280228 A JPH04280228 A JP H04280228A
Authority
JP
Japan
Prior art keywords
gate
line
storage capacitor
field effect
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3043101A
Other languages
Japanese (ja)
Other versions
JP3089675B2 (en
Inventor
Hiroaki Moriyama
浩明 森山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4310191A priority Critical patent/JP3089675B2/en
Publication of JPH04280228A publication Critical patent/JPH04280228A/en
Application granted granted Critical
Publication of JP3089675B2 publication Critical patent/JP3089675B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PURPOSE:To prevent the short circuit between electrodes due to a pin hole in a gate insulating film by further using a high resistance semiconductor layer other than the gate insulating film as the inter-layer insulating film of an accu mulation capacitor. CONSTITUTION:A chromium film is formed on a glass base plate 11 and patterned, whereby a gate line 1(N), a gate electrode 2(M, N) and an accumulation capacitor 12 consisting of chromium are formed. A silicon nitride film as a gate insulating film 7, an amorphous silicon hydride film 8, and an amorphous silicon hydride film 9 doped with phosphorous are successively formed. The amorphous silicon hydride film 8 and the amorphous silicone film 9 are patterned to form lands in the crossing point of the gate line 1 and an accumulation capacitor line 12N with a source line 3(M) on the gate electrode 2, and further in the superposed part of a picture element electrode 6(M, N) with the accumulation capacitor 12(N). An ITO film which is a transparent electrode is formed and then patterned into the picture element electrode 6(M, N).

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、薄膜電界効果型トラン
ジスタ駆動液晶表示素子アレイに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a thin film field effect transistor driven liquid crystal display element array.

【0002】0002

【従来の技術】薄膜電界効果型トランジスタ駆動液晶表
示装置においては、薄膜電界効果型トランジスタはスイ
ッチング素子として使用される。このスイッチング素子
として水素化アモルファスシリコン薄膜電界効果型トラ
ンジスタを用いた場合の従来の表示素子アレイを図6に
示す。図6(a)は平面図、図6(b)は図6(a)の
A−A線断面図である。そして、1画素の等価回路を図
7に示す。さらに、駆動波形のタイミングチャートを図
8に示す。
2. Description of the Related Art In a thin film field effect transistor driven liquid crystal display device, a thin film field effect transistor is used as a switching element. FIG. 6 shows a conventional display element array using hydrogenated amorphous silicon thin film field effect transistors as switching elements. FIG. 6(a) is a plan view, and FIG. 6(b) is a sectional view taken along the line AA in FIG. 6(a). FIG. 7 shows an equivalent circuit of one pixel. Furthermore, a timing chart of drive waveforms is shown in FIG.

【0003】図6において、1(N−1),1(N)…
,(N=1,2,…)はゲート線、2(M,N),(M
=1,2,…,N=1,2,…)はゲート電極、3(M
−1),3(M),…,(M=1,2,…)はソース線
、4はソース電極、5はドレイン電極、6(M,N)は
画素電極、7はゲート絶縁膜、8は高抵抗のアモルファ
スシリコン膜、9は燐をドープしたアモルファスシリコ
ン膜、10は表面保護膜、11はガラス基板、12Nは
蓄積コンデンサ線である。図7において、T(M,N)
は薄膜電界効果型トランジスタ、14は液晶からなる1
画素の液晶コンデンサ、Cstは蓄積コンデンサ、Cg
dは薄膜電界効果型トランジスタにおけるゲート・ドレ
イン間の寄生容量であり、チャネル容量や、ゲート電極
及びドレイン電極の重なりから発生する。15は液晶を
挟んで配置された対向電極である。実際の液晶表示素子
アレイでは、図7の等価回路がマトリックス状に配置さ
れている。図8において、Vgnはn番目のゲート線1
(N)に印加される走査パルス、VsmはM番目のソー
ス線に印加される信号、Vdmnは画素電極6(M,N
)の電位、Vcは対向電極15の電位である。
In FIG. 6, 1(N-1), 1(N)...
, (N=1,2,...) are gate lines, 2(M,N), (M
=1,2,...,N=1,2,...) is the gate electrode, 3(M
-1), 3 (M), ..., (M = 1, 2, ...) are source lines, 4 is a source electrode, 5 is a drain electrode, 6 (M, N) is a pixel electrode, 7 is a gate insulating film, 8 is a high-resistance amorphous silicon film, 9 is an amorphous silicon film doped with phosphorus, 10 is a surface protection film, 11 is a glass substrate, and 12N is a storage capacitor line. In Figure 7, T(M,N)
1 is a thin film field effect transistor, and 14 is a liquid crystal.
Pixel liquid crystal capacitor, Cst is storage capacitor, Cg
d is the parasitic capacitance between the gate and drain of the thin film field effect transistor, which is generated from the channel capacitance and the overlap between the gate electrode and the drain electrode. 15 is a counter electrode arranged with the liquid crystal in between. In an actual liquid crystal display element array, the equivalent circuit shown in FIG. 7 is arranged in a matrix. In FIG. 8, Vgn is the nth gate line 1
(N), Vsm is the signal applied to the M-th source line, and Vdmn is the pixel electrode 6 (M, N
), and Vc is the potential of the counter electrode 15.

【0004】図6を用いて、従来の薄膜電界効果型トラ
ンジスタ駆動液晶表示素子アレイの構造について製造工
程を示すことにより説明する。まずガラス基板11上に
クロムからなるゲート線1(N),N=1,2,…、ゲ
ート電極2(M,N)及び蓄積コンデンサ線12Nを形
成する。次に、窒化シリコンからなるゲート絶縁膜7、
アモルファスシリコン膜8、燐をドープしたアモルファ
スシリコン膜9を連続して成膜し、ゲート電極2(M,
N)上、ゲート線1(N)及び蓄積コンデンサ線12N
とソース線3(M)との交点に、アモルファスシリコン
膜8、燐をドープしたアモルファスシリコン膜9からな
る島を形成する。そして、インジウム−錫の酸化物(I
TO)からなる画素電極6(M,N)を形成する。さら
に、クロムを用いて、ソース線3(M)、ソース電極4
、及びドレイン電極5を形成する。この工程に続いて、
ソース電極4とドレイン電極5間との間の燐をドープし
たアモルファスシリコン膜9を除去することにより薄膜
電界効果型トランジスタは完成する。最後に、窒化シリ
コンからなる表面保護膜10を形成することにより、従
来の薄膜電界効果型トランジスタ駆動液晶表示素子アレ
イが完成する。
The structure of a conventional thin film field effect transistor-driven liquid crystal display element array will be explained by showing the manufacturing process with reference to FIG. First, gate lines 1 (N), N=1, 2, . . . , gate electrodes 2 (M, N) and storage capacitor lines 12N made of chromium are formed on a glass substrate 11. Next, a gate insulating film 7 made of silicon nitride,
An amorphous silicon film 8 and a phosphorus-doped amorphous silicon film 9 are successively formed to form a gate electrode 2 (M,
N) Upper, gate line 1 (N) and storage capacitor line 12N
An island made of an amorphous silicon film 8 and a phosphorous-doped amorphous silicon film 9 is formed at the intersection of the source line 3 (M) and the source line 3 (M). And indium-tin oxide (I
A pixel electrode 6 (M, N) made of (TO) is formed. Furthermore, using chromium, the source line 3 (M), the source electrode 4
, and a drain electrode 5 are formed. Following this process,
By removing the phosphorous-doped amorphous silicon film 9 between the source electrode 4 and drain electrode 5, the thin film field effect transistor is completed. Finally, by forming a surface protection film 10 made of silicon nitride, a conventional thin film field effect transistor driven liquid crystal display element array is completed.

【0005】次に、図7及び図8を用いて本表示素子ア
レイの動作を説明する。まず映像信号の第1フィールド
においては、各表示セルの輝度に対応する信号電圧がソ
ース線3(M)より供給され、ゲート線1(N)に走査
パルスVgnが入力されると薄膜電界効果型トランジス
タT(M,N)がオンし、信号電圧が液晶コンデンサ1
4及び蓄積コンデンサCstに書き込まれる。この場合
、信号電圧の電位は共通電極の電位Vcに対して高いと
する。蓄積コンデンサCstは、液晶コンデンサ14の
内部抵抗によって電荷が放電されて電位が下がるのを補
う役目をする。薄膜電界効果型トランジスタT(M,N
)がオフすると、書き込まれた電圧は次の第2フィール
ドで電圧が書き込まれるまで保持される。映像信号の第
2フィールドでは、第1フィールドと同様にソース線3
(M)に供給された信号電圧はゲート線1(N)に走査
パルスが入力されると液晶コンデンサ14及び蓄積コン
デンサCstに書き込まれる。なお、第2フィールドで
は、信号電圧の電位は共通電極の電位Vcに対して低い
とする。薄膜電界効果型トランジスタT(M,N)がオ
フすると、書き込まれた電圧は次のフィールドで電圧が
書き込まれるまで保持される。このように液晶コンデン
サ及び蓄積コンデンサを利用して液晶に電圧を印加、駆
動し、透過光強度を変調して画像を表示する。フィール
ドごとに書き込む電圧の極性を反転し、液晶を交流駆動
しているのは、液晶材の劣化を防止するためである。
Next, the operation of this display element array will be explained using FIGS. 7 and 8. First, in the first field of the video signal, a signal voltage corresponding to the brightness of each display cell is supplied from the source line 3 (M), and when a scanning pulse Vgn is input to the gate line 1 (N), a thin film field effect type Transistor T (M, N) turns on, and the signal voltage is applied to liquid crystal capacitor 1.
4 and is written to the storage capacitor Cst. In this case, it is assumed that the potential of the signal voltage is higher than the potential Vc of the common electrode. The storage capacitor Cst serves to compensate for the potential drop caused by discharge of charges due to the internal resistance of the liquid crystal capacitor 14. Thin film field effect transistor T (M, N
) is turned off, the written voltage is held until the voltage is written in the next second field. In the second field of the video signal, the source line 3 is connected as in the first field.
(M) is written into the liquid crystal capacitor 14 and the storage capacitor Cst when a scanning pulse is input to the gate line 1 (N). Note that in the second field, the potential of the signal voltage is lower than the potential Vc of the common electrode. When the thin film field effect transistor T(M,N) is turned off, the written voltage is held until the voltage is written in the next field. In this way, a voltage is applied to and driven the liquid crystal using the liquid crystal capacitor and the storage capacitor, and the transmitted light intensity is modulated to display an image. The reason why the polarity of the voltage to be written is reversed for each field and the liquid crystal is driven with alternating current is to prevent deterioration of the liquid crystal material.

【0006】[0006]

【発明が解決しようとする課題】さて、以上述べたよう
に、蓄積コンデンサは液晶コンデンサ内部で電荷が放電
するのを防ぐ機能があるので、できるだけ大きな容量と
することが望ましい。そのためには、蓄積コンデンサ配
線の幅を広くして画素電極との重なり面積を大きくする
必要がある。しかし、その重なり面積が増大すると、ゲ
ート絶縁膜中のごみやピンホールにより画素電極と蓄積
コンデンサ線とが短絡しやすくなり、画素の欠陥が発生
する。この欠陥の発生の割合は重なり面積に比例するの
で、例えば3倍の大きさの蓄積コンデンサを持つ表示素
子アレイでは、画素電極と蓄積コンデンサ線との短絡が
3倍発生するという問題が生ずる。また、ゲート線に印
加される走査パルスがオフする時に、薄膜電界効果型ト
ランジスタ内のゲート・ドレイン間の寄生容量Cgdに
より、突き抜け現象が発生し、ドレイン電極すなわち画
素電極の電位Vdmnは負側にシフトする。このシフト
の大きさΔVlcは、式(1)で計算される。
As described above, since the storage capacitor has the function of preventing charges from discharging inside the liquid crystal capacitor, it is desirable to have as large a capacity as possible. To achieve this, it is necessary to increase the width of the storage capacitor wiring to increase the overlapping area with the pixel electrode. However, when the overlapping area increases, the pixel electrode and the storage capacitor line are likely to be short-circuited due to dust or pinholes in the gate insulating film, resulting in pixel defects. Since the rate of occurrence of this defect is proportional to the overlap area, for example, in a display element array having a storage capacitor three times the size, a problem arises in that short circuits between the pixel electrode and the storage capacitor line occur three times as often. Furthermore, when the scanning pulse applied to the gate line is turned off, a punch-through phenomenon occurs due to the parasitic capacitance Cgd between the gate and drain in the thin film field effect transistor, and the potential Vdmn of the drain electrode, that is, the pixel electrode, shifts to the negative side. shift. The magnitude of this shift ΔVlc is calculated using equation (1).

【0007】[0007]

【0008】ただし、Cgdはゲート・ドレイン間の寄
生容量、Clcは液晶コンデンサの容量、Cstは蓄積
コンデンサの容量、ΔVgは走査パルスの振幅である。 ここで問題となるのは、Cgd及びClcは電圧によっ
てその容量が変化することである。Cgdについては、
薄膜電界効果型トランジスタがオンしているときにはチ
ャネル容量の約1/2とゲート電極及びドレイン電極の
重なり部の容量とから構成されるが,薄膜電界効果型ト
ランジスタのオフ時には走査パルスが閾値電圧以下とな
り、Cgdはゲート電極及びソース電極の重なり部の容
量のみから構成される。式(1)においては、ゲートの
電位がドレインの電位に対して大きいほど、ΔVlcが
大きくなる。Clcついては、液晶は印加された電位に
対して異なる比誘電率をもつ(誘電異方性を持つ)ので
、容量値は一定しない。
Here, Cgd is the parasitic capacitance between the gate and drain, Clc is the capacitance of the liquid crystal capacitor, Cst is the capacitance of the storage capacitor, and ΔVg is the amplitude of the scanning pulse. The problem here is that the capacitances of Cgd and Clc change depending on the voltage. Regarding Cgd,
When the thin film field effect transistor is on, it consists of about 1/2 of the channel capacitance and the capacitance of the overlapping part of the gate electrode and drain electrode, but when the thin film field effect transistor is off, the scanning pulse is below the threshold voltage. Therefore, Cgd is composed only of the capacitance at the overlapping portion of the gate electrode and the source electrode. In equation (1), the larger the gate potential is with respect to the drain potential, the larger ΔVlc becomes. As for Clc, the capacitance value is not constant because the liquid crystal has a dielectric constant that differs depending on the applied potential (has dielectric anisotropy).

【0009】このように、Cgd及びClcが変化する
ために、式(1)で示されるシフト量ΔVlcは印加さ
れる電圧によって様々に変化するので、液晶を対称的に
交流駆動するための対向電極の電位を最適値とすること
が不可能である。この結果、液晶に直流電位が印加され
、ちらつき現象や長時間同じ画面を表示した後には焼き
付き現象が発生して画質を損ない、さらには液晶の劣化
を促進させていた。
As described above, since Cgd and Clc change, the shift amount ΔVlc shown in equation (1) changes variously depending on the applied voltage. It is impossible to set the potential to the optimum value. As a result, a direct current potential is applied to the liquid crystal, causing flickering and burn-in after displaying the same screen for a long period of time, impairing image quality and further accelerating deterioration of the liquid crystal.

【0010】本発明は、蓄積コンデンサ部における短絡
を防止した構造を有した液晶表示素子アレイと、ちらつ
きや焼き付き現象を除去した駆動方法を提供することを
目的としている。
SUMMARY OF THE INVENTION An object of the present invention is to provide a liquid crystal display element array having a structure that prevents short circuits in storage capacitor sections, and a driving method that eliminates flickering and burn-in phenomena.

【0011】[0011]

【課題を解決するための手段】本発明の薄膜電界効果型
トランジスタ駆動液晶表示素子アレイは、絶縁基板上に
所定方向に互いに平行に配置された複数のゲート線と、
前記ゲート線と交差する方向に配置された複数のソース
線と、前記ゲート線およびソース線の各交差位置に対応
してそれぞれ配置された薄膜電界効果型トランジスタと
、前記薄膜電界効果トランジスタのドレインに接続され
た画素電極と、前記ゲート線と平行に配置され前記画素
電極の一部と間にゲート絶縁膜及び高抵抗半導体層を介
して重なり合う部分を有する蓄積コンデンサ線とを有す
るというものである。
[Means for Solving the Problems] A thin-film field effect transistor-driven liquid crystal display element array of the present invention includes a plurality of gate lines arranged parallel to each other in a predetermined direction on an insulating substrate;
A plurality of source lines arranged in a direction intersecting the gate line, a thin film field effect transistor arranged corresponding to each intersection position of the gate line and the source line, and a drain of the thin film field effect transistor. The storage capacitor line has a connected pixel electrode, and a storage capacitor line that is arranged parallel to the gate line and has a portion that overlaps a part of the pixel electrode with a gate insulating film and a high-resistance semiconductor layer interposed therebetween.

【0012】又、本発明の薄膜電界効果トランジスタ駆
動液晶表示素子アレイの駆動方法は、絶縁基板上に所定
方向に互いに平行に配置された複数のゲート線と、前記
ゲート線と交差する方向に配置された複数のソース線と
、前記ゲート線およびソース線の各交差位置に対応して
それぞれ配置された薄膜電界効果型トランジスタと、前
記薄膜電界効果トランジスタのドレインに接続された画
素電極と、前記ゲート線と平行に配置された蓄積コンデ
ンサ線および間にゲート絶縁膜と高抵抗半導体層を介し
て前記蓄積コンデンサ線と重なり合い前記画素電極に接
続されたカバー電極からなる蓄積コンデンサとを有し、
前記蓄積コンデンサの容量値が前記薄膜電界効果型トラ
ンジスタのゲート・ドレイン間の寄生容量に等しい薄膜
電界効果型トランジスタ駆動液晶表示素子アレイの、N
番目の前記ゲート線に印加する走査パルスと極性が逆で
1水平走査線時間を越えない遅れを持つ補正パルスを前
記N番目のゲート線に連結する前記蓄積コンデンサ線に
印加するというものである。
Further, the method for driving a thin film field effect transistor driven liquid crystal display element array of the present invention includes a plurality of gate lines arranged parallel to each other in a predetermined direction on an insulating substrate, and a plurality of gate lines arranged in a direction crossing the gate lines. a plurality of source lines, a thin film field effect transistor disposed corresponding to each intersection of the gate line and the source line, a pixel electrode connected to the drain of the thin film field effect transistor, and a pixel electrode connected to the drain of the thin film field effect transistor; a storage capacitor consisting of a storage capacitor line arranged parallel to the line and a cover electrode that overlaps the storage capacitor line and is connected to the pixel electrode with a gate insulating film and a high-resistance semiconductor layer therebetween;
N of the thin-film field-effect transistor-driven liquid crystal display element array in which the capacitance value of the storage capacitor is equal to the parasitic capacitance between the gate and drain of the thin-film field-effect transistor;
A correction pulse having a polarity opposite to that of the scanning pulse applied to the Nth gate line and having a delay not exceeding one horizontal scanning line time is applied to the storage capacitor line connected to the Nth gate line.

【0013】[0013]

【作用】蓄積コンデンサの層間絶縁膜として、ゲート絶
縁膜の他に高抵抗半導体層も使用することにより、少な
くとも二重絶縁膜となるので、プロセス中に発生するご
みや、ゲート絶縁膜中のピンホールによる電極同士の短
絡を防止することができる。
[Operation] By using a high-resistance semiconductor layer in addition to the gate insulating film as the interlayer insulating film of the storage capacitor, it becomes at least a double insulating film, so dust generated during the process and pins in the gate insulating film can be removed. Short circuits between electrodes due to holes can be prevented.

【0014】又、蓄積コンデンサの大きさを薄膜電界効
果型トランジスタの寄生容量Cgdと同じとし、蓄積コ
ンデンサ線の電位として走査パルスに対して振幅が同じ
で逆極性の補正パルスを印加することにより、突き抜け
現象による画素電極電位のシフトを打ち消すことができ
る。蓄積コンデンサ線に印加されるパルスによる画素電
極電位の変化ΔVlcdは式(2)で示される。
Furthermore, by setting the size of the storage capacitor to be the same as the parasitic capacitance Cgd of the thin film field effect transistor, and applying a correction pulse having the same amplitude and opposite polarity to the scanning pulse as the potential of the storage capacitor line, The shift in pixel electrode potential due to the punch-through phenomenon can be canceled out. A change ΔVlcd in the pixel electrode potential due to a pulse applied to the storage capacitor line is expressed by equation (2).

【0015】[0015]

【0016】なお、ΔVstは蓄積コンデンサ線に印加
される補正パルスの振幅である。そこで、もし、Cst
=Cgd,ΔVgn=ΔVstnであればΔVlc=Δ
Vlcdが成立することになる。蓄積コンデンサにおい
ては、画素電極と蓄積コンデンサ線との間にゲート絶縁
膜と半導体層を挟んでおり、薄膜電界効果型トランジス
タの寄生容量と同構造となる。蓄積コンデンサ線の電位
が画素電極の電位及び閾値電圧よりも高い場合は、薄膜
電界効果型トランジスタにおいて走査パルスが閾値電圧
よりも高い状態になり、チャネルが形成されたことに相
当し、蓄積コンデンサ線の電位が画素電極の電位及び閾
値電圧よりも低い場合は、薄膜電界効果型トランジスタ
において走査パルスが閾値電圧よりも低い状態になり、
チャネルが消滅しオフ状態になることに相当する。した
がって、ΔVg=ΔVstを仮定すると、どのような状
態にもCst=Cgdが成立する。
Note that ΔVst is the amplitude of the correction pulse applied to the storage capacitor line. Therefore, if Cst
=Cgd, ΔVgn=ΔVstn, then ΔVlc=Δ
Vlcd is established. A storage capacitor has a gate insulating film and a semiconductor layer sandwiched between a pixel electrode and a storage capacitor line, and has the same structure as the parasitic capacitance of a thin film field effect transistor. When the potential of the storage capacitor line is higher than the potential of the pixel electrode and the threshold voltage, this corresponds to a state where the scanning pulse is higher than the threshold voltage in the thin film field effect transistor and a channel is formed, and the storage capacitor line When the potential of the pixel electrode is lower than the potential of the pixel electrode and the threshold voltage, the scanning pulse becomes lower than the threshold voltage in the thin film field effect transistor.
This corresponds to the channel disappearing and turning off. Therefore, assuming ΔVg=ΔVst, Cst=Cgd holds true in any state.

【0017】[0017]

【実施例】図1(a)は本発明の薄膜電界効果型トラン
ジスタ駆動液晶表示素子アレイの1実施例を示す平面図
、図1(b)は図1(a)のA−A線断面図である。 1(N−1),1N…(N=1,2,…)はゲート線、
2(M,N),(M=1,2,…,N=1,2,…,)
はゲート電極、3(M−1),3M,…はソース線、4
はソース電極、5はドレイン電極、6(M,N)は画素
電極、7はゲート絶縁膜、8は高抵抗の水素化アモルフ
ァスシリコン膜、9は燐をドープされた水素化アモルフ
ァスシリコン膜、10は表面保護膜、11はガラス基板
、12Nは蓄積コンデンサ線である。
[Embodiment] FIG. 1(a) is a plan view showing one embodiment of the thin-film field effect transistor-driven liquid crystal display element array of the present invention, and FIG. 1(b) is a cross-sectional view taken along the line A-A in FIG. 1(a). It is. 1(N-1), 1N... (N=1, 2,...) are gate lines,
2(M,N), (M=1,2,...,N=1,2,...,)
is the gate electrode, 3(M-1), 3M,... is the source line, 4
is a source electrode, 5 is a drain electrode, 6 (M, N) is a pixel electrode, 7 is a gate insulating film, 8 is a hydrogenated amorphous silicon film with high resistance, 9 is a hydrogenated amorphous silicon film doped with phosphorus, 10 11 is a glass substrate, and 12N is a storage capacitor line.

【0018】本実施例の薄膜電界効果型トランジスタ駆
動画像表示素子アレイの具体的な製造方法を述べること
により、構造の説明をする。まず、ガラス基板11上に
スパッタリング法によりクロムを0.1μm成膜し、パ
ターニングを施すことによりクロムからなるゲート線1
(N),…、ゲート電極2(M,N),…及び蓄積コン
デンサ線12を形成する。続いてゲート絶縁膜7として
窒化シリコン膜を0.3μm、水素化アモルファスシリ
コン膜8を0.2μm、燐をドープした水素化アモルフ
ァスシリコン膜9を0.04μm、プラズマ化学気相成
長法により順に成膜する。次に、水素化アモルファスシ
リコン膜8、燐をドープしたアモルファスシリコン膜9
をパターニングして、ゲート電極2(M,N)上、ゲー
ト線1(N)及び蓄積コンデンサ線12Nとソース線3
(M)との交差点、さらに画素電極6(M,N)と蓄積
コンデンサ線12(N)との重なり部に島を形成する。 そして、スパッタリング法により、透明導電膜であるI
TOを0.05μm成膜した後、画素電極6(M,N)
にパターン化する。さらに、スパッタリング法によりク
ロムを0.4μm成膜した後、パターニングを行なうこ
とにより、ソース線3(M)、ソース電極4及びドレイ
ン電極5を形成する。この工程に続いて、ソース電極4
とドレイン電極5間との間の燐をドープしたアモルファ
スシリコン膜9を除去することにより薄膜電界効果型ト
ランジスタは完成する。最後に、窒化シリコンからなる
表面保護膜10を形成することにより、薄膜電界効果型
トランジスタ駆動液晶表示素子アレイが完成する。
The structure of the thin-film field-effect transistor-driven image display element array of this embodiment will be explained by describing a specific manufacturing method. First, a chromium film of 0.1 μm is formed on a glass substrate 11 by sputtering, and patterned to form a gate line 1 made of chromium.
(N), . . . , gate electrodes 2 (M, N), . . . and storage capacitor lines 12 are formed. Next, as the gate insulating film 7, a silicon nitride film of 0.3 μm thickness, a hydrogenated amorphous silicon film 8 of 0.2 μm thickness, and a phosphorous-doped hydrogenated amorphous silicon film 9 of 0.04 μm thickness were sequentially formed by plasma chemical vapor deposition. To form a film. Next, a hydrogenated amorphous silicon film 8 and a phosphorous-doped amorphous silicon film 9 are formed.
on the gate electrode 2 (M, N), the gate line 1 (N), the storage capacitor line 12N and the source line 3.
An island is formed at the intersection with (M) and also at the overlap between the pixel electrode 6 (M, N) and the storage capacitor line 12 (N). Then, by a sputtering method, a transparent conductive film of I
After forming a 0.05 μm TO film, the pixel electrode 6 (M, N)
pattern. Further, a 0.4 μm thick chromium film is formed by sputtering, and then patterned to form a source line 3 (M), a source electrode 4, and a drain electrode 5. Following this step, the source electrode 4
By removing the phosphorous-doped amorphous silicon film 9 between the drain electrode 5 and the drain electrode 5, the thin film field effect transistor is completed. Finally, by forming a surface protection film 10 made of silicon nitride, a thin film field effect transistor driven liquid crystal display element array is completed.

【0019】以上のように、本発明の構造の薄膜電界効
果型トランジスタ駆動液晶表示素子アレイによれば、蓄
積コンデンサ部において、電極間にゲート絶縁膜、アモ
ルファスシリコン半導体膜及び燐をドープしたアモルフ
ァスシリコン膜の3層が挿入されるので、ゴミやピンホ
ールによる電極間の短絡が防止できる。実際に、本構造
をもつ対角10インチの大きさの薄膜電界効果型トラン
ジスタ駆動の液晶表示装置を作製した。画素数は縦40
0、横1920で、蓄積コンデンサ部の重なりは従来と
同面積とした。従来は蓄積コンデンサ部における短絡が
10個以上であったが、本発明の構造の薄膜電界効果型
トランジスタ駆動液晶表示素子アレイでは、短絡が3個
以下であった。
As described above, according to the thin-film field-effect transistor-driven liquid crystal display element array having the structure of the present invention, in the storage capacitor section, a gate insulating film, an amorphous silicon semiconductor film, and a phosphorus-doped amorphous silicon film are formed between the electrodes. Since three layers of membrane are inserted, short circuits between electrodes due to dust or pinholes can be prevented. Actually, a liquid crystal display device having this structure and having a diagonal size of 10 inches and driven by a thin film field effect transistor was manufactured. Number of pixels is 40 vertically
0, width 1920, and the overlapping area of the storage capacitor portion is the same as the conventional one. Conventionally, there were 10 or more short circuits in the storage capacitor section, but in the thin film field effect transistor driven liquid crystal display element array having the structure of the present invention, the number of short circuits was 3 or less.

【0020】次に、本発明の薄膜電界効果トランジスタ
駆動液晶表示素子アレイの駆動方法の1実施例について
説明する。図2(a)は本発明の駆動方法の1実施例で
駆動するのに好適な液晶表示素子アレイの平面図、図2
(b)は図2(a)のA−A線断面図、図2(c)は図
2(a)のB−B線断面図である。
Next, an embodiment of the method for driving a thin film field effect transistor driven liquid crystal display element array according to the present invention will be described. FIG. 2(a) is a plan view of a liquid crystal display element array suitable for driving in one embodiment of the driving method of the present invention.
2(b) is a sectional view taken along line AA in FIG. 2(a), and FIG. 2(c) is a sectional view taken along line BB in FIG. 2(a).

【0021】図において、1(N−1),1(N)はゲ
ート線、2(M,N)はゲート電極、3(M−1),3
(M)はソース線、4はソース電極、5はドレイン電極
、6(M,N)は画素電極、7はゲート絶縁膜、8はア
モルファスシリコン膜、9は燐をドープされたアモルフ
ァスシリコン膜、10は表面保護膜、11はガラス基板
、12Nは蓄積コンデンサ線、13(M,N)はカバー
電極である。
In the figure, 1 (N-1), 1 (N) are gate lines, 2 (M, N) are gate electrodes, 3 (M-1), 3
(M) is a source line, 4 is a source electrode, 5 is a drain electrode, 6 (M, N) is a pixel electrode, 7 is a gate insulating film, 8 is an amorphous silicon film, 9 is an amorphous silicon film doped with phosphorus, 10 is a surface protective film, 11 is a glass substrate, 12N is a storage capacitor wire, and 13 (M, N) is a cover electrode.

【0022】まず、本実施例の駆動方法に用いる薄膜電
界効果型トランジスタ駆動液晶表示素子アレイの構造を
説明する。前述の実施例の液晶表示素子アレイと異なる
のは、カバー電極13(M,N)を追加し、蓄積コンデ
ンサ線12との重なりの幅、長さ、構造について、薄膜
電界効果型トランジスタのゲート電極2・ドレイン電極
5の重なり部と同一にしている。図2(b),図2(c
)から明らかなように、薄膜電界効果型トランジスタの
中央部で切断した場合のドレイン電極側の構造は、蓄積
コンデンサ部の構造と同一となる。従って、Cst=C
gdとすることができる。
First, the structure of a thin film field effect transistor driven liquid crystal display element array used in the driving method of this embodiment will be explained. The difference from the liquid crystal display element array of the above embodiment is that a cover electrode 13 (M, N) is added, and the width, length, and structure of the overlap with the storage capacitor line 12 are different from the gate electrode of the thin film field effect transistor. 2. It is made the same as the overlapping part of the drain electrode 5. Figure 2(b), Figure 2(c)
), when the thin film field effect transistor is cut at the center, the structure on the drain electrode side is the same as the structure of the storage capacitor section. Therefore, Cst=C
It can be gd.

【0023】図3は1画素の等価回路図、図4は駆動方
法を説明するためのタイミングチャートである。T(M
,N)は薄膜電界効果型トランジスタ、14は液晶から
なる1画素の液晶コンデンサ、Cstは蓄積コンデンサ
、Cgdは薄膜電界効果型トランジスタにおけるゲート
・ドレイン間の寄生容量であり、チャネル容量や、ゲー
ト電極及びドレイン電極の重なりから発生する。15は
液晶を挟んで配置された対向電極、12Nは蓄積コンデ
ンサ線6(M,N)は画素電極である。さらにCstp
は追加蓄積コンデンサである。後述する実施例の説明上
必要とするが、本実施例とは無関係である。実際の液晶
表示素子アレイでは、図3の等価回路がマトリックス状
に配置されている。図4において、VgnはN番目のゲ
ート線1(N)に印加される走査パルス、Vstnは蓄
積コンデンサ線に印加される補正パルス、Vsmはm番
目のソース線3(M)に印加される信号電圧、Vdnは
画素電極の電位である。補正パルスVstnは、走査パ
ルスVgnと振幅は同じで、極性が逆で、1水平走査線
時間(1H)以内の遅れを持つ。また対向電極の電位V
cは、信号電圧Vsの振幅の中心電圧としている。
FIG. 3 is an equivalent circuit diagram of one pixel, and FIG. 4 is a timing chart for explaining the driving method. T(M
, N) is a thin film field effect transistor, 14 is a one-pixel liquid crystal capacitor made of liquid crystal, Cst is a storage capacitor, and Cgd is a parasitic capacitance between the gate and drain of the thin film field effect transistor, including the channel capacitance and the gate electrode. and occurs from the overlap of the drain electrodes. Reference numeral 15 indicates a counter electrode arranged with the liquid crystal interposed therebetween, and reference numeral 12N indicates a storage capacitor line 6 (M,N) which indicates a pixel electrode. Further Cstp
is the additional storage capacitor. Although it is necessary for explaining the embodiment described later, it is unrelated to the present embodiment. In an actual liquid crystal display element array, the equivalent circuit shown in FIG. 3 is arranged in a matrix. In FIG. 4, Vgn is a scanning pulse applied to the Nth gate line 1 (N), Vstn is a correction pulse applied to the storage capacitor line, and Vsm is a signal applied to the mth source line 3 (M). The voltage, Vdn, is the potential of the pixel electrode. The correction pulse Vstn has the same amplitude as the scanning pulse Vgn, opposite polarity, and has a delay of less than one horizontal scanning line time (1H). Also, the potential V of the counter electrode
c is the center voltage of the amplitude of the signal voltage Vs.

【0024】本発明による駆動方法の1実施例について
図3,図4を参照して説明する。まず映像信号の第1フ
ィールドにおいては、各表示セルの輝度に対応する信号
電圧がソース線3(M)より供給され、ゲート線1(N
)に走査パルスVgnが入力されると薄膜電界効果型ト
ランジスタT(M,N)がオンし、信号電圧が液晶コン
デンサ14及び蓄積コンデンサCstに書き込まれる(
電位は、図4のVdn)。第1フィールドでは、信号電
圧の電位は共通電極の電位Vcに対して高いとする。こ
の書き込みの途中で、蓄積コンデンサ線12(N)に印
加された補正パルスVstnは走査パルスとは逆に振れ
る。走査パルスVgnがオフする(下がる)時、寄生容
量Cgdにより、前述した式(1)で示される大きさΔ
Vlcだけ、画素の電位Vdnはシフトさせられる。
An embodiment of the driving method according to the present invention will be described with reference to FIGS. 3 and 4. First, in the first field of the video signal, a signal voltage corresponding to the brightness of each display cell is supplied from the source line 3 (M), and the gate line 1 (N
), the thin film field effect transistor T(M,N) is turned on, and the signal voltage is written to the liquid crystal capacitor 14 and the storage capacitor Cst (
The potential is Vdn in FIG. 4). In the first field, it is assumed that the potential of the signal voltage is higher than the potential Vc of the common electrode. During this writing, the correction pulse Vstn applied to the storage capacitor line 12 (N) swings in the opposite direction to the scanning pulse. When the scanning pulse Vgn turns off (goes down), the parasitic capacitance Cgd causes the magnitude Δ shown in the above equation (1) to increase.
The pixel potential Vdn is shifted by Vlc.

【0025】しかし、走査パルスVgnがオフした直後
に、補正パルスVstnが立ち上がるので、前述した式
(2)で示される大きさΔVlcdだけ、画素の電位V
dnは再びシフトさせられる。ここで、Cst=Cgd
,ΔVgn=ΔVstnなので、ΔVlc=ΔVlcd
が成立する。すなわち、走査パルスVgnのオフ時に、
画素電極の電位Vdnが受けたシフトは、補正パルスV
stnの立ち上がり時に打ち消されて、元に戻ることに
なる。その後、画素電極の電位Vdnは、液晶コンデン
サ内の抵抗によって多少低下するが、次に第2フィール
ドで電圧が書き込まれるまで保持される。映像信号の第
2フィールドでは、第1フィールドと同様にソース線3
(M)に供給された信号電圧はゲート線1(N)に走査
パルスが入力されると液晶コンデンサ14及び蓄積コン
デンサCstに書き込まれる。なお、第2フィールドで
は、信号電圧の電位は共通電極の電位Vcに対して低い
とする。第1フィールドと同様に、書き込みの途中で、
蓄積コンデンサ線12に印加された補正パルスVstn
は走査パルスとは逆に振れる。走査パルスVgnがオフ
する(下がる)時、寄生容量Cgdにより、やはり式(
1)で示される大きさΔVlcだけ、画素の電位Vdn
はシフトさせられる。しかし、走査パルスVgnがオフ
した直後に、補正パルスVstnが立ち上がるので、式
(2)で示される大きさだけΔVlcdだけ、画素の電
位Vdnは再びシフトさせられて、第1フィールドと同
様元に戻る。その後、画素電極の電位Vdnは、液晶コ
ンデンサ内の抵抗によって多少低下するが、次のフィー
ルドで電圧が書き込まれるまで保持される。
However, since the correction pulse Vstn rises immediately after the scanning pulse Vgn is turned off, the pixel potential V
dn is shifted again. Here, Cst=Cgd
, ΔVgn=ΔVstn, so ΔVlc=ΔVlcd
holds true. That is, when the scanning pulse Vgn is off,
The shift received by the potential Vdn of the pixel electrode is caused by the correction pulse V
When stn rises, it is canceled and returns to the original state. Thereafter, the potential Vdn of the pixel electrode decreases somewhat due to the resistance within the liquid crystal capacitor, but is maintained until the next voltage is written in the second field. In the second field of the video signal, the source line 3 is connected as in the first field.
(M) is written into the liquid crystal capacitor 14 and the storage capacitor Cst when a scanning pulse is input to the gate line 1 (N). Note that in the second field, the potential of the signal voltage is lower than the potential Vc of the common electrode. As with the first field, in the middle of writing,
Correction pulse Vstn applied to storage capacitor line 12
swings in the opposite direction to the scanning pulse. When the scanning pulse Vgn turns off (goes down), the equation (
1) The pixel potential Vdn is increased by the magnitude ΔVlc shown in
is shifted. However, immediately after the scanning pulse Vgn turns off, the correction pulse Vstn rises, so the pixel potential Vdn is shifted again by ΔVlcd, which is the magnitude shown by equation (2), and returns to the original state as in the first field. . Thereafter, the potential Vdn of the pixel electrode decreases somewhat due to the resistance within the liquid crystal capacitor, but is maintained until a voltage is written in the next field.

【0026】以上説明したような寄生容量によるシフト
分を補正する駆動方法によれば、液晶に非対称電圧や直
流電圧が印加されることを極力防止できる。
According to the driving method for correcting the shift due to parasitic capacitance as described above, it is possible to prevent as much as possible from applying an asymmetrical voltage or DC voltage to the liquid crystal.

【0027】本実施例で述べた蓄積コンデンサの構造を
持つ対角10インチの大きさの薄膜電界効果型トランジ
スタ液晶表示装置を作製した。画素数は縦400、横1
920とした。本発明の駆動方法により液晶パネルを駆
動したところ、ちらつき現象や、長時間同じ画面を表示
した後の焼き付き現象は観測されなかった。
A thin film field effect transistor liquid crystal display device having a diagonal size of 10 inches and having the storage capacitor structure described in this example was fabricated. Number of pixels is 400 vertically and 1 horizontally
It was set at 920. When a liquid crystal panel was driven by the driving method of the present invention, no flickering phenomenon or burn-in phenomenon after displaying the same screen for a long time was observed.

【0028】本発明による駆動方法を採用することがで
きる、素子アレイの他の構造例を図5に示す。本構造例
においては、蓄積コンデンサの容量値を大きくするため
、N−1番目のゲート線1(N−1)上に追加蓄積コン
デンサ電極16を形成して、追加蓄積コンデンサCst
p(図3)を形成している。図3において、破線部が追
加蓄積コンデンサCstpである。この追加蓄積コンデ
ンサCstpにより、液晶コンデンサ14、蓄積コンデ
ンサCstとのコンデンサ系での電荷保持率を向上させ
、液晶に印加される電圧を確実にしている。
Another structural example of an element array to which the driving method according to the present invention can be applied is shown in FIG. In this structure example, in order to increase the capacitance value of the storage capacitor, an additional storage capacitor electrode 16 is formed on the N-1st gate line 1 (N-1), and the additional storage capacitor Cst
p (Figure 3). In FIG. 3, the broken line portion is the additional storage capacitor Cstp. This additional storage capacitor Cstp improves the charge retention rate in the capacitor system of the liquid crystal capacitor 14 and the storage capacitor Cst, thereby ensuring the voltage applied to the liquid crystal.

【0029】以上の説明において、高抵抗半導体層とし
て水素化アモルファスシリコン膜を使用したが、ノンド
ープ多結晶シリコン膜等の他の半導体も使用できる。水
素化アモルファスシリコン膜を使用した場合には、補正
パルスは外部の集積回路で発生し、蓄積コンデンサ配線
に入力するので、多端子の接続が必要となる。しかし、
多結晶シリコン膜を使用すると、補正パルス発生回路を
同一のガラス基板上に形成できるので、水素化アモルフ
ァスシリコン膜を使用した場合に比べ、端子接続の点で
有利である。さらに、配線材料として、クロムを用いた
が、アルミニウム、タンタル、モリブデン、チタン等の
他の金属も使用できる。また、ゲート絶縁膜、表面保護
膜には窒化シリコンを用いたが、二酸化シリコン等の他
の絶縁膜も使用できる。
In the above description, a hydrogenated amorphous silicon film is used as the high-resistance semiconductor layer, but other semiconductors such as a non-doped polycrystalline silicon film can also be used. When a hydrogenated amorphous silicon film is used, the correction pulse is generated in an external integrated circuit and input to the storage capacitor wiring, requiring multi-terminal connections. but,
If a polycrystalline silicon film is used, the correction pulse generation circuit can be formed on the same glass substrate, which is advantageous in terms of terminal connections compared to the case where a hydrogenated amorphous silicon film is used. Furthermore, although chromium is used as the wiring material, other metals such as aluminum, tantalum, molybdenum, titanium, etc. can also be used. Further, although silicon nitride is used for the gate insulating film and the surface protection film, other insulating films such as silicon dioxide can also be used.

【0030】[0030]

【発明の効果】以上述べてきたように、本発明の薄膜電
界効果型トランジスタ駆動液晶表示素子アレイによれば
、蓄積コンデンサ部における電極間の短絡が減少し、製
造歩留まりが向上する。また、本発明の駆動法によれば
、ちらつき、焼き付き現象のない高画質の画像表示が可
能である。
As described above, according to the thin-film field-effect transistor-driven liquid crystal display element array of the present invention, short circuits between electrodes in the storage capacitor section are reduced, and manufacturing yield is improved. Furthermore, according to the driving method of the present invention, it is possible to display high-quality images without flickering or burn-in phenomena.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明薄膜電界効果型トランジスタ駆動液晶表
示素子アレイの1実施例を示す平面図(図1(a))お
よび断面図(図1(b))である。
FIG. 1 is a plan view (FIG. 1(a)) and a cross-sectional view (FIG. 1(b)) showing one embodiment of a thin-film field-effect transistor-driven liquid crystal display element array according to the present invention.

【図2】本発明薄膜電界効果型トランジスタ駆動液晶表
示素子アレイの駆動方法の1実施を適用するのに好適な
液晶表示素子アレイの構造例を示す図である。図2(a
)は平面図、図2(b)は図2(a)のA−A線断面図
、図2(c)は図2(a)のB−B線断面図である。
FIG. 2 is a diagram showing an example of the structure of a liquid crystal display element array suitable for applying one embodiment of the method for driving a thin film field effect transistor-driven liquid crystal display element array of the present invention. Figure 2 (a
) is a plan view, FIG. 2(b) is a sectional view taken along line AA in FIG. 2(a), and FIG. 2(c) is a sectional view taken along line BB in FIG. 2(a).

【図3】図2に示した液晶表示素子アレイの等価回路図
である。
FIG. 3 is an equivalent circuit diagram of the liquid crystal display element array shown in FIG. 2;

【図4】本発明液晶表示素子アレイの駆動方法の1実施
例の説明に使用するタイミングチャートである。
FIG. 4 is a timing chart used to explain one embodiment of a method for driving a liquid crystal display element array according to the present invention.

【図5】本発明液晶表示素子アレイの駆動方法を適用す
るのに好適な他の構造例を示す平面図である。
FIG. 5 is a plan view showing another structural example suitable for applying the method for driving a liquid crystal display element array of the present invention.

【図6】従来の液晶表示素子アレイを示す平面図(図6
(a))および断面図(図6(b))である。
[Fig. 6] A plan view showing a conventional liquid crystal display element array (Fig. 6)
(a)) and a cross-sectional view (FIG. 6(b)).

【図7】従来の液晶表示素子アレイの等価回路図である
FIG. 7 is an equivalent circuit diagram of a conventional liquid crystal display element array.

【図8】従来の液晶表示素子アレイの動作説明に使用す
るタイミングチャートである。
FIG. 8 is a timing chart used to explain the operation of a conventional liquid crystal display element array.

【符号の説明】[Explanation of symbols]

1(N−1),1(N)    ゲート線2(M,N)
    ゲート電極 3(M−1),1(M)    ソース線4    ソ
ース電極 5    ドレイン電極 6(M,N)    画素電極 7    ゲート絶縁膜 8    水素化アモルファスシリコン膜9    燐
をドープした水素化アモルファスシリコン膜10   
 表面保護膜 11    ガラス基板 12(N)    蓄積コンデンサ線 13(M,N)    カバー電極 14    液晶コンデンサ 15    対向電極 16    追加蓄積コンデンサ電極
1 (N-1), 1 (N) Gate line 2 (M, N)
Gate electrode 3 (M-1), 1 (M) Source line 4 Source electrode 5 Drain electrode 6 (M, N) Pixel electrode 7 Gate insulating film 8 Hydrogenated amorphous silicon film 9 Phosphorus-doped hydrogenated amorphous silicon film 10
Surface protective film 11 Glass substrate 12 (N) Storage capacitor wire 13 (M, N) Cover electrode 14 Liquid crystal capacitor 15 Counter electrode 16 Additional storage capacitor electrode

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】  絶縁基板上に所定方向に互いに平行に
配置された複数のゲート線と、前記ゲート線と交差する
方向に配置された複数のソース線と、前記ゲート線およ
びソース線の各交差位置に対応してそれぞれ配置された
薄膜電界効果型トランジスタと、前記薄膜電界効果トラ
ンジスタのドレインに接続された画素電極と、前記ゲー
ト線と平行に配置され前記画素電極の一部と間にゲート
絶縁膜及び高抵抗半導体層を介して重なり合う部分を有
する蓄積コンデンサ線とを有することを特徴とする薄膜
電界効果型トランジスタ駆動液晶表示素子アレイ。
1. A plurality of gate lines arranged parallel to each other in a predetermined direction on an insulating substrate, a plurality of source lines arranged in a direction intersecting the gate lines, and each intersection of the gate line and the source line. A gate insulator is provided between thin film field effect transistors arranged corresponding to respective positions, a pixel electrode connected to the drain of the thin film field effect transistor, and a part of the pixel electrode arranged parallel to the gate line. 1. A thin-film field-effect transistor-driven liquid crystal display element array, comprising a storage capacitor line and a storage capacitor line having an overlapping portion with a high-resistance semiconductor layer interposed therebetween.
【請求項2】  絶縁基板上に所定方向に互いに平行に
配置された複数のゲート線と、前記ゲート線と交差する
方向に配置された複数のソース線と、前記ゲート線およ
びソース線の各交差位置に対応してそれぞれ配置された
薄膜電界効果型トランジスタと、前記薄膜電界効果トラ
ンジスタのドレインに接続された画素電極と、前記ゲー
ト線と平行に配置された蓄積コンデンサ線および間にゲ
ート絶縁膜と高抵抗半導体層を介して前記蓄積コンデン
サ線と重なり合い前記画素電極に接続されたカバー電極
からなる蓄積コンデンサとを有し、前記蓄積コンデンサ
の容量値が前記薄膜電界効果型トランジスタのゲート・
ドレイン間の寄生容量に等しい薄膜電界効果型トランジ
スタ駆動液晶表示素子アレイの、N番目の前記ゲート線
に印加する走査パルスと極性が逆で1水平走査線時間を
越えない遅れを持つ補正パルスを前記N番目のゲート線
に連結する前記蓄積コンデンサ線に印加することを特徴
とする薄膜電界効果型トランジスタ駆動液晶表示素子ア
レイの駆動方法。
2. A plurality of gate lines arranged parallel to each other in a predetermined direction on an insulating substrate, a plurality of source lines arranged in a direction intersecting the gate lines, and each intersection of the gate line and the source line. Thin film field effect transistors arranged corresponding to positions, a pixel electrode connected to the drain of the thin film field effect transistor, a storage capacitor line arranged parallel to the gate line, and a gate insulating film in between. a storage capacitor consisting of a cover electrode overlapping the storage capacitor line and connected to the pixel electrode via a high-resistance semiconductor layer, the capacitance of the storage capacitor being equal to the gate of the thin film field effect transistor;
A correction pulse having a polarity opposite to the scanning pulse applied to the Nth gate line of the thin-film field effect transistor-driven liquid crystal display element array equal to the parasitic capacitance between the drains and having a delay not exceeding one horizontal scanning line time. A method for driving a thin film field effect transistor driven liquid crystal display element array, characterized in that a voltage is applied to the storage capacitor line connected to the Nth gate line.
JP4310191A 1991-03-08 1991-03-08 Thin film field effect transistor driven liquid crystal display element array and driving method Expired - Lifetime JP3089675B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4310191A JP3089675B2 (en) 1991-03-08 1991-03-08 Thin film field effect transistor driven liquid crystal display element array and driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4310191A JP3089675B2 (en) 1991-03-08 1991-03-08 Thin film field effect transistor driven liquid crystal display element array and driving method

Publications (2)

Publication Number Publication Date
JPH04280228A true JPH04280228A (en) 1992-10-06
JP3089675B2 JP3089675B2 (en) 2000-09-18

Family

ID=12654444

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4310191A Expired - Lifetime JP3089675B2 (en) 1991-03-08 1991-03-08 Thin film field effect transistor driven liquid crystal display element array and driving method

Country Status (1)

Country Link
JP (1) JP3089675B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09318975A (en) * 1996-05-30 1997-12-12 Nec Corp Thin-film field effect type transistor element array and its production
US5782665A (en) * 1995-12-29 1998-07-21 Xerox Corporation Fabricating array with storage capacitor between cell electrode and dark matrix
KR100867538B1 (en) * 2002-09-25 2008-11-06 엘지디스플레이 주식회사 Thin film transistor array substrate and method of manufacturing the same
JP2009075301A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
JP2013525832A (en) * 2010-04-16 2013-06-20 北京京東方光電科技有限公司 Common electrode driving method and circuit, and liquid crystal display

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5782665A (en) * 1995-12-29 1998-07-21 Xerox Corporation Fabricating array with storage capacitor between cell electrode and dark matrix
JPH09318975A (en) * 1996-05-30 1997-12-12 Nec Corp Thin-film field effect type transistor element array and its production
KR100867538B1 (en) * 2002-09-25 2008-11-06 엘지디스플레이 주식회사 Thin film transistor array substrate and method of manufacturing the same
JP2009075301A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
JP2013525832A (en) * 2010-04-16 2013-06-20 北京京東方光電科技有限公司 Common electrode driving method and circuit, and liquid crystal display

Also Published As

Publication number Publication date
JP3089675B2 (en) 2000-09-18

Similar Documents

Publication Publication Date Title
US5491347A (en) Thin-film structure with dense array of binary control units for presenting images
EP0661581B1 (en) Active matrix type liquid crystal display apparatus
EP0464579B1 (en) Thin film field effect transistor array for use in active matrix liquid crystal display
KR100209281B1 (en) Lcd and its fabrication method
US6226057B1 (en) Liquid crystal display having overlapped pixel electrodes and method for fabricating the same
JPH05307194A (en) Active matrix display device and its driving method
JP2001075127A (en) Active matrix type liquid crystal display element and its manufacturing method
US7084842B2 (en) Apparatus and method for driving liquid crystal display device
JPH07311390A (en) Liquid crystal display device
KR960014824B1 (en) Active matrix liquid crystal display apparatus
JPH04336530A (en) Liquid crystal display
JPH0451120A (en) Liquid crystal display element array driven by thin-film electric field effect type transistor
JPH05273592A (en) Active matrix type liquid crystal display element and its production
JP3089675B2 (en) Thin film field effect transistor driven liquid crystal display element array and driving method
JP3518851B2 (en) Driving method of active matrix substrate
KR100205378B1 (en) Active matrix liquid crystal display element
JPH03294824A (en) Active matrix type liquid crystal display element array
JP2960268B2 (en) Active matrix liquid crystal panel, manufacturing method and driving method thereof, and active matrix liquid crystal display
JPH06265939A (en) Liquid crystal display device
JPH09243999A (en) Liquid crystal display device
JP2523587B2 (en) Active matrix type liquid crystal display device
KR101376653B1 (en) Liquid crystal display device and method for fabricating the same
US5739878A (en) Liquid crystal display having common electrode with portions removed at thin film transistors
JPS62296123A (en) Active-matrix type liquid-crystal display device
JPH11231343A (en) Active matrix liquid crystal display device and its driving method

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000620

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070721

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080721

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090721

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100721

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100721

Year of fee payment: 10

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100721

Year of fee payment: 10

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110721

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110721

Year of fee payment: 11