JPH04101192A - 文字発生装置 - Google Patents

文字発生装置

Info

Publication number
JPH04101192A
JPH04101192A JP2218792A JP21879290A JPH04101192A JP H04101192 A JPH04101192 A JP H04101192A JP 2218792 A JP2218792 A JP 2218792A JP 21879290 A JP21879290 A JP 21879290A JP H04101192 A JPH04101192 A JP H04101192A
Authority
JP
Japan
Prior art keywords
character
address
character information
generator
rom
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2218792A
Other languages
English (en)
Inventor
Yoshio Sato
美穂 佐藤
Noriyoshi Miyazaki
宮崎 憲芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Office Systems Ltd
Original Assignee
NEC Corp
NEC Office Systems Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Office Systems Ltd filed Critical NEC Corp
Priority to JP2218792A priority Critical patent/JPH04101192A/ja
Publication of JPH04101192A publication Critical patent/JPH04101192A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は文字発生装置に関し、特にキャラクタジェネレ
ータROM (以下CGROMと記す)を備えた文字発
生装置に関する。
〔従来の技術〕
従来の文字発生装置は、CGROMはメモリマツプ上に
置かれ、CGROMを選択するアドレスでCGROM選
択信号を発生すると同時にCGROMにもアドレスを与
えることにより、文字パターンデータを読み出すように
なっていた。
第2図は、このような従来例のブロック図である。
〔発明が解決しようとする課題〕
上述した従来の文字発生装置では、一つの文字パターン
データを読み出すためにはその文字のコードより予めC
GROM内の格納アドレスを算出しておいてから、CG
ROMにアドレスを与えなければならす、文字パターン
データを読み出す前に前処理として煩雑なアドレス計算
が必要だという欠点がある。
本発明の目的は、以上の欠点を解決し、レジスタに文字
情報を与えるだけで文字パターンデータを得ることが出
来るような文字発生装置を提供することにある。
〔課題を解決するための手段〕
本発明の文字発生装置は、文字コード等の文字情報を格
納する文字情報レジスタと、前記文字情報をもとにCG
ROMアドレスを発生するアドレスレジスタと、前記文
字情報をもとにCGROMアドレスを発生するアドレス
ジェネレータ及びCGROMにより構成される。このよ
うにすることにより、文字情報レジスタに文字情報を与
えるだけで、文字情報レジスタに格納された文字情報を
用いてアドレスジェネレータが自動的にCGROMに対
してアドレスを発生し、文字パターンデータを得ること
が出来る。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例の構成を示すブロック図であ
る。
第1図において、文字情報レジスタ2はアドレスデコー
ダ1を経て、I10書き込み信号10、I10読み出し
信号11、アドレスバス12及びデータバス13と接続
されている。ここでI10書き込み信号10により文字
情報が文字情報レジスタ2に書き込まれると、文字情報
レジスタ2は文字コード情報15を生成しアドレスジェ
ネレータ3に与える。
アドレスジェネレータ3は、文字フード情報15を基に
CGROM選択信号16を生成すると同時にCGROM
アドレス17を与えることでCGROM5に文字パター
ンデータ18を出力させる。このようにすることにより
I10読み出し信号11により生成される読み出しデー
タ制御信号14により、前記文字情報に対応した文字パ
ターンデータ18を得ることができる。
ここで、読み出しデータ制御信号14により駆動される
カウンタ4が自動的にアドレスジェネレータ3の生成す
るアドレスを増減させるため、I10読み出し信号11
のみで、順次連続した文字パターンデータ18を得るこ
とが出来る。
〔発明の効果〕
以上説明したように本発明は、文字情報レジスタ及びア
ドレスジェネレータを用いてCGROMアドレスを自動
的に発生させることにより、文字情報を与えるだけで煩
雑なアドレス計算を必要とせずに、CGROMから文字
パターンデータを得ることができるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来の装置の構成を示すブロック図である。 1.1′・・・アドレスデコーダ、2・・・文字情報レ
ジスタ、3・・・アドレスジェネレータ、4・・・カウ
ンタ、5,5’・・・キャラクタ・ジェネレーターRO
M、6.6’ ・・・データバッファ。

Claims (1)

    【特許請求の範囲】
  1. 文字情報を格納する文字情報レジスタ及び前記文字情報
    よりキャラクタジェネレータROMアドレスを発生する
    アドレスジェネレータを有し、前記レジスタに文字情報
    を書き込みことにより文字情報に対応した文字パターン
    データを読み出せることを特徴とする文字発生装置。
JP2218792A 1990-08-20 1990-08-20 文字発生装置 Pending JPH04101192A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2218792A JPH04101192A (ja) 1990-08-20 1990-08-20 文字発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2218792A JPH04101192A (ja) 1990-08-20 1990-08-20 文字発生装置

Publications (1)

Publication Number Publication Date
JPH04101192A true JPH04101192A (ja) 1992-04-02

Family

ID=16725441

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2218792A Pending JPH04101192A (ja) 1990-08-20 1990-08-20 文字発生装置

Country Status (1)

Country Link
JP (1) JPH04101192A (ja)

Similar Documents

Publication Publication Date Title
JPS58115673A (ja) 記憶情報制御方式及び装置
JPH04101192A (ja) 文字発生装置
JPS6051748B2 (ja) メモリ書き込み方式
JPH08255112A (ja) メモリ制御方式
JP2671629B2 (ja) メモリチェックシステム
JPH0336594A (ja) デイスプレイ制御回路
JP2000276399A (ja) アドレス制御方式
JPS61273676A (ja) 閉図形の塗りつぶし方式
JPH0877076A (ja) 不揮発性メモリ
JPS6010669B2 (ja) 記憶装置制御方式
JPH05297851A (ja) 表示制御装置
JPH0347512B2 (ja)
JPH0973771A (ja) デ−タ記憶装置
JPH0675863A (ja) 誤り検出修正機能付メモリファイル
JPH05151020A (ja) デイジタル信号処理装置
JPS61230699A (ja) 記憶方式
JPS60196858A (ja) ラベル付デ−タの入力処理装置
JPH0431938A (ja) 外部記憶装置
JPS61249140A (ja) マイクロプログラム制御装置
JPH04348446A (ja) ダイレクトメモリアクセス装置
JPS5958696A (ja) Promライタ
JPH05158802A (ja) メモリ回路制御方法およびメモリ制御回路
JPS61296438A (ja) デ−タパリテイ記憶方式
JP2000105993A (ja) レジスタ回路
JPH0241522A (ja) 関数演算処理装置