JPH0377484A - 複数のビデオ入力が可能なデータ処理システム - Google Patents

複数のビデオ入力が可能なデータ処理システム

Info

Publication number
JPH0377484A
JPH0377484A JP21375789A JP21375789A JPH0377484A JP H0377484 A JPH0377484 A JP H0377484A JP 21375789 A JP21375789 A JP 21375789A JP 21375789 A JP21375789 A JP 21375789A JP H0377484 A JPH0377484 A JP H0377484A
Authority
JP
Japan
Prior art keywords
video
signal
input terminal
input
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP21375789A
Other languages
English (en)
Other versions
JPH0531352B2 (ja
Inventor
Yoji Hashimoto
橋本 洋司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PFU Ltd
Original Assignee
PFU Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PFU Ltd filed Critical PFU Ltd
Priority to JP21375789A priority Critical patent/JPH0377484A/ja
Publication of JPH0377484A publication Critical patent/JPH0377484A/ja
Publication of JPH0531352B2 publication Critical patent/JPH0531352B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 複数のビデオ入力から1つを選択し、選択したビデオ信
号に同期してデジタル変換するデータ処理システムにお
いて、 ビデオ信号の来ていないビデオ入力端子を選択すること
により同期ができなくなることを解決するため、 各ビデオ入力端子にビデオ信号が来ているか否かを監視
し、ビデオ信号が来ていないビデオ入力端子を選択しな
いようにし、 これにより、データ処理システムが安定に動作するよう
にしたものである。
〔産業上の利用分野〕
本発明は、複数のビデオ信号の中からi個のビデオ信号
を選択して、デジタル画像データの生成や加工、蓄積を
行うデジタル処理システムに関するものである。
(従来の技術] ビデオ信号から高精度な画像を得るためには、入力され
たビデオ信号の水平同期信号に同期したクロックでサン
プリングを行わなければならない。
このサンプリング・クロックは、通常、PLL(Pha
se Locked Loop)回路によって生成して
いるが、入力信号がな(なった場合、サンプリング・ク
ロックが不安定になる。システム内部では、このサンプ
リング・クロックに同期して処理を行うため、入力信号
がなくなると、システム全体が不安定になり、異常を来
す恐れがある。
(発明が解決しようとする課B) ところで、複数のビデオ入力端子を備えるデータ処理シ
ステムでは、ビデオ入力端子の全てにビデオ信号が来て
いるとは躍らず、ビデオ信号のないビデオ入力端子を選
択可能であると云うことは、データ処理システムに異常
を来す恐れがあり、避けなければならない。
本発明は、この点に鑑みて創作されたものであって、複
数のビデオ入力端子の中の1個を選択し、選択したビデ
オ入力端子のビデオ信号を処理するデータ処理システム
において、ビデオ信号の来ていないビデオ入力端子を選
択しないようにすることを目的としている。
〔課題を解決するための手段〕
第1図は本発明の原理説明図である。本発明の複数のビ
デオ入力が可能なデータ処理システムは、複数のビデオ
入力端子1.2.・・・を持っ選択回路5と、選択回路
5より出力されるビデオ信号から同期信号を分離する同
期分離回路6と、選択回路5から出力されるビデオ信号
をデジタル形式〇ビデオ信号に変換するアナログ・デジ
タル変換器8と、判定回路9とを具備している。
選択回路5は、判定回路9からの入力選択信号Bに従っ
てビデオ入力端子の選択を行う。
判定回路9は、入力されているビデオ信号の垂直同期の
期間に他のビデオ入力端子におけるビデオ信号の有無を
調べ、他のビデオ入力端子を選択すべきことを指示する
入力選択信号Aが入力された時に、ビデオ信号の来てい
ないビデオ入力端子を選択しないように構成されている
(作用〕 入力されるビデオ信号の垂直同期vsの期間に選択回路
5を順番に切換え、判定回路9においてそれぞれのビデ
オ入力端子にビデオ信号が来ているか否かの判定を行い
、記憶しておく。入力選択信号Aが別のビデオ入力端子
へ変えるように指示してきたとき、その別のビデオ入力
端子にビデオ信号が来ていなければ何もせず、ビデオ信
号が来ていればそのまま入力選択信号Bとして出し、入
力の切換えを行う。
〔実施例〕
第2図は本発明の1実施例のブロック図、第3図は水平
同期信号と垂直同期信号を示す図である。
第2図において、1ないし4はビデオ入力端子、5はア
ナログ・スイッチ、6は同期分離回路、7はPLL、8
はADコンバータ、9は判定回路、aは水平同期信号、
bは垂直同期信号をそれぞれ示している。
ビデオ入力端子1〜4は、アナログ・スイッチ5により
選択され、選択されたビデオ信号が同期分離回路6およ
びA/Dコンバータ8に送られる。
同期分離回路6は、垂直同期信号すを一定期間オンにす
る回路を含んでいる。
例えば、ビデオ入力端子1が選択され、ビデオ入力端子
1のビデオ信号が入力されている時、このビデオ信号の
垂直同期信号すの期間にアナログ・スイ・ンチ5をビデ
オ入力端子2に切り換える。
ここで、判定回路9は、水平同期信号aの有無を一定時
間監視する。監視方法としては、同期分離回路6にて得
られる水平同期信号aによって行ゎれる。水平同期信号
aは、NTSC方式の場合、最大でも63μsに1回立
ち上がり信号があるため、これを利用して行う。同様に
して、ビデ第3゜4についても判定し、結果を記憶して
置く。
この後、システムより入力の変更を指示する信号が来た
とき、判定結果に基づいてビデオ信号が来ているビデオ
入力端子への変更なら指示通りアナログ・スイッチを動
かし、入力を変更する。ビデオ信号がないビデオ入力端
子への変更の場合は、アナログ・スイッチ5を動かさな
いようにする。
第4図は判定回路の構成例を示すブロック図である。同
図において、10はリトリガラブル・ワンショット回路
、11はパルス発生回路、12はカウンタ、13はデコ
ーダ、14はエンコーダ、15はマルチプレクサ、16
ないし21はANDゲート、Dlないしり、はレジスタ
をそれぞれ示している。
第4図の水平同期信号、垂直同期信号は第2図の信号a
、bに相当する。リトリガラブル・ワンショット回路1
0は、垂直同期期間にエネーブル状態になるもきであり
、例えば74LS122と呼ばれるICをイ吏用するこ
とが出来る。リトリガラブル・ワンショット回路10は
、入力信号の変化(0→lまたは1→0)によって一定
期間出力信号が変化したままとなり、この間に次の入力
信号の変化があると、その時点より再び一定期間、出力
信号が変化したままとなる。本発明では、出力の一定期
間を63μs以上とすることで、入力信号(水平同期信
号)がある限り、出力は変化したままとなる。パルス発
生回路11は、水平同期周期×2以上の周期でパルスを
発生するものである。
カウンタ12は、パルス入力によってカウント・アップ
する。カウンタ12のデコード出力1.m。
nはレジスタ選択のために使用され、カウンタ12のエ
ンコード出力p、qはアナログ・スイッチの切換えのた
めに使用される。レジスタD、、D2、D、は、lビッ
トのレジスタであり、ビデオ信号の有無はレジスタD、
ないしり、の中に記憶される。デコーダ13は、2t0
4デコーダである。エンコーダ14は、4to2エンコ
ーダである。
第4図の回路の動作を説明する。回路動作は、前提とし
てビデオ入力端子1には必ず水平同期信号および垂直同
期信号が来ているものとする。第4図において、垂直同
期信号のブランキング期間中にパルス発生回路11の出
力によってパルスをカウンタ12に与え、そのエンコー
ダ出力でアナログ・スイッチ5を切り換える信号p、q
を作る。
垂直同期信号で切り換えるマルチプレクサ15を経由し
て、信号p、qをアナログ・スイッチ5に与え、−旦、
アナログ・スイッチ5を切り換えてその時点での水平同
期信号の有無を検出する。垂直同期信号のブランキング
期間が終了すると、マルチプレクサ15は、エンコーダ
14の入力が有効になる。それと共に、パルス発生回路
11は停止し、リトリガラブル・ワンショット回路11
も停止するため、レジスタD、〜Dユへの入力も行われ
ない。
いま、垂直同期信号のブランキング期間中に、信号p、
qでビデオ入力端子2に切り換えたとすると、同時に信
号緑芝が有効となり、ビデオ入力端子2に水平同期信号
があればリトリガラプル・ワンショット回路10に水平
同期信号が入力されるので、レジスタDIはセットされ
、記憶される。
レジスタD、がセットされていれば、その出力は有効と
なり、入力選択回路から送られて来るビデオ入力端子2
に切り換えるべきことを指示する入力選択信号はAND
ゲート19によって有効となり、切り換えることが可能
となる。
もし、ビデオ入力端子2に同期信号が来ていなければ、
リトリガラブル・ワンショット回路10の出力はLOW
となり、レジスタD1はセットされないため、“0”が
記憶され、垂直同期のブランキング期間終了後に、入力
選択信号がきてもエンコーダ14は動作しないので、ア
ナログ・スイッチ5は駆動されない。
〔発明の効果] 以上の説明から明らかなように、本発明によれば、入力
信号の有無を監視することにより、入力信号の無い入力
を選択できなくなり、システムが安定して動作するよう
になる。
【図面の簡単な説明】
第1図は本発明の原理説明図、第2図は本発明の1実施
例のブロック図、第3図は水平同期信号と垂直同期信号
を示す図、第4図は判定回路の構成例を示すブロック図
である。 工ないし4・・・ビデオ入力端子、5・・・アナログ・
スイッチ、6・・・同期分離回路、7・・・PLL、8
・・・ADコンバータ、9・・・判定回路、a・・・水
平同期信号、b・・・垂直同期信号、10・・・リトリ
ガラブル・ワンショット回路、11・・・パルス発生回
路、12・・・カウンタ、13・・・デコーダ、14・
・・エンコーダ、15・・・マルチプレクサ、16ない
し21・・・ANDゲート、D、ないしり、・・・レジ
スタ。

Claims (1)

  1. 【特許請求の範囲】 ビデオ信号を入力し、この水平あるいは垂直同期信号に
    同期したサンプリング周波数でビデオ・データをデジタ
    ル変換し、処理するデータ処理システムであって、 複数のビデオ入力端子(1、2、・・・)を持つ選択回
    路(5)と、 選択回路(5)より出力されるビデオ信号から同期信号
    を分離する同期分離回路(6)と、 選択回路(5)から出力されるビデオ信号をデジタル形
    式のビデオ信号に変換するアナログ・デジタル変換器(
    8)と、 判定回路(9)と を具備し、 選択回路(5)は、判定回路(9)からの入力選択信号
    (B)に従ってビデオ入力端子の選択を行うように構成
    され、 判定回路(9)は、入力されているビデオ信号の垂直同
    期の期間に他のビデオ入力端子におけるビデオ信号の有
    無を調べ、他のビデオ入力端子を選択すべきことを指示
    する入力選択信号(A)が入力された時に、ビデオ信号
    の来ていないビデオ入力端子を選択しないように構成さ
    れている ことを特徴とする複数のビデオ入力が可能なデータ処理
    システム。
JP21375789A 1989-08-19 1989-08-19 複数のビデオ入力が可能なデータ処理システム Granted JPH0377484A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21375789A JPH0377484A (ja) 1989-08-19 1989-08-19 複数のビデオ入力が可能なデータ処理システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21375789A JPH0377484A (ja) 1989-08-19 1989-08-19 複数のビデオ入力が可能なデータ処理システム

Publications (2)

Publication Number Publication Date
JPH0377484A true JPH0377484A (ja) 1991-04-03
JPH0531352B2 JPH0531352B2 (ja) 1993-05-12

Family

ID=16644526

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21375789A Granted JPH0377484A (ja) 1989-08-19 1989-08-19 複数のビデオ入力が可能なデータ処理システム

Country Status (1)

Country Link
JP (1) JPH0377484A (ja)

Also Published As

Publication number Publication date
JPH0531352B2 (ja) 1993-05-12

Similar Documents

Publication Publication Date Title
US4860098A (en) Video discrimination between different video formats
JPH03175833A (ja) Muse信号の同期再生装置
KR0150336B1 (ko) 화상 정보를 배타적으로 저장하기 위한 필드 메모리를 갖고 있는 비디오 프로세서
JPH0377484A (ja) 複数のビデオ入力が可能なデータ処理システム
JPH0969965A (ja) 垂直同期信号安定化回路、集積回路及びテレビジヨン信号処理装置
EP0901281A2 (en) Switching reference generation using a scanning sync separator
JP2002006823A (ja) ディスプレイ装置
JPH0583590A (ja) 同期検出回路
KR960004129B1 (ko) 프로그램 가능한 수직동기신호 추출회로
JP2576269B2 (ja) Ntsc信号/pal信号判定回路
JP2000092373A (ja) カメラシステムおよびその制御方法
KR910009043Y1 (ko) 동기신호 위상 자동 변환회로
JPH06101803B2 (ja) 垂直同期再生回路
JP3050896B2 (ja) ハイビジョン受信機
JPS6323486A (ja) 映像信号処理装置
JPH0322764A (ja) クランプ回路
JPS59183591A (ja) テレビ信号用同期信号発生器
JPS6155833B2 (ja)
JPH05207322A (ja) 切替用シリアルパラレル変換装置
JPH10243254A (ja) 同期信号処理回路
JPH08275023A (ja) 同期信号検出回路
JPH05260340A (ja) フレームシンクロナイザの自動1水平走査期間遅延動作切換え回路
JPS63234722A (ja) 位相同期回路
JPH06164978A (ja) 同期信号処理回路
JPH04102377U (ja) フイールド一致回路