JPH0353370A - 情報処理装置の並列処理装置 - Google Patents

情報処理装置の並列処理装置

Info

Publication number
JPH0353370A
JPH0353370A JP1187509A JP18750989A JPH0353370A JP H0353370 A JPH0353370 A JP H0353370A JP 1187509 A JP1187509 A JP 1187509A JP 18750989 A JP18750989 A JP 18750989A JP H0353370 A JPH0353370 A JP H0353370A
Authority
JP
Japan
Prior art keywords
unit
data
memory
circuit
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1187509A
Other languages
English (en)
Other versions
JP2961754B2 (ja
Inventor
Akikazu Takahashi
明和 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1187509A priority Critical patent/JP2961754B2/ja
Publication of JPH0353370A publication Critical patent/JPH0353370A/ja
Application granted granted Critical
Publication of JP2961754B2 publication Critical patent/JP2961754B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Detection And Correction Of Errors (AREA)
  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は情報処理装置に関し,特に複数の同一機能のユ
ニットを有する情報処理装置の並列処理装置に関する。
[従来の技術] 従来,この種の並列処理装置は第2図に示す様にi数の
同一機能のユニッ}20,30.40.50と,外部回
路から送られてくるデータを処理するユニットを決定後
該ユニットに対しデータ転送を行なうユニット制御回路
10とから構成され,ユニット制御回路10は外部回路
から送られてくるデータを格納するメモリ11,各ユニ
ットからの処理済データを格納するメモリ12 各ユニ
・リトとのデータ転送を制御する転送制御回路13とか
ら構成されていた。
以下,第2図を用いて従来技術の動作を説明する。
今.外部回路からユニット制御回路10にデータ100
が送られてくると,そのデータ100はメモリ11にい
ったん格納され,並行して転送制御回路13により空き
状態のユニットが調べられデータ処理を行なわせるユニ
ットが決定される。
ここでユニット20が空き状態であったとすると,前記
転送制御回路13はそこへデータ転送指示を出力し,信
号線500にメモリ11からのデータ200を出力する
。そして,他にも空き状態のユニットがあれば該ユニッ
トに対し順次データ転送指示を出力し,メモリ11から
のデータ200を順次該ユニットに転送する。ユニット
20は前記ユニット制御回路10からのデータを受取る
と,必要なデータ処理を行なって処理済データを再び信
号線500に出力する。同様に,他のユニットもデータ
処理終了後,処理済データを前記ユニット制御回路10
に戻す。そして制御回路10は各ユニットからの処理済
データをメモリ12に格納する。
+ +で,各ユニットへのデータ転送順序と各ユニット
からの処理済データの転送順序は必ずしも一致しない。
メモリ12に格納された処理済データは外部回路に出力
され,利用される。
[発明が解決しようとする課題] 上述した従来の並列処理装置では,どのユニットでデー
タ処理を実行したか履歴が残らないので,データエラ一
時に解析が困難であるという欠点があった。
ここでデータエラーは第2図においてメモリ12から読
み出されたデータに関するものである。
本発明の課題は上記欠点を除外し,エラー発生時どのユ
ニットで実行されたデータかを判別可能とし,エラー解
析を容易とした情報処理装置の並列処理装置を提供する
ことにある。
[課題を解決するための手段] 本発明によれば,複数の同一機能のユニットからなる並
列処理装置において,各ユニットに対し穴なるユニット
番号を発生するユニット番号発生手段と;各ユニットか
らの処理済データに対し前記ユニット番号を付加するユ
ニット番号付加手段と;各ユニットからの処理済データ
及びユニット番号を洛納するメモリと;各ユニットへの
転送データを格納するメモリと;各ユニットとのデータ
転送を制御する転送制御手段と;を有するユニット1,
リ御回路を備えたことを特徴とする情報処理装置の並列
処理装置が得られる。
[実施例コ 次に,本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。本
発明の並列処理装置は外部から送られてくるデータを処
理するユニットを決定後データ転送を行なうユニット制
御回路10,及び同一の機能を有するユニット20,3
0,40.50から構成されている。なおユニット制御
回路10は外部回路から送られてくるデータ100を格
納するメモリ11,各ユニットからの処理済データ及び
ユニット番号300を格納するメモリ12,各ユニット
とのデータ転送を制御する転送制御回路13,各ユニッ
トに対し,叉なるユニット番号900を発生するユニッ
ト番号発生回路14と,各ユニッドからの処理済データ
500,600.700.800に対し前記ユニット番
号を付加するユニット番号付加回路15とから構成され
ている。
今,外部回路からユニット制御回路10にデータ100
が送られてくると,そのデータはメモリ11にいったん
格納され.並行して転送制御回路13により空き状態の
ユニットが調べられ,データ処理を行なわせるユニット
が決定される。
ここで,ユニット20が空き状態であったとすると,前
記転送制御回路13はそこへデータ転送指示を出力し,
信号線500にメモリ11からのデータ200を出力す
る。そして他にも空き状態のユニットがあれば,該ユニ
ットに対し順次データ転送指示を出力し,メモリ11か
らのデータ200を順次該ユニットに転送する。ユニッ
ト20は前記ユニット制御回路10からのデータを受取
ると必要なデータ処理を行なって,処理済データを再び
信号線500に出力する。同様に,他のユニットもデー
タ処理終了後処理済データを前記ユニット制御回路10
に戻す。即ちユニット20,30,40.50は異なる
データに対し同一処理を並列的に実行している。転送制
御回路13はユニット20からのデータを受取ると,ユ
ニット番号発生回路14に対しユニット区別信号902
を出力する。これを受けてユニット番号発生回路14は
各ユニットを特定できるユニット番号を発生させ信号線
900に出力する。ユニット番号付加回路15はこれを
受けて転送制御回路13からメモリ12へのデータにユ
ニット番号を付加するように動作する。メモリ12は各
ユニットからの処理済データ及びユニット番号を格納す
る。
[発明の効果コ 以上説明したように本発明は,データ処理を行なったユ
ニットからのデータにユニット番号を付加することによ
り、データエラー発生時どのユニットで実行されたデー
タかを判別可能とし.エラー解析を容易かつ迅速に行な
える効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による並列処理装置のブロッ
ク図,第2図は従来の並列処理装置のブロック図である
。 10・・・ユニット制御回路,11・・・メモリ(人カ
用),12・・・メモリ(出カ用),13・・・転送制
御回路,14・・・ユニット番号発生回路,15・・・
ユニット番号付加回路,20,30.40.及び5o・
・・データ処理ユニット。

Claims (1)

    【特許請求の範囲】
  1. 1、複数の同一機能のユニットからなる並列処理装置に
    おいて、各ユニットに対し異なるユニット番号を発生す
    るユニット番号発生手段と;各ユニットからの処理済デ
    ータに対し前記ユニット番号を付加するユニット番号付
    加手段と;各ユニットからの処理済データ及びユニット
    番号を格納するメモリと;各ユニットへの転送データを
    格納するメモリと;各ユニットとのデータ転送を制御す
    る転送制御手段と;を有するユニット制御回路を備えた
    ことを特徴とする情報処理装置の並列処理装置。
JP1187509A 1989-07-21 1989-07-21 情報処理装置の並列処理装置 Expired - Fee Related JP2961754B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1187509A JP2961754B2 (ja) 1989-07-21 1989-07-21 情報処理装置の並列処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1187509A JP2961754B2 (ja) 1989-07-21 1989-07-21 情報処理装置の並列処理装置

Publications (2)

Publication Number Publication Date
JPH0353370A true JPH0353370A (ja) 1991-03-07
JP2961754B2 JP2961754B2 (ja) 1999-10-12

Family

ID=16207311

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1187509A Expired - Fee Related JP2961754B2 (ja) 1989-07-21 1989-07-21 情報処理装置の並列処理装置

Country Status (1)

Country Link
JP (1) JP2961754B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009241670A (ja) * 2008-03-31 2009-10-22 Daifuku Co Ltd 作業用台車

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01113853A (ja) * 1987-10-28 1989-05-02 Hitachi Ltd 障害通知方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01113853A (ja) * 1987-10-28 1989-05-02 Hitachi Ltd 障害通知方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009241670A (ja) * 2008-03-31 2009-10-22 Daifuku Co Ltd 作業用台車

Also Published As

Publication number Publication date
JP2961754B2 (ja) 1999-10-12

Similar Documents

Publication Publication Date Title
JPH0447340B2 (ja)
JPH0353370A (ja) 情報処理装置の並列処理装置
US4807178A (en) Programmable sequence controller having indirect and direct input/output apparatus
JP2616542B2 (ja) 疑似障害発生システム
JPS6260035A (ja) 擬似障害発生方式
JPH05241986A (ja) 入出力命令リトライ方式
JPH01175046A (ja) 動作履歴記憶装置
JPH04209058A (ja) 割込み処理装置
JPH05204680A (ja) 情報処理装置の誤動作防止方式
JPS61151745A (ja) 割込処理方式
JPH05127945A (ja) プログラム実行状況解析方式
JPS60175154A (ja) 命令置換方式
JPS60178543A (ja) 割込み制御方式
JPS61187044A (ja) 情報処理装置
JPH07262053A (ja) 情報処理装置
JPS6274135A (ja) プログラムの動作確認システム
JPH02162458A (ja) 並列処理装置
JPH0398163A (ja) ベクトルデータ処理装置
JPH10207741A (ja) ストアトラップ方式によるプログラムテスト方法
JPH01276241A (ja) 多重割り込み装置
JPH01175047A (ja) 動作履歴記憶装置
JPS59703A (ja) シ−ケンス制御方式
JPS61221946A (ja) 情報履歴記憶装置
JPH08212082A (ja) データ処理装置及び割り込み制御方法
JPS60218150A (ja) デ−タ処理装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070806

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080806

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees