JPH03278208A - 電源回路 - Google Patents
電源回路Info
- Publication number
- JPH03278208A JPH03278208A JP8021890A JP8021890A JPH03278208A JP H03278208 A JPH03278208 A JP H03278208A JP 8021890 A JP8021890 A JP 8021890A JP 8021890 A JP8021890 A JP 8021890A JP H03278208 A JPH03278208 A JP H03278208A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- power supply
- output
- output voltage
- supply circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 abstract description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 17
- 238000010586 diagram Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 2
- 239000013256 coordination polymer Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Landscapes
- Dc-Dc Converters (AREA)
- Control Of Voltage And Current In General (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野コ
本発明は論理回路によって出力電圧が可変な定電圧電源
回路に関する。
回路に関する。
[従来の技術]
従来、情報機器の液晶表示体の駆動電源において、論理
回路によって駆動電圧が可変な電源回路の回路図は第2
図の様であった。
回路によって駆動電圧が可変な電源回路の回路図は第2
図の様であった。
液晶表示体21は液晶の温度によって最適な駆動電圧が
異なるため、情報機器の使用者は使用温度が変わる度に
液晶表示体の駆動電圧を調整しながら使用していた。一
般に液晶表示体の駆動電圧は負電圧である。液晶表示体
の駆動電圧の絶対値を高めるときにはスイッチ22を押
し、逆に駆動電圧の絶対値を低めるときにはスイッチ2
3を押すという操作を行う。
異なるため、情報機器の使用者は使用温度が変わる度に
液晶表示体の駆動電圧を調整しながら使用していた。一
般に液晶表示体の駆動電圧は負電圧である。液晶表示体
の駆動電圧の絶対値を高めるときにはスイッチ22を押
し、逆に駆動電圧の絶対値を低めるときにはスイッチ2
3を押すという操作を行う。
レジスタ24はCP IJブロック2Sが書き込んたデ
ータ値を保持する。DAコンバータ2Gはレジスタ24
の出力データ値に対して線形な電圧を出力する。レジス
タ24の出力データ値が大きければ、DAコンバータ2
6の出力電圧も大きくなる。レジスタ24の出力データ
値が小さければDAコンバータ26の出力電圧も小さく
なる。DAコンバータ26の出力電圧はDC−DCコン
バータ27の基準電圧になっており、基準電圧が高くな
るとDC−DCコンバータ27の出力電圧の絶対価が大
きくなり、基準電圧が低くなるとDC−DCコンバータ
27の出力電圧の絶対値が小さくなる。
ータ値を保持する。DAコンバータ2Gはレジスタ24
の出力データ値に対して線形な電圧を出力する。レジス
タ24の出力データ値が大きければ、DAコンバータ2
6の出力電圧も大きくなる。レジスタ24の出力データ
値が小さければDAコンバータ26の出力電圧も小さく
なる。DAコンバータ26の出力電圧はDC−DCコン
バータ27の基準電圧になっており、基準電圧が高くな
るとDC−DCコンバータ27の出力電圧の絶対価が大
きくなり、基準電圧が低くなるとDC−DCコンバータ
27の出力電圧の絶対値が小さくなる。
スイッチ22が押させるとその操作をCP U 25が
認識し、レジスタ24の出力データ値を1だけ増加させ
る。するとDAコンバータ26の出力電圧が高くなり、
DC−DCコンバータ27の出力電圧、つまり液晶駆動
電圧の絶対値か大きくなる。スイッチ23か押されると
、逆の要領で液晶表示体駆動電圧の絶対値が小さくなる
。
認識し、レジスタ24の出力データ値を1だけ増加させ
る。するとDAコンバータ26の出力電圧が高くなり、
DC−DCコンバータ27の出力電圧、つまり液晶駆動
電圧の絶対値か大きくなる。スイッチ23か押されると
、逆の要領で液晶表示体駆動電圧の絶対値が小さくなる
。
[発明が解決しようとする課題]
しかしながら、市販のDAコンバータは値段が高いとい
う欠点があった。また、DAコンバータを固定抵抗器を
荘み合わせて構成すると部品点数が多くなり、実装面積
が広くなるといった欠点があった。
う欠点があった。また、DAコンバータを固定抵抗器を
荘み合わせて構成すると部品点数が多くなり、実装面積
が広くなるといった欠点があった。
本発明の目的は安価で実装面積が少なく、かつ、論理回
路によって出力電圧が可変な定′電圧の電源回路を提供
することにある。
路によって出力電圧が可変な定′電圧の電源回路を提供
することにある。
[課題を解決するための手段]
本発明の電源回路は従来のようなりAコンバータを必要
としない構成になっており、電圧負帰還回路と、出力電
圧設定用の論理レジスタと、前記論理レジスタの出力の
ヒツト重みに比例した電流を前記電圧負帰還回路に注入
する手段を少なくとも備えており、さらに前記電圧負帰
還回路の負帰還動作によって前記出力電圧を制御する手
段を痛えていることを特徴とする。
としない構成になっており、電圧負帰還回路と、出力電
圧設定用の論理レジスタと、前記論理レジスタの出力の
ヒツト重みに比例した電流を前記電圧負帰還回路に注入
する手段を少なくとも備えており、さらに前記電圧負帰
還回路の負帰還動作によって前記出力電圧を制御する手
段を痛えていることを特徴とする。
[実施例]
以下、本発明について実施例に基づいて詳細に説明する
。
。
第1図は本発明の電源回路を使用した情報機器のブロッ
ク図である。1は情報機器のCPUブロック。2は液晶
表示体。3は液晶駆動電圧V L CDの電圧を決定す
る4 1) i tのレジスタでその出力Lt CP
Uブロック1によって書き込まれた値を保持する。論理
出力かハイレl\ルの時の出力電圧はVH−論理出力が
ローレベルの時の出力電圧はOVである。データはD3
が最上位ビットてDoが最下位ビットになる。4は基準
電圧VRを発生する基準電源。5は演算増幅器でその非
反転入力はアース極に接続されている。6は三角波発生
器で30 K Hz前後の一定した周波数の三角波を7
の電圧比較器の反転入力に供給している。7;まオーブ
ンコレクタ型の電圧比較器で、反転入力電圧が非反転入
力電圧より高い時、出力がローレベルになり、スイッチ
ングトランジスタ8をオンにする。8はスイッチングト
ランジスタでこれがオン、オフを繰り返すことにより後
段のインダクタ12かフライバック方式て負電圧を発生
し、それをタイオー1ζ13て整流し、コンデンサ14
で平滑することにより安定した負電圧出力VLCDを得
ている。9は定電圧ダイオードである。10は液晶表示
体2の駆動電圧V L CDの電圧を上げたいときに使
用者が押すブツシュスイッチ。】1は液晶表示体2の駆
動電圧■LCDの電圧を下げたいときに使用者が押すブ
ツシュスイッチ。
ク図である。1は情報機器のCPUブロック。2は液晶
表示体。3は液晶駆動電圧V L CDの電圧を決定す
る4 1) i tのレジスタでその出力Lt CP
Uブロック1によって書き込まれた値を保持する。論理
出力かハイレl\ルの時の出力電圧はVH−論理出力が
ローレベルの時の出力電圧はOVである。データはD3
が最上位ビットてDoが最下位ビットになる。4は基準
電圧VRを発生する基準電源。5は演算増幅器でその非
反転入力はアース極に接続されている。6は三角波発生
器で30 K Hz前後の一定した周波数の三角波を7
の電圧比較器の反転入力に供給している。7;まオーブ
ンコレクタ型の電圧比較器で、反転入力電圧が非反転入
力電圧より高い時、出力がローレベルになり、スイッチ
ングトランジスタ8をオンにする。8はスイッチングト
ランジスタでこれがオン、オフを繰り返すことにより後
段のインダクタ12かフライバック方式て負電圧を発生
し、それをタイオー1ζ13て整流し、コンデンサ14
で平滑することにより安定した負電圧出力VLCDを得
ている。9は定電圧ダイオードである。10は液晶表示
体2の駆動電圧V L CDの電圧を上げたいときに使
用者が押すブツシュスイッチ。】1は液晶表示体2の駆
動電圧■LCDの電圧を下げたいときに使用者が押すブ
ツシュスイッチ。
坂にこの電源回路の出力電圧VLCDの絶対値が大きく
なったとする。演算増幅器5の反転入力の電圧が非反転
入力の入力電圧OVより小さくなり、演算増幅器5の出
力電圧は高くなる。その結果、電圧比較器7の非反転入
力電圧より反転入力の三角波電圧の方が高くなる時間が
減り、全体の時間に対してスイッチングI・ランジスタ
8がオンになる時間か少なくなる。そのため出力電圧V
LCDの絶対1直は小さくなり、この結果出力電圧■L
CDは設定された電圧に戻る。
なったとする。演算増幅器5の反転入力の電圧が非反転
入力の入力電圧OVより小さくなり、演算増幅器5の出
力電圧は高くなる。その結果、電圧比較器7の非反転入
力電圧より反転入力の三角波電圧の方が高くなる時間が
減り、全体の時間に対してスイッチングI・ランジスタ
8がオンになる時間か少なくなる。そのため出力電圧V
LCDの絶対1直は小さくなり、この結果出力電圧■L
CDは設定された電圧に戻る。
1反之ここの電源回路の出力電圧VLCDの絶対値が小
さくなったとすると、上記と逆の手順て出力電圧VLC
Dを設定された電圧に戻す様に動作する。
さくなったとすると、上記と逆の手順て出力電圧VLC
Dを設定された電圧に戻す様に動作する。
この様にこの電源回路は主に演算増幅器5、三角波発生
器6、電圧比較器7、スイッチングトランジスタ8、イ
ンダクタ12、ダイオード゛13、コンデンサ14及び
抵抗R1などによって負帰還回路が形成され、電圧負帰
還が掛けられており、出力は定電圧に安定化されている
。
器6、電圧比較器7、スイッチングトランジスタ8、イ
ンダクタ12、ダイオード゛13、コンデンサ14及び
抵抗R1などによって負帰還回路が形成され、電圧負帰
還が掛けられており、出力は定電圧に安定化されている
。
出力電圧VLCDは以下の式によって求められただし
R3=2R4=4R5=8R6となる様な抵抗値を使用
する。
する。
DO〜D3はレジスタ3の出力ビットの状態を表し、ビ
ット出力が0■の時はO、ビット出力がVF6時は1の
値をとる。
ット出力が0■の時はO、ビット出力がVF6時は1の
値をとる。
情報機器の電源投入時はレジスタ3にはCP Uブロッ
ク1によって初期値が書き込まれ、V L C[)には
初期電圧が出力される。
ク1によって初期値が書き込まれ、V L C[)には
初期電圧が出力される。
情報機器の使用者が液晶表示体2の駆動電圧の絶対値を
高くしたい場合にはブツシュスイッチ10を押す。する
とCPUブロック1がそれを検出し・、レジスタ3のバ
イナリ値を1ずつ増やしていく。それに比例して液晶表
示体2の駆動電圧VLCDの絶対値が上昇する。ブツシ
ュスイッチ10を離すとCPUブロック1(iレジスタ
3への書き込みを止め、VLCDの上昇は停止する。
高くしたい場合にはブツシュスイッチ10を押す。する
とCPUブロック1がそれを検出し・、レジスタ3のバ
イナリ値を1ずつ増やしていく。それに比例して液晶表
示体2の駆動電圧VLCDの絶対値が上昇する。ブツシ
ュスイッチ10を離すとCPUブロック1(iレジスタ
3への書き込みを止め、VLCDの上昇は停止する。
情報機器の使用者が液晶表示体2の駆動電圧の絶対値を
低くしたい場合にはブツシュスイッチ11を押す。前と
同じ要領で液晶表示体2の駆動電圧VLCDの駆動電圧
の絶対値が下降する。
低くしたい場合にはブツシュスイッチ11を押す。前と
同じ要領で液晶表示体2の駆動電圧VLCDの駆動電圧
の絶対値が下降する。
また、定電圧ダイオ−1・9は出力電圧の絶対値の最大
値を制限する目的で取り付けられたものである。
値を制限する目的で取り付けられたものである。
[発明の効果]
本発明は以上説明した様に、論理回路によって出力電圧
が可変な定電圧電源を、部品点数が少なくてかつ安価な
回路で実現できる効果がある。
が可変な定電圧電源を、部品点数が少なくてかつ安価な
回路で実現できる効果がある。
第1図は、本発明にかかる電源回路の回路ブロック図、
第2図は従来の電源回路の回路ブロック図である。 1.25・ 2.21・ 3.24・ 10.11、 ッチ 6 7 ・・CPUブロック ・・液晶表示体 ・・レジスタ ・・基準電源 ・・演算増幅器 ・・三角波発生回路 ・・電圧比較器 ・・スイッチングトランジスタ ・・定電圧ダイオード 22.23・・・押しボタン式スイ ・・DAコンバータ ・・DC−DCコンバータ
第2図は従来の電源回路の回路ブロック図である。 1.25・ 2.21・ 3.24・ 10.11、 ッチ 6 7 ・・CPUブロック ・・液晶表示体 ・・レジスタ ・・基準電源 ・・演算増幅器 ・・三角波発生回路 ・・電圧比較器 ・・スイッチングトランジスタ ・・定電圧ダイオード 22.23・・・押しボタン式スイ ・・DAコンバータ ・・DC−DCコンバータ
Claims (1)
- 電圧負帰還回路と、出力電圧設定用の論理レジスタと、
前記論理レジスタの出力のビット重みに比例した電流を
前記電圧負帰還回路に注入する手段を少なくとも備えて
おり、さらに前記電圧負帰還回路の負帰還動作によって
前記出力電圧を制御する手段を備えていることを特徴と
する電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8021890A JPH03278208A (ja) | 1990-03-28 | 1990-03-28 | 電源回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8021890A JPH03278208A (ja) | 1990-03-28 | 1990-03-28 | 電源回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03278208A true JPH03278208A (ja) | 1991-12-09 |
Family
ID=13712240
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8021890A Pending JPH03278208A (ja) | 1990-03-28 | 1990-03-28 | 電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03278208A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005088820A1 (en) * | 2004-03-18 | 2005-09-22 | Smart Power Solutions Inc. | Universal power supply apparatus |
JP2007282473A (ja) * | 2006-03-13 | 2007-10-25 | Toshiba Corp | 電圧発生回路 |
CN101884159A (zh) * | 2007-12-13 | 2010-11-10 | Ad技术有限公司 | 多重电压电源装置 |
JP2010279128A (ja) * | 2009-05-27 | 2010-12-09 | Nec Corp | Dcdcコンバータおよびその起動制御方法 |
-
1990
- 1990-03-28 JP JP8021890A patent/JPH03278208A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005088820A1 (en) * | 2004-03-18 | 2005-09-22 | Smart Power Solutions Inc. | Universal power supply apparatus |
US7377805B2 (en) | 2004-03-18 | 2008-05-27 | Smart Power Solutions Inc. | Universal power supply apparatus |
JP2007282473A (ja) * | 2006-03-13 | 2007-10-25 | Toshiba Corp | 電圧発生回路 |
CN101884159A (zh) * | 2007-12-13 | 2010-11-10 | Ad技术有限公司 | 多重电压电源装置 |
JP2010279128A (ja) * | 2009-05-27 | 2010-12-09 | Nec Corp | Dcdcコンバータおよびその起動制御方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5526253A (en) | Low power voltage boost circuit with regulated output | |
US6737843B2 (en) | PWM switching regulator and electronic apparatus | |
US6538492B2 (en) | Power supply, electronic device using the same, and output | |
JP3363980B2 (ja) | 出力トランジスタのベース電流制御回路および電子装置の出力駆動段回路 | |
US7705569B2 (en) | Slope rate compensation circuit, method thereof and pulse width modulation boost converter circuit | |
US7990373B2 (en) | Power supply circuit for liquid crystal display device and liquid crystal display device using the same | |
JPH03278208A (ja) | 電源回路 | |
KR100597415B1 (ko) | 가변저항 조절에 의해 개선된 스위칭 동작을 수행하는동기 정류형 직류/직류 컨버터 | |
JPH07255168A (ja) | 複数の信号を生成するためのdc/dcコンバータ | |
US20040007991A1 (en) | Apparatus for controlling fluorescent lamp and scanning apparatus having the same | |
US5040235A (en) | Battery powered motor speed control apparatus | |
JP2534217Y2 (ja) | 直流―直流コンバータ | |
JP3462694B2 (ja) | 降圧型のdc−dcコンバータ | |
KR19990056741A (ko) | 백 라이트 구동용 인버터 회로 | |
JP2703410B2 (ja) | 電圧コンバータ回路 | |
KR100302681B1 (ko) | 엘씨디 모니터용 압전 인버터 | |
JPH0253229A (ja) | インピーダンス負荷駆動回路 | |
JP3507164B2 (ja) | 電子機器類の電源供給回路 | |
KR19980085907A (ko) | 압전체 변압기를 사용한 인버터 주파수 제어회로 | |
JPH0937545A (ja) | 電源回路 | |
JPH10262367A (ja) | スイッチング電源装置 | |
JPH0530178Y2 (ja) | ||
JP3123882B2 (ja) | スイッチング回路 | |
KR0136360B1 (ko) | 모니터의 수직 사이즈 조정 회로 | |
JP2605317B2 (ja) | 高圧回路 |