JPH03104227A - Etchant for amorphous silicon and etching method using same - Google Patents

Etchant for amorphous silicon and etching method using same

Info

Publication number
JPH03104227A
JPH03104227A JP24284689A JP24284689A JPH03104227A JP H03104227 A JPH03104227 A JP H03104227A JP 24284689 A JP24284689 A JP 24284689A JP 24284689 A JP24284689 A JP 24284689A JP H03104227 A JPH03104227 A JP H03104227A
Authority
JP
Japan
Prior art keywords
film
etching
amorphous silicon
etchant
concentration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24284689A
Other languages
Japanese (ja)
Inventor
Masumi Koizumi
真澄 小泉
Mamoru Yoshida
守 吉田
Tsutomu Nomoto
野本 勉
Mari Shimizu
清水 マリ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP24284689A priority Critical patent/JPH03104227A/en
Publication of JPH03104227A publication Critical patent/JPH03104227A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To simplify the control of etching conditions by etching an n<+>-type amorphous silicon film using an etchant consisting of HNO3, HF, CH3COOH, H2O with particular volume ratio. CONSTITUTION:An etchant consists of 70-100 pts.vol. of nitric acid (HNO3), 0.1-1 pts.vol. of hydrofluoric acid (HF), 40-200 pts.vol. of acetic acid (CH3COOH), the rest of water (H2O). This etchant for amorphous silicon is used to etch an n<+>-type amorphous silicon film formed on an n<->-type or intrinsic amorphous silicon film. Therefore, the selection ratio of the etching for the n<->a-Si film and the n<+>a-Si film is made higher, and moreover, the etching rate for the n<->a-Si film is made not more than 100Angstrom /min.

Description

【発明の詳細な説明】 (産業上の利用分野) この発明は、アモルファスシリコントランジスタの製造
技術、特にエッチング溶液およびエッチング方法に関す
る。
DETAILED DESCRIPTION OF THE INVENTION (Industrial Application Field) The present invention relates to a manufacturing technology for amorphous silicon transistors, and in particular to an etching solution and an etching method.

(従来の技術) アモルファスシリコン薄膜トランジスタは、通常、チャ
ネル形或層としてアモルファスシリコン、特に水素化ア
モルファスシリコンを用いて、構戒されている.そして
このチャネル形成層を真性(i)またはn一導電型のア
モルファスシリコン(水素化アモルファスシリコンを含
む)膜とし、その上側にソース電極およびトレイン電極
を具えた構造となっている.以下の説明において、水素
化アモルファスシリコン(a−Si:目)を含めて単に
アモルファスシリコン(a−Si)と称し、さらに真性
(i)またはn一導電型のアモルファスシリコンを、n
一導電型アモルファスシリコンに含めて口−a−Siと
称し、また、n+導電型アモルファスシリコン!n” 
a−Siと称する場合がある. このa−Si薄膜トランジスタ(T F T)のソース
およびトレイン電極は、一般に、n−a−Si膜上に、
n”a−Si膜と金属膜とで構成したn”a−Si/金
属構造を採用しでいる.この金属としては、クロム(C
r)、アルミニウム(Anなどを使用している。このn
” a−Si膜を介在させると、ソースおよびトレイン
電極とrMa−Si膜との接触が電子に対して良好な才
一ミック特性を得ることができるようになる.これに対
し、n”a−Si膜を使用せずにn− a−Si膜とA
l膜とが直接接触した電極構造をとると、Auは3価で
あるため、熱履歴によつA2とn−a−Siとの接触は
、ホールに対しでもオーミック接触を示してしまい、そ
の結果、TPTは、ホールアキュムレーションモードで
も動作するようになり、TPTのオフ状態のマージンが
小さくなってしまい、好ましくない. 以上の理由によ
り、a−SiTPTにおいでは、電子に対しでのみ良好
なオーミツウコンタクトを得る目的で、n− a−Si
膜とソースおよびドレイン電極材である金属との接触に
n” a−Si膜を介在させていた。しかし、n”a−
Si膜を使用するために、従来のTPT製造工程では、
ソースとドレイン電極との間のn−a−Si膜のチャネ
ル部の上側に形IIiざれたn”a−Si膜の部分を除
去するという工程が必要となっていた(例えば、特開昭
58−112365号公報). 以下、この公開公報に開示されでいる、従来技術による
TPTの第一の製造方法を述べる.第2図は、従来技術
による薄膜トランジスタの製造方法を説明するため、各
工程段階での半導体要部の断面である。
BACKGROUND OF THE INVENTION Amorphous silicon thin film transistors are typically constructed using amorphous silicon, particularly hydrogenated amorphous silicon, as a channel type or layer. This channel forming layer is an amorphous silicon (including hydrogenated amorphous silicon) film of intrinsic (i) or n-conductivity type, and has a structure in which a source electrode and a train electrode are provided on the upper side. In the following description, hydrogenated amorphous silicon (a-Si) will be simply referred to as amorphous silicon (a-Si), and amorphous silicon of intrinsic (i) or n-type conductivity will be referred to as n-type amorphous silicon.
It is included in one conductivity type amorphous silicon and is called 口-a-Si, and also includes n+ conductivity type amorphous silicon! n”
It is sometimes called a-Si. The source and train electrodes of this a-Si thin film transistor (TFT) are generally formed on a na-Si film.
It uses an n"a-Si/metal structure consisting of an n"a-Si film and a metal film. This metal is chromium (C
r), aluminum (An, etc.) is used.
When the ``a-Si film is interposed, the contact between the source and train electrodes and the rMa-Si film can obtain good uniformity characteristics for electrons.On the other hand, when the n''a- n-a-Si film and A without using Si film
If an electrode structure is adopted in which the A2 and n-a-Si are in direct contact with each other, since Au is trivalent, the contact between A2 and n-a-Si due to thermal history will result in ohmic contact even with holes. As a result, the TPT comes to operate even in the hole accumulation mode, which undesirably reduces the off-state margin of the TPT. For the above reasons, in a-SiTPT, in order to obtain good contact only with electrons, na-SiTPT is
An n"a-Si film was interposed between the film and the metal that is the source and drain electrode material. However, the n"a-
In order to use Si film, in the conventional TPT manufacturing process,
It was necessary to remove the portion of the n''a-Si film that was shaped like IIi above the channel part of the n-a-Si film between the source and drain electrodes (for example, JP-A-58 112365).The first method for manufacturing TPT according to the prior art disclosed in this publication will be described below.Figure 2 shows each process step in order to explain the method for manufacturing a thin film transistor according to the prior art. This is a cross section of the main part of the semiconductor.

まず、第2図(A)に示す工程段階において、ガラス基
板11上にゲート電極12を形威し、次いでゲート絶縛
膜(Si○2やS i Nxまたはこれらの複合膜)1
3を1000〜3000大の膜厚に形成し、次いでn−
アモルファスシリコン(n− a−Si)膜14、エッ
チングストッパ層15としてS i N xまたはSi
O2膜を順次連続形成する.これら3種の膜13、14
および15は、従来普通の技術により形成し、Si○2
、SiNxおよびa−Siは、Si口.とN20との混
合ガス、Si口.とN日,との混合ガス、S i H 
aのみ(こより、プラズマ化学気相戊長法(PCVD)
fこより、それぞれ形威している. 次いで、ホトリソグラフィ技術を用いて、ソース・トレ
イン電極の形FIi.領域に相当する、図中aで示す領
域エッチングストツパ層15の部分をエッチングにより
選択的に除去してn−a−Si膜14のチャネル部の上
側のbで示す領域のエッチングストツパ層部分15aを
残存形或する(第2図(B))。尚、この残存部分15
aは電極分M領域となる。
First, in the process step shown in FIG. 2(A), a gate electrode 12 is formed on a glass substrate 11, and then a gate isolation film (Si○2, SiNx, or a composite film thereof) 1 is formed.
3 to a thickness of 1000 to 3000, and then n-
Amorphous silicon (n-a-Si) film 14, etching stopper layer 15 made of SiNx or Si
Form an O2 film in sequence. These three types of films 13, 14
and 15 are formed by conventional techniques, and Si○2
, SiNx and a-Si. and N20 mixed gas, Si port. A mixed gas of and N days, S i H
Only a (from here, plasma chemical vapor deposition (PCVD)
From this point on, each of them has a powerful shape. Then, using photolithography techniques, the source train electrode shape FIi. A portion of the etching stopper layer 15 corresponding to the region indicated by a in the figure is selectively removed by etching to form an etching stopper layer portion of the region indicated by b above the channel portion of the na-Si film 14. 15a remains in its remaining form (FIG. 2(B)). Furthermore, this remaining portion 15
a is the electrode portion M region.

その後、PCVD法やイオンと−ムスバッタ法などによ
り、n” a−Si膜16a 、16b、16c l数
百大の厚さで形成する。ここで、n”a−Si膜は、S
 x H aとP目,との混合ガスにより形威している
(第2図(C)).その後、リフトオフ法により、ソー
ス電極17aおよびドレイン電極+7b !形成し、し
かる後にソース電極17aおよびドレイン電極+7b 
tマスクとして、チャネル部の上側のbで示す領域のn
” a−Si膜部分16c ’jj: G F aと0
2との混合ガスなどによる、プラズマエッチング法を用
いてエッチング除去し、薄膜トランジスタを形成する(
第2図(D))。
Thereafter, the n''a-Si films 16a, 16b, and 16cl are formed to a thickness of several hundreds of liters by the PCVD method or the ion-mass battering method.
It is formed by a mixed gas of x H a and Pth (Figure 2 (C)). Thereafter, by a lift-off method, the source electrode 17a and the drain electrode +7b! After that, a source electrode 17a and a drain electrode +7b are formed.
As a t mask, n of the region indicated by b above the channel part
” a-Si film portion 16c 'jj: G F a and 0
A thin film transistor is formed by etching and removing using a plasma etching method using a mixed gas with 2 and the like (
Figure 2 (D)).

また第3図は、前述の文献に開示ざれた別の従来技術に
よるTPTの第二の製造方法を説明するための、各工程
段階での半導体要部の断面図である。この従来方法では
、ガラス基板11上にゲート電極12を形成し、次いで
ゲート絶縁膜13、n− a−Si膜14ヲ形或するま
テハ、前述した第2図に示した方法と同一工程をとって
いる(第3図(A))&このn−a−Si膜14上にn
”a−Si膜16ヲ連続して、PCVD法により形成す
るCM3図(B)).その後、このn” a−Si膜1
4上にソース・ドレイン電極材として例えばA℃を全面
蒸着し、ホトリソグラフィー技術を用いてソース電極1
7a、ドレイン電極+7bを形成する(第3図(C))
.次いでn−a−Si膜14のチャネル部の上側の領域
に位置するn”a−Si膜16の部分+6Aを、ドライ
エッチングにより除去して、薄膜トランジスタを形成す
る(第2図(D))。
Further, FIG. 3 is a cross-sectional view of the main part of the semiconductor at each process step for explaining a second manufacturing method of TPT according to another conventional technique disclosed in the above-mentioned document. In this conventional method, a gate electrode 12 is formed on a glass substrate 11, and then a gate insulating film 13 and a na-Si film 14 are formed using the same steps as the method shown in FIG. (FIG. 3(A)) & on this n-a-Si film 14
CM3 (B)) in which the "a-Si film 16 is continuously formed by the PCVD method".Then, this n" a-Si film 1 is
For example, A℃ is deposited on the entire surface of the source/drain electrode material on the source electrode 1 using photolithography technology.
7a, drain electrode +7b is formed (Fig. 3(C))
.. Next, a portion +6A of the n''a-Si film 16 located above the channel portion of the na-Si film 14 is removed by dry etching to form a thin film transistor (FIG. 2(D)).

(発明か解決しようとする課題) しかしなから、前述した従来技術の第一の製造方法(第
2図)は、n− a−Si膜14上にエッチングストッ
パ層15ヲ設けるという工程をとるため、ホトリソ回数
がその分だけ増加し、そのために製造工程が多くなるた
め、歩留りが悪くなり、かつ製造コストも高くなるとい
う問題があった.また、従来技術の第二の製造方法CM
3図)では、チャネル部の上側のn”a−Si膜部分+
6Aのエッチング除去を、ドライエッチング法により行
なっていたため、n” a−Si膜16とn−a−Si
膜14とのエッチング速度比(選択比)が小ざい。この
ため、第2図(D)の点線で示したA部のように、n”
a−Si膜16Aのエッチング時にn−a−Si膜14
までエッチング除去されでしまい、基板ごとに特性が異
なる薄膜トランジスタが製造ざれることになったり、さ
らに極端な場合にはn” a−Si膜16Aのエッチン
グにより、n−a−Si膜14が完全にエッチング除去
ざれでしまい、TPTがスイッチング素子として動作し
なくなったりするという問題があった。また、ドライエ
ッチング法と用いる場合、n” a−Si膜のエッチン
グレートの制御が困難のため、再現性よく、n” a−
Si膜をエッチング除去することは難しいという問題が
あった.この発明は、以上述べたようにエッチングスト
ッパ層を設けることによる歩留りの低下および製造コス
トの上昇という従来の問題点およびチャネル部のn” 
a−Si膜をドライエッチングにより除去することによ
る基板間でのTPT特性差、エッチングの再現性が悪い
および歩留りの低下という従来の問題点を除去するため
になされたものであり、従って、この発明の目的は、r
r a−Si膜とn”a−Si#とのエッチングの選択
比の大きいエッチング溶液(エツチャント)およびこの
エッチング溶液を用いたエッチング方法を提供すること
にある. (課題を解決するための手段) この目的の達戊を図るため、この発明のアモルファスシ
リコン用エッチング溶液によれば、体積比で、硝酸(N
H03)を70〜100、フツ酸(口F)を0.1〜1
、酢酸(C,83 C○○}−1)%40〜200およ
び残部を水(}−12 0)としてなることを特徴とす
る. さらに、この発明のエッチング方法によれば、n一型ま
たは真性のアモルファスシリコン薄膜上に形威したn+
型アモルファスシリコン薄膜を上述したアモルファスシ
リコン用エッチング溶液を用いてエッチングすることを
特徴とする.(作用) この発明によるアモルファスシリコン用エッチング溶液
によれば、後述する実験データからも明らかなように、
n− a−Si膜とn”a−Si膜とのエッチング選択
比が室温で15程度以上となる. 従って、このエッチング溶液を用いて、ウエツトプロセ
スにより、n− a−Si膜上に形或したn” a−S
i膜のエッチングを行なうと、下層のn− a−Si膜
を実質的にエッチングせずに上層のn”a−Si膜の所
望のエッチングを行なうことができる. (実施例) 以下、図面を参照しで、この発明のアモルファスシリコ
ン用エッチング溶液およびこの溶液を用いたエッチング
方法につき説明する. まず、この発明のアモルファスシリコン用エッチング溶
液(以下、単にエツチャントと称する)につき説明する
(Problem to be solved by the invention) However, because the first manufacturing method of the prior art described above (FIG. 2) takes the step of providing an etching stopper layer 15 on the na-Si film 14, , the number of photolithography increases accordingly, which increases the number of manufacturing steps, resulting in a problem of poor yield and high manufacturing costs. In addition, the second manufacturing method CM of the conventional technology
3), the n”a-Si film part above the channel part +
Since the etching removal of 6A was carried out by the dry etching method, the n'' a-Si film 16 and the n-a-Si
The etching rate ratio (selectivity) with respect to the film 14 is small. Therefore, as shown in part A indicated by the dotted line in FIG. 2(D), n''
When etching the a-Si film 16A, the na-Si film 14
In extreme cases, the etching of the n''a-Si film 16A may completely remove the n''a-Si film 14. There was a problem that the etching was not removed, and the TPT could no longer function as a switching element.Also, when using dry etching, it is difficult to control the etching rate of the n''a-Si film, so it is not possible to remove it with good reproducibility. , n” a-
The problem was that it was difficult to remove the Si film by etching. This invention solves the conventional problems of reduced yield and increased manufacturing cost due to the provision of an etching stopper layer as described above, and the n''
This invention was made in order to eliminate the conventional problems of TPT characteristic differences between substrates, poor etching reproducibility, and reduced yield caused by removing the a-Si film by dry etching. The purpose of is r
The object of the present invention is to provide an etching solution (etchant) with a high etching selectivity between the r a-Si film and n"a-Si #, and an etching method using this etching solution. (Means for solving the problem) In order to achieve this objective, according to the etching solution for amorphous silicon of the present invention, nitric acid (N
H03) 70-100, hydrofluoric acid (F) 0.1-1
, acetic acid (C,83C○○}-1)% 40-200% and the balance water (}-120). Furthermore, according to the etching method of the present invention, an n+ type formed on an n-type or intrinsic amorphous silicon thin film
The method is characterized in that the amorphous silicon thin film is etched using the amorphous silicon etching solution described above. (Function) According to the etching solution for amorphous silicon according to the present invention, as is clear from the experimental data described below,
The etching selectivity ratio between the n-a-Si film and the n''a-Si film is about 15 or more at room temperature. Therefore, using this etching solution, a pattern can be formed on the n-a-Si film by a wet process. aru n” a-S
By etching the i-film, the upper n''a-Si film can be etched as desired without substantially etching the lower n-a-Si film. (Example) The drawings are shown below. An etching solution for amorphous silicon of the present invention and an etching method using this solution will be explained with reference to the following. First, an etching solution for amorphous silicon of the present invention (hereinafter simply referred to as an etchant) will be explained.

一般的に、硝酸(目N○3)とフッ酸(日F)と(こよ
る溶液(HNO3/HF溶液)による結晶シリコン(S
i)のエッチング機構は、?Si◆4HN03 →3S
iO■+4NO◆2H20         ・−(1
)?iO■◆6HF−+H 25 IF e◆2H20
−(2) 上記(1)および(2)式の2つの素反応により進行す
るものと考えられている.これらの素反応を考えると、
高濃度のHFエツチャントでは、(1)式に示した酸化
反応が律速するためにH N O 3濃度がエッチング
しートを決定することになり、また高濃度H N O 
3エツチャントでは、(2)式に示した分解反応が律速
するために、エッチングレートは目Fだ{ナの関数とな
る.このことから、HFと日N○3との濃度を変えるこ
とにより、シリコン(Si)のエッチング速度を制御す
ることが可能となる.そうした意味において、反応速度
(エッチング速度)を小さくする抑制物質として通常酢
酸(C口.Coo目)が使用ざれている.こうした結晶
Siと同様に、a−Siも同様な機構{こよってHNO
3/目F/C口,C○○目溶液でエッチングされると考
えられる。
Generally, crystalline silicon (S
What is the etching mechanism of i)? Si◆4HN03 →3S
iO■+4NO◆2H20 ・-(1
)? iO■◆6HF-+H 25 IF e◆2H20
-(2) It is thought that the process proceeds through the two elementary reactions of equations (1) and (2) above. Considering these elementary reactions,
In a high-concentration HF etchant, the oxidation reaction shown in equation (1) is rate-limiting, so the HNO3 concentration determines the etching rate.
In the case of the 3-etchant, the decomposition reaction shown in equation (2) is rate-determining, so the etching rate is a function of F. From this, it is possible to control the etching rate of silicon (Si) by changing the concentrations of HF and N3. In this sense, acetic acid (C) is usually used as an inhibitor to reduce the reaction rate (etching rate). Similar to such crystalline Si, a-Si also has a similar mechanism {thus HNO
It is thought that the 3rd F/C opening and C○○ are etched with the solution.

そこで、この出願の発明者等は、n−a−Si膜および
n”a−Si膜のエッチング速度を、HNO3/ H 
F / C H 3 C○○日エツチャントの組成比を
変えて測定した.この実験の結果を第1図に示す。
Therefore, the inventors of this application determined that the etching rate of the n-a-Si film and the n''a-Si film was
Measurements were made by changing the composition ratio of the F/CH3C○○ day etchant. The results of this experiment are shown in FIG.

この実験に用いたn− a−Si膜は、基板温度を30
0″C、成膜室の圧力を80Pa、高周波パワー密度を
0.02W/cm2および反応ガスSi口.のI1i.
膜室への流量を408CCMとしてPCVD法により形
成した。また、n” a−SiIIlは、基板温度Iv
300’ C、成膜室の圧力を80Pa、高周波パワー
密度を0.02W/am2のように、n− a−Si膜
の場合と同一としたが、リン(P)のドーブIl7aP
 H 3とSiH4の流量比を変えてPCVD法により
形成した。
The n-a-Si film used in this experiment had a substrate temperature of 30
0″C, the pressure of the film forming chamber was 80Pa, the high frequency power density was 0.02W/cm2, and the reaction gas Si inlet I1i.
The film was formed by PCVD with a flow rate of 408 CCM to the membrane chamber. In addition, n'' a-SiIII is determined by the substrate temperature Iv
300' C, the pressure in the film forming chamber was 80 Pa, and the high frequency power density was 0.02 W/am2, which were the same as those for the na-Si film, but the phosphorus (P) dove Il7aP
It was formed by the PCVD method while changing the flow rate ratio of H 3 and SiH 4 .

ここで使用したエツチャントは、HNO3と、日「と、
水とを混合し、その割合を日N○3濃度が59%、目「
濃度が0.5%および残部を日20とした溶液tA酸と
して、このA酸に氷酢酸を加えて、エツチャントの組或
比を変えた.第1図において、横軸に氷酢酸(C目.C
○○口)の混入を変えて組或比を変えたときの、C H
 3 C○○目のエツチャント組戊比[[CH3COO
口]/([A酸]+[C目,COO日])]をとって示
してあり、縦軸に室温でのエッチング速度(A/m i
 n) %とって示してある。また、図中、曲線工はリ
ン(P)ドーブをしないn−a−Si膜の場合であり、
曲線II〜■て示す各試料は、成膜室へ流入するP日.
とSiHaの反応ガス流量から、[P目、]/[Si目
.]流量比で計算した値(%)だけリン(P)!含んで
いる混合反応ガスで戊膜しで得られたn” a−Si膜
の場合である.曲線I1はリンドーブ0.5%、曲線■
はリンドーブ1%、曲線■はリンドーブ3%および曲線
Vはリンドーブ5%のn”a−Si膜である。
The etchant used here was HNO3,
Mix it with water, and adjust the ratio so that the daily N○3 concentration is 59%.
Glacial acetic acid was added to this A acid to change the composition ratio of the etchant as a solution tA acid with a concentration of 0.5% and a balance of 20%. In Figure 1, the horizontal axis shows glacial acetic acid (C.
When the composition ratio is changed by changing the mixture of
3 C○○'s etchant composition ratio [[CH3COO
] / ([A acid] + [Cth, COO day])], and the vertical axis shows the etching rate at room temperature (A/m i
n) Shown as %. In addition, in the figure, the curved line is for an na-Si film that is not doped with phosphorus (P),
Each sample shown by curves II to ■ is on day P when it flows into the film forming chamber.
From the reaction gas flow rates of SiHa and [Pth, ]/[SiHa. ] Phosphorus (P) by the value (%) calculated by the flow rate ratio! This is the case of an n'' a-Si film obtained by coating with a mixed reaction gas containing 0.5% phosphorus dope and curve I1.
is an n''a-Si film with 1% phosphorus dope, curve (2) with 3% phosphorus dope, and curve V with 5% phosphorus dope.

この実験データから明らかなように、リンドープのない
n−a−Si膜(曲線I)のエッチング速度は、A酸の
みでC目.C○○日が混入されていないエツチャントで
は、5300人/min程度であり、また、C目.C○
○目の混入量が組或比で約0.33程度となると、エッ
チング速度は100人/minとなり、ざら(こ約0.
40程度となると100人/ m i nよつも小さく
なっている.これに対し、曲線■〜Vのリンドーブした
n”a−Si膜のエッチング速度は、CH3COO目の
混入量が約0.33程度では、おおよそ、それぞれ、2
500人/min、3800A/min、5000人/
minおよび5600λ/minとなり、ざらに約0.
40程度のC日.COO口の混入量では、それぞれ、お
およそ1500大/ m i n、2700A/min
、4200大/minおよび4800人/minとなっ
ていることがわかる。
As is clear from this experimental data, the etching rate of the na-Si film without phosphorus doping (curve I) is C. Etchant without C○○ day mixed in was about 5,300 people/min. C○
○When the amount of grains mixed in is about 0.33 in terms of composition ratio, the etching speed becomes 100 people/min, and the roughness (about 0.33) is reached.
At around 40, the number of people per minute has decreased by 100 people/min. On the other hand, the etching rate of the phosphorus-doped n''a-Si film shown by curves ■ to V is approximately 2
500 people/min, 3800A/min, 5000 people/
min and 5600λ/min, roughly about 0.
About 40 C days. The amount of contamination at the COO port is approximately 1500 A/min and 2700 A/min, respectively.
, 4200 people/min and 4800 people/min.

ざら(こ、この実験データから、CH3COO目の混入
量が0.5以上となると、リンのノンドーブのa−Si
すなわちn−a−Siは実質的にエッチングざれないこ
とがわかる.そして、n” a−Si膜であっても、リ
ンドーブ量に応して、実質的にエッチングざれないもの
と充分なエッチング速度でエッチングされるものとが生
じ、リンドーブ量の多いn”a−Si膜の方が、CH3
C○○目の量が増加してもエッチングされることかわか
る。
From this experimental data, when the amount of CH3COO is 0.5 or more, phosphorus-free a-Si
In other words, it can be seen that na-Si is substantially not etched. Even for n"a-Si films, depending on the amount of phosphorus doped, some films are not etched substantially and others are etched at a sufficient etching rate. The membrane has more CH3
It can be seen that etching occurs even if the amount of C○○ increases.

この実験データから、リン(P)ドーブのないn−a−
Si膜(曲線工)のエッチング速度は、[C日3 Co
o目] / C [A酸] + [CH3C○○H])
か約0.4で100人/min以下という極めで小さい
値となっており、一方、リンCP)ドープをしたいずれ
のn“a−Si膜(曲線II − V )も同じ濃度の
エツチャントにおいで、約1500大/min以上のエ
ッチング速度があり、従ってn− a−Si膜とn”a
−Si膜とのエッチング時の選択比は15以上の値とな
ることがわかる。また、同様に、[CH3C○○日]/
([A酸コ+[CH3C○○目])が約0.33である
と、エッチング時の選択比は25以上の値となることか
わかる。
From this experimental data, it can be seen that n-a- without phosphorus (P) dobe
The etching rate of the Si film (curved) is [C day 3 Co
oth] / C [A acid] + [CH3C○○H])
It is approximately 0.4 and has an extremely small value of less than 100 people/min. On the other hand, both n"a-Si films doped with phosphorus (CP) (curve II-V) are exposed to the same concentration of etchant. , has an etching rate of about 1500/min or higher, and therefore has a
It can be seen that the etching selectivity with respect to the -Si film is a value of 15 or more. Similarly, [CH3C○○day]/
It can be seen that when ([A acid + [CH3C○○]) is about 0.33, the etching selectivity becomes a value of 25 or more.

上述した実験とは別に、実験的にHNO3の原液濃度(
混合前の濃度)が低すぎ、例えば50%よりも低いと、
n”a−Si膜のエッチング速度(レート)か小さくな
り、かつ、気泡が激しく発生し、不均一にエッチングざ
れるという減少がみられることかわかった。また、HN
03の原液濃度が60%より高いと、レジストを用いた
エッチングの場合には、レジストがダメージを受けでし
まう。レジストを用いなければ60%よりも原液濃度が
高くてもよい。その結果、この発明による目NO3の原
液濃度を好ましくは50〜60%の範囲内のものとし、
かつ、HNO3、HF、CH3 C○○日およびH20
の混合エツチャントにおけるHNO3濃度の範囲は20
〜40%(エツチャントの混合体積比で70〜100)
が好適である.また、この発明のエツチャントにおける
HF濃度については、チャネルのエッチング面の表面粗
さ(日F濃度が高くなると、チャネル部の表面が凹凸に
なりやすい)の問題(この問題はTPT特性においで、
表面リークやパッシベーション膜の膜貢への影響のため
、オフ電流が高くなるなどの派生的な問題を生じる)を
生じさせないという観点から適性なHF濃度があり、実
験的には0.01〜0.5%(エツチャントの混合体積
比で0.1〜1)か好適であることがわがった。
Apart from the above-mentioned experiment, we experimentally determined the concentration of the stock solution of HNO3 (
If the concentration before mixing) is too low, e.g. lower than 50%,
It was found that the etching rate of the n''a-Si film became smaller, bubbles were generated violently, and the etching was unevenly etched.
If the concentration of the stock solution of 03 is higher than 60%, in the case of etching using a resist, the resist will be damaged. If no resist is used, the concentration of the stock solution may be higher than 60%. As a result, the concentration of the stock solution of NO3 according to the present invention is preferably within the range of 50 to 60%,
And HNO3, HF, CH3 C○○ day and H20
The range of HNO3 concentration in the mixed etchant is 20
~40% (mixed volume ratio of etchant 70-100)
is preferable. In addition, regarding the HF concentration in the etchant of this invention, there is a problem with the surface roughness of the etched surface of the channel (as the HF concentration increases, the surface of the channel part tends to become uneven).
There is an appropriate HF concentration from the viewpoint of not causing secondary problems such as an increase in off-current due to surface leakage and the effect on the film contribution of the passivation film, and experimentally it is 0.01 to 0. It was found that 0.5% (0.1 to 1 etchant mixing volume ratio) is suitable.

上述した、HNO3および日Fの好適量と、既に説明し
たC日,C○○目の混入量の実験データ(第1図)から
、C日,000口の好ましい混入量は、C目.C○○日
の、エツチャントの混合体積比で70〜2 0 0 .
(濃度で約30〜70%)である. 次に、この発明のエツチャントを用いたエッチング方法
につき説明する.この実施例では、rr a−Si膜と
n”a−Si膜の2層構造を形或する、TPTの製造工
程でこのエツチャントを用いる場合につき説明する。
From the above-mentioned preferred amounts of HNO3 and day F and the experimental data (Fig. 1) of the amount of contamination on day C, ○○, as described above, the preferred amount of contamination on day C, 000 mouths is determined as follows. The mixing volume ratio of etchant on C○○ day was 70 to 200.
(concentration is about 30-70%). Next, an etching method using the etchant of this invention will be explained. In this embodiment, a case will be explained in which this etchant is used in the manufacturing process of TPT, which forms a two-layer structure of an rr a-Si film and an n''a-Si film.

第4図は、この発明によるエツチャントを用いた場合の
TPTの製造工程の一例を示したものである。同図にお
いて、第2図および第3図に示した構成戊分と同一の構
成成分については同一の符号を付しで示し、また、各構
戊成分はこの発明が理解できる程度に、大きさ、形状お
よび配置関係を概略的に示してある.尚、各図は、製造
工程段階で得られた構造体を断面図で示してある.まず
、ガラス基板11上にクロム(Cr)のゲート電極12
を1000〜1 500大の厚さで形成し、続いてゲー
ト絶縁膜13としてSiNx膜を、SiH.とN日,ガ
スを用いて、PCVD法により、約2000〜4000
人の厚さで形成し、次いでrra−Si膜14ヲ、S 
I H aガスを用いたPCVD法{こより約200〜
1500大の厚さで形成し、ざらにn”a−Si膜16
ヲ、SiH.とPH3ガスを用いたPCVD法により、
約500〜1 000大の厚さで形成して第4図(A)
に示vm造体を得る.これらの或膜に当り、PCVD法
による成膜は、全で150〜350”Cの基板温度で行
なう.また、n” a−Si膜16の或膜は、P目.の
流量lfr[P日.]およびS I H aの流jlを
[SiH4]としたとき、Si日.とP目,ガスの流量
比( [PH3コ/[Si目.])を0.5〜5%の範
囲内好ましくは3%として行なうのが好適である. 次に、n”a−Si膜16上に電極材料Iil20とし
てクロム(Cr)およびアルミニウム(Allli20
ヲ電子ビーム蒸着法によりそれぞれ約1000大および
7000Aの厚さで順次形威し、その後ホトリソグラフ
ィーによりソース電極およびトレイン電極パターン形或
のためのレジストパターン22を形或する(第4図(B
))。
FIG. 4 shows an example of a TPT manufacturing process using the etchant according to the present invention. In the same figure, the same components as those shown in FIGS. 2 and 3 are designated by the same reference numerals, and each component is shown in the size to the extent that this invention can be understood. , the shape and arrangement relationship are schematically shown. Each figure shows a cross-sectional view of the structure obtained at the manufacturing process stage. First, a chromium (Cr) gate electrode 12 is placed on a glass substrate 11.
is formed to a thickness of 1,000 to 1,500 nm, and then a SiNx film is formed as the gate insulating film 13, and a SiH. Approximately 2,000 to 4,000
The rra-Si film 14, S
PCVD method using IHa gas {approximately 200 ~
Formed with a thickness of 1,500 μm, the n”a-Si film is roughly 16
Wow, SiH. By PCVD method using and PH3 gas,
Figure 4 (A)
Obtain the vm structure shown in . For some of these films, the film formation by the PCVD method is performed at a substrate temperature of 150 to 350''C in total.Furthermore, some of the n'' a-Si films 16 are formed by the Pth. The flow rate lfr[P day. ] and the flow jl of S I H a is [SiH4], Si day . It is preferable to set the gas flow rate ratio ([PH3/[Si]) within the range of 0.5 to 5%, preferably 3%. Next, chromium (Cr) and aluminum (Alli20) are placed on the n''a-Si film 16 as electrode materials Iil20.
The resist patterns 22 for the source electrode and train electrode patterns are formed by photolithography (see FIG. 4(B)).
)).

その後、このレジストパターン22間に露出しているA
nの部分を目.P○4一目NO3C目.C○○目一目2
0系エツチャントでエッチングしおよびCr%硝M第2
セリウムアンモニウム系エツチャントを用いて順次連続
的にエッチングして下層のn”a−Si膜16を部分的
に露出させ、ンース電極部分22aおよびトレイン電極
部分20bをそれぞれ形或し、第4図(C)に示す構造
体を得る. その後、ソースおよびトレイン電極20aおよび20b
 Iffiに露出する、チャネル部の上側のn”a−S
i膜部分+6A t、この発明のエツチャントであるH
NO3−HF−C日.C○○目一目20溶液でHNO3
、HFおよびC目,COO口の体積混合比を濃度でそれ
ぞれ30%、0.25%、および50%とした溶液を用
いて、室温でエッチング除去してソース電極20aの下
層としてのn” a−Si層のソース電極部分16aと
、ドレイン電極20bの下層としてのn” a−Si層
のトレイン電極部分+6bとを形成し、第4図(D)で
示す構造体を得る.このエツチャントを用いてn−a−
Si膜14上に形成されでいるn” a−Si膜16ヲ
エッチングすると、n−a−Si膜14とn” a−S
i膜16とのエッチング速度比(選択比)が従来のドラ
イエッチングの場合よりも著しく大きいので、下層のn
−a−Si膜14ヲ実貢上エッチングすることなく、n
” a−Si膜16のみをエッチング除去できる. 例えば、口+a−Si膜16の膜厚を500大とした場
合にこのエツチャントを用いてエッチングを30秒行な
って、アモルファスシリコン薄膜トランジスタ(a−S
iTFT)!製造して、種々の特性を測定した。その結
果、TPT特性は、ゲート幅W/ゲート長L= 1 0
0/1 0の素子で、閾値電圧vt =2.5〜3ポル
ト、才ンオフ比(■。o/■。ff)=105〜108
と良好であった。さらに、同し膜厚のn”a−Si膜1
6に対し同一エツチャントに60秒浸潰し製造したTP
Tについて、TPT特性を測定した結果、閾値電圧vT
およびオンオフ比(工。。/■。ff )ともほとんど
変化しないという結果が得られ、エッチングのマージン
も大きくとれることを確認できた。
After that, the A exposed between the resist patterns 22 is
Look at the n part. P○4 first glance NO3C eyes. C○○ glance 2
Etching with 0 series etchant and Cr%NiM second
The underlying n''a-Si film 16 is partially exposed by sequential etching using a cerium ammonium etchant, and the source electrode portion 22a and the train electrode portion 20b are shaped respectively. ) is obtained. Then, source and train electrodes 20a and 20b are obtained.
n”a-S on the upper side of the channel exposed to Iffi
i membrane part +6A t, H which is the etchant of this invention
NO3-HF-C day. HNO3 with 20 solutions at a glance
, HF, and a solution with a volume mixing ratio of 30%, 0.25%, and 50%, respectively, are used to remove n''a as the lower layer of the source electrode 20a at room temperature. A source electrode portion 16a of the -Si layer and a train electrode portion +6b of the n'' a-Si layer as a lower layer of the drain electrode 20b are formed to obtain the structure shown in FIG. 4(D). Using this etchant, na-a-
When the n"a-Si film 16 formed on the Si film 14 is etched, the n"a-Si film 14 and the n"a-S
Since the etching rate ratio (selectivity) with respect to the i film 16 is significantly higher than that of conventional dry etching, the lower n
-a-Si film 14 is etched without etching, n
"Only the a-Si film 16 can be removed by etching. For example, if the film thickness of the a-Si film 16 is 500 mm thick, etching is performed for 30 seconds using this etchant to form an amorphous silicon thin film transistor (a-S
iTFT)! were manufactured and various properties were measured. As a result, the TPT characteristics are gate width W/gate length L = 1 0
0/10 element, threshold voltage vt = 2.5 to 3 ports, turn-off ratio (■.o/■.ff) = 105 to 108
It was good. Furthermore, the n”a-Si film 1 with the same thickness
TP manufactured by soaking in the same etchant for 60 seconds as compared to 6
As a result of measuring the TPT characteristics, the threshold voltage vT
The results showed that there was almost no change in both the on-off ratio (mm../.ff), and it was confirmed that a large etching margin could be obtained.

n−a−Si膜14の膜厚は、オンオフ比を与えるオフ
電流工。ffの大小に関係し、できるだけ薄い方か望ま
しい.その意味においても、n− a−Si膜14とn
”a−Si膜16とのエッチングの選択比か大きいこと
が望ましい。そこで、n− a−Si膜14の膜厚か2
00λのものについでも、前記エツチャントを用いてn
” a−Si膜16ヲエッチング除去して製造したTP
Tについて、TPT特性を測定したところ、前述のTP
T特性と同様に、TPT特性は良好であった.この発明
は、上述した実施例にのみ限定されるものではなく、多
くの変形および変更を行なえること明らかである。
The thickness of the na-Si film 14 is an off-current factor that provides an on-off ratio. It is desirable that it be as thin as possible, depending on the size of ff. In that sense as well, the n-a-Si film 14 and n-a-Si film 14
It is desirable that the etching selectivity with respect to the a-Si film 16 be large.
Even for 00λ, using the above etchant, n
” TP manufactured by etching away the a-Si film 16
When we measured the TPT characteristics of T, we found that the above-mentioned TP
Similar to the T characteristics, the TPT characteristics were good. It is clear that the invention is not limited only to the embodiments described above, but can be subjected to many variations and modifications.

例えば、上述したn− a−Si膜とn+a−Si膜の
2層構造の上層の口+a−Si膜のエッチング{こ際し
、日N○3一目「一C H 3C O O H  H 
20の混合溶液であるエツチャント(こ含まれる日NO
3 、目FおよびC目.C○○目の含有量を、好ましく
はHNO3の原液(HNO3+H20の場合)の濃度か
50〜60%の範囲となるような条件で、体積比でそれ
ぞれ70〜100:0.1〜1:40〜200の範囲内
にあれば、濃度でそれぞれ30%、0.25%および5
0%以外の濃度関係にあってもよい。
For example, etching the upper layer + a-Si film of the two-layer structure of the n-a-Si film and the n+a-Si film described above {at this time, the etching method of the N○3 Ichimoku ``1C H 3C O O H H
Etchant, which is a mixed solution of 20
3, eyes F and C. The content of C○○ is preferably 70 to 100:0.1 to 1:40 by volume, under conditions such that the concentration of HNO3 stock solution (in the case of HNO3 + H20) is in the range of 50 to 60%. ~200, the concentration is 30%, 0.25% and 5, respectively.
There may be a concentration relationship other than 0%.

尚、上述した体積比のエッチャントは純水と、市販され
ている濃度60%のH N O 3、濃度50%のHF
および濃度99.9%のCH3 C○○臼を用いて容易
に混合作戊できる. さらに、上述したn− a−Si膜としては、TPTの
特性上、Si目.ガスを用いたPCVD法により形成し
た膜であって、その比抵抗を108Ω・cm以上とする
のが好ましい。また、n” a−Si膜としては、TP
Tの特性上、P目,およびSi日.ガスを用いたPCV
D法により形或されかつその流量比か[P目,]/[S
i日.]か0.5〜5%で、しかも比抵抗が103Ω・
cm以下であるのが好ましい.尚、上述したa−SiT
FTの製造に当り、ソース・ドレイン電極層としてCr
とAJ2層を設けたが、いずれかCrまたはAlのいず
れが一層のみとしてもよい. (発明の効果) 上述した説明からも明らかなように、この発明のアモル
ファスシリコン用のエッチング溶液によれば、n− a
−Si膜とn”a−Si膜とのエッチングの選択比か高
く、しかも、n−a−Si順に対するエッチングレート
が100λ/ m i口以下となる.このため、このエ
ッチング溶液を用いたエッチング方法によれば、rMa
−Si膜上に形成したn”a−Si膜のエッチングを、
下層のn− a−Si膜を実質的にエッチングせずに、
行なうことができるため、n” a−Si膜のエッチン
グマージンを大きくとれると共に、このエッチング方法
はウエットエッチングであるため、エッチング条件の制
御が簡単となるという利益を奏する. 従って、この発明のエッチング溶液およびこれを用いた
エッチング方法は、アモルファスシリコン薄膜トランジ
スタの製造に用いて好適であり、このエッチング溶液を
用いてアモルファスシリコン薄膜トランジスタを製造す
ると、従来に比べて製造歩留りが向上し、製造コストも
安価となり、再現性良く製造できる。
The etchant with the above volume ratio is pure water, commercially available HNO3 with a concentration of 60%, and HF with a concentration of 50%.
and CH3 C○○ with a concentration of 99.9% can be easily mixed and harvested using a mortar. Furthermore, due to the characteristics of TPT, the above-mentioned n-a-Si film has Si order. The film is preferably formed by a PCVD method using gas, and has a specific resistance of 10 8 Ω·cm or more. In addition, as the n'' a-Si film, TP
Due to the characteristics of T, Pth and Si days. PCV using gas
It is formed by the D method and its flow rate ratio is [Pth, ]/[S
i day. ] or 0.5 to 5%, and the specific resistance is 103Ω・
It is preferable that it is less than cm. In addition, the above-mentioned a-SiT
When manufacturing FT, Cr is used as the source/drain electrode layer.
Although two layers of AJ and AJ were provided, either Cr or Al may be used as the only layer. (Effect of the invention) As is clear from the above explanation, according to the etching solution for amorphous silicon of the present invention, n-a
-The etching selectivity between the Si film and the n"a-Si film is high, and the etching rate for the n-a-Si order is less than 100λ/mi. Therefore, etching using this etching solution According to the method, rMa
- Etching the n”a-Si film formed on the Si film,
without substantially etching the underlying n-a-Si film.
Therefore, the etching margin of the n'' a-Si film can be increased, and since this etching method is wet etching, the etching conditions can be easily controlled. The etching method using this etching solution is suitable for manufacturing amorphous silicon thin film transistors, and when manufacturing amorphous silicon thin film transistors using this etching solution, the manufacturing yield is improved and the manufacturing cost is low compared to conventional methods. Can be manufactured with good reproducibility.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、この発明のアモルファスシリコン用エッチン
グ溶液の特性を説明するための、エッチング溶液中の酢
酸の占める組或比とエッチング速度との関係を、ノンド
ーブアモルファスシリコンおよび種々の含有量でリンを
含有するリンドープアモルファスシリコンについでの実
験データを示した特性曲線図、 第2図(A)〜(D)および第3図(A)〜(D)は、
従来のアモルファスシリコン薄膜トランジスタの第一お
よび第二の製造方法の説明に供する製造工程図、 第4図(A)〜(D)は、この発明のエッチング方法を
説明するため、アモルファスシリコン薄膜トランジスタ
の製造方法を示す製造工程図である。 11・・・ガラス基板、   12・・・ゲート電極1
3・・・ゲート絶縁膜、  14・・・n− a−Si
膜16−n”a−Si膜 16a 、16b−n” a−Si膜部分20・・・電
極材料層、   20a・・・ソース電極部分20b・
・・トレイン電極部分 22・・・レジストパターン。
Figure 1 shows the relationship between the composition ratio of acetic acid in the etching solution and the etching rate, in order to explain the characteristics of the etching solution for amorphous silicon of the present invention. Characteristic curve diagrams showing experimental data for phosphorus-doped amorphous silicon containing
Manufacturing process diagrams for explaining the first and second manufacturing methods of conventional amorphous silicon thin film transistors, and FIGS. 4(A) to (D) are for explaining the etching method of the present invention. FIG. 11... Glass substrate, 12... Gate electrode 1
3... Gate insulating film, 14... n-a-Si
Film 16-n"a-Si film 16a, 16b-n"a-Si film portion 20...electrode material layer, 20a...source electrode portion 20b.
...Train electrode portion 22...Resist pattern.

Claims (2)

【特許請求の範囲】[Claims] (1)体積比で、HNO_3を70〜100、HFを0
.1〜1、CH_3COOHを40〜200および残部
をH_2Oとしてなることを特徴とするアモルファスシ
リコン用エッチング溶液。
(1) Volume ratio: HNO_3 is 70-100, HF is 0
.. 1 to 1, an etching solution for amorphous silicon characterized by comprising 40 to 200 of CH_3COOH and the balance of H_2O.
(2)請求項1記載のエッチング溶液を用いて、n^−
型または真性のアモルファスシリコン薄膜上に形成した
n^+型アモルファスシリコン薄膜をエッチングするこ
とを特徴とするエッチング方法。
(2) Using the etching solution according to claim 1, n^-
An etching method characterized by etching an n^+ type amorphous silicon thin film formed on a type or intrinsic amorphous silicon thin film.
JP24284689A 1989-09-19 1989-09-19 Etchant for amorphous silicon and etching method using same Pending JPH03104227A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24284689A JPH03104227A (en) 1989-09-19 1989-09-19 Etchant for amorphous silicon and etching method using same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24284689A JPH03104227A (en) 1989-09-19 1989-09-19 Etchant for amorphous silicon and etching method using same

Publications (1)

Publication Number Publication Date
JPH03104227A true JPH03104227A (en) 1991-05-01

Family

ID=17095164

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24284689A Pending JPH03104227A (en) 1989-09-19 1989-09-19 Etchant for amorphous silicon and etching method using same

Country Status (1)

Country Link
JP (1) JPH03104227A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011071494A (en) * 2009-08-25 2011-04-07 Semiconductor Energy Lab Co Ltd Method for reprocessing semiconductor substrate, method for manufacturing reprocessed semiconductor substrate, and method for manufacturing soi substrate

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011071494A (en) * 2009-08-25 2011-04-07 Semiconductor Energy Lab Co Ltd Method for reprocessing semiconductor substrate, method for manufacturing reprocessed semiconductor substrate, and method for manufacturing soi substrate

Similar Documents

Publication Publication Date Title
CN108987279A (en) The manufacturing method of thin film transistor (TFT)
WO2005083795A8 (en) Method for manufacturing semiconductor device and plasma oxidation method
EP0744776A2 (en) Amorphous silicon thin film transistor and method preparing same
US5808316A (en) Microcrystal silicon thin film transistor
KR20010014933A (en) Thin-film transistor and fabrication method thereof
JPH05304171A (en) Thin-film transistor
JPH03104227A (en) Etchant for amorphous silicon and etching method using same
KR20000017498A (en) A controllable oxidation technique for high quality ultra-thin gate oxide
JP3901460B2 (en) Thin film transistor manufacturing method
JPH06168915A (en) Dry etching method of silicon thin film and thin film transistor
KR20020035747A (en) Thin film transistor of bottom-gate type, fabrication method thereof and display device using the same
US4188245A (en) Selective open tube aluminum diffusion
JPH0645606A (en) Manufacture of thin-film transistor matrix
JPH06196451A (en) Dry etching method for amorphous silicon, and manufacture of thin film transistor using thereof
JPH02186641A (en) Manufacture of thin film field-effect transistor element
JPH02224254A (en) Thin film transistor, manufacture thereof, matrix circuit substrate, and picture display using it
JP4047590B2 (en) Thin film transistor manufacturing method
JPH05291220A (en) Manufacture of semiconductor device
JPH02199842A (en) Manufacture of thin-film field-effect transistor element
JPH0669503A (en) Thin-film transistor and its manufacture
JPH02297969A (en) Thin-film transistor and manufacture thereof
JPH04243166A (en) Thin film transistor and manufacture thereof
JP2001326215A (en) Dry etching method
JPS61239670A (en) Thin-film transistor and manufacture thereof
WO2019136873A1 (en) Array substrate and manufacturing method thereof, display device