JPH0232676A - 信号処理回路 - Google Patents

信号処理回路

Info

Publication number
JPH0232676A
JPH0232676A JP63182539A JP18253988A JPH0232676A JP H0232676 A JPH0232676 A JP H0232676A JP 63182539 A JP63182539 A JP 63182539A JP 18253988 A JP18253988 A JP 18253988A JP H0232676 A JPH0232676 A JP H0232676A
Authority
JP
Japan
Prior art keywords
signal
image signal
reference signal
edges
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63182539A
Other languages
English (en)
Other versions
JP2629025B2 (ja
Inventor
Takayuki Suzuki
貴行 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konica Minolta Inc
Original Assignee
Konica Minolta Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konica Minolta Inc filed Critical Konica Minolta Inc
Priority to JP63182539A priority Critical patent/JP2629025B2/ja
Publication of JPH0232676A publication Critical patent/JPH0232676A/ja
Application granted granted Critical
Publication of JP2629025B2 publication Critical patent/JP2629025B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Facsimile Image Signal Circuits (AREA)
  • Image Input (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、ファクシミリ装置などに適用して好適な信
号処理回路、特にアナログ、画像信号をデジタルの画像
信号に変換する場合に適用して好適な信号処理回路に関
する。
[発明の背景1 ファクシミリ装置にあっては、周知のように原稿の画像
情報を光学的に読み取り、それを画像信号に変換すると
共に、変換された画像信号を通信回線を利用して伝送す
るようにしている。
その場合、画像信号をアナログ信号のまま、諸種の信号
処理を施したのち、伝送形態に適した信号に変換して送
信するようにしている。
ところが、このようにアナログ信号のまま信号処理する
と、ノイズなどによる影響を受は易くなるため、最近で
は画像信号を一旦デジタル信号に変換し、このデジタル
信号の状態で上述したような信号処理を施すようにした
デジタル処理が行なわれるようになってきた。
このようなデジタル処理に使用される信号処理回路のう
ち、A/D変換系は第4図のように構成されているもの
がある。
同図の信号処理回路1はA/D変換器10の他に、画像
信号のエツジ強調回路2oが設けられた場合を示す。
A/D変換器10はレベル比較部10AとエンコーダI
OBとで構成され、この例では8個の比較器01〜C8
でレベル比較部10Aが構成きれる。
端子11に供給されたアナログの画像信号(第5図実線
図示)は比較器01〜C8に比較信号として共通に供給
される。そして、夫々の比較器01〜C8には、直列接
続された複数の抵抗器Rによって分圧された所定の基準
信号が供給される。
基準信号形成用の信号として、画像信号を形成するとき
に使用された黒画信号と、画像信号とこの画像信号より
形成されたシェーデング信号とに関連した信号が利用き
れる。黒画信号(黒画電位)は一方の基準端子12から
印加される。
シェーデング信号は光電変換する際に使用される光源の
光量変化に追従した信号であって、これと黒画信号を夫
々基準信号として使用すれば、光源に光量変化があって
も、正しいA/D変換処理を達成できるからである。
他方の基準端子13にはシエーデング信号が供給され、
これと画像信号とが一対の抵抗器R1,R2によって分
圧され、その分圧信号がコンデンサCによって積分され
る。従って、一対の抵抗器R1、R2とコンデンサCと
によって、積分器21が構成される。
積分された基準信号はアンプ22で適当な値に増幅きれ
た後、上述した分圧用の抵抗器Rに印加される。
従って、比較器01〜C8に供給される基準信号は第5
図の破線で示すようなものとなる。この波形は、積分さ
れた基準信号に近い波形である。
[発明が解決しようとする課題] ところで、信号処理回i1@1をこのように構成した場
合には、比較器01〜C8に供給される基準信号の波形
が、第5図の破線図示のようになるため、この基準信号
に基づいて画像信号を比較すると、同じ入力レベルであ
っても基準信号のレベルによって異なった比較出力とな
って得られる場合がある。
例えば、画像信号と基準信号との関係が、第5図のよう
な場合には、エンコーダIOBからは同図Cに示すよう
なデジタル出力となって得られてしまう。すなわち、同
一の入力レベルでも多値化の値が相違してしまう。
そこで、この発明ではこのような従来の問題点を構成簡
単に解決したものであって、入力レベルに対応したA/
D変換出力が得られるようにした信号処理回路を提案す
るものである。
[課誼を解決するための手段] 上述の課題を解決するため、この発明においては、両エ
ツジ強調回路と、A/D変換器とを有し、アナログ画像
信号が両エツジ強調回路においてその両エツジが強調さ
れると共に、両エツジが強調された画像信号が上記A/
D変換器に供給されて、所定の基準信号に基づいてA/
D変換されるようになされたことを特徴とするものであ
る。
[作 用] この構成において、両エツジ強調回路30によって両エ
ツジが強調された画像信号が比較信号としてA/D変換
器10に供給される。
一方、比較部10Aに供給される基準信号として、この
発明では黒画信号とシエーデング信号そのものが利用さ
れる。
画像信号の両エツジを強調すると、第3図Aの実線のよ
うな波形となる。基準信号は黒画信号とシエーデング信
号から形成されるものであるから、この基準信号は画像
信号による影響を殆ど受けない。
そのため、基準信号は第3図への破線で示すように、時
間によっては余り変化しないから、この基準信号によっ
て比較された画像信号の比較出力は、同一人力レベルで
は同一の比較出力となって得られる。
その結果、入力画像信号に対応したA/D変換処理が行
なわれ、正確な多値化出力が得られる。
[実 施 例] 続いて、この発明に係る信号処理回路を上述したファク
シミリ装置に適用した場合につき、第1図以下を参照し
て詳細に説明する。
ファクシミリ装置においては、上述したように原稿を操
作することによって得られた光学像が、CCDなどの読
み取り手段において画像信号に変換きれる。この画像信
号は画像情報の濃度に対応した信号である。種々の信号
処理を行なう上では、画像信号を劣化させないようなデ
ジタル処理が好ましい。
そのため、このようなファクシミリ装置においても、上
述したように画像信号が一旦デジタル信号に変換される
。この発明ではアナログ画像信号をデジタル信号に変換
するまでの処理系に適用される。
第1図はこの発明に係る信号処理回路1の一例であって
、この発明においてもA/D変換器10とエツジ強調回
路30とで構成される。たtこし、エツジ強調回路30
は、特に両エツジ強調回路として構成されるが、その内
容は後述する。
A/D変換器10そのものは従来と同様の構成であって
、比較部10Aとエンコーダ10Bとを有する。
比較部10Aには、複数個、この例では8個の比較器C
1〜C8が設けられ、両エツジ強調回路30より得られ
た両エツジ強調後の画像信号fが比較信号として供給さ
れる。
また、基準信号は端子12に印加された隔測信号と、端
子13に供給されたシエーデング信号とに基づいて形成
される。つまり、この隔測信号とシエーデング信号とが
抵抗WRによって分圧された所定レベルの信号が夫々基
準信号として対応する比較器01〜C8に供給されるよ
うになされている。そのため、基準信号は第3図破線図
示のような直流レベルとなる。
両エツジ強調回路3oは以下のように構成することがで
きる。
端子11に供給された画像信号a(第2図A)は遅延回
路31において所定時間遅延される。遅延時間Taは、
後述するように、画像信号のエツジ部として所定の幅の
エツジが得られればよいので、1〜数画素分の遅延時間
に選定される。なお、遅延回路31は図のようにRC回
路を使用することができる。
所定時間遅延された画像信号b(同図B)と、元の画像
信号aがオペアンプ32に供給されて減算処理が行なわ
れ、これより第2図Cに示すエツジパルスCが形成され
る。このエツジパルスCは画像信号aの両エツジに対応
したパルスとして得られる。
エツジパルスCは反転アンプ33によって位相反転され
る一方で、遅延回路34に供給きれて所定時間、この例
では上述したと同じ時間Taだけ遅延される。反転エツ
ジパルスdを第2図りに、遅延エツジパルスeを同図E
に示す。
遅延画像信号b、反転エツジパルスd及び遅延エツジパ
ルスeは夫々、加算用の抵抗器Raによって合成される
。従って、その合成信号fは同図Fのように、画像信号
aの両エツジが夫々強調された信号として得られる。
合成信号fは反転アンプ35及びバッファ用のエミッタ
フォロワ用トランジスタ36を経て、上述した比較部1
0Aにその比較信号として供給される。
従って、合成信号fと基準信号との関係は、第3図に示
すようになるから、入力レベルが同一のときには、同一
の比較出力が得られるようになり、エツジ部以外では同
一の比較出力となる。その結果、エンコード出力(多値
化出力)も入力画像信号aに対応しな出力として得られ
る。
[発明の効果] 以上説明したように、この発明によれば、両エツジが強
調された画像信号がA/D変換きれるようにしたもので
ある。
これによれば、画像信号の入力レベルが同一の部分では
、同一のA/D変換出力が得られるようになる。その結
果、ノイズなどによって変換誤差が生じたり、片エツジ
によって生ずる変換誤差を僅少にで伊る実益を有する。
すなわち、A/D変換精度を改善できる特徴を有する。
従って、この発明に係る信号処理回路は上述したような
デジタル信号処理を必要とするファクシミリ装置などに
適用して極めて好適である。
【図面の簡単な説明】
第1国はこの発明に係る信号処理回路の接続図、第2図
及び第3図はその動作説明に供する波形図、第4図は従
来の信号処理回路の接続図、第5図はその動作説明に供
する波形図である。 1 φ 10  ・ 10A ・ 10B  ・ 30 ・ 31 ・ 32 ・ 33 ・ 34 ◆ 35 ・ C1〜C8・ ・信号処理回路 ・A/D変換器 ・比較部 φエンコーダ ・両エツジ強調回路 ・遅延回路 ・オペアンプ ・反転アンプ ・遅延回路 ・反転アンプ ・比較器 1: イ芭≧;じなl王!回Sマシ 第4図 第2 図 B  /70・・ツク Cz:、コーS出り 第 図 第 図

Claims (1)

    【特許請求の範囲】
  1. (1)両エッジ強調回路と、A/D変換器とを有し、 アナログ画像信号が上記両エッジ強調回路においてその
    両エッジが強調されると共に、 両エッジが強調された画像信号が上記A/D変換器に供
    給されて、所定の基準信号に基づいてA/D変換される
    ようになされたことを特徴とする信号処理回路。
JP63182539A 1988-07-21 1988-07-21 信号処理回路 Expired - Lifetime JP2629025B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63182539A JP2629025B2 (ja) 1988-07-21 1988-07-21 信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63182539A JP2629025B2 (ja) 1988-07-21 1988-07-21 信号処理回路

Publications (2)

Publication Number Publication Date
JPH0232676A true JPH0232676A (ja) 1990-02-02
JP2629025B2 JP2629025B2 (ja) 1997-07-09

Family

ID=16120063

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63182539A Expired - Lifetime JP2629025B2 (ja) 1988-07-21 1988-07-21 信号処理回路

Country Status (1)

Country Link
JP (1) JP2629025B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6666708B2 (en) 2001-02-16 2003-12-23 Sumitomo Wiring Systems, Ltd, Connector
US10498073B2 (en) 2015-09-24 2019-12-03 Autonetworks Technologies, Ltd. Connector

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6666708B2 (en) 2001-02-16 2003-12-23 Sumitomo Wiring Systems, Ltd, Connector
US10498073B2 (en) 2015-09-24 2019-12-03 Autonetworks Technologies, Ltd. Connector

Also Published As

Publication number Publication date
JP2629025B2 (ja) 1997-07-09

Similar Documents

Publication Publication Date Title
JPH08172504A (ja) 画像入力装置
JPH0232676A (ja) 信号処理回路
JPS60189372A (ja) 画像入力装置
JPH01284069A (ja) 画像入力装置
JPS6145661Y2 (ja)
JPS5926690Y2 (ja) 画信号二値化回路
JPS5816289Y2 (ja) 画信号処理回路
JPH0413883Y2 (ja)
JP3175377B2 (ja) 画像処理装置
JPS6129275A (ja) 中間調画像の補正方法
JPS5816290Y2 (ja) 画信号処理回路
JPS6123893Y2 (ja)
JPH0522596A (ja) 画像読取のアナログ画信号処理方法
JPS61239778A (ja) 画信号処理装置
JPH0317272B2 (ja)
JPH05316343A (ja) 画像読取装置
JPH0282881A (ja) イメージセンサ
JPS60252991A (ja) 画像入力装置
JPS62169568U (ja)
JPH03136468A (ja) 画像信号処理装置
JPS5814282A (ja) 画信号2値化回路
JPS6145677A (ja) デイジタル複写機
JPS6318234B2 (ja)
JPH02174367A (ja) 密着型イメージセンサ
JPS5938791B2 (ja) 画信号処理回路