JPH01164993A - ビットデータ生成装置 - Google Patents

ビットデータ生成装置

Info

Publication number
JPH01164993A
JPH01164993A JP62324984A JP32498487A JPH01164993A JP H01164993 A JPH01164993 A JP H01164993A JP 62324984 A JP62324984 A JP 62324984A JP 32498487 A JP32498487 A JP 32498487A JP H01164993 A JPH01164993 A JP H01164993A
Authority
JP
Japan
Prior art keywords
data
vector
bit data
correction
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62324984A
Other languages
English (en)
Other versions
JP2586539B2 (ja
Inventor
Naoyuki Kawamoto
直幸 川本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP62324984A priority Critical patent/JP2586539B2/ja
Publication of JPH01164993A publication Critical patent/JPH01164993A/ja
Application granted granted Critical
Publication of JP2586539B2 publication Critical patent/JP2586539B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Dot-Matrix Printers And Others (AREA)
  • Image Processing (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、文字、記号、模様等のベクトルデータをビッ
トデータに変換し生成するビットデータ生成装置に関す
る。
[従来の技術] 従来、文字、記号、模様等のベクトルデータ、例えば文
字「A]のベクトルデータは、第6図(a)、  (b
)に示すように、その文字の輪郭を形成する頂点の数、
閉ループ数、連続する頂点のX。
y座標値で構成されている。このベクトルデータをビッ
トデータに変換する場合、ベクトルデータを、所望の大
きさ(nXn)の格子王に構成されたビットパターンに
重ね合わせ、ベクトル内部を塗りつぶす要領で第7図に
示すようにビットデータを生成している。
[発明が解決しようとする問題点] しかしながら、従来の上記ベクトル−ビット変換方式に
おいては、第7図に示すところから明らかなように、文
字の一部、例えばいわゆる「せりふ」部分100の形状
が、前記格子の大きさの大小により変動し統一がとれな
い。そのため、このようなビットデータを、レーザプリ
ンタ、ドツトプリンタなどの出力装置に使用した場合に
は印字品質を著しく低下させていた。
本発明は、上記従来のベクラルービット変換方式の問題
点に鑑み、高品質の文字、記号、模様等が得られるビッ
トデータ生成装置を提供することを目的とする。
[問題点を解決するための手段] 本発明は、ベクトルデータをビットデータに変換するビ
ットデータ生成装置において1文字、記号、模様等のベ
クトルデータとその修正用データを記憶するベクトルデ
ータ記憶手段と、そのベクトルデータ記憶手段のベクト
ルデータをビットデータに変換するベクトルビットデー
タ変換手段と、その変換されたビットデータを前記修正
用データに基づき、修正するビットデータ生成手段とを
備えるものである。
[作用] 本発明は、上記構成のもとに、ベクトルデータ記憶手段
のベクトルデータをビットデータに変換すると共に、変
換されたビットデータを(1蓬正用データに基づき、修
正するものである。
[実施例] 以下に、本発明を、その実施例を示す図面に基づき説明
する。
第1図は、本発明にかかるビットデータ生成装置の一実
施例のブロック図である。以下、文字「A]を例にとっ
て説明する。
ベクトルデータ記憶手段lは、文字、記号、模様等のベ
クトルデータとその修正用データを記憶する手段である
。ベクトルデータ記憶手段1は、前記ベクトルデータ及
び修正用データの一部である11蒼正用フラグを記憶す
るベクトル記憶手段2と、前記修正用データの一部であ
るパターンデータを記憶する修正パターン記憶手段3と
を有する。第2図(a)は、前記ベクトル記憶手段2に
記憶された、文字「A]の頂点数と、閉ループ数を記憶
した第2レコードである。第2図(b)は、前記ベクト
ル記憶手段2に記憶された、各頂点のX。
y座標を記憶した第2レコード、第3レコード・・ ・
である。なお、 101、102、103は、修正を要
する頂点(X6+  y6) I  (X+:+  ’
7目)(X+s、  y+s)の前に設けられた修正用
データの一部であるフラグL、  R,Sである。第3
図(a)、(b)、 (C)は、前記修正パターン記憶
手段3に記憶された、前記フラグL、  R,Sに対応
するパターンデータを示す。このパターンデータは、更
に、前記ビット格子の大きさ(n X n )に対応し
ても、各種用意されている。
ベクトルビットデータ変換手段4は、前記ベクトルデー
タ記憶手段lのベクトル記憶手段2に記憶されたベクト
ルデータを、公知の方法によりビットデータに変換する
手段である。
ビットデータ生成手段5は、前記ベクトルビットデータ
変換手段4によって変換されたビットデータを、前記修
正用データに基づき、修正し′最終ビットデータを生成
する手段である。
本発明をコンピュータを用いて実施する場合は、前記ベ
クトルビットデータ変換手段4及びビットデータ生成手
段5は、cpu <中央演算処理ユニット)により実現
される。
次に、本発明の上記実施例の動作を説明する。
ベクトルビットデータ変換手段4は、ベクトルデータ記
憶手段1のベクトル記憶手段2に記憶されている、文字
rA]の、ベクトルデータを塗りつぶし方式で、 (n
 X n)格子上のビットデータに座標変換する。この
変換されたビットデータにおいては、前述したように前
記「せりふ」部分の形状が不統一である。
次に、ビットデータ生成手段5は、前記ベクトルビット
データ変換手段4によって変換されたビットデータを、
前記ベクトルデータ記憶手段1に記憶された修正用デー
タに基づき、修正し最終ビットデータを生成する。即ち
、ビットデータ生成手段5は、前記ベクトル記憶手段2
上のレコードを検索し、前記フラグの置かれている頂点
を見つける。更に、その(x、  y)座標値を、フラ
グの種類に従い次のように修正しながら、 (n X 
n)格子上ビットデータに座標変換する。
即ち、第4図は、その最終ビットデータの生成動作を示
すフローチャートである。
ステップlにおいて、フラグの置かれている頂点の座標
値と、そのフラグの種類とを読み取り、ステップ2にお
いて、フラグに基づき、次の規則に従い座標変換し、1
]叛正用パターンデータを重ねる基準点の座標値を求め
る。
(1)上方向の修正用素を含む場合、X座標を座標変換
して小数点以下を切りLげる。
(2)下方向の11正用素を含む場合、X座標を座標変
換して小数点以下を切り下げる。
(3)右方向の修正用素を含む場合、X座標を座標変換
して小数点以下を切り上げる。
(4)左方向の修正用素を含む場合、X座標を座標変換
して小数点以下を切り下げる。
例えば、フラグrL]の場合は規則(4)に従い、フラ
グ[R]の場合は規則(3)に従い、フラグrS]の場
合は規則(2)及び(4)に従う。
ステップ3において、前記(nXn)格子の大きさ及び
前記フラグの種類に従い、それに応じたパターンデータ
を前記修正用パターン記憶手段3から読みだし、前記変
換されたビ・ソトデータに、前記重ね合わせ点を基準に
して、重ね合わせ修正し、第5図に示すように最終ビッ
トデータを生成する。このようにして、 「せりふ」部
分も統一されたビットデータが生成される。
[発明の効果] 本発明は、上記構成により、ビット格子の大きさが変動
しても、高品質の文字、記号、模様等が得られる。
【図面の簡単な説明】
第1図は、本発明にかかるビットデータ生成装置の一実
施例のブロック図、第2図(a)、  (b)は、同実
施例のベクトル記憶手段に記憶されたレコードのフォー
マット図、第3図(a)、  (b)。 (c)は、同実施例の修正用パターン記憶手段3に記憶
されたパターンビットの構成図、第4図は同実施例の一
部動作のフローチャート、第5図は本発明により修正さ
れ生成された文字ビットの正面図、第6図(a)、  
(b)は、文字rAJのベクトルデータを示す構成図、
第7図は従来の変換された「八」ビットデータを示す構
成図である。 l・・・ベクトルデータ記憶手段  2・・・ベクトル
記憶手段  3・・・修正用パターン記憶手段4・・・
ベクトルビットデータ変換手段5・・・ビットデータ生
成手段

Claims (1)

    【特許請求の範囲】
  1. (1)文字、記号、模様等のベクトルデータとその修正
    用データを記憶するベクトルデータ記憶手段と、そのベ
    クトルデータ記憶手段のベクトルデータをビットデータ
    に変換するベクトルビットデータ変換手段と、その変換
    されたビットデータを前記修正用データに基づき、修正
    するビットデータ生成手段とを備えたことを特徴とする
    ビットデータ生成装置。
JP62324984A 1987-12-21 1987-12-21 ビットデータ生成装置 Expired - Fee Related JP2586539B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62324984A JP2586539B2 (ja) 1987-12-21 1987-12-21 ビットデータ生成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62324984A JP2586539B2 (ja) 1987-12-21 1987-12-21 ビットデータ生成装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP8209545A Division JP2728089B2 (ja) 1996-08-08 1996-08-08 ビットデータ生成装置

Publications (2)

Publication Number Publication Date
JPH01164993A true JPH01164993A (ja) 1989-06-29
JP2586539B2 JP2586539B2 (ja) 1997-03-05

Family

ID=18171829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62324984A Expired - Fee Related JP2586539B2 (ja) 1987-12-21 1987-12-21 ビットデータ生成装置

Country Status (1)

Country Link
JP (1) JP2586539B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272295A (ja) * 1986-05-20 1987-11-26 富士通株式会社 線幅制御機能を持つ文字パタ−ンの拡大・縮小方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272295A (ja) * 1986-05-20 1987-11-26 富士通株式会社 線幅制御機能を持つ文字パタ−ンの拡大・縮小方式

Also Published As

Publication number Publication date
JP2586539B2 (ja) 1997-03-05

Similar Documents

Publication Publication Date Title
JP2755789B2 (ja) 文字フオントメモリと、該文字フオントメモリを用いた文字パターン発生装置
JPH01164993A (ja) ビットデータ生成装置
JP2728089B2 (ja) ビットデータ生成装置
JP3087414B2 (ja) データ出力装置
JP3807571B2 (ja) 形状変換方法および該方法を実行させるプログラムを記録した記録媒体、ならびに形状変換装置
JPS6356693A (ja) 文字のドツト化方式
JP3087427B2 (ja) 輪郭線データ変換装置
JP2861201B2 (ja) データ変換装置
JP2881924B2 (ja) データ記憶装置
JPH04177295A (ja) 文字発生装置
JP3254770B2 (ja) 丸文字発生装置
JPH0227678B2 (ja)
JP3082228B2 (ja) データ変換装置
JPH01257995A (ja) 文字図形生成装置
JPH09305160A (ja) 文字生成装置
JP2654274B2 (ja) 印字方式
JPH082712Y2 (ja) ディスプレイ制御装置
JPH0392897A (ja) パターン発生装置
JP2841829B2 (ja) データ変換装置
JP3156294B2 (ja) データ処理装置
JP2841631B2 (ja) データ変換装置
JPH0667642A (ja) 文字記号発生装置
JPS6188291A (ja) 文字フオントひずみ補正方式
JPH04186292A (ja) 文字パターン作成装置
JPH02251893A (ja) 画像処理方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees