JPH01158554A - Data processing system providing dma device - Google Patents

Data processing system providing dma device

Info

Publication number
JPH01158554A
JPH01158554A JP10011588A JP10011588A JPH01158554A JP H01158554 A JPH01158554 A JP H01158554A JP 10011588 A JP10011588 A JP 10011588A JP 10011588 A JP10011588 A JP 10011588A JP H01158554 A JPH01158554 A JP H01158554A
Authority
JP
Japan
Prior art keywords
data
dma
transfer
control circuit
main storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10011588A
Other languages
Japanese (ja)
Other versions
JPH0514293B2 (en
Inventor
Osamu Moriyama
修 盛山
Hiroyuki Niijima
裕幸 新島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PFU Ltd
Original Assignee
PFU Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PFU Ltd filed Critical PFU Ltd
Priority to JP10011588A priority Critical patent/JPH01158554A/en
Publication of JPH01158554A publication Critical patent/JPH01158554A/en
Publication of JPH0514293B2 publication Critical patent/JPH0514293B2/ja
Granted legal-status Critical Current

Links

Abstract

PURPOSE:To improve performance without damaging reliability by allowing a data buffer to hold transfer data temporarily by the transfer mode type of a DMA transfer and returning a response signal to a DMA device immediately. CONSTITUTION:A response control circuit 51 returns a response signal to indicate normal or abnormal to a DMA (direct memory access) device 3 according as it is a normal conclusion or an abnormal conclusion after the data transfer between a data transfer control circuit 5 and a main storage device 2 on a read transfer which the DMA device 3 reads out data from the main storage device 2 or on a write transfer which the DMA device 3 writes the data which do not satisfy to the data length of the main storage device 2. Then, when the DMA device 3 transfers the data which is the same length or integer times as long as the data length of the main storage device 2 to the main storage device 2, the data sent from the DMA device 3 are held temporarily in a data buffer 52, a normal response is returned to the DMA device 3 whether the data transfer with the main memory 2 is concluded or not concluded. Thus, the performance improvement of a system is attained.

Description

【発明の詳細な説明】 〔(既  要〕 ダイレクト・メモリ・アクセス(DMA)装置を備えた
データ処理システムに関し、 信頼性を損わずに、効率的にシステムの性能を向上させ
ることを目的とし、 データ処理装置と、複数バイトのデータ幅をもちECC
が付加され、データ処理装置によってアクセスされる主
記憶装置と、上記1.α装置に対してDMA転送可能な
りMA装置と、主記憶装置の内容をチェックするECC
回路と、主記憶装置とDMA装置との間のデータ転送を
制御するデータ転送制御回路とからなるデータ処理シス
テムにおいて、前記データ転送制御回路内に応答制御回
路と、DMA装置から送出されるデータを一時保持する
ためのデータバッファ七を設け、前記応答制御回路はD
MA装置が主記憶装置からデータを読み出すリード転送
時と、主記憶装置のデータ幅に満たないデータを書き込
むライト転送時はデータ転送制御回路と主記憶装置の間
のデータ転送が終結した後、正常終結又は異常終結かに
よってDMA装置に対して正常又は異常を示す応答信号
を返し、DMA装置が上記1.α装置に当該主記憶装置
のデータ幅と同じか又はその整数倍のデータを転送する
時は、DMA装置から送出されるデータをバッファに一
時保持させ、主記憶装置とのデータ転送の終結、未終結
に拘らず、前記応答制御回路はDMA装置に正常を示す
応答信号を返すように構成する。
[Detailed Description of the Invention] [(Already required)] An object of the present invention is to efficiently improve the performance of a data processing system equipped with a direct memory access (DMA) device without impairing its reliability. , a data processing device, and an ECC with a data width of multiple bytes.
A main storage device to which a data processing device is attached and accessed by a data processing device; If DMA transfer is possible to the α device, the MA device and ECC check the contents of the main storage device.
A data processing system comprising a circuit and a data transfer control circuit for controlling data transfer between a main memory device and a DMA device, wherein the data transfer control circuit includes a response control circuit and a response control circuit for controlling data sent from the DMA device. A data buffer 7 for temporary storage is provided, and the response control circuit is D.
During read transfer, in which the MA device reads data from the main memory, and during write transfer, in which the MA device writes data that is less than the data width of the main memory, normal operation occurs after the data transfer between the data transfer control circuit and the main memory is completed. Depending on whether the termination is termination or abnormal termination, a response signal indicating normality or abnormality is returned to the DMA device, and the DMA device responds to the above 1. When transferring data to the α device that is the same as the data width of the main memory device or an integral multiple thereof, the data sent from the DMA device is temporarily held in a buffer, and the data transfer with the main memory device is completed or unfinished. Regardless of the termination, the response control circuit is configured to return a response signal indicating normality to the DMA device.

〔産業上の利用分野〕[Industrial application field]

本発明はダイレクト・メモリ・アクセス(DMA)装置
を備えたデータ処理システムに関し、更に詳しくは、複
数バイトのデータ幅を有し、ECC(Error Co
rrecting Code)の付加された主記憶装置
と、この主記憶装置の内容をチェックするECCチェッ
ク回路と、主記憶装置に対してDMA転送可能なりMA
装置と、DMA装置、データ処理装置に設けられ主記憶
装置間のデータ転送を制御するデータ転送制御回路から
なるデータ処理システムに関する。
The present invention relates to a data processing system with a direct memory access (DMA) device, and more particularly, to a data processing system having a data width of multiple bytes and an ECC (Error Code).
A main memory device with a correcting code), an ECC check circuit that checks the contents of this main memory device, and an MA that allows DMA transfer to the main memory device.
The present invention relates to a data processing system including a DMA device, a DMA device, and a data transfer control circuit provided in the data processing device to control data transfer between main storage devices.

〔従来の技術〕[Conventional technology]

第6図は従来のこの種のデータ処理システムの構成ブロ
ック図である。図において、1はデータ処理装置、2は
このデータ処理装置によってアクセスされる主記憶装置
、3はDMA転送を行うDMA装置、4は主記憶装置2
の信頼性を向上させるために設けられているECC回路
で、エラーコード付加用のECCジェネレート回路41
とデータチェック用のECCチェックコレクト回路42
とからなっている。5は上記1.α装置2とDMA装置
3との間で、データ転送の制御を行うデータ転送制御回
路で、データ処理装置1内に設けられている。
FIG. 6 is a block diagram of a conventional data processing system of this type. In the figure, 1 is a data processing device, 2 is a main storage device accessed by this data processing device, 3 is a DMA device that performs DMA transfer, and 4 is a main storage device 2.
This is an ECC circuit provided to improve the reliability of the ECC generator circuit 41 for adding error codes.
and ECC check collect circuit 42 for data check.
It consists of 5 is the above 1. A data transfer control circuit that controls data transfer between the α device 2 and the DMA device 3, and is provided within the data processing device 1.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

このような従来構成において、DMA装置3が主記憶装
置2に対してデータ転送を行う場合、データ転送制御回
路5は、DMA装置3が主記憶装置2からデータを読み
出すリード転送時、主記憶装置のデータ幅に満たないデ
ータを書き込むライト転送時(この場合は主記憶装置2
からのデータをリードし、ECCチェックを行った後、
リードデータとライトデータを組合せて、ECCビット
と共に書込む必要がある)、上記1;α装置2にそのデ
ータ幅と同じか又はその整数倍のデータを転送する時等
、どのようなモードのデータ転送時であっても、データ
転送制御回路5と主記憶装置2との間のデータ転送の終
結を待って、DMA装置3に対して応答を返すようにし
ている。
In such a conventional configuration, when the DMA device 3 transfers data to the main storage device 2, the data transfer control circuit 5 controls the main storage device during read transfer when the DMA device 3 reads data from the main storage device 2. During a write transfer to write data that is less than the data width of (in this case, main memory 2
After reading the data from and performing an ECC check,
(It is necessary to combine read data and write data and write them together with ECC bits), 1. What mode of data is used, such as when transferring data to the α device 2 that is the same as the data width or an integral multiple thereof? Even during transfer, a response is returned to the DMA device 3 after waiting for the data transfer between the data transfer control circuit 5 and the main storage device 2 to be completed.

このために、大量のデータを一時に転送するような場合
、データ転送に要する時間がかかり、システムの性能を
向上させる上で問題があった。
For this reason, when transferring a large amount of data at once, it takes time to transfer the data, which poses a problem in improving the performance of the system.

本発明はこのような点に鑑みてなされたものであって、
信頼性を損わずに、効率的にシステムの処理性能を向上
することのできるデータ処理システムを提供することを
目的としている。
The present invention has been made in view of these points, and
It is an object of the present invention to provide a data processing system that can efficiently improve the processing performance of the system without impairing reliability.

〔課題を解決するための手段〕[Means to solve the problem]

第1図は本発明の原理ブロック図である。図において、
1はデータ処理装置、2は複数ハイドのデータ幅をもち
FCCが付加され、前記データ処理装置1によってアク
セスされる主記憶装置、3は主記憶装置2に対してDM
A転送可能なりMA装置、4は上記1.α装置2の内容
をチェックするECC回路、5は主記憶装置2とDMA
装置3との間のデータ転送を制御するデータ転送制御回
路である。
FIG. 1 is a block diagram of the principle of the present invention. In the figure,
1 is a data processing device; 2 is a main storage device that has a data width of multiple hides and has an FCC added thereto and is accessed by the data processing device 1; 3 is a DM for the main storage device 2;
If A transfer is possible, the MA device, 4, corresponds to 1. above. ECC circuit that checks the contents of α device 2, 5 is main memory device 2 and DMA
This is a data transfer control circuit that controls data transfer with the device 3.

データ転送制御回路5内において、51は応答制御回路
、52はデータバッファで、該データバッファ52はD
MA装置3から送出されるデータを応答制御回路51の
制御の下で一時保持するものである。
In the data transfer control circuit 5, 51 is a response control circuit, 52 is a data buffer, and the data buffer 52 is D
Data sent from the MA device 3 is temporarily held under the control of the response control circuit 51.

〔作 用〕[For production]

応答制御回路51はDMA装置3が上記1.α装置2か
らデータを読み出すリード転送時と、主記憶装置2のデ
ータ幅に満たないデータを書き込むライト転送時はデー
タ転送制御回路5と主記憶装置2の間のデータ転送が終
結した後、正常終結又は異常終結かによってDMA装置
3に対して正常又は異常を示す応答信号を返し、DMA
装置3が上記1意装置2に主記憶装置のデータ幅と同じ
か又はその整数倍のデータを転送する時は、DMA装置
3から送出されるデータをデータバッファ52に一時保
持させ、主記憶装置とのデータ転送の終結。
The response control circuit 51 is configured so that the DMA device 3 performs the above-mentioned 1. During a read transfer to read data from the α device 2 and a write transfer to write data that is less than the data width of the main memory device 2, normal operation occurs after the data transfer between the data transfer control circuit 5 and the main memory device 2 is completed. A response signal indicating normality or abnormality is returned to the DMA device 3 depending on the termination or abnormal termination, and the DMA
When the device 3 transfers data that is the same as the data width of the main memory device or an integral multiple thereof to the unique device 2, the data sent from the DMA device 3 is temporarily held in the data buffer 52, and the data width is transferred to the main memory device 2. Termination of data transfer with.

未終結に拘らずDMA装置3に正常応答を返す。A normal response is returned to the DMA device 3 regardless of whether it has been completed or not.

これによって、システムの性能向上が可能となる。This makes it possible to improve the performance of the system.

〔実施例〕〔Example〕

以下、図面を用いて本発明の実施例を詳細に説明する。 Embodiments of the present invention will be described in detail below with reference to the drawings.

第2図は本発明システムにおける一実施例の要部構成ブ
ロック図であり、第3図は応答制御回路の一例を示す構
成ブロック図であり、第4図および第5図は本発明の信
号タイムチャートである。
FIG. 2 is a block diagram showing the main part of an embodiment of the system of the present invention, FIG. 3 is a block diagram showing an example of the response control circuit, and FIGS. 4 and 5 are block diagrams showing the signal time of the present invention. It is a chart.

第2図において、第1図の各部分と同じものには同一符
号を付して示す。11はデータセレクタで、データ処理
装置1内のCPU 10、主記憶装置2及びデータバッ
ファ52に接続された各データバスDBの接続をデータ
転送制御回路5からの制御の下で切替える。20は主記
憶装置2を制御するメモリ制御部で、主記憶装置2への
アクセスはこのメモリ制御部20を介して行われる。尚
、信号a−f及びり、iについては後述する。
In FIG. 2, the same parts as those in FIG. 1 are designated by the same reference numerals. A data selector 11 switches the connection of each data bus DB connected to the CPU 10, main storage device 2, and data buffer 52 in the data processing device 1 under control from the data transfer control circuit 5. Reference numeral 20 denotes a memory control section that controls the main storage device 2, and access to the main storage device 2 is performed via this memory control section 20. Note that the signals a-f, i, and i will be described later.

第3図に示す応答制御回路51において、DECはDM
A装置3から出力されるアクセス情報aをデコードする
デコーダ、01〜G4はANDゲート、G5はORゲー
トである。FLGIはゲートG1から出力されるメモリ
アクセス要求信号eによってセラ)  (S)される第
1のフラグ、FLG2はゲー)G2の出力によってセッ
トされる第2のフラグで、何れもメモリ制御部20から
のメモリアクセス応答信号fによってリセット (R)
される。
In the response control circuit 51 shown in FIG.
A decoder decodes the access information a output from the A device 3, 01 to G4 are AND gates, and G5 is an OR gate. FLGI is the first flag that is set by the memory access request signal e output from the gate G1, and FLG2 is the second flag that is set by the output of the gate G2. Reset by memory access response signal f (R)
be done.

このように構成において、装置の動外を以下に説明する
In this configuration, the operation of the apparatus will be explained below.

ECC回路4は主記憶装置2の信頼性を向上させるため
に設けられており、主記憶装置2のデータ幅(例えば4
バイト)に対して同じサイズ又はその整数倍のサイズの
ライトアクセスは、ECCチェックを行う必要がないが
、主記憶装置2のデータ幅に対して小さいデータサイズ
(例えば1バイト〜3バイト)のライトアクセスは、−
度上記1、α装置2からデータをリードし、ECCのチ
ェックを行った後、リードデータとライトデータを組合
せて、ECCビットと共に書き込むようにしている。
The ECC circuit 4 is provided to improve the reliability of the main memory device 2, and is designed to improve the data width of the main memory device 2 (for example, 4
There is no need to perform an ECC check for write accesses of the same size or an integer multiple of the same size (bytes), but write accesses of data sizes that are small (for example, 1 to 3 bytes) relative to the data width of the main storage device 2 Access is -
After reading the data from the α device 2 and checking the ECC in step 1 above, the read data and write data are combined and written together with the ECC bit.

データ転送制御回路5は主記憶装置2とD M A装置
3との間のデータ転送を制御する。即ち、データ転送時
、DMA装置3はアクセス情報aとDMA要求信号すを
出力する。応答制御回路51において、デコーダDEC
はこのアクセス情報aをデコードし、そのアクセス情報
が主記憶装置のデータ幅である例えば4バイトのデータ
幅と同じか、又はその整数倍のデータのライトアクセス
を示す場合、はじめに、DMA装置3からの4バイトの
ライトデータをデータバッファ52に保持させると共に
、4バイトストア信号dをANDゲートGl、G2に出
力する。これによって、ゲートGl、G2が開となり、
メモリアクセス要求信号Cをメモリ制御部20に出力す
る。又、このメモリアクセス要求信号eは、第1のフラ
グFLGIをセットする。ここで、メモリ制御部20か
らメモリアクセス応答信号fがくると、ANDゲー)G
4が開となり、主記憶装置2へのデータ転送の終結。
The data transfer control circuit 5 controls data transfer between the main memory device 2 and the DMA device 3. That is, during data transfer, the DMA device 3 outputs access information a and a DMA request signal S. In the response control circuit 51, the decoder DEC
decodes this access information a, and if the access information indicates a write access of data that is the same as the data width of the main storage device, for example 4 bytes, or an integral multiple thereof, first, from the DMA device 3 The 4-byte write data is held in the data buffer 52, and a 4-byte store signal d is output to AND gates Gl and G2. As a result, gates Gl and G2 are opened,
A memory access request signal C is output to the memory control unit 20. This memory access request signal e also sets the first flag FLGI. Here, when the memory access response signal f is received from the memory control unit 20, the AND game)G
4 is opened, and the data transfer to the main storage device 2 is completed.

未終結に拘らず応答制御回路はDMA装置3にDMA正
常応答信号Cを返す。一方で、データ転送制御回路5は
データバッファ52に保持しCいたデータを主記憶装置
2に対してデータ転送する。
The response control circuit returns a DMA normal response signal C to the DMA device 3 regardless of whether the response has been completed or not. On the other hand, the data transfer control circuit 5 transfers the data held in the data buffer 52 to the main storage device 2.

これに対して、主記憶装置2のデータ幅より小さいデー
タサイズのライトアクセス或いは任意のリードアクセス
の場合、データ転送制御回路5は主記憶装置2とデータ
転送制御回路5の間のデータ転送が終結し、FCC回路
4によるチェック結果をみて、その正常、異常に応じて
DMA装置3に応答を返して終結する。この場合は従来
の場合と同様のデータ転送が行われる。
On the other hand, in the case of a write access with a data size smaller than the data width of the main memory device 2 or any read access, the data transfer control circuit 5 terminates the data transfer between the main memory device 2 and the data transfer control circuit 5. Then, based on the check result by the FCC circuit 4, a response is returned to the DMA device 3 depending on whether it is normal or abnormal, and the process is terminated. In this case, data transfer is performed in the same way as in the conventional case.

第4図は上述した動作説明を示す本発明の信号タイムチ
ャートであって、第3図の応答制御回路における信号タ
イムチャートである。
FIG. 4 is a signal time chart of the present invention illustrating the above-described operation, and is a signal time chart in the response control circuit of FIG. 3.

前述したように最初にDMA装置3は4バイトライトの
アクセス情報aを出力すると共にDMA要求信号すを出
力する。デコード回路DECはアクセス情報aを受ける
と4バイトストア信号dをANDゲートGlおよびG2
に出力する。このとき、ビジーフラグFLGIがセット
されていなければANDゲートG1によってメモリアク
セス要求信号eがメモリ制御部20に出力されると同時
にビジーフラグFLGIがセットされる。また、AND
ゲートG2の出力によって4バイトストアモードフラグ
FLG2がセットされる。一方で、データ転送制御回路
5はDMA装置3から送出されたデータをデータバッフ
ァ52に一時保持し、データ取込終了通知信号lをAN
Dゲー)G3に出力し○Rアゲート5を経てDMA応答
信号CがDMA装置3に返される。従って、メモリアク
セス応答信号fがメモリ制御部20から出力される以前
にDMA応答信号Cを返すことが可能となる。
As described above, the DMA device 3 first outputs the 4-byte write access information a and also outputs the DMA request signal S. Upon receiving the access information a, the decoding circuit DEC outputs the 4-byte store signal d to AND gates Gl and G2.
Output to. At this time, if the busy flag FLGI is not set, the AND gate G1 outputs the memory access request signal e to the memory control unit 20, and at the same time the busy flag FLGI is set. Also, AND
A 4-byte store mode flag FLG2 is set by the output of gate G2. On the other hand, the data transfer control circuit 5 temporarily holds the data sent from the DMA device 3 in the data buffer 52, and transmits the data acquisition completion notification signal l to the AN
The DMA response signal C is output to the D game) G3 and is returned to the DMA device 3 via the ○R agate 5. Therefore, it is possible to return the DMA response signal C before the memory access response signal f is output from the memory control section 20.

第5図は本発明の他の信号タイムチャートであって、デ
ータ幅より小さいデータアクセスの場合の信号タイムチ
ャートである。即ち、主記憶装置2のデータ幅より小な
るデータサイズのライトアクセス或いは任意のリードア
クセスの場合、第4図の場合と異なり、4バイトストア
信号dが立上がらず、従って4バイトストアモードフラ
グFLG2がセットされず、メモリアクセス応答信号f
がメモリ制御部20から出力されたときに、ANDゲー
トG4およびORアゲ−G5を経てDMA応答信号Cが
DMA装置3に返される。
FIG. 5 is another signal time chart of the present invention, which is a signal time chart in the case of data access smaller than the data width. That is, in the case of a write access with a data size smaller than the data width of the main memory device 2 or any read access, unlike the case in FIG. 4, the 4-byte store signal d does not rise, and therefore the 4-byte store mode flag FLG2 is not set, and the memory access response signal f
is output from the memory control unit 20, a DMA response signal C is returned to the DMA device 3 via an AND gate G4 and an OR gate G5.

以上のような動作により、例えばファイルの制御装置の
ように多重のデータを時間的に集中して転送するような
場合は、主記憶装置2に対してライトするデータを一時
的に保持させ、同時にDMA装置に応答信号を出力する
ことで、データ転送性能の向上をさせることができる。
Through the above operations, when multiple data is transferred in a time-concentrated manner, such as in a file control device, the data to be written is temporarily held in the main storage device 2, and the data is simultaneously transferred. Data transfer performance can be improved by outputting a response signal to the DMA device.

又、デイスプレィ装置を制御するような場合のように、
キャラクタ単位(バイト)でデータ転送を行う場合、或
いはデータをリードする場合は従来通りECCのチェッ
クを行い、データ転送が終結した後に、正常終結又は異
常終結かの応答をDMA装置に返すことで、信頼性を維
持させることができる。
Also, as in the case of controlling a display device,
When transferring data in character units (bytes) or reading data, the ECC is checked as before, and after the data transfer is completed, a response indicating whether the data transfer ended normally or abnormally is returned to the DMA device. Reliability can be maintained.

尚、上記ではデータバッファ52は4バイト幅データだ
けが一時保持される旨説明したが、データバッファの外
にアドレスバッファも設けられており、アドレス情報も
一時保持されるものとする。
Although it has been explained above that only 4-byte wide data is temporarily held in the data buffer 52, it is assumed that an address buffer is also provided in addition to the data buffer, and address information is also temporarily held.

〔発明の効果〕〔Effect of the invention〕

以上詳細に説明したように、本発明はDMA転送の転送
モードの形態によって転送データをデータバッファに一
時保持させ、直ちに応答信号をDMA装置に返送するよ
うにしたもので、信頼性を損うことなく、性能を向上さ
せることのできるデータ処理システムが提供できる。
As explained in detail above, in the present invention, the transfer data is temporarily held in the data buffer depending on the transfer mode of DMA transfer, and the response signal is immediately returned to the DMA device, which may impair reliability. However, it is possible to provide a data processing system with improved performance.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の原理ブロック図、 第2図は本発明の実施例の構成ブロック図、第3図は応
答制御回路の構成ブロック図、第4図は本発明の信号タ
イムチャート、第5図は本1発明の他の信号タイムチャ
ート、および 第6図は従来装置の構成ブロック図である。 第1図及び第2図において、 1はデータ処理装置、 2は主記憶装置、 3はDMA装置、 4はECC回路、 5はデータ転送制御回路、 51は応答制御回路、 52はバッファである。
FIG. 1 is a block diagram of the principle of the present invention, FIG. 2 is a block diagram of the configuration of an embodiment of the present invention, FIG. 3 is a block diagram of the configuration of a response control circuit, FIG. 4 is a signal time chart of the present invention, and FIG. The figure is another signal time chart of the first invention, and FIG. 6 is a block diagram of the configuration of the conventional device. 1 and 2, 1 is a data processing device, 2 is a main storage device, 3 is a DMA device, 4 is an ECC circuit, 5 is a data transfer control circuit, 51 is a response control circuit, and 52 is a buffer.

Claims (1)

【特許請求の範囲】 データ処理装置(1)と、 複数バイトのデータ幅をもちECCが付加され、データ
処理装置(1)によってアクセスされる主記憶装置(2
)と、 主記憶装置(2)に対してDMA転送可能なDMA装置
(3)と、 主記憶装置(2)の内容をチェックするECC回路(4
)と、 主記憶装置(2)とDMA装置(3)との間のデータ転
送を制御するデータ転送制御回路(5)とからなるデー
タ処理システムにおいて、 前記データ転送制御回路(5)内に応答制御回路(51
)と、DMA装置(3)から送出されるデータを一時保
持するためのデータバッファ(52)とを備え、 前記応答制御回路(51)はDMA装置(3)が主記憶
装置(2)からデータを読み出すリード転送時と、主記
憶装置(2)のデータ幅に満たないデータを書き込むラ
イト転送時は、データ転送制御回路(5)と主記憶装置
(2)の間のデータ転送が終結した後、正常終結又は異
常終結かによってDMA装置(3)に対して正常又は異
常を示す応答信号を返し、 DMA装置(3)が主記憶装置(2)に当該主記憶装置
(2)のデータ幅と同じか又はその整数倍のデータを転
送する時は、DMA装置(3)から送出されるデータを
データバッファ(52)に一時保持させ、主記憶装置(
2)とのデータ転送の終結、未終結に拘らず、前記応答
制御回路(51)はDMA装置(3)に正常を示す応答
信号を返すことを特徴とするDMA装置を備えたデータ
処理システム。
[Claims] A data processing device (1), a main memory (2) having a data width of multiple bytes, to which ECC is added, and accessed by the data processing device (1).
), a DMA device (3) capable of DMA transfer to the main storage device (2), and an ECC circuit (4) that checks the contents of the main storage device (2).
), and a data transfer control circuit (5) that controls data transfer between the main storage device (2) and the DMA device (3), wherein the data transfer control circuit (5) has a response signal. Control circuit (51
) and a data buffer (52) for temporarily holding data sent out from the DMA device (3), and the response control circuit (51) is configured to allow the DMA device (3) to store data from the main storage device (2). During read transfer to read data and write transfer to write data that is less than the data width of main memory device (2), data transfer between data transfer control circuit (5) and main memory device (2) is completed. , returns a response signal indicating normality or abnormality to the DMA device (3) depending on whether the termination is normal or abnormal, and the DMA device (3) stores the data width and data width of the main memory device (2) in the main memory device (2). When transferring the same data or an integral multiple of the data, the data sent from the DMA device (3) is temporarily held in the data buffer (52) and transferred to the main memory (
2) A data processing system equipped with a DMA device, wherein the response control circuit (51) returns a response signal indicating normality to the DMA device (3) regardless of whether data transfer with the DMA device (3) is completed or not.
JP10011588A 1987-09-18 1988-04-25 Data processing system providing dma device Granted JPH01158554A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10011588A JPH01158554A (en) 1987-09-18 1988-04-25 Data processing system providing dma device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP23556487 1987-09-18
JP62-235564 1987-09-18
JP10011588A JPH01158554A (en) 1987-09-18 1988-04-25 Data processing system providing dma device

Publications (2)

Publication Number Publication Date
JPH01158554A true JPH01158554A (en) 1989-06-21
JPH0514293B2 JPH0514293B2 (en) 1993-02-24

Family

ID=26441201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10011588A Granted JPH01158554A (en) 1987-09-18 1988-04-25 Data processing system providing dma device

Country Status (1)

Country Link
JP (1) JPH01158554A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009184269A (en) * 2008-02-07 2009-08-20 Mitsubishi Plastics Inc Release film

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009184269A (en) * 2008-02-07 2009-08-20 Mitsubishi Plastics Inc Release film

Also Published As

Publication number Publication date
JPH0514293B2 (en) 1993-02-24

Similar Documents

Publication Publication Date Title
US5978865A (en) System for performing DMA transfers where an interrupt request signal is generated based on the value of the last of a plurality of data bits transmitted
JPH01158554A (en) Data processing system providing dma device
JPS6238953A (en) Main storage device for compression of partial write access
JPH06274462A (en) Asynchronous writing system for shared memory
JPS58200351A (en) Error correcting circuit
JP2522412B2 (en) Communication method between programmable controller and input / output device
JPS60214043A (en) Pipeline control circuit
JPH05250310A (en) Data processor
JPH02297235A (en) Memory data protecting circuit
JPH0315217B2 (en)
JPH0612270A (en) Test circuit
JPS5916067A (en) Data checking system
JPS5896329A (en) Direct memory access control method
JPS63146143A (en) Transfer control system for storage device
JPH0793243A (en) Channel device
JPS58107937A (en) Channel controlling system
JPS63126047A (en) Memory control system
JPH02302855A (en) Memory control system
JPS63155346A (en) Ram check system
JPS63304356A (en) Check system for normalcy of dma data
JPH0357015A (en) Electronic disk subsystem
JPH01158545A (en) Control system for memory
JPS58192123A (en) Device for transferring and controlling input and output data
JPH02254557A (en) Communication control processing device
JPS63174157A (en) Microprocessor device