JP7386425B2 - 接続装置 - Google Patents
接続装置 Download PDFInfo
- Publication number
- JP7386425B2 JP7386425B2 JP2022156159A JP2022156159A JP7386425B2 JP 7386425 B2 JP7386425 B2 JP 7386425B2 JP 2022156159 A JP2022156159 A JP 2022156159A JP 2022156159 A JP2022156159 A JP 2022156159A JP 7386425 B2 JP7386425 B2 JP 7386425B2
- Authority
- JP
- Japan
- Prior art keywords
- prober
- display device
- interface
- power
- interface connector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 13
- 239000000758 substrate Substances 0.000 claims description 3
- 230000006870 function Effects 0.000 description 18
- 235000012431 wafers Nutrition 0.000 description 11
- 238000004891 communication Methods 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 9
- 238000000034 method Methods 0.000 description 9
- 238000005259 measurement Methods 0.000 description 7
- 238000003780 insertion Methods 0.000 description 5
- 230000037431 insertion Effects 0.000 description 5
- 238000007689 inspection Methods 0.000 description 5
- 238000012360 testing method Methods 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 239000000523 sample Substances 0.000 description 3
- 238000005520 cutting process Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Description
バッファ基板42は、電源スイッチ44からOFF信号が出力された場合に、インターフェイスコネクタ26への電源の供給を遮断する。このような第1の電源遮断機能によって、第2の機能と同様に活線挿抜による制御機器の故障を防ぐことができる。したがって、実施形態のプローバシステム10によれば、プローバ12にプローバ用表示装置14を安全に着脱することができる。この第1の電源遮断機能は、本発明の第1条件に基づいた機能である。
バッファ基板42は、検知部52がインターフェイスコネクタ26とインターフェイスコネクタ28との切断を検知した場合に、インターフェイスコネクタ26への電源の供給を遮断する。この第2の電源遮断機能によれば、プローバ用表示装置14のLCDタッチパネル46に電源部38からの電源が供給されている状態で、インターフェイスコネクタ26からインターフェイスコネクタ28が外れた場合、LCDタッチパネル46に供給されている電源を自動的に遮断する。このような第2の電源遮断機能によって、インターフェイスコネクタ26とインターフェイスコネクタ28とを再び接続する際に生じる活線挿抜による制御機器の故障を防ぐことができる。したがって、実施形態のプローバシステム10によれば、プローバ12にプローバ用表示装置14を安全に着脱することができる。この第2の電源遮断機能は、本発明の第2条件に基づいた機能である。
Claims (2)
- 第1インターフェイスを有し、前記第1インターフェイスには表示装置の第2インターフェイスを接続可能である接続装置であって、
前記第1インターフェイスと前記第2インターフェイスとの接続又は切断を検知する検知部を有するバッファ基板と、
前記表示装置に前記バッファ基板を介して電源を供給する電源部と、
を備え、
前記バッファ基板は、前記検知部が前記切断を検知した場合に、前記第1インターフェイスへの前記電源の供給を遮断する電源遮断部を有する、
接続装置。 - 前記接続装置はプローバである、
請求項1に記載の接続装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022156159A JP7386425B2 (ja) | 2018-03-28 | 2022-09-29 | 接続装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018062877A JP7155497B2 (ja) | 2018-03-28 | 2018-03-28 | プローバシステム |
JP2022156159A JP7386425B2 (ja) | 2018-03-28 | 2022-09-29 | 接続装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018062877A Division JP7155497B2 (ja) | 2018-03-28 | 2018-03-28 | プローバシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022183190A JP2022183190A (ja) | 2022-12-08 |
JP7386425B2 true JP7386425B2 (ja) | 2023-11-27 |
Family
ID=68169083
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018062877A Active JP7155497B2 (ja) | 2018-03-28 | 2018-03-28 | プローバシステム |
JP2022156159A Active JP7386425B2 (ja) | 2018-03-28 | 2022-09-29 | 接続装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018062877A Active JP7155497B2 (ja) | 2018-03-28 | 2018-03-28 | プローバシステム |
Country Status (1)
Country | Link |
---|---|
JP (2) | JP7155497B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005121625A (ja) | 2003-09-24 | 2005-05-12 | Sharp Corp | バーンイン装置 |
JP2005311893A (ja) | 2004-04-23 | 2005-11-04 | Fujitsu Component Ltd | シリアル通信処理装置 |
WO2013065098A1 (ja) | 2011-10-31 | 2013-05-10 | 三菱電機株式会社 | プログラマブルロジックコントローラ |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59500891A (ja) * | 1982-05-24 | 1984-05-17 | マイクロ コンポ−ネント テクノロジ−.インコ−ポレイテイド | 集積回路試験装置 |
JPH05264650A (ja) * | 1992-03-18 | 1993-10-12 | Fujitsu Miyagi Electron:Kk | バーンインボード試験装置 |
-
2018
- 2018-03-28 JP JP2018062877A patent/JP7155497B2/ja active Active
-
2022
- 2022-09-29 JP JP2022156159A patent/JP7386425B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005121625A (ja) | 2003-09-24 | 2005-05-12 | Sharp Corp | バーンイン装置 |
JP2005311893A (ja) | 2004-04-23 | 2005-11-04 | Fujitsu Component Ltd | シリアル通信処理装置 |
WO2013065098A1 (ja) | 2011-10-31 | 2013-05-10 | 三菱電機株式会社 | プログラマブルロジックコントローラ |
Also Published As
Publication number | Publication date |
---|---|
JP7155497B2 (ja) | 2022-10-19 |
JP2019176019A (ja) | 2019-10-10 |
JP2022183190A (ja) | 2022-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101743027B1 (ko) | 브레이크 아웃 박스 | |
CN102651209A (zh) | 显示设备和与之相连的分支设备的电力供应与否判断方法 | |
JP7386425B2 (ja) | 接続装置 | |
WO2017076083A1 (zh) | 显示面板和显示装置 | |
JP4966041B2 (ja) | 多回線絶縁監視方法とその装置 | |
CN109406922B (zh) | 电子产品及其测试方法和装置 | |
JP2019040239A (ja) | 電子機器、電子システム及び電源制御方法 | |
US11537188B2 (en) | Interface circuit, information processing apparatus, display method, and non-transitory computer-readable medium | |
CN105703180A (zh) | Usb2.0、usb3.0切换器 | |
US9058294B2 (en) | Programmable logic controller | |
JP6199584B2 (ja) | 半導体集積回路及び表示パネルドライバ | |
KR100438176B1 (ko) | 핫 스왑 장치 및 방법 | |
WO2022153559A1 (ja) | Ioユニットおよびエンドユニット | |
US20230204635A1 (en) | Power capability determination device, electronic device, and power capability determination method | |
JP2014059802A (ja) | 設備制御システムおよびコネクタ接続不良検出方法 | |
US9304884B2 (en) | Test apparatus for testing two communication protocol chips based on power relay signals | |
CN215005823U (zh) | 一种usb速率切换检测装置 | |
JP6629474B1 (ja) | 信号切替装置 | |
WO2013080337A1 (ja) | 制御システム、制御装置、接続線および駆動装置 | |
JPH08211125A (ja) | 入力保護装置 | |
JP6044297B2 (ja) | 試験装置 | |
JP2667570B2 (ja) | マルチ計算機システムのプロセッサ状態表示装置 | |
KR20180138472A (ko) | 테스트 회로를 포함하는 반도체 장치 | |
JPH0934594A (ja) | 情報処理装置 | |
JPWO2019102607A1 (ja) | 映像機器および映像機器の制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220929 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230801 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230803 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231013 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231026 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7386425 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |