JP7329565B2 - 液晶表示装置 - Google Patents
液晶表示装置 Download PDFInfo
- Publication number
- JP7329565B2 JP7329565B2 JP2021120056A JP2021120056A JP7329565B2 JP 7329565 B2 JP7329565 B2 JP 7329565B2 JP 2021120056 A JP2021120056 A JP 2021120056A JP 2021120056 A JP2021120056 A JP 2021120056A JP 7329565 B2 JP7329565 B2 JP 7329565B2
- Authority
- JP
- Japan
- Prior art keywords
- source
- liquid crystal
- crystal display
- additional
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136222—Colour filters incorporated in the active matrix substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/1336—Illuminating devices
- G02F1/133601—Illuminating devices for spatial active dimming
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1347—Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells
- G02F1/13471—Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells in which all the liquid crystal cells or layers remain transparent, e.g. FLC, ECB, DAP, HAN, TN, STN, SBE-LC cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Optics & Photonics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
表示領域を有し、カラーフィルタ層を含む第1液晶パネルと、
前記第1液晶パネルの背面側に設けられた照明装置と、
前記第1液晶パネルと前記照明装置との間に配置され、カラーフィルタ層を含まない第2液晶パネルと、
を備え、
前記第2液晶パネルは、
複数の行および複数の列を含むマトリクス状に配列された複数の画素によって規定され、前記表示領域に対向する第1調光領域と、
遮光されていない開口領域をそれぞれが含む複数の追加画素によって規定され、前記第1調光領域の外側に位置する第2調光領域と、
を有する、液晶表示装置。
前記第2液晶パネルは、行方向に延びる複数のゲート配線と、列方向に延びる複数のソース配線とを有する、項目1に記載の液晶表示装置。
前記第2調光領域は、列方向に延びる第1部分および第2部分であって、行方向において前記第1調光領域を挟むように配置された第1部分および第2部分を含む、項目2に記載の液晶表示装置。
前記複数のソース配線にソース信号を供給するソース配線駆動回路を備え、
前記複数のソース配線は、前記複数の画素に対応して設けられた複数の第1ソース配線と、前記複数の追加画素のうち、前記第2調光領域の前記第1部分および前記第2部分に位置する追加画素に対応して設けられた複数の第2ソース配線とを含み、
前記ソース配線駆動回路は、ソース信号を出力する複数のソース出力端子であって、前記複数のソース配線よりも多い複数のソース出力端子を有し、
前記複数のソース出力端子は、前記複数の第1ソース配線に電気的に接続された複数の第1ソース出力端子と、前記複数の第2ソース配線に電気的に接続された複数の第2ソース出力端子と、前記複数の第1ソース配線および前記複数の第2ソース配線のいずれにも電気的に接続されていない複数の第3ソース出力端子とを含む、項目3に記載の液晶表示装置。
前記複数の第1ソース配線の数をnとすると、前記複数のソース出力端子の数は3nである、項目4に記載の液晶表示装置。
前記ソース配線駆動回路は、それぞれが前記複数のソース出力端子のうちの連続して配置された3つのソース出力端子からなる複数の端子セットであって、前記3つのソース出力端子は同じ階調のソース信号を出力する、複数の端子セットを有する、項目4または5に記載の液晶表示装置。
前記3つのソース出力端子のうちの1つのソース出力端子が、前記第1ソース出力端子である、項目6に記載の液晶表示装置。
前記複数の画素によって構成される複数の画素列のうち、前記第2調光領域の前記第1部分に隣接する画素列を第1最端画素列、前記第2調光領域の前記第2部分に隣接する画素列を第2最端画素列と呼び、
前記複数の端子セットのうち、前記第1最端画素列に対応して設けられた第1ソース配線に電気的に接続された第1ソース出力端子を含む端子セットを第1最端端子セット、前記第2最端画素列に対応して設けられた第1ソース配線に電気的に接続された第1ソース出力端子を含む端子セットを第2最端端子セットと呼ぶとき、
前記第1最端端子セットおよび前記第2最端端子セットのそれぞれの前記3つのソース出力端子のうちの1つまたは2つのソース出力端子が、前記第2ソース出力端子である、項目7に記載の液晶表示装置。
前記複数の端子セットのうちの前記第1最端端子セットおよび前記第2最端端子セット以外の各端子セットに含まれる前記3つのソース出力端子のうちの2つのソース出力端子は、前記第3ソース出力端子である、項目8に記載の液晶表示装置。
前記複数のソース出力端子は、ある水平走査期間において第1の極性のソース信号を出力するソース出力端子と前記第1の極性と逆の第2の極性のソース信号を出力するソース出力端子とが行方向に沿って交互に位置するように配置されており、
前記複数のソース配線は、前記第2液晶パネルがソース反転駆動またはドット反転駆動されるように、前記複数のソース出力端子のうちの一部のソース出力端子に電気的に接続されている、項目8または9に記載の液晶表示装置。
前記複数の追加画素のうち、前記第1部分および前記第2部分のそれぞれに位置する追加画素は、複数列に配列されており、
前記複数の第2ソース配線は、前記第1部分に設けられた2つ以上の第2ソース配線と、前記第2部分に設けられた2つ以上の第2ソース配線とを含み、
前記第1最端端子セットおよび前記第2最端端子セットのそれぞれに含まれる前記3つのソース出力端子のうちの2つのソース出力端子は、互いに逆極性のソース信号を出力する2つの第2ソース出力端子であり、
前記第1部分に設けられた前記2つ以上の第2ソース配線のうちの一部の第2ソース配線は、前記第1最端端子セットの前記2つの第2ソース出力端子の一方に電気的に接続されており、残りの第2ソース配線は、前記第1最端端子セットの前記2つの第2ソース出力端子の他方に電気的に接続されており、
前記第2部分に設けられた前記2つ以上の第2ソース配線のうちの一部の第2ソース配線は、前記第2最端端子セットの前記2つの第2ソース出力端子の一方に電気的に接続されており、残りの第2ソース配線は、前記第2最端端子セットの前記2つの第2ソース出力端子の他方に電気的に接続されている、項目10に記載の液晶表示装置。
複数のバッファ増幅器をさらに備え、
前記複数の第2ソース出力端子のそれぞれは、前記複数のバッファ増幅器のうちの少なくとも1つのバッファ増幅器を介して対応する第2ソース配線に電気的に接続されている、項目4から11のいずれかに記載の液晶表示装置。
前記複数の第2ソース出力端子のそれぞれは、前記複数のバッファ増幅器のうちの2つ以上のバッファ増幅器を介して対応する第2ソース配線に電気的に接続されている、項目12に記載の液晶表示装置。
前記ソース配線駆動回路が、前記複数のバッファ増幅器を含んでいる、項目12または13に記載の液晶表示装置。
前記第2液晶パネルは、各第2ソース出力端子を前記少なくとも1つのバッファ増幅器を介して対応する第2ソース配線に電気的に接続するための接続配線を有している、項目12から14のいずれかに記載の液晶表示装置。
前記複数の追加画素は、前記第2調光領域の前記第1部分に位置する複数の第1追加画素と、前記第2調光領域の前記第2部分に位置する複数の第2追加画素とを含み、
前記複数の画素によって構成される複数の画素列のうち、前記第2調光領域の前記第1部分に隣接する画素列を第1最端画素列、前記第2調光領域の前記第2部分に隣接する画素列を第2最端画素列と呼ぶとき、
前記複数の第1追加画素のそれぞれは、前記第1最端画素列の同じ行の画素と実質的に同じ輝度を呈し、
前記複数の第2追加画素のそれぞれは、前記第2最端画素列の同じ行の画素と実質的に同じ輝度を呈する、項目3から15のいずれかに記載の液晶表示装置。
前記第2調光領域の前記第1部分および前記第2部分のそれぞれの行方向の幅Whrは、2mm以下である、項目3から16のいずれかに記載の液晶表示装置。
前記第2調光領域の前記第1部分および前記第2部分のそれぞれにおける追加画素列の数Phrは25以下である、項目3から17のいずれかに記載の液晶表示装置。
前記第2調光領域は、行方向に延びる第3部分および第4部分であって、列方向において前記第1調光領域を挟むように配置された第3部分および第4部分を含む、項目2から18のいずれかに記載の液晶表示装置。
前記複数のゲート配線は、前記複数の画素に対応して設けられた複数の第1ゲート配線と、前記複数の追加画素のうちの前記第2調光領域の前記第3部分に位置する追加画素に対応して設けられた少なくとも1つの第2ゲート配線と、前記複数の追加画素のうちの前記第2調光領域の前記第4部分に位置する追加画素に対応して設けられた少なくとも1つの第3ゲート配線と、を含み、
前記少なくとも1つの第2ゲート配線は、前記複数の第1ゲート配線のうちの前記第2調光領域の前記第3部分に隣接する画素行に対応して設けられた第1ゲート配線に電気的に接続されており、
前記少なくとも1つの第3ゲート配線は、前記複数の第1ゲート配線のうちの前記第2調光領域の前記第4部分に隣接する画素行に対応して設けられた第1ゲート配線に電気的に接続されている、項目19に記載の液晶表示装置。
前記複数の追加画素は、前記第2調光領域の前記第3部分に位置する複数の第3追加画素と、前記第2調光領域の前記第4部分に位置する複数の第4追加画素とを含み、
前記複数の画素によって構成される複数の画素行のうち、前記第2調光領域の前記第3部分に隣接する画素行を第1最端画素行、前記第2調光領域の前記第4部分に隣接する画素行を第2最端画素行と呼ぶとき、
前記複数の第3追加画素のそれぞれは、前記第1最端画素行の同じ列の画素と実質的に同じ輝度を呈し、
前記複数の第4追加画素のそれぞれは、前記第2最端画素行の同じ列の画素と実質的に同じ輝度を呈する、項目19または20に記載の液晶表示装置。
前記第2調光領域の前記第3部分および前記第4部分のそれぞれの列方向の幅Wvrは、2mm以下である、項目19から21のいずれかに記載の液晶表示装置。
前記第2調光領域の前記第3部分および前記第4部分のそれぞれにおける追加画素行の数Pvrは25以下である、項目19から22のいずれかに記載の液晶表示装置。
前記第1調光領域は、略矩形状であり、
前記第2調光領域は、前記第1調光領域を包囲する枠状である、項目1から23のいずれかに記載の液晶表示装置。
前記第2調光領域は、
列方向に延びる第1部分および第2部分であって、行方向において前記第1調光領域を挟むように配置された第1部分および第2部分と、
行方向に延びる第3部分および第4部分であって、列方向において前記第1調光領域を挟むように配置された第3部分および第4部分と、
を含む、項目2に記載の液晶表示装置。
前記第2調光領域の前記第1部分および前記第2部分のそれぞれの行方向の幅Whrと、前記第2調光領域の前記第3部分および前記第4部分のそれぞれの列方向の幅Wvrとは、Whr/Wvr≦2の関係を満足する、項目25に記載の液晶表示装置。
前記第2調光領域の前記第1部分および前記第2部分のそれぞれにおける追加画素列の数Phrと、前記第2調光領域の前記第3部分および前記第4部分のそれぞれにおける追加画素行の数Pvrとは、Phr/Pvr≦2の関係を満足する、項目25または26に記載の液晶表示装置。
横電界モードで表示を行う、項目1から27のいずれかに記載の液晶表示装置。
図9A、図9B、図9Cおよび図9Dを参照しながら、リアパネル200に設けられる接続配線(パネル内配線)CLの例を説明する。
図5などには、第2調光領域(追加調光領域)CR2において追加画素APが複数行および複数列に配列されている例を示したが、追加画素APの配列はこの例に限定されるものではない。例えば、左側追加領域CR2aおよび右側追加領域CR2bのそれぞれにおいて、追加画素APが1列に配列されていてもよい。その場合、第1最端端子セットTsAおよび第2最端端子セットTsBのそれぞれは、第1ソース出力端子ot1、第2ソース出力端子ot2および第3ソース出力端子ot3を1つずつ含むことになる。また、上側追加領域CR2cおよび下側追加領域CR2dのそれぞれにおいて、追加画素APが1行に配列されていてもよい。
nAsinθh=ngsinθh’ ・・・(1)
Wh=G×tanθh’+A ・・・(2)
図11Aおよび図11Bに、ソース配線SLとソース出力端子otとの他の接続例を示す。図11Aおよび図11Bに示す例では、各端子セットTsの赤端子が、第1ソース出力端子ot1であり、n番目の端子セットTsの赤端子nRが、n番目の第1ソース配線(通常ソース配線)SLa_nに電気的に接続されている。
図12に、ゲート配線駆動回路15の他の構成の例を示す。図12に示す例では、複数のゲートドライバGD’は、リアパネル200のTFT基板210にモノリシックに(一体的に)形成されている。モノリシックに形成されたゲートドライバ回路は、GDM(Gate Driver Monolithic)回路と呼ばれることもある。
図13に、バッファ増幅器17を用いた接続態様の他の例を示す。図13には、複数のソースドライバSDのうちのもっとも左側に位置するソースドライバ(以下では「第1ソースドライバ」と呼ぶ)SD1と、第1ソースドライバSD1とは別の(第1ソースドライバSD1に隣接する)ソースドライバ(以下では「第2ソースドライバ」と呼ぶ)SD2とを示している。第1ソースドライバSD1には、2つのバッファ増幅器17Aおよび17Bが設けられており、第2ソースドライバSD2にも、2つのバッファ増幅器17Eおよび17Fが設けられている。
これまでの説明では、第2調光領域(追加調光領域)CR2が第1調光領域CR1を包囲する枠状である構成を例示したが、本発明の実施形態はこの構成に限定されない。
11 映像処理回路
12、13 コントローラ基板
14 バックライト駆動回路
15 ゲート配線駆動回路
16 ソース配線駆動回路
17 バッファ増幅器
100 第1液晶パネル(フロントパネル)
110 TFT基板(アクティブマトリクス基板)
120 対向基板(カラーフィルタ基板)
121 カラーフィルタ層
130 液晶層
200 第2液晶パネル(リアパネル)
210 TFT基板(アクティブマトリクス基板)
220 対向基板
230 液晶層
1000 液晶表示装置
BL 照明装置(バックライト)
DR 表示領域
FR 周辺領域(額縁領域)
CR1 第1調光領域
CR2 第2調光領域
CR2a 第2調光領域の第1部分
CR2b 第2調光領域の第2部分
CR2c 第2調光領域の第3部分
CR2d 第2調光領域の第4部分
GD、GD’ ゲートドライバ
SD ソースドライバ
GL ゲート配線
GLa 第1ゲート配線(通常ゲート配線)
GLb 第2ゲート配線(追加ゲート配線)
GLc 第3ゲート配線(追加ゲート配線)
SL ソース配線
SLa 第1ソース配線(通常ゲート配線)
SLb 第2ソース配線(追加ゲート配線)
CL 接続配線
AL 予備配線
P 画素
AP 追加画素
ot ソース出力端子
ot1 第1ソース出力端子
ot2 第2ソース出力端子
ot3 第3ソース出力端子
Ts 端子セット
TsA 第1最端端子セット
TsB 第2最端端子セット
Claims (25)
- 表示領域を有し、カラーフィルタ層を含む第1液晶パネルと、
前記第1液晶パネルの背面側に設けられた照明装置と、
前記第1液晶パネルと前記照明装置との間に配置され、カラーフィルタ層を含まない第2液晶パネルと、
を備えた液晶表示装置であって、
前記第2液晶パネルは、
複数の行および複数の列を含むマトリクス状に配列された複数の画素によって規定され、前記表示領域に対向する第1調光領域と、
遮光されていない開口領域をそれぞれが含む複数の追加画素によって規定され、前記第1調光領域の外側に位置する第2調光領域と、
行方向に延びる複数のゲート配線と、
列方向に延びる複数のソース配線と、
を有し、
前記第2調光領域は、列方向に延びる第1部分および第2部分であって、行方向において前記第1調光領域を挟むように配置された第1部分および第2部分を含み、
前記液晶表示装置は、前記複数のソース配線にソース信号を供給するソース配線駆動回路をさらに備え、
前記複数のソース配線は、前記複数の画素に対応して設けられた複数の第1ソース配線と、前記複数の追加画素のうち、前記第2調光領域の前記第1部分および前記第2部分に位置する追加画素に対応して設けられた複数の第2ソース配線とを含み、
前記ソース配線駆動回路は、ソース信号を出力する複数のソース出力端子であって、前記複数のソース配線よりも多い複数のソース出力端子を有し、
前記複数のソース出力端子は、前記複数の第1ソース配線に電気的に接続された複数の第1ソース出力端子と、前記複数の第2ソース配線に電気的に接続された複数の第2ソース出力端子と、前記複数の第1ソース配線および前記複数の第2ソース配線のいずれにも電気的に接続されていない複数の第3ソース出力端子とを含む、液晶表示装置。 - 前記複数の第1ソース配線の数をnとすると、前記複数のソース出力端子の数は3nである、請求項1に記載の液晶表示装置。
- 前記ソース配線駆動回路は、それぞれが前記複数のソース出力端子のうちの連続して配置された3つのソース出力端子からなる複数の端子セットであって、前記3つのソース出力端子は同じ階調のソース信号を出力する、複数の端子セットを有する、請求項1または2に記載の液晶表示装置。
- 前記3つのソース出力端子のうちの1つのソース出力端子が、前記第1ソース出力端子である、請求項3に記載の液晶表示装置。
- 前記複数の画素によって構成される複数の画素列のうち、前記第2調光領域の前記第1部分に隣接する画素列を第1最端画素列、前記第2調光領域の前記第2部分に隣接する画素列を第2最端画素列と呼び、
前記複数の端子セットのうち、前記第1最端画素列に対応して設けられた第1ソース配線に電気的に接続された第1ソース出力端子を含む端子セットを第1最端端子セット、前記第2最端画素列に対応して設けられた第1ソース配線に電気的に接続された第1ソース
出力端子を含む端子セットを第2最端端子セットと呼ぶとき、
前記第1最端端子セットおよび前記第2最端端子セットのそれぞれの前記3つのソース出力端子のうちの1つまたは2つのソース出力端子が、前記第2ソース出力端子である、請求項4に記載の液晶表示装置。 - 前記複数の端子セットのうちの前記第1最端端子セットおよび前記第2最端端子セット以外の各端子セットに含まれる前記3つのソース出力端子のうちの2つのソース出力端子は、前記第3ソース出力端子である、請求項5に記載の液晶表示装置。
- 前記複数のソース出力端子は、ある水平走査期間において第1の極性のソース信号を出力するソース出力端子と前記第1の極性と逆の第2の極性のソース信号を出力するソース出力端子とが行方向に沿って交互に位置するように配置されており、
前記複数のソース配線は、前記第2液晶パネルがソース反転駆動またはドット反転駆動されるように、前記複数のソース出力端子のうちの一部のソース出力端子に電気的に接続されている、請求項5または6に記載の液晶表示装置。 - 前記複数の追加画素のうち、前記第1部分および前記第2部分のそれぞれに位置する追加画素は、複数列に配列されており、
前記複数の第2ソース配線は、前記第1部分に設けられた2つ以上の第2ソース配線と、前記第2部分に設けられた2つ以上の第2ソース配線とを含み、
前記第1最端端子セットおよび前記第2最端端子セットのそれぞれに含まれる前記3つのソース出力端子のうちの2つのソース出力端子は、互いに逆極性のソース信号を出力する2つの第2ソース出力端子であり、
前記第1部分に設けられた前記2つ以上の第2ソース配線のうちの一部の第2ソース配線は、前記第1最端端子セットの前記2つの第2ソース出力端子の一方に電気的に接続されており、残りの第2ソース配線は、前記第1最端端子セットの前記2つの第2ソース出力端子の他方に電気的に接続されており、
前記第2部分に設けられた前記2つ以上の第2ソース配線のうちの一部の第2ソース配線は、前記第2最端端子セットの前記2つの第2ソース出力端子の一方に電気的に接続されており、残りの第2ソース配線は、前記第2最端端子セットの前記2つの第2ソース出力端子の他方に電気的に接続されている、請求項7に記載の液晶表示装置。 - 複数のバッファ増幅器をさらに備え、
前記複数の第2ソース出力端子のそれぞれは、前記複数のバッファ増幅器のうちの少なくとも1つのバッファ増幅器を介して対応する第2ソース配線に電気的に接続されている、請求項1から8のいずれか1項に記載の液晶表示装置。 - 前記複数の第2ソース出力端子のそれぞれは、前記複数のバッファ増幅器のうちの2つ以上のバッファ増幅器を介して対応する第2ソース配線に電気的に接続されている、請求項9に記載の液晶表示装置。
- 前記ソース配線駆動回路が、前記複数のバッファ増幅器を含んでいる、請求項9または10に記載の液晶表示装置。
- 前記第2液晶パネルは、各第2ソース出力端子を前記少なくとも1つのバッファ増幅器を介して対応する第2ソース配線に電気的に接続するための接続配線を有している、請求項9から11のいずれか1項に記載の液晶表示装置。
- 前記複数の追加画素は、前記第2調光領域の前記第1部分に位置する複数の第1追加画素と、前記第2調光領域の前記第2部分に位置する複数の第2追加画素とを含み、
前記複数の画素によって構成される複数の画素列のうち、前記第2調光領域の前記第1部分に隣接する画素列を第1最端画素列、前記第2調光領域の前記第2部分に隣接する画素列を第2最端画素列と呼ぶとき、
前記複数の第1追加画素のそれぞれは、前記第1最端画素列の同じ行の画素と実質的に同じ輝度を呈し、
前記複数の第2追加画素のそれぞれは、前記第2最端画素列の同じ行の画素と実質的に同じ輝度を呈する、請求項1から12のいずれか1項に記載の液晶表示装置。 - 前記第2調光領域の前記第1部分および前記第2部分のそれぞれの行方向の幅Whrは、2mm以下である、請求項1から13のいずれか1項に記載の液晶表示装置。
- 前記第2調光領域の前記第1部分および前記第2部分のそれぞれにおける追加画素列の数Phrは25以下である、請求項1から14のいずれか1項に記載の液晶表示装置。
- 前記第2調光領域は、行方向に延びる第3部分および第4部分であって、列方向において前記第1調光領域を挟むように配置された第3部分および第4部分を含む、請求項1から15のいずれか1項に記載の液晶表示装置。
- 前記複数のゲート配線は、前記複数の画素に対応して設けられた複数の第1ゲート配線と、前記複数の追加画素のうちの前記第2調光領域の前記第3部分に位置する追加画素に対応して設けられた少なくとも1つの第2ゲート配線と、前記複数の追加画素のうちの前記第2調光領域の前記第4部分に位置する追加画素に対応して設けられた少なくとも1つの第3ゲート配線と、を含み、
前記少なくとも1つの第2ゲート配線は、前記複数の第1ゲート配線のうちの前記第2調光領域の前記第3部分に隣接する画素行に対応して設けられた第1ゲート配線に電気的に接続されており、
前記少なくとも1つの第3ゲート配線は、前記複数の第1ゲート配線のうちの前記第2調光領域の前記第4部分に隣接する画素行に対応して設けられた第1ゲート配線に電気的に接続されている、請求項16に記載の液晶表示装置。 - 前記複数の追加画素は、前記第2調光領域の前記第3部分に位置する複数の第3追加画素と、前記第2調光領域の前記第4部分に位置する複数の第4追加画素とを含み、
前記複数の画素によって構成される複数の画素行のうち、前記第2調光領域の前記第3部分に隣接する画素行を第1最端画素行、前記第2調光領域の前記第4部分に隣接する画素行を第2最端画素行と呼ぶとき、
前記複数の第3追加画素のそれぞれは、前記第1最端画素行の同じ列の画素と実質的に同じ輝度を呈し、
前記複数の第4追加画素のそれぞれは、前記第2最端画素行の同じ列の画素と実質的に同じ輝度を呈する、請求項16または17に記載の液晶表示装置。 - 前記第2調光領域の前記第3部分および前記第4部分のそれぞれの列方向の幅Wvrは、2mm以下である、請求項16から18のいずれか1項に記載の液晶表示装置。
- 前記第2調光領域の前記第3部分および前記第4部分のそれぞれにおける追加画素行の数Pvrは25以下である、請求項16から19のいずれか1項に記載の液晶表示装置。
- 前記第1調光領域は、略矩形状であり、
前記第2調光領域は、前記第1調光領域を包囲する枠状である、請求項1から20のいずれか1項に記載の液晶表示装置。 - 前記第2調光領域は、
列方向に延びる第1部分および第2部分であって、行方向において前記第1調光領域を挟むように配置された第1部分および第2部分と、
行方向に延びる第3部分および第4部分であって、列方向において前記第1調光領域を挟むように配置された第3部分および第4部分と、
を含む、請求項1に記載の液晶表示装置。 - 前記第2調光領域の前記第1部分および前記第2部分のそれぞれの行方向の幅Whrと、前記第2調光領域の前記第3部分および前記第4部分のそれぞれの列方向の幅Wvrとは、Whr/Wvr≦2の関係を満足する、請求項22に記載の液晶表示装置。
- 前記第2調光領域の前記第1部分および前記第2部分のそれぞれにおける追加画素列の数Phrと、前記第2調光領域の前記第3部分および前記第4部分のそれぞれにおける追加画素行の数Pvrとは、Phr/Pvr≦2の関係を満足する、請求項22または23に記載の液晶表示装置。
- 横電界モードで表示を行う、請求項1から24のいずれか1項に記載の液晶表示装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021120056A JP7329565B2 (ja) | 2021-07-20 | 2021-07-20 | 液晶表示装置 |
CN202210842721.1A CN115639710A (zh) | 2021-07-20 | 2022-07-18 | 液晶显示装置 |
US17/867,734 US11852933B2 (en) | 2021-07-20 | 2022-07-19 | Liquid crystal display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021120056A JP7329565B2 (ja) | 2021-07-20 | 2021-07-20 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2023015954A JP2023015954A (ja) | 2023-02-01 |
JP7329565B2 true JP7329565B2 (ja) | 2023-08-18 |
Family
ID=84939536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021120056A Active JP7329565B2 (ja) | 2021-07-20 | 2021-07-20 | 液晶表示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11852933B2 (ja) |
JP (1) | JP7329565B2 (ja) |
CN (1) | CN115639710A (ja) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005182042A (ja) | 2003-12-17 | 2005-07-07 | Samsung Electronics Co Ltd | 消費電流を減少させうるソースラインドライバ回路及び方法 |
JP2007156126A (ja) | 2005-12-06 | 2007-06-21 | Epson Imaging Devices Corp | 電気光学装置及び電子機器 |
JP2014074798A (ja) | 2012-10-04 | 2014-04-24 | Japan Display Inc | 液晶表示装置 |
JP2015219473A (ja) | 2014-05-21 | 2015-12-07 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動方法及び電子機器 |
WO2018011831A1 (ja) | 2016-07-14 | 2018-01-18 | パナソニック液晶ディスプレイ株式会社 | 表示装置 |
JP2018072754A (ja) | 2016-11-04 | 2018-05-10 | パナソニック液晶ディスプレイ株式会社 | 液晶表示装置 |
WO2019155760A1 (ja) | 2018-02-07 | 2019-08-15 | ソニー株式会社 | 画像処理装置、表示装置、画像処理方法 |
US20190302516A1 (en) | 2018-03-30 | 2019-10-03 | Au Optronics Corporation | Display device |
CN110928036A (zh) | 2019-12-25 | 2020-03-27 | 厦门天马微电子有限公司 | 显示装置及其显示方法、制备方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4232227B2 (ja) * | 1998-03-25 | 2009-03-04 | ソニー株式会社 | 表示装置 |
JP3523170B2 (ja) | 2000-09-21 | 2004-04-26 | 株式会社東芝 | 表示装置 |
JP3730161B2 (ja) | 2001-11-28 | 2005-12-21 | シャープ株式会社 | 液晶表示装置 |
US8009248B2 (en) | 2005-09-30 | 2011-08-30 | Sharp Kabushiki Kaisha | Liquid crystal display and television receiver |
WO2008053724A1 (fr) | 2006-11-02 | 2008-05-08 | Sharp Kabushiki Kaisha | Dispositif d'affichage à cristaux liquides et récepteur de télévision |
JP2008191269A (ja) | 2007-02-01 | 2008-08-21 | Sharp Corp | 液晶表示装置の駆動装置 |
JP6983539B2 (ja) * | 2017-05-26 | 2021-12-17 | 株式会社ジャパンディスプレイ | 表示装置 |
-
2021
- 2021-07-20 JP JP2021120056A patent/JP7329565B2/ja active Active
-
2022
- 2022-07-18 CN CN202210842721.1A patent/CN115639710A/zh active Pending
- 2022-07-19 US US17/867,734 patent/US11852933B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005182042A (ja) | 2003-12-17 | 2005-07-07 | Samsung Electronics Co Ltd | 消費電流を減少させうるソースラインドライバ回路及び方法 |
JP2007156126A (ja) | 2005-12-06 | 2007-06-21 | Epson Imaging Devices Corp | 電気光学装置及び電子機器 |
JP2014074798A (ja) | 2012-10-04 | 2014-04-24 | Japan Display Inc | 液晶表示装置 |
JP2015219473A (ja) | 2014-05-21 | 2015-12-07 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動方法及び電子機器 |
WO2018011831A1 (ja) | 2016-07-14 | 2018-01-18 | パナソニック液晶ディスプレイ株式会社 | 表示装置 |
JP2018072754A (ja) | 2016-11-04 | 2018-05-10 | パナソニック液晶ディスプレイ株式会社 | 液晶表示装置 |
WO2019155760A1 (ja) | 2018-02-07 | 2019-08-15 | ソニー株式会社 | 画像処理装置、表示装置、画像処理方法 |
US20190302516A1 (en) | 2018-03-30 | 2019-10-03 | Au Optronics Corporation | Display device |
CN110928036A (zh) | 2019-12-25 | 2020-03-27 | 厦门天马微电子有限公司 | 显示装置及其显示方法、制备方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2023015954A (ja) | 2023-02-01 |
US20230037436A1 (en) | 2023-02-09 |
US11852933B2 (en) | 2023-12-26 |
CN115639710A (zh) | 2023-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10762855B2 (en) | Liquid crystal display device | |
US7834946B2 (en) | Display device and color filter substrate | |
US10692446B2 (en) | Liquid crystal display device | |
US20120057091A1 (en) | Liquid crystal panel | |
US20170154561A1 (en) | Array substrate and the driving method thereof | |
JP2006259135A (ja) | 表示装置およびカラーフィルタ基板 | |
JP5522336B2 (ja) | 液晶表示装置 | |
JP5238826B2 (ja) | 液晶表示装置 | |
WO2011083606A1 (ja) | 表示装置、及び表示装置の駆動方法 | |
US20140110852A1 (en) | Active matrix substrate, and display device | |
JP6166381B2 (ja) | 液晶パネル | |
US8094249B2 (en) | Active device array substrate having bridge lines electrically connecting secondary and main data lines located on the same side of a pixel region and liquid crystal display panel and driving method thereof | |
JP2019148775A (ja) | 液晶表示装置 | |
US9715859B2 (en) | LCD panel of dot inversion mode | |
JP7329565B2 (ja) | 液晶表示装置 | |
EP2592619A1 (en) | Liquid crystal display device | |
US11402712B2 (en) | Electro-optical device and electronic apparatus | |
JP2008309884A (ja) | 液晶表示装置 | |
KR102500611B1 (ko) | 액정표시장치 | |
US9202436B2 (en) | Display device with auxiliary capacitance line | |
WO2012077647A1 (ja) | 液晶パネル、表示装置、及び、その駆動方法 | |
KR101640817B1 (ko) | 액정표시장치 | |
WO2018235139A1 (ja) | 液晶表示パネル及び液晶表示装置 | |
JP2003202582A (ja) | 液晶表示装置 | |
JP2015176106A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220916 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230509 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230706 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230801 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230807 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7329565 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |