JP7011102B2 - 論理回路 - Google Patents

論理回路 Download PDF

Info

Publication number
JP7011102B2
JP7011102B2 JP2021529280A JP2021529280A JP7011102B2 JP 7011102 B2 JP7011102 B2 JP 7011102B2 JP 2021529280 A JP2021529280 A JP 2021529280A JP 2021529280 A JP2021529280 A JP 2021529280A JP 7011102 B2 JP7011102 B2 JP 7011102B2
Authority
JP
Japan
Prior art keywords
logic circuit
period
data bus
serial data
low voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021529280A
Other languages
English (en)
Other versions
JP2022502290A (ja
Inventor
パンシン,ステファン,ディー
リン,スコット,エイ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Publication of JP2022502290A publication Critical patent/JP2022502290A/ja
Application granted granted Critical
Publication of JP7011102B2 publication Critical patent/JP7011102B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17553Outer structure
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17526Electrical contacts to the cartridge
    • B41J2/1753Details of contacts on the cartridge, e.g. protection of contacts
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G21/00Arrangements not provided for by groups G03G13/00 - G03G19/00, e.g. cleaning, elimination of residual charge
    • G03G21/16Mechanical means for facilitating the maintenance of the apparatus, e.g. modular arrangements
    • G03G21/18Mechanical means for facilitating the maintenance of the apparatus, e.g. modular arrangements using a processing cartridge, whereby the process cartridge comprises at least two image processing means in a single unit
    • G03G21/1875Mechanical means for facilitating the maintenance of the apparatus, e.g. modular arrangements using a processing cartridge, whereby the process cartridge comprises at least two image processing means in a single unit provided with identifying means or means for storing process- or use parameters, e.g. lifetime of the cartridge
    • G03G21/1878Electronically readable memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00127Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture
    • H04N1/00204Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a digital computer or a digital computer system, e.g. an internet server
    • H04N1/00209Transmitting or receiving image data, e.g. facsimile data, via a computer, e.g. using e-mail, a computer network, the internet, I-fax
    • H04N1/00214Transmitting or receiving image data, e.g. facsimile data, via a computer, e.g. using e-mail, a computer network, the internet, I-fax details of transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Computing Systems (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Ink Jet (AREA)
  • Information Transfer Systems (AREA)
  • Ignition Installations For Internal Combustion Engines (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Dc Digital Transmission (AREA)

Description

Inter-Integrated Circuits(lC、又はI2C、本明細書ではこの表記法が使用される)プロトコルやSerial Peripheral Interface(SPI)プロトコルのようなシリアルデータバスプロトコルによれば、少なくとも1つの「マスター」集積回路(IC)は、例えばバスを介して、少なくとも1つのスレーブICと通信することができる。I2C及び他の通信プロトコルは、クロック周期にしたがってデータを通信する。例えば、電圧の値がデータに関連付けられている場合、電圧信号が生成される場合がある。例えば、xを超える電圧値は、論理「1」を示す場合があり、xボルト未満の電圧値は、論理「0」を示す場合がある。ここで、xは、所定の数値である。一連のクロック周期の各々において適当な電圧を生成することにより、バス又は他の通信リンクを介してデータを通信することができる。
一部の2D及び3D印刷システムは、印刷材料容器(例えば、インクジェットカートリッジ、トナーカートリッジ、インクサプライ、構築材料サプライ等)やインクジェットプリントヘッドアセンブリ等のような1つ以上の交換式印刷装置コンポーネントを含む。一部の例では、交換式印刷装置コンポーネントに関連付けられた論理回路は、交換式印刷装置コンポーネント(複数可)が取り付けられた印刷装置の論理回路と通信し、例えば、交換式印刷装置コンポーネントの識別情報、機能、及びステータスなどの情報を通信する。
一部の例では、これらの通信は、I2C通信を利用する。そのような例では、一般に印刷装置(「ホスト」と呼ばれることがある)の一部としてマスターICが設けられ、交換式印刷装置コンポーネントは、「スレーブ」ICを含む場合がある。ただし、これは、必ずしもすべての例でそうである必要はない。I2C通信リンクに接続された複数のスレーブIC(例えば、異なる色の印刷剤の容器)が存在する場合がある。スレーブIC(複数可)は、印刷システムの論理回路からの要求に応答する前にデータ処理を実施するための論理回路を含む場合がある。
一部の例では、シリアルバスに沿って取り付けられたスレーブデバイスの物理的位置を検出したい場合がある。例えば、交換式印刷装置コンポーネントのようなデバイスは、印刷装置内の特定の指定された物理的位置を占めることが意図される場合がある。例えば、シリアルバスに取り付けられたインク供給装置を備えた印刷装置では、例えば、黒のカートリッジ、黄色のカートリッジ、シアンのカートリッジ、及びマゼンタのカートリッジの望ましい位置がある場合があり、各カートリッジは、通信プロトコルにしたがって特定のアドレスを有する場合がある。特定のインク色のカートリッジが誤って取り付けられ、若しくは誤って交換されたか否かを検出することにより、間違った色、又は意図した色での印刷を防止することができる。先行特許の開示は、特許文献1である。
米国特許出願公開第2011/0029705号明細書
次に、非限定的な例について添付の図面を参照して説明する。
印刷システムの例を示す図である。 交換式印刷装置コンポーネントの例を示す図である。 印刷装置の例を示す図である。 交換式印刷装置コンポーネントに関連付けられた論理回路の動作方法の例を示す図である。 交換式印刷装置コンポーネントに関連付けられた論理回路の動作方法の別の例を示す図である。 印刷装置論理回路、及び、シリアルバスに接続された交換式印刷装置コンポーネントに関連付けられた論理回路の概略例を示す図である。 交換式印刷装置コンポーネントに関連付けられた論理回路の別の動作方法の例を示す図である。 論理回路パッケージの例を示す図である。 交換式印刷装置コンポーネントに関連付けられた論理回路の動作方法の別の例を示す図である。 論理回路パッケージの別の例を示す図である。 論理回路パッケージを含む交換式印刷装置コンポーネントの例を示す図である。
[詳細な説明]
I2C通信の応用形態の幾つかの例が、本明細書では、印刷装置の事例で説明される。ただし、すべての例がそのような事例に限定されるわけではなく、本明細書に記載された原理の少なくとも一部は、他の事例においても使用することができる。
一部の例では、印刷装置内の論理回路は、交換式印刷装置コンポーネントに関連付けられた論理回路から通信インターフェースを介して情報を受信することができ、及び/又は交換式印刷装置コンポーネントにコマンドを送信することができる。印刷装置の例には、インクジェットプリンタ、乾式トナープリンタ、液体トナープリンタ、3D粉末床インクジェットプリンタ等のような、二次元撮像装置及び三次元積層造形装置が含まれる。印刷装置コンポーネントの例には、インクタンク;インクボトル;プリントヘッド;インクジェットプリントヘッドカートリッジ;乾式トナーリザーバ;乾式トナーカートリッジ;感光体カートリッジ;プロセスカートリッジ;液体トナーリザーバ;インク、刺激剤、接着剤、抑制剤等を含む三次元印刷剤;三次元印刷構築材料;印刷装置のサービスコンポーネント;及び/又は、ホスト印刷装置に対して交換可能な、印刷材料を含んでいても含んでいなくてもよい他の任意のコンポーネントが含まれる。本開示において、印刷材料又は印刷剤には、インク、乾式若しくは液体のトナー、三次元印刷剤、三次元構築材料(プラスチック、金属など)、繊維等が含まれ得る。上記リザーバは、カラー印刷材料を収容している場合がある。
印刷装置と、印刷装置に取り付けられた交換式印刷装置コンポーネントとの間の通信は、様々な機能を提供することができる。例えば、交換式印刷装置コンポーネント及び/又はそれに関連付けられた論理回路の識別情報、機能、及び/又はステータスが、通信インターフェースを介して印刷装置の論理回路に伝達される場合がある。例えば、印刷剤容器に関連付けられた(すなわち、そこに若しくはその中に設けられた)論理回路は、製品のシリアル番号及び/又はブランドのような識別情報、及び/又は、色、カラーマップ、カラーマップ復元レシピ、最大印刷剤量、又は機能のような識別特性を、その論理回路が取り付けられた印刷装置に伝達することができる。例えば、国際公開公報第WO2016/028272号、WO2018/009235号又はWO2015/016860号、又は欧州特許出願公開第EP0941856号を参照されたい。充填レベルのようなステータスが、通信インターフェースを介して提供される場合があり、それによって例えば、印刷装置は、ユーザに対し、充填レベルの表示を生成することができる。一部の例では、印刷装置によって確認プロセスが実行される場合がある。例えば、印刷装置は、その品質を保証するために、交換式印刷装置コンポーネントが許可された供給源に由来することを確認することができる。例えば、交換式印刷装置コンポーネントに関連付けられた論理回路は、秘密鍵を記憶している場合があり、プリンタに対して認証された暗号応答を生成するために、セッション鍵、セッション鍵識別子、及び/又はメッセージ認証コードを生成するように構成される場合がある。例えば、米国特許第9,619,663号を参照されたい。この論理回路は、所定の比較的短い時間枠内で応答を計算するために専用ハードウェアのようなさらに別の認証メカニズムを含む場合がある。例えば、米国特許第9,561,662号を参照されたい。一部の例では、確認プロセスは、交換式印刷装置コンポーネント及び/又はそれに関連付けられた論理回路が期待通りに機能していることを確認するための完全性チェックを含む場合がある。
次に、種々のタスクを実施するための命令を、通信インターフェースを介して、印刷装置に関連付けられた論理回路から印刷装置コンポーネントの論理回路へ送信することができる。例えば、これらの命令には、認証機能若しくは暗号化機能、印刷材料レベル検知機能、印刷タスク、又は他のタスクを実施するための命令が含まれる場合がある。
以下で説明される例の少なくとも一部では、論理回路パッケージが説明される。論理回路パッケージは、交換式印刷装置コンポーネントに関連付けることができ、例えば、交換式印刷装置コンポーネントに取り付けられ、又は交換式印刷装置コンポーネントのハウジング内に少なくとも部分的に配置され、印刷装置の一部として設けられたバスを介して印刷装置コントローラとの間でデータを通信するように構成される。
本明細書で使用される用語としての「論理回路パッケージ」は、相互接続され、又は相互に通信可能にリンクされていてもよい1つ以上の論理回路を指している。2つ以上の論理回路が設けられる場合、これらは、単一のユニットとして容器に封入されていてもよいし、別個の容器に封入されていてもよいし、容器に封入されていなくてもよく、又はそれらのうちの幾つかの組み合わせであってもよい。各パッケージは、シリアルバスインターフェースを介して通信するように構成される場合がある。
一部の例では、各論理回路パッケージは、少なくとも1つのプロセッサ及びメモリを備えている。一例では、論理回路パッケージは、マイクロコントローラ若しくはセキュアマイクロコントローラであってもよく、又はそれらとして機能することができる。使用時には、論理回路パッケージは、交換式印刷装置コンポーネントに接着され、又は交換式印刷装置コンポーネントと一体化される場合がある。
一部の例では、論理回路パッケージは、ホスト(例えば、印刷装置)からの様々なタイプの要求(又はコマンド)に応答することができる。要求は、例えば識別情報及び/又は認証情報のようなデータの要求(例えば、「読み取り」要求)を含む場合がある。他の例では、要求は「書き込み」要求を含む場合がある。ホストからの別の要求は、少なくとも1つの測定の実施や印刷タスク等の実行のような動作を実施することの要求であってもよい。別のタイプの要求は、データ処理動作の要求である場合がある。
情報のやりとりの例として、ホストは、交換式印刷装置コンポーネントに関連付けられた論理回路パッケージにコマンドを送信することができ、交換式印刷装置コンポーネントは、そのコマンドを実施し、結果として得られたデータをメモリ(一部の例では、バッファ、及び/又は、メモリの特定のレジスタ)にロードすることができる。ホストは、応答を読み出すためにさらにコマンドを送信する場合があり、これによって、応答は、接続されたバスを介してシリアルデータとして送信される。このようなプロセスを使用して、例えば、論理回路パッケージのメモリに保持されているデータを取得することができる。例えば、最初の要求は、その論理回路パッケージの識別子の要求である場合があり、その結果、論理回路パッケージは、識別子をメモリバッファにロードする場合がある。その後の「読み取り」要求により、データは、バッファから読み出され、シリアルデータ信号として送信される場合がある。
少なくとも一部の例では、複数のそのような論理回路パッケージ(それぞれが異なる交換式印刷装置コンポーネントに関連付けられている場合がある)をI2Cバスに接続することができる。
図1は、印刷システム100の例である。印刷システム100は、通信リンク106を介して交換式印刷装置コンポーネント104と通信する印刷装置102を含む。明確化のために、交換式印刷装置コンポーネント104は、印刷装置102の外部にあるように示されているが、例によっては、交換式印刷装置コンポーネント104は、印刷装置内に収容されていてもよい。印刷装置102は、任意のタイプの2D印刷装置又は3D印刷装置であってよい。
交換式印刷装置コンポーネント104は、例えば、印刷装置102の消耗品リソース、すなわち、印刷装置102の寿命よりも短い(場合によっては大幅に短い)寿命を有する可能性が高いコンポーネントを含む場合がある。例えば、印刷装置コンポーネント104は、インク、トナー、3D印刷剤、又は3D印刷構築パウダーを物理的に貯蔵することができ、実質的に使い果たされた後に交換されることが意図されている場合がある。交換式印刷装置コンポーネント104は、例えば、印刷材料の容器又はカートリッジ(これは、3D印刷用の構築材料容器、又は2D若しくは3D印刷用の液体印刷剤容器であってもよい)を含む場合がある。一部の例では、交換式印刷装置コンポーネント104は、プリントヘッド又は他の分配コンポーネントを含む場合がある。この例では単一の交換式印刷装置コンポーネント104が示されているが、例によっては複数の交換式印刷装置コンポーネントがあってもよく、これには、例えば異なる色の印刷剤容器や、複数のプリントヘッド(容器と一体化されていてもよい)等が含まれる。
一部の例では、通信リンク106は、例えばI2C機能又はI2C互換性を有するバス(以下、I2Cバス)のようなシリアルバスを含む場合がある。
図2は、図1の交換式印刷装置コンポーネント104を提供できる交換式印刷装置コンポーネント200の例を示している。交換式印刷装置コンポーネント200は、論理回路パッケージ204の中に一体化されたデータインターフェース202を含む。交換式印刷装置コンポーネント200の使用時には、論理回路パッケージ204は、データインターフェース202を介して受信したデータをデコードする。データインターフェース202は、I2Cインターフェースを含む場合がある。
一部の例では、論理回路パッケージ204は、データインターフェース202を介した送信に備えてデータをエンコードするようにさらに構成される場合がある。一部の例では、単一のコンポーネント200に対して2つ以上のデータインターフェース202が設けられる場合がある。
一部の例では、論理回路パッケージ204は、I2C通信において「スレーブ」として機能するように構成される場合がある。
この例では、交換式印刷装置コンポーネント200は、上記の印刷材料の例の何れかを収容することができる印刷材料リザーバ206を含む。
図3は、印刷装置300の例を示している。印刷装置300は、図1の印刷装置102を提供できる。印刷装置300は、交換式印刷装置コンポーネントと通信するためのインターフェース302、及び通信バス306を含むコントローラ304を含む。コントローラ304は、論理回路を含む。一部の例では、インターフェース302は、I2Cインターフェースであり、通信バス306は、I2C接続可能な通信バスである。
一部の例では、コントローラ304は、I2C通信においてホスト、すなわちマスターとして機能するように構成される場合がある。コントローラ304は、コマンドを生成し、少なくとも1つの交換式印刷装置コンポーネント200に送信することができ、また、そこから応答を受信し、デコードすることができる。
こうした印刷装置102、300及び交換式印刷装置コンポーネント104、200、及び/又はその論理回路パッケージは、別個に製造及び/又は販売される場合がある。例えば、ユーザは、印刷装置102、300を取得すると、その印刷装置102、300を数年間にわたって保持することがある一方、それらの年月の間に、複数の交換式印刷装置コンポーネント104、200(例えば、印刷物を生成する際に使用される印刷剤など)が、購入されることがある。そのため、印刷装置102、300と、交換式印刷装置コンポーネント104、200との間には、少なくともある程度の前方互換性及び/又は後方互換性がある場合がある。
図4及び図4Aは、交換式印刷装置コンポーネントに関連付けられた論理回路パッケージによって実行できる方法の異なる例を示している。一部の例では、この方法を実行することにより、交換式印刷装置コンポーネントが取り付けられた相手方の印刷装置は、交換式印刷装置コンポーネントの物理的位置を判定することができる。本明細書に記載された方法は、シリアルペリフェラルインターフェース(SPI)プロトコルのようなI2C以外の通信プロトコルで使用することもできるが、I2Cプロトコルでは、デバイスの物理的位置や順序を即座に判定し又は宣言する如何なる手段もなしに、複数のデバイスが単一のバス上で直列に接続される。一方、例えばSPIを考えた場合、並列とデイジーチェーンの2つの配線構成がある。並列配線構成では、各「スレーブ」論理回路に専用の個別のラインがあり、デイジーチェーン構成では、デバイスが特定の順序で順番に配線されるため、デバイスの相対位置を、何らかの他の方法で確認することができる。したがって、本明細書に記載された方法は、I2Cのように通常ならデバイスの物理的位置を確認することが困難なプロトコルで、特に有用な場合がある。ただし、これに限定されるものではない。
図4の例において、ブロック402は、交換式印刷装置コンポーネントに関連付けられた論理回路のアドレスに例えばI2Cバスのようなシリアルデータバスを介して送信された第1のコマンドを受信することを含む。一部の例では、第1のコマンドは、動作モードを示している場合がある。一部の例では、第1のコマンドは、期間を示している場合がある。アドレスは、論理回路/論理回路パッケージに記憶され及び/又は配線されたI2Cバスインターフェースアドレスであってもよい。第1のコマンドは、印刷装置のコントローラによって、当該アドレスに送信される場合がある。第1のコマンドは、所定のコマンドであってもよい。
ブロック404は、論理回路によってシリアルデータバス上に低電圧状態を生成することを含む。以下で詳しく説明されるように、これは、事実上、シリアルデータバス(より具体的には、シリアルデータバスのデータライン)とグラウンドとの間の接続を提供することを含む場合がある。一例において、低電圧は、公称グラウンド電圧、すなわち、約0Vのような基準電圧である。以下で説明されるように、低電圧は、高電圧すなわちデフォルト電圧状況又は状態よりも低い。
ブロック406は、論理回路のタイマーを使用して低電圧状態の存続時間を監視することを含む。タイマーには、論理回路の内部にある一体型タイマー(これには例えば、タイマーとして機能するように構成された抵抗コンデンサ(RC)回路;カウンタ、水晶又はリング発振器で構成された種々の論理ゲート;又は位相ロックループ等が含まれる)や、交換式印刷装置コンポーネントに関連付けられた状態で設けられた論理回路の一部を論理的に形成する任意のタイマーが含まれる。タイマーは、内部クロック信号を提供することができ、これは、シリアルデータバス上にクロック信号がない場合でも提供される。タイマーは、第1のコマンドにおいて指定されたタイマー期間の存続時間をカウントすることができ、それによって指定されたタイマー期間の存続を判定することができる。
タイマーは、コマンドの期間の測定に専用であってもよい。特定の例では、タイマーは、I2Cクロックサイクルのような動作中のI2C論理回路パッケージにおける他の汎用サイクル、及び/又はホスト装置や論理回路の中央処理装置の処理サイクルとは関係なく、時間の測定に専用である。例えば、タイマーは、クロック周波数よりも速くカウントするように構成される場合があり、クロック信号のタイミングとは関係なくカウントを開始及び停止することができる。タイマーは、論理回路/ホスト装置の中央処理装置のプロセッサ速度とは関係なくカウントするように構成されてもよく、例えば、中央処理装置に関係のない公称仕様を有する場合がある。
他の例では、論理回路/論理回路パッケージは、外部クロックのような外部タイマーの監視に基づいて、あるいは、外部又は内部の波信号、又は振動信号等を監視すること(これは、特定の事例で、期間の存続を判定するのに適している場合がある)によって、期間を監視することができる。一例では、論理回路パッケージのタイマーは、論理回路と無線でリンクされたタイマーであってもよい(したがって、1つのタイマーを2つ以上の論理回路によって共有することができる)。
この方法は、期間の終了時にバスを解放し、すなわち低電圧状態を除去し、シリアルデータバスが別の高及び/又はデフォルト電圧状況又は状態になるようにすることを含む場合がある。これは、例えば、グラウンドとの接続を遮断することを含む場合がある。期間の外(例えば、第1のコマンドに応答して開始された期間の存続の前後)では、論理回路/論理回路パッケージは、高電圧状態を生成することができる。あるいは、このような高電圧状態は、以下で説明されるように、バス上に「プルアップ」抵抗器を有することによって生成されるデフォルト状態であってもよい。
例えば、I2Cデータバスを考えた場合、I2Cデータバスは、シリアルデータライン(SDA)とシリアルクロックライン(SCL)の2本の通信ラインを含む。SDAとSCLは双方向ラインであってもよく、電流源又はプルアップ抵抗器を介して正の電源電圧に接続される。
ライン上に信号がない場合(すなわち、SCL上にクロック信号がなく、及び/又はデータライン上にデータ信号がない場合)、両方のラインは、デフォルトで高電圧状況になっている場合がある。高電圧状況における電圧の正確な値は、多くの動作要因に左右されるが、一部の例では、例えば約3~6ボルトのような数ボルトである場合がある。したがって、一般に「高」電圧は、比較的低くてもよいが、この電圧は、バスの「低」電圧状況(これは例えば、1ボルト未満である場合がある)に比べると高い。
マスター/ホストデバイス(例えば、本文脈では、交換式印刷装置が取り付けられた相手方の印刷装置の処理回路又はコントローラ)は、SCLラインの電圧を低状態に引き下げることによってクロック信号を生成することができる。これは例えば、オープンドレイン構成を使用して、事実上、グラウンドとの短絡を提供することによって行われる。例えば、スイッチ(電界効果トランジスタなど)を作動させて(閉じて)低電圧状態を生成し、その後スイッチを再び開くことにより、ライン上のプルアップ抵抗器は、その電圧を高状態に引き上げることができる。他の例では、オープンコレクタ構成が使用されてもよく、その場合、同様の作用を得るために、バイポーラ接合トランジスタ(BJT)が使用される場合がある。プルダウンと解除のタイミングにより、マスターデバイスの処理回路によって制御されるクロック信号が得られる。
データを送信するために、マスターデバイスとスレーブデバイス(この例では、交換式印刷装置に関連付けられた論理回路)の何れか一方は、SDA上の電圧を「低」に引き下げる(例えば、グラウンドとの接続を提供する)か、又はSDA上の電圧が「浮動高」になることを許容する(例えば、グラウンドとの接続を遮断する)ことによって、同様の方法でSDA上の電圧を選択的に制御することができる。これは、クロック信号を用いてタイミングが取られる。I2Cプロトコルによれば、SCLラインが高であるときのSDAラインの状態から、少なくとも1つのデータビットが得られる。通常、SCLが高であるときにSDAラインが低(かつ安定)であれば、これは二進数の0を意味し、SCLが高であるときにSDAラインが高(かつ安定)であれば、これは二進数の1を意味する。ただし、これは慣例の問題なので、システムによっては変更される場合がある。
図4の方法の一例では、SCLラインが高になるのと一致するタイミングでデータ信号を提供するのではなく、SCLラインの状態は考慮されない。そうではなく、電圧は、論理回路のタイマーによって監視される存続時間中は、低に引き下げられ(例えば、グラウンドとの接続を提供することによって)、その後、「解除」され、すなわち、デフォルトの高状態になることが許容される(例えば、その接続を遮断することによって)。実際、実施形態によっては、低電圧状態の存続時間の少なくとも一部において、例によってはその全部において、マスターデバイスからクロック信号が提供されない場合がある。
上記のように、この方法は、図5を参照して説明されるように、交換式印刷装置コンポーネントの物理的位置を検出する状況で有用な場合がある。例えば、この方法は、印刷材料供給コンポーネントのような交換式印刷装置コンポーネントが意図する位置に取り付けられているか否かを検出するのに有用な場合がある。一部の例では、これによって、交換式印刷装置コンポーネントを補完形状の「スロット」に適合する形状に特別に形成する「機械式誤挿入防止機構」の使用を排除し、又は減らすことができる。これによって、例えば異なる色のような異なる印刷材料タイプの交換式印刷装置コンポーネントに共通の物理的設計を与えることができるため、製造の複雑さが低減される。一部の例では、機械式誤挿入防止機構と、本明細書に記載された種々の技術との組み合わせが使用される場合がある。例えば、一部の応用形態では、黒(K)の着色剤が、他の色の着色剤よりも頻繁に分配される傾向にあり(例えば、テキストが頻繁に印刷される状況など)、黒の印刷材料供給カートリッジは、例えば、CMYKカートリッジセットにおけるシアン、マゼンタ、又はイエローの印刷材料供給カートリッジよりも、物理的に大きい場合がある。そのため、例によっては、黒のカートリッジについては機械式誤挿入防止機構が使用されてもよく(例えば、黒のカートリッジが他の色に対してとてつもなく大きい場合)、これによって黒のカートリッジが意図する「スロット」に確実に配置されるのに十分な場合があり、本明細書に記載された技術を使用して、他の色のカートリッジが意図する場所に確実に配置されるようにする場合がある。
一部の例では、期間監視機能(例えばタイマーによる)を他の目的に使用することができる。例えば、論理回路パッケージは、2つ以上のI2Cアドレスを有するように構成される場合があり、例えば、論理回路パッケージの同じI2Cバスインターフェース(例えば、同じ単一のデータ相互接続パッド、及び同じ単一の電源パッド、同じ単一のグラウンドパッド、及び/又は同じ単一のクロックパッド)を介して、パッケージに含まれる様々な論理回路又は様々な機能との通信が容易になるように構成される場合がある。例えば、デフォルトのデータ読み取り/書き込み通信及び低電圧の生成及び/又は検出は、前述のパッケージアドレスである論理回路パッケージの一次アドレスに関連付けられる場合がある。論理回路パッケージは、対応するコマンドを受信すると、二次的なI2Cアドレス、例えば新しい及び/又は一時的なI2Cアドレスに一時的に「切り替える」(すなわち、そのアドレスに向けられたコマンドに応答する)できるようにさらに構成される場合がある。このようなI2Cアドレス切り替えの前に、第2の期間を含むコマンドを受信する場合がある。例えばタイマーを使用して、この第2の期間を論理回路パッケージによって監視することにより、論理回路パッケージが二次アドレスを介して受信したコマンドに応答する時間を決定することができる。例えば、論理回路は、第1の期間中は、一次アドレス(例えば、「第1」又は「デフォルト」のアドレス)に関連付けられ、第2の期間中は、二次アドレスに関連付けられる場合がある。第1及び第2の期間は、タイマーを使用して監視される場合がある。この文脈において、第1の期間は、第2の期間以外の任意の期間であってよい。特定の実際の例では、この第2の期間を、低電圧状態を生成するための期間より長くすることにより、二次アドレスを介したデータ通信のための十分な時間を促進することができる。この期間は、例えば、本開示の交換式印刷装置コンポーネント取り付け場所の検出よりも長くてもよい。少なくとも1つの異なるアドレスを有効化することは、異なるアドレス(例えば、新しい一時的な第2のアドレス)を設定(例えば、書き込み、書き換え、又は変更)することや、異なるアドレスの設定をトリガー駆動することを含む場合があり、これは例えば、異なるアドレスを論理回路パッケージのアドレスを示すメモリの部分に書き込むことによって行われる。
論理回路は、第1のアドレスに送信された命令に応答して、第1の一組の応答を提供し、若しくは第1のモードで動作するように、及び、二次アドレスに送信された命令に応答して、第2の一組の応答を提供し、若しくは第2のモードで動作するように構成される場合がある。言い換えれば、アドレスは、論理回路が提供するさまざまな機能をトリガー駆動することができる。一部の例では、第1の一組の応答は、二次アドレスに送信されたコマンドに応答してではなく、第1のアドレスに送信されたコマンドに応答して取得することができ、第2の一組の応答は、第1のアドレスに送信されたコマンドに応答してではなく、二次アドレスに送信されたコマンドに応答して入手することができる場合がある。一部の例では、第1の一組の応答は、暗号を用いて認証され(例えば、メッセージ認証が利用され、あるいは暗号を用いて「署名」され、及び/又は暗号化される)、第2の一組の応答は、暗号を用いて認証されない場合がある。一部の例では、第2のアドレス等は、論理回路上に提供され若しくは別の形で論理回路に関連付けられた他のセル又はセンサ等へのアクセスに使用される場合がある。
期間監視機能を多目的に使用することによって、これらの複数のタスク(例えば、位置検出や二次アドレス通信)を実行する時間を、各印刷装置プラットフォームの特性に応じて指定することができ、例えば、速度、機能、論理回路パッケージ仕様、単一のバスに接続可能な潜在的交換式コンポーネントの数、バス速度などに応じて指定することができる。
図4Aは、交換式印刷装置コンポーネントに関連付けられた論理回路の動作方法の別の例を示している。一例において、この方法は、存続時間及び/又はタイマーを監視することなく実行することができる。
図4Aのブロック402Aは、図4と同様に、第1のコマンドを受信することを含む。図4Aのブロック404Aは、第1のコマンドから期間を識別し、期間に基づいて低電圧状態の存続時間を選択又は設定することを含む。以下で詳しく説明されるように、受信した期間に対応する遅延回路を選択又は設定することにより、遅延回路を使用して、期間の終了まで低電圧状態を生成することができる。
ブロック406Aは、選択又は設定された存続時間にわたって低電圧状態を生成することを含む。例えば、論理回路の遅延回路は、SDAラインに接続された遅延ラインスイッチを含む。第1のコマンドを受信すると、論理回路は、遅延ラインスイッチを有効化することができ、遅延ラインスイッチは、その内部論理回路の有効期限が満了するまでSDAライン上に低電圧状態を生成することになる。内部論理回路の有効期限が満了した時点で、遅延ラインスイッチは、SDAライン上に低電圧状態を生成しなくなる。有効化から有効期限満了までの存続時間は、以下で説明されるように印刷装置によるサンプリングが十分容易になるように、例えば、識別された期間とほぼ同じであってもよいし、あるいは、それよりもわずかに短いか、又は長くてもよい。別の例として、低電圧状態は、図4の方法と同様の形で生成されてもよい。これには例えば、所定の存続時間の終了時に有効期限が満了して切り替わる類似のタイマー内部論理回路が使用され、あるいは、他の異なる切り替え機構が使用される場合がある。
ブロック408Aは、期間に関連する存続時間の満了後、デフォルト電圧状態に戻すことを含む。例えば、低電圧状態を除去することにより、シリアルデータバスを再びその高及び/又はデフォルト電圧状況又は状態にすることができる。一例では、低電圧状態は、タイマーを積極的に監視することなく除去される場合がある。むしろ、低電圧状態は、遅延回路の有効期限満了によって、及び/又はデフォルト電圧状態に切り替えることによって除去される場合がある。
図4の例示的方法、及び図4Aの例示的方法は、例えば、(i)印刷装置が再始動されること、(ii)交換式印刷装置コンポーネントが印刷装置に取り付けられ、若しくは再取り付けされること、(iii)他の交換式印刷装置コンポーネントが、現在の印刷装置コンポーネントが取り付けられているものと同じ印刷装置に取り付けられること、又は(iv)印刷ジョブ若しくはサービスイベントの合間であること、といったイベントに応答して繰り返されてもよい。異なる理由で、論理回路は、第1のイベントにおける第1の期間を指定する第1のコマンド、及び後続のイベント(これは、異なる時点での同じイベントであってもよいし、又は異なるイベントであってもよい)における異なる第2の期間を指定する第1のコマンドを受信する場合がある。したがって、異なる時点でシリアルデータバスを介して同じ論理回路の同じ(デフォルト)アドレスに送信された第1の期間とは異なる第2の期間を指定する別の第1のコマンド(例えば、ブロック402A)に応答して、論理回路は再び、今度は、第2の期間に基づく第2の存続時間(第2の存続時間は、第1の期間に基づく第1の存続時間とは異なる)にわたって、シリアルデータバス上に低電圧状態を再び生成することができる(例えば、ブロック406A)。異なる時点で異なる第1のコマンド(例えば、3つ、4つ、5つ、又はそれ以上の数の第1のコマンド)を受信した場合、異なる期間が指定されるたびに、対応する異なる存続時間にわたって低電圧状態を生成することができる。例によっては、タイマーを監視することなく、異なる存続時間にわたって低電圧状態を生成することができる。
図5は、上記の2本のアクティブラインSDA、SCL、電圧源接続ラインVdd、及びグラウンド接続ラインGNDからなる合計4本のラインを含むシリアルバス500の例を示している。アクティブラインは、双方向である。電圧源接続Vddは、第1の電圧源502に接続され、SDAラインは、プルアップ抵抗器506を介して第2の電圧源504に接続されている。
例えば、アナログ-デジタル変換器510に関連付けられた印刷装置コントローラを含むマスターデバイス508が、バス500に取り付けられている。バス500、マスターデバイス508、及びアナログ-デジタル変換器510は、印刷装置によって提供される場合がある。マスターデバイス508は、印刷装置に関連付けられた(一部の例では、その中に設けられた)処理回路を含む。この例では、交換式印刷装置コンポーネント514a~514dに関連付けられた(この例では、取り付けられた)論理回路を含む4つの「スレーブデバイス」512a~512dがさらに、バス500に取り付けられている。この例では、交換式印刷装置コンポーネント514a~514dの各々は、所与の色のインクカートリッジを含む。
この例では、バス500に接続された各スレーブデバイス512a~512dは、それ自体の固有のアドレスを有しており、受信器であっても、送信器であってもよく、それら両方であってもよい。通常の動作時には、シリアルクロック信号及びシリアルデータ信号が、クロック信号ラインSCL及びデータラインSDAを介してマスターデバイス508から提供され、スレーブデバイスの動作電圧は、電圧源ラインVddとグラウンドラインGNDとの間に提供される。さらにデータ信号が、スレーブデバイス512からマスターデバイス508に送信される場合がある。
一例では、開始状態から始まり、停止状態で終わる通信は、I2C「パケット」と呼ばれる場合がある。マスターデバイス508によって送信されるI2Cパケットの一例において、I2Cパケットは、スレーブデバイスアドレス、コマンドが読み取りコマンドであるか書き込みコマンドであるかの指標(例によっては、これらが一緒に、あるバイトを構成する場合がある)、及びコマンドコード(データの第2バイトになる場合がある)を含み、さらに、例によっては、追加のコマンドデータ(例えば、追加のコマンドパラメータ、メッセージ認証コード(MAC)、巡回冗長検査符号(CRC)など)をさらに含み、それらが1つ以上の後続のデータバイトになる場合がある。
図4の方法を実行するときの動作の一例として、マスターデバイス508はまず、接続されたすべてのスレーブデバイス512に「アテンション(割り込み)」信号として機能する開始状態を付与することができる。これは、例えば、SCL電圧が高であるときのSDAラインの電圧の低下として特徴付けることができる。次に、マスターデバイス508は、マスターデバイス508がアクセスすることを望むスレーブデバイス512のアドレスと、そのアクセスが読み取り動作であるかそれとも書き込み動作であるかを示すビットとを含むバイトを送信することができる。
アドレスバイトを受信した後、すべてのスレーブデバイス512a~512dは、それを自分自身のアドレスと比較する。一致するものがない場合、スレーブデバイス512は、一般に、マスターデバイス508から付与される次の開始状態を待つことになる。
一方、アドレスが一致した場合、そのスレーブデバイス512a~512dの回路は、後続のコマンド情報を受信し、その後、確認応答信号(「ACK」信号)を生成することになる(これは、特定のクロック周期でSDAラインを低に引き下げることを含む場合がある)。
本明細書に記載された一部の例では、コマンドは、スレーブデバイス512に一定期間だけ低電圧状態を生成させるコマンドであってもよい。低電圧状態は、ACK応答信号の生成後に生成される場合がある。その後、マスターデバイス508は、停止状態を生成することができる。
マスターデバイス508が確認応答信号を受信すると(及び一部の例では、停止状態の生成後)、マスターデバイス508は、スレーブデバイス512がSDA上に低電圧状態を生成したことを確認しようとする場合がある(そして、一部の例では、例えば、この低電圧状態が予想される間、SCLに対するクロック信号の送信を停止することができる)。
この例では、シリアルバス500のSDAに抵抗分圧器網を設けることにより、スレーブデバイス512のそれぞれの物理的位置を電気的に判定することができる。具体的には、一連の分圧抵抗器516a~516dがデータラインSDA上に設けられ、データラインSDAからアナログ-デジタル変換器(ADC)510までの接続518がある。この構成により、デバイス512が異なる場所で抵抗分圧器網に接続されるため、デバイス512の物理的位置に応じて各デバイス512からの信号の電圧を変化させるラダー分圧器網(又はラダー抵抗器網)が形成される。例えば、スレーブデバイス512dからの信号は、分圧抵抗器516のうちの4つを通過するが、スレーブデバイス512aからの信号は、分圧抵抗器516aのうちの1つしか通過しない場合がある。電圧値を検出することにより、低電圧状態を生成しているスレーブデバイス512の位置を判定することができる。言い換えれば、各スレーブデバイス512は、異なる低電圧状態を生成する。電圧は、ADC510を使用して検出される場合がある。ADC510は、アナログ電圧を、電圧レベルを示すデジタル信号に変換する回路を含む。マスターデバイス508は、このデジタル信号を使用することで、バス上のスレーブデバイス512の物理的位置を、スレーブデバイス512からの信号の電圧レベルに基づいて電気的に区別することができる。電圧は、コマンドで使用されたアドレスを有するデバイス512の予想電圧と比較される場合がある。
ADC510は、通信リンク(これは、別の通信バスであってもよい)を介して、マスターデバイス508から種々の制御信号を受信し、マスターデバイス508にデータを提供することができる。ADC510は、マスターデバイス508とは別個に示されているが、ADC510は、物理的にマスターデバイス508の一部であってもよいし、又は別個の場所にあってもよい。
ADC510及びラダー分圧器網は、データ転送に使用される高状態と低状態の識別を妨げることなく、バス500上のデバイスの電圧順序を検出することによって位置を区別できるように構成される場合がある。言い換えれば、各スレーブデバイス512によってバス上に生成される特有の低電圧はすべて、各データビットを高又は低として特徴づけるための閾値から比較的離れている場合がある。
一例を考えると、マスターデバイス508は、データを受信したときに、閾値未満の信号を何れも低電圧状態として検出するように構成される場合がある。例えば、SCL電圧が高であるときの2V未満又は1V未満の電圧は何れも、低データビット(例によっては、0)として識別されるのに対し、この閾値を超える値は、高データビット(例によっては、1)として識別される場合がある。例によっては、低データビットを検出するための閾値は、1.3V未満の電圧である場合がある。
しかしながら、ADC510からの変換された電圧を使用して、この閾値を下回る特定の信号と、ゼロ(又は公称0V)を超えるある量(例えば、最大約数百ミリボルト(mv))の特定の信号とを区別するようにマスターデバイス508を構成することで、位置の識別が可能になる。各分圧抵抗器516は、分圧抵抗器516の合計と、プルアップ抵抗器506との間に生成される電圧が低電圧閾値未満の電圧となるように、十分な抵抗値を有する場合がある。ただし、通常の動作中のマスターデバイス508からの高電圧信号の識別が過度に損なわれないように、分圧抵抗器516の抵抗値は、十分に小さく選択される場合がある。すなわち、高電圧が、第2の電圧源504によって提供される最大電圧に比較的近い値に維持されるようにする。
一実施形態では、分圧抵抗器516は、それぞれ約51オームの抵抗を有しているが、これは、使用可能な多数の抵抗レベルのうちの1つにすぎず、抵抗レベルは、異なる抵抗器516間で異なっていてもよい。そのような例では、第1の電圧減502及び第2の電圧源504はそれぞれ、約3.3ボルトを提供する場合があり、プルアップ抵抗器506は、約1000オーム(1Kオーム)の抵抗器、すなわち分圧抵抗器516よりも著しく大きい抵抗値の抵抗器であってもよい。
言い換えれば、分圧抵抗器516は、SDAライン上の個々の「追加の」プルアップ抵抗器として機能し、SDAラインが公称0Vに低下することを防ぐことができる。上で指定された値が与えられた場合、これによって、例えば、約100~200mVの電圧差を生成することができる。これは、ADC510による「カウント」の換算から測定することができる。例えば、9ビットのADCを備えた3.3Vのシステムでは、これは、各カウントが約6mV(これは3.3Vを512で割ることによって求められる)に相当することを意味する。したがって、最低電圧カートリッジの場合、ADC510は、約20カウントを記録することが予想され、最高電圧の場合,ADC510は、約80カウントを記録することが予想される場合がある。
上記のように、少なくとも一部の交換式印刷装置コンポーネントは、本明細書に記載された方法ではなく、機械式誤挿入防止機構を使用して、それらの位置が確認される場合がある。したがって、検出される電圧レベルの数は、例えば、使用される印刷供給カートリッジの数よりも少ない場合がある。
交換式印刷装置コンポーネント514a~514dに特定のアドレスが関連付けられているため、特定のコマンドが例えば514aに送信され、電圧がサンプリングされた場合、その後、交換式印刷装置コンポーネント514b、514c、514dのそれぞれについても、このプロセスが順番に繰り返されることに留意されたい。交換式印刷装置コンポーネント514a~514dがそれらの予想位置にあり、その順序で測定された場合、電圧値は、低から高へと漸進的に変化することが予想される。一方、交換式印刷装置コンポーネント514a~514dが予想位置にない場合、このパターン(すなわち、より一般的には、予想相対電圧)は見られず、警告が生成される場合がある。
実際には、SDAラインが低に維持される期間は、サンプリング周期を超える場合がある。例えば、スレーブデバイス512は、マスターデバイス508から、SDAラインを50ミリ秒にわたって低に維持するように命令される場合がある。この間に、データラインSDAは、ホスト装置のADC510によって、特定の回数(例えば、3~10回)だけサンプリングされる場合がある。例によっては、これらの読み取り値のうちの少なくとも1つが特定の閾値範囲内にない場合、命令を再度実行して、新しいサンプルを取得する場合がある。他の例では、閾値数の「良好な」サンプルが得られるまで、サンプルを取得する場合がある。このような例では、エラー状態が宣言されるまでに許容されるサンプルの上限数が存在する場合がある。例えば、サンプルの取得は、予想範囲内の5つのサンプルが取得されるまで、又は、上限の10個のサンプルが取得されるまで続けることができる。「良好な」一組のサンプルが取得されない場合、エラーが示される場合がある。サンプルの平均をとることにより、その交換式印刷装置コンポーネント514a~514dの代表値を生成することができる。
サンプリング周期は、比較的短くてよい。例えば、スレーブデバイス512がSDAラインを低に維持するように命令された後、マスターデバイス508は、バスをサンプリングする前に待機することで(例えば、約10ミリ秒間)、バスを安定させることができる。サンプルの取得は、約1ミリ秒以内に行うことができる。ただし、再テスト等を可能にするために、SDAラインは、もっと長い時間にわたって、例えば50msにわたって低に保持されてもよい。この時間は、第1のコマンドで指定される場合があり、すなわち、一部の例では、第1のコマンドに関連付けられる場合がある(例えば、スレーブデバイス512に保持されているルックアップテーブル又はレジスタを参照することによって)。
したがって、第1のコマンドで、すなわち第1のコマンドによって指定された期間全体にわたってSDAラインを低に維持することが、必ずしも常に必要なわけではない。しかしながら、少なくとも統計的には、許容された一組の試験のうちの少なくとも1つにおいて、スレーブデバイス512は、SDAラインを低に維持し、SDAラインが低に維持されている時間中にサンプリング周期が発生する可能性が高くなるようにする。
理解されるように、実際には、低電圧状態に関連付けられた一連のデータビット(例えば、一連の0ビット)からなるデータ信号を送信することによって、SDAラインを低に維持することができる。これにより、SDAラインは、ある期間にわたって低に維持されることになる。ただし、データ信号を送信する場合、スレーブデバイス512は、自分自身の内部タイマーではなく、SCL上の信号を参照することによって、SDAラインを解放し、高状態に戻すタイミング(すなわち、シリアルデータバスが別の高及び/又はデフォルト電圧状況又は状態になるように、低電圧状態を除去するタイミング)を決定する場合がある。しかしながら、本明細書に記載された方法では、SCLバス上のクロック信号とは無関係に(場合によっては、SCLバス上にそのようなクロック信号がない状態で)、第1のコマンドの後に続いて低電圧状態が付与される。
図6及び図7Aは、交換式印刷装置コンポーネントに関連付けられた論理回路(例えば、上記のような論理回路パッケージ)の動作方法の例を示している。ブロック602及び702Aをそれぞれ参照すると、何れの例においても、論理回路は、I2Cデータバスを介して、第1の期間を指定する第1のコマンドを受信する。この例では、第1のコマンドは、開始状態の指標、論理回路パッケージのアドレス、書き込みコマンドを示す識別フィールド、及び停止状態の指標(例えば、クロックパルスの高部分におけるデータラインの電圧上昇)を含む。
一部の例では、この期間は、ホストデバイス、又はホストデバイスの回路の特性に基づいて選択される場合がある。一般に、期間は、良好なサンプルを捕捉するのに十分な長さであってよいが、交換式印刷装置コンポーネントの位置を確認するのに要する時間が過度に長くなるほど長くてはならない。
図6の参照を続けると、ブロック604は、停止状態の指標の受信(それ自体の後にコマンドの送信が続く)後、実質的に第1の期間の存続時間にわたって、論理回路によって、I2Cバスのシリアルデータライン上に低電圧状態を生成することを含む。上記のように、一部の例では、期間全体にわたって低電圧状態を生成する場合があるが、一部の例では、方法は、第1の期間の一部にわたってシリアルデータラインを「浮動高」にすることを含む場合がある。すなわち、シリアルデータラインは、断続的に低に維持される場合がある。一部の例では、シリアルデータラインは、第1の期間の少なくとも60%、又は第1の期間の少なくとも70%、又は第1の期間の少なくとも80%、又は第1の期間の少なくとも90%の間、又は第1の期間の少なくとも95%にわたって低に維持される場合がある。一部の例では、この電圧は、サンプリング周期と確実に一致するのに十分な割合の時間にわたって低に維持される。低電圧状態の存続時間は、少なくとも1つのサンプリング周期を含む。サンプリングは、上記のように、印刷装置の処理回路によって実行される。さらに、データラインが過度に長時間にわたって低に維持され、これによって通信が遮断されるような場合、例えば、ホスト装置にタイムアウトエラー等を生成させてもよい。
停止状態の指標の受信後に低電圧状態を生成することは、データパケットの送信中には、バスが遮断されないことを意味している。
この例では、低電圧状態を生成することは、シリアルデータバス上にクロック信号がない状態と同一であり、ブロック606は、論理回路の一体型タイマーを使用して低電圧状態の存続時間を監視することを含む。
この方法は、ブロック608において、読み取りモードを示す識別フィールドを有する読み取り要求に応答して、論理回路によって読み取り動作を実施することをさらに含む。言い換えれば、論理回路は、本明細書に記載された特別な機能の他に、I2Cスレーブデバイスとしても機能することができる。論理回路は、I2Cスレーブデバイスの他の機能を発揮することができ、例えば、認証交換及び/又は確認交換への参加、読み取り及び/又は書き込みコマンドの受信又は実行、種々の処理タスクの請け負いなどの機能を発揮することができる。
論理回路が追加の異なる二次機能及び/又は二次アドレスを使用するように構成されている例では、二次機能は、例えばサブ回路に接続するために、第5のパッド又はラインを有効化すること、すなわち、それらに電力供給することを含む場合がある。二次アドレスは、論理回路のデフォルト(すなわち、第1又は「一次」)アドレスとは異なる任意のアドレスであってよい。同様に、この方法は、ブロック610において、論理回路のデフォルトアドレスに向けられた第3のコマンドで指定された別の(例えば、もっと長い)期間にわたって二次機能及び/又はアドレスを有効化することをさらに含む場合がある。論理回路は、第3のコマンドに応答して、その後、二次アドレスに向けられたコマンドに応答し、その別の期間中に、期間が満了するまでに、その二次アドレスを新しい二次アドレスにリセットするように構成される場合がある。
例えば、第3のコマンドは、二次アドレスに関連付けられた二次機能を使用するための別の(例えば、もっと長い)期間を指定する場合がある。これに応じて、論理回路は、その指定された期間の存続時間内は、二次アドレスに向けられたコマンドに応答する。一例では、指定された期間中に異なる二次アドレスが使用されてもよい。例えば、各セッションは、デフォルトの二次アドレスで始まり、その後、第3のコマンドに続く後続のコマンドで指定されたそのような新しい二次アドレスに基づいて新しい(例えば、ランダム又は他の)二次アドレスに切り替わる場合がある。この場合も、二次アドレスを介した通信は、指定された期間に基づく存続時間にわたって有効化される場合があり、ブロック604を参照して説明したように、この存続時間は、その期間に正確に対応している必要はない。異なる第3のコマンドで異なる期間を指定してもよく、それにより、論理回路は、異なる対応する存続時間にわたって、二次アドレスを介した通信を有効化するように構成される場合がある。これらの期間中、論理回路は、第1のアドレス、すなわちデフォルトアドレスを介してコマンドに応答することができない。
ブロック610に対応する別の例では、論理回路は、二次アドレスを有効化することなく、期間を指定する第3のコマンドに基づいて、指定された期間にわたって二次機能を有効化する場合がある。例えば、二次機能は、サブ回路に電力を供給すること、すなわち、サブ回路を有効化することを含む。サブ回路には、例えば、印刷装置インターフェースの電力ライン、グラウンドライン、クロックライン、及びデータラインとは別の、第5のパッド又はラインが含まれる場合がある。さらに別の例では、二次アドレスは、二次機能に関連付けられた接続可能又は接続された二次論理回路を使用して有効化されてもよい。二次論理回路は、論理回路の中間状態では、論理回路の残りの部分から切り離され、論理回路の動作状態では、論理回路の残りの部分にパッケージの一部として接続される場合がある。
一例では、論理回路は、例えばタイマーを使用して、第3のコマンドで指定された期間の存続を監視するように構成される。論理回路は、存続時間の後、デフォルトアドレス及び/又はデフォルト機能に戻るように構成される場合がある。別の例では、論理回路は、期間の存続を監視する必要がない場合がある。代わりに、論理回路は、第3のコマンドの(「別の」)期間に対応する存続時間が得られるように遅延回路を設定又は選択し、それによって、第3のコマンドの期間に対応するその設定又は選択された存続時間の後に、論理回路がデフォルトアドレスに戻るようにする。
図7は、論理回路702、シリアルデータバスインターフェース704、タイマー706、及びこの例ではメモリ708を含む交換式印刷装置コンポーネントに関連付けるための論理回路パッケージ700の例である。論理回路パッケージ700及び論理回路702の使用時に、この例における論理回路パッケージ700は、シリアルデータバスインターフェース704に接続されたシリアルデータバスを介して論理回路パッケージ700に送信された第1のコマンドに応答して、シリアルデータバス上に低電圧状態を生成し、タイマー706を使用して期間の存続を監視するように構成されている。一部の例では、タイマー706は、例えば、有線又は無線リンクを介して、論理回路702と通信する場合がある。一部の例では、タイマー706は、論理回路702と共通の基板上に設けられる場合がある。
一部の例では、論理回路702は、シリアルデータバスのクロック信号を参照することなく、期間の存続を監視するように構成される場合がある。シリアルデータバスインターフェース704は、I2Cデータバスインターフェースを含む場合がある。
第1のコマンドは、期間を指定することができ、論理回路702は、実質的に第1の期間の存続時間にわたって、シリアルデータバス上に低電圧状態を生成するように構成される場合がある。論理回路702は、図4~図6に関連して説明した前記方法のうちの任意の態様を実行することができる。
論理回路702は、第2のコマンドに応答して、シリアルデータバスインターフェース704を介して受信したデータをメモリ708に書き込むように構成される場合がある。論理回路702は、読み取り要求に応答して、メモリ708からデータを読み取り、シリアルデータバスインターフェース704を介してデータ信号を送信するように構成される場合がある。
図7Aは、図6の例示的方法とは異なる特定の態様を有する論理回路の動作方法の例を示している。一例において、図7Aの方法は、タイマーを監視することなく実施される場合がある。図7Aのブロック702Aは、図6のブロック602に対応している。
図7Aのブロック704Aは、指定された期間に基づいて遅延回路(例えば、図7Bを参照)を設定又は選択することを含み、この期間は、先に説明したように、異なる第1のコマンド間で異なっていてもよい。遅延回路は、ブロック706Aの低電圧状態を生成するために使用される。遅延回路の設定は、遅延回路の遅延(すなわち、「有効期限満了」)時間、すなわち、存続時間を設定することを含む場合があり、中でも、場合によっては、存続時間の後のデフォルト(例えば、高)電圧への復帰又は切り替えを容易にするために、存続時間は、事前設定されなくてもよい。遅延回路の選択は、論理回路に含まれる複数の遅延回路のうちの1つを選択することを含む。各遅延回路が、低電圧状態を生成するための異なる所定の特有の存続時間を有することで、選択された遅延回路の使用、及び、選択された期間の経過後におけるデフォルト(例えば、高)の電圧状態への復帰又は切り替えが容易になる。例示的遅延回路(複数可)はそれぞれ、低電圧状態の存続時間が第1のコマンドの期間に対応するものになるように設定又は選択される場合がある。したがって、存続時間は、異なる第1のコマンドで指定された異なる期間に対応して、異なっていてもよい。例によっては、遅延回路は、特定の時間遅延に事前設定され、又は設定可能なタイマー又は遅延ラインスイッチ又は他の回路を含む場合があり、それによって、例えば、タイマーを監視する必要なく、存続時間の後にデフォルト電圧状態に戻ることが容易になる。
ブロック706Aは、図6のブロック604に対応している。一部の例では、図6及び図7Aのブロック604及び706Aの各々の機能の実行中は、論理回路は、他のコマンドに応答しない。言い換えれば、論理回路は、低電圧状態を生成している間は、コマンドに応答不能であってよい。
ブロック708Aは、SDAライン上のデフォルト(例えば、高)電圧状態に戻ることを含む。論理回路は、タイマーを監視することなく、例えば、存続時間の終了時に、遅延回路の終了及び/又は切り替えに基づいてデフォルト電圧状態に戻ることができる。
図7Aのブロック710Aは、図6のブロック608に対応している。図7Aのブロック712Aは、図6のブロック610に対応している。ブロック712Aを参照すると、一例では、第3のコマンドの期間に関連する存続時間は、監視されない。例えば、1つの遅延回路、又は複数の遅延回路の内の1つの遅延回路が、(例えば、可変の)存続時間の後、それぞれの存続時間(異なる第3のコマンド間で異なっていてもよい)の終了時にその有効期限が満了し、デフォルトアドレス又はデフォルト機能に戻るように設定又は選択される場合がある。
図7Bは、論理回路702Bと遅延回路706B、シリアルデータバスインターフェース(例えば、ライン)704B、及びこの例ではメモリ708Bを含む交換式印刷装置コンポーネントに関連付けるための論理回路700B又は論理回路パッケージの別の例である。一例において、図7Bの論理回路パッケージ700Bは、図7の論理回路パッケージ700に関して、代替又は異なるパッケージを提供する。別の例では、論理回路パッケージ700Bは、監視機能を使用しない場合がある。
論理回路パッケージ700Bは、使用時に、シリアルデータバスインターフェース704Bに接続されたシリアルデータバスを介して論理回路パッケージ700Bに送信された第1のコマンドに応答して、シリアルデータバス上に低電圧状態を生成するように構成される場合がある。シリアルデータバスインターフェース704Bは、I2Cデータバスインターフェースを含む場合がある。説明したように、第1のコマンドは、期間を指定することができ、論理回路702Bは、実質的に第1の期間の存続時間にわたって、シリアルデータバス上に低電圧状態を生成するように構成される場合がある。論理回路702B及び論理回路700Bは、上記の図4A~図7Aに関連して説明した方法のうちの任意の態様を実行することができる。
論理回路702Bは、第2のコマンドに応答して、シリアルデータバスインターフェース704Bを介して受信したデータをメモリ708Bに書き込むように構成される場合がある。論理回路702Bは、読み取り要求に応答して、メモリ708Bからデータを読み取り、シリアルデータバスインターフェース704Bを介してデータ信号を送信するように構成される場合がある。
論理回路702Bは、遅延回路706Bをさらに含む場合がある。一例において、遅延回路706Bは、複数の遅延回路を表している場合がある。一例において、遅延回路706Bは、複数の遅延ラインスイッチを含む場合があり、各々が、特有の存続時間の後にその有効期限が満了するように設定される場合がある。遅延ラインスイッチの例としては、例えば、先に説明したタイマーの態様に類似した、漏れのあるフローティングゲートを備えたトランジスタやR-C回路及びコンパレータが挙げられる。例によっては、遅延回路は、図4のブロック406を参照して先に説明したようなタイマーに類似し、又はそのようなタイマーと同じハードウェアを含む場合がある。一例として、遅延回路706Bは、例えば、シリアルデータバスインターフェースとマイクロコントローラ論理回路との間に挿入されたシリアルデータバスインターフェース704Bに接続されるが、同じ効果を達成しながら他の方法で遅延回路の配線を実施してもよい。一例として、論理回路702Bは、第1のコマンドを受信すると、指定された期間に対応する遅延ラインスイッチを選択し、それを有効化するように構成される場合がある。選択され、有効化された遅延ラインスイッチは、その有効期限が満了するまでSDAライン704B上に低電圧状態を生成し、有効期限が満了した時点で、スイッチは、SDAデータバスインターフェース704B上への低電圧状態の生成を停止するように構成される。選択され、有効化された遅延ラインスイッチは、低電圧状態の生成中は、その有効期限が満了するまで、論理回路702B(の残りの部分)をSDAシリアルバスから分離するように構成され、これによって、低電圧状態である間は、SDAバスを介した通信が不可能になる。したがって、各遅延回路が異なる特有の存続時間を有する異なる遅延回路によって低電圧状態を生成することで、各遅延回路及び各受信期間に対応する異なる存続時間にわたって、低電圧状態を生成することができる。例によっては、低電圧状態が生成されている間、SDAバス704Bを介した通信が不可能な場合がある。
メモリ708Bには、各遅延回路(例えば、遅延ラインスイッチ)を期間又は期間の範囲と関連付けるルックアップテーブル(LUT)及び/又はアルゴリズムが記憶される場合がある。論理回路702Bは、第1のコマンドを受信すると、LUT及び/又はアルゴリズムを使用して、受信した期間に対応する遅延回路を選択するように構成される場合がある。
別の例では、遅延回路は、監視機能なしで、内部論理回路を使用して、異なる存続時間に設定されるように構成される場合がある。例えば、遅延回路は、例えば直列の複数の遅延ラインスイッチ及び/又は他の停止スイッチを含む場合があり、それにより、必要な存続時間に応じて、対応する停止スイッチを設定又は選択することができる。低電圧状態を生成するために使用される遅延ラインスイッチの数は、選択されたスイッチによって異なるため、遅延の存続時間は、使用されるさまざまな遅延ラインスイッチの累積存続時間によって決定される。この累積存続時間は、受信した期間にしたがって設定される場合がある。切り替え機構の他の例を使用して、受信した期間にしたがって低電圧生成期間を設定してもよい。当業者は、論理回路702Bの一部として、複数の異なる存続時間を設定可能な単一遅延回路を使用してもよいし、あるいは、各遅延回路が異なる特有の遅延時間に関連付けられた複数の、例えば固定及び/又並列の、遅延回路を使用してもよいことを理解するであろう。
図8は、図7に示したような論理回路パッケージを含む交換式印刷装置コンポーネントの例を示している。この例では、交換式印刷装置コンポーネントは、高さよりも短い幅を有するハウジング802を有するプリントカートリッジ800である。印刷液出力部804(この例では、カートリッジ800の下側に設けられた出口)、空気入力806、及び凹部808が、カートリッジ800の前面に設けられている。凹部808は、カートリッジ800の上部を横切って延在している。論理回路パッケージ812(例えば、上記のような論理回路パッケージ700)のI2Cバス接点810は、凹部808の横に、ハウジング802の上部及び前面に隣接するハウジング802の側壁に押し当てられた状態で設けられている。この例では、論理回路パッケージ812は、側壁の内側に押し当てられた状態で設けられている。
本開示における種々の例は、方法、システム、又は機械読み取り可能命令の何れとして提供されてもよく、ソフトウェア、ハードウェア、又はファームウェア等の如何なる組み合わせとして提供されてもよい。そのような機械読み取り可能命令は、機械読み取り可能記憶媒体(限定はしないが、ディスク記憶装置、CD-ROM、光学記憶装置等を含む)に含まれる場合があり、その中に又はそこに機械読み取り可能プログラムコードを有する場合がある。
本開示は、本開示の種々の例による方法、デバイス、及びシステムのフロー図及びブロック図を参照して説明されている。上記フロー図は、特定の実行順序を示しているが、実行順序は、図示したものとは異なっていてもよい。あるフロー図に関連して記載されたブロックを、別のフロー図のブロックと組み合わせてもよい。理解されるように、フロー図及びブロック図における少なくとも一部のブロック、ならびにそれらの組み合わせは、機械読み取り可能命令によって実現されてもよい。
機械読み取り可能命令は、例えば、汎用コンピュータ、専用コンピュータ、組み込みプロセッサ、又は他のプログラマブルデータ処理デバイスのプロセッサによって実行され、明細書及び図面に記載した機能を実現することができる。特に、プロセッサや処理回路は、機械読み取り可能命令を実行することができる。したがって、装置及びデバイスの機能モジュール(例えば、論理回路及び/又はコントローラ)は、メモリに記憶された機械読み取り可能命令を実行するプロセッサによって実施されてもよいし、又は論理回路に埋め込まれた命令にしたがって動作するプロセッサによって実施されてもよい。「プロセッサ」という語は、CPU、処理ユニット、ASIC、論理ユニット、又はプログラマブルゲートアレイ等を含むように広く解釈されるべきである。本方法及び機能モジュールはすべて、単一のプロセッサによって実施されてもよいし、複数のプロセッサに分割して実施されてもよい。
そのような機械読み取り可能命令はさらに、機械読み取り可能ストレージ(例えば、有形の機械読み取り可能媒体)に記憶されていてもよく、それによって、コンピュータ又は他のプログラマブルデータ処理デバイスを、特定のモードで動作するように導くことができる。
そのような機械読み取り可能命令はさらに、コンピュータ又は他のプログラマブルデータ処理デバイスにロードされてもよく、それによって、コンピュータ又は他のプログラム可能なデータ処理デバイスは、一連の動作を実施して、コンピュータで実施される処理を生成できるようになる。したがって、コンピュータ又は他のプログラマブルデバイス上で実行される命令は、フロー図及び/又はブロック図にブロックで示された種々の機能を実現する。
さらに、本明細書の教示は、コンピュータソフトウェア製品の形で実施されてもよく、コンピュータソフトウェア製品は、記憶媒体に記憶され、コンピュータデバイスに本開示の例に記載された方法を実施させるための複数の命令を含む場合がある。
本方法、装置及び関連する態様は、特定の例を参照して説明されているが、本開示の思想から逸脱することなく、様々な修正、変更、省略、及び置換を行うことができる。したがって、本方法、装置、及び関連する態様は、以下の特許請求の範囲及びそれらの均等によってのみ制限されることが意図されている。上記の例は、本明細書に記載したものを限定するのではなく例示するものであり、当業者は、添付の特許請求の範囲から逸脱することなく、多くの代替実施形態を設計できることに留意されたい。ある例に関連して説明された機能を、別の例の機能と組み合わせてもよい。
「含む」という語は、請求項に記載されたもの以外の要素の存在を排除するものではない。単一のプロセッサ又は他のユニットが、特許請求の範囲に記載された複数のユニットの機能を実現してもよい。
何れかの従属請求項の特徴を、何れかの独立請求項又は他の従属請求項の特徴と組み合わせてもよい。
一部の例では、本方法は、以下の態様のうちの何れかによって説明される場合がある。
態様1:交換式印刷装置コンポーネントに関連付けられた論理回路のアドレスにシリアルデータバスを介して送信された第1の期間を指定する第1のコマンドに応答して、前記論理回路により、前記第1の期間に基づく第1の存続時間にわたって前記シリアルデータバス上に低電圧状態を生成し、
異なる時点で前記シリアルデータバスを介して同じ前記論理回路の同じ前記アドレスに送信された前記第1の期間とは異なる第2の期間を指定する別の第1のコマンドに応答して、前記論理回路により、同様に前記第2の期間に基づく異なる存続時間にわたって前記シリアルデータバス上に低電圧状態を生成すること
を含む、方法。
態様2:前記期間の後、前記低電圧状態を除去し、前記シリアルデータバスが異なる、高及び/又はデフォルト電圧状況又は状態になるようにすることをさらに含む、先行する態様に記載の方法。
態様3:前記受信した期間に基づく異なる期間にわたって前記低電圧状態を維持するように構成された遅延回路を有効化することをさらに含む、先行する態様に記載の方法。
態様4:前記期間の存続を監視することなく前記低電圧状態を生成及び除去することを含む、態様2又は態様3に記載の方法。
態様5:タイマーを使用して前記低電圧状態を維持することを含む、態様2~4の何れかに記載の方法。
態様6:実質的に前記コマンドのそれぞれ1つにおいて指定された前記期間の前記存続時間にわたって、前記シリアルデータバス上に前記低電圧状態を生成することを含む、態様2~5の何れかに記載の方法。
態様7:前記低電圧状態を監視することを含む、態様4を除く先行する態様の何れかに記載の方法。
態様8:前記シリアルデータバスのシリアルデータライン上に前記低電圧状態を生成することを含む、先行する態様の何れかに記載の方法。
態様9:前記低電圧状態の前記存続時間が少なくとも1つのサンプリング周期を含み、前記サンプリング周期中に印刷装置の処理回路によってサンプリングが実行される、先行する態様の何れかに記載の方法。
態様10:前記低電圧状態を生成することは、前記シリアルデータバス上にクロック信号がない状態と同一である、先行する態様の何れかに記載の方法。
態様11:前記第1のコマンドは、書き込みコマンドを示す識別フィールド及び停止状態の指標を含み、
前記方法は、前記停止状態の前記指標の受信後、前記論理回路により、前記シリアルデータバス上に低電圧状態を生成することをさらに含む、先行する態様の何れかに記載の方法。
態様12:前記存続時間の後、読み取り/書き込みコマンドに応答して、前記論理回路により、読み取り/書き込み動作を実施することをさらに含む、態様11に記載の方法。
態様13:前記低電圧状態の電圧値が、前記印刷装置内の前記交換式印刷装置コンポーネントの位置を示している、先行する態様の何れかに記載の方法。
態様14:交換式印刷装置コンポーネントに関連付けるための論理回路パッケージであって、
論理回路と、シリアルデータバスインターフェースと
を含み、
前記シリアルデータバスインターフェースが、印刷装置のシリアルデータバスと接続するものであり、
前記論理回路は、前記シリアルデータバスインターフェースに接続された前記シリアルデータバスを介して前記論理回路パッケージに送信された期間を含む第1のコマンドに応答して、前記期間に基づく存続時間にわたって前記シリアルデータバス上に低電圧状態を生成し、前記存続時間の後、前記シリアルデータバスをデフォルト電圧状態に戻すものである、論理回路パッケージ。
態様15:前記論理回路は、それぞれ異なる受信した期間に基づく異なる存続時間にわたって前記低電圧状態を生成するように構成されている、態様14に記載の論理回路パッケージ。
態様16:前記論理回路は、前記シリアルデータバスインターフェースに接続された前記シリアルデータバスを介して前記論理回路パッケージに送信された前記第1の期間とは異なる第2の期間を含む別の第1のコマンドに応答して、前記第2の期間に基づく第2の存続時間にわたって前記シリアルデータバス上に低電圧状態を生成し、前記第2の存続時間の後、前記シリアルデータバスをデフォルト電圧に戻すものである、態様14又は態様15に記載の論理回路パッケージ。
態様17:前記受信した期間に基づく存続時間の後、前記デフォルト電圧に戻すためのスイッチを含む、態様14~16の何れかに記載の論理回路パッケージ。
態様18:前記論理回路は、前記低電圧状態の間は、コマンドに応答しないように構成されている、態様14~17の何れかに記載の論理回路パッケージ。
態様19:前記論理回路は、前記シリアルデータバス上に低電圧状態を生成するための複数の遅延回路を含み、
各遅延回路が特有の存続時間に関連付けられ、それによって、前記複数の遅延回路のうちの異なる遅延回路が異なる存続時間に関連付けられており、
前記論理回路は、前記受信した期間に基づいて遅延回路を選択する、態様14~18の何れかに記載の論理回路パッケージ。
態様20:前記論理回路は、
可変の存続時間にわたって前記シリアルデータバス上に前記低電圧状態を生成し、
前記受信した期間に基づいて前記存続時間を設定する、
設定可能な遅延回路を含む、態様14~19の何れかに記載の論理回路パッケージ。
態様21:前記又は各遅延回路は、存続時間の後、その有効期限が満了するように構成され、
前記遅延回路の有効期限が満了すると、前記論理回路は、前記デフォルト電圧に戻す、態様14~20の何れかに記載の論理回路パッケージ。
態様22:前記遅延回路を選択又は設定するためのルックアップテーブル又はアルゴリズムを記憶するメモリを含む、態様18又は態様19に記載の論理回路パッケージ。
態様23:期間の存続を監視することなく前記期間に基づいて前記シリアルデータバス上に前記低電圧状態を生成するように構成された、態様14~22の何れかに記載の論理回路パッケージ。
態様24:前記論理回路は、それぞれ異なる受信した期間に基づく異なる存続時間にわたって前記低電圧状態を生成するように構成され、
そのうちの各存続時間が、異なる時間範囲に対応している、態様14~23のうちの何れかに記載の論理回路パッケージ。
態様25:期間の存続を監視するように構成された、態様14~24の何れかに記載の論理回路パッケージ。
態様26:タイマーをさらに含む、態様14~25の何れかに記載の論理回路パッケージ。
態様27:前記論理回路は、前記タイマーを使用して、前記期間の存続を監視する、態様26に記載の論理回路パッケージ。
態様28:前記論理回路は、前記期間の終了時に前記シリアルデータバス上の前記低電圧状態を除去する、態様14~27の何れかに記載の論理回路パッケージ。
態様29:前記論理回路は、前記期間の外では、前記シリアルデータバスを異なる、高及び/又はデフォルト電圧状況又は状態にするように構成されている、態様14~28の何れかに記載の論理回路パッケージ。
態様30:前記第1のコマンドは、前記論理回路のアドレスを含み、停止状態で終了し、
前記論理回路は、前記停止状態を受信すると前記低電圧状態を生成する、態様14~29の何れかに記載の論理回路パッケージ。
態様31:前記論理回路は、前記シリアルデータバスのクロック信号を参照することなく前記低電圧状態を生成する、態様14~30の何れかに記載の論理回路パッケージ。
態様32:前記論理回路は、実質的に前記期間の前記存続時間にわたって、前記シリアルデータバス上に前記低電圧状態を生成する、態様14~31の何れかに記載の論理回路パッケージ。
態様33:メモリをさらに含み、
前記存続時間の外における第2のコマンドに応答して、前記論理回路は、前記シリアルデータバスインターフェースを介して受信したデータを前記メモリに書き込む、態様14~32の何れかに記載の論理回路パッケージ。
態様34:メモリをさらに含み、
前記存続時間の外における読み取り又は書き込み要求に応答して、前記論理回路は、前記メモリからデータを読み取り、又は前記メモリにデータを書き込み、前記シリアルデータバスインターフェースを介してデータ信号を送信する、態様14~33の何れかに記載の論理回路パッケージ。
態様35:前記シリアルデータバスインターフェースは、I2Cデータバスインターフェースである、態様14~34の何れかに記載の論理回路パッケージ。
態様36:別の期間を指定する、二次機能に関連付けられた別のコマンドを受信し、そのコマンドを受信すると、指定された前記別の期間に基づく存続時間にわたって、前記印刷装置インターフェースの電源、グラウンド、クロック、及びデータのラインとは別の第5のパッド又はラインに電力を供給し、又はそれを有効化するように構成された、態様14~35の何れかに記載の論理回路パッケージ。
態様37:同じI2Cバスインターフェースを介して、2つ以上のI2Cアドレスを介して通信し、
デフォルトアドレスを介して別のコマンドを受信し、前記別のコマンドが、前記第1のコマンドとは異なり、別の期間を指定しており、
前記別の期間に基づく存続時間中は、前記デフォルトアドレスとは異なる二次I2Cアドレスに向けられた後続のコマンドに応答するように構成された、態様14~36の何れかに記載の論理回路パッケージ。
態様38:前記論理回路パッケージは、前記別の期間に基づく前記存続時間中は、そのデフォルトアドレスから応答しない、態様37に記載の論理回路パッケージ。
態様39:前記論理回路パッケージは、前記二次アドレスに向けられた、同じく前記前のアドレスとは異なる新しい二次アドレスを指定する後続のコマンドに応答して、前記別の期間に基づく前記存続時間の残りの期間中は、前記新しい二次アドレスを使用するように構成されている、態様37又は態様38に記載の論理回路パッケージ。
態様40:前記論理回路は、遅延回路及びタイマーのうちの少なくとも一方を使用して、前記別のコマンドにおいて指定された前記期間に基づく前記存続時間を監視し、又は設定するように構成されている、態様37又は態様38に記載の論理回路パッケージ。
態様41:印刷装置に接続するための交換式印刷装置カートリッジであって、
印刷材料を含むリザーバと、
態様14~40の何れかに記載の論理回路パッケージと
を含む、交換式印刷装置カートリッジ。

Claims (40)

  1. 交換式印刷装置コンポーネント(104,200)に関連付けられた論理回路のアドレスにシリアルデータバス(500)を介して送信された第1の期間を指定する第1のコマンドに応答して、前記論理回路により、前記第1の期間に基づく第1の存続時間にわたって前記シリアルデータバス(500)上に低電圧状態を生成し、
    異なる時点で前記シリアルデータバス(500)を介して同じ前記論理回路の同じ前記アドレスに送信された前記第1の期間とは異なる第2の期間を指定する別の第1のコマンドに応答して、前記論理回路により、同様に前記第2の期間に基づく異なる存続時間にわたって前記シリアルデータバス(500)上に低電圧状態を生成すること
    を含む、方法。
  2. 前記存続時間の後、前記低電圧状態を除去し、前記シリアルデータバス(500)が異なる、高及び/又はデフォルト電圧状況又は状態になるようにすることをさらに含む、請求項1に記載の方法。
  3. それぞれ異なる受信した期間に基づく異なる存続時間にわたって前記低電圧状態を維持するように構成された遅延回路(706B)を有効化することをさらに含む、請求項1又は請求項2に記載の方法。
  4. 前記期間の存続を監視することなく前記低電圧状態を生成及び除去することを含む請求項3に記載の方法。
  5. タイマー(706)を使用して前記低電圧状態を維持することを含む、請求項2~4の何れか一項に記載の方法。
  6. 第1のコマンド及び前記別の第1のコマンドのそれぞれ1つにおいて指定された前記第1の期間又は前記第2の期間の前記存続時間にわたって、前記シリアルデータバス(500)上に前記低電圧状態を生成することを含む、請求項2~5の何れか一項に記載の方法。
  7. 前記低電圧状態を監視することを含む、請求項1~3、請求項5、及び請求項6の何れか一項に記載の方法。
  8. 前記シリアルデータバス(500)のシリアルデータライン(SDA)上に前記低電圧状態を生成することを含む、請求項1~7の何れか一項に記載の方法。
  9. 前記低電圧状態の前記存続時間が少なくとも1つのサンプリング周期を含み、前記サンプリング周期中に印刷装置(102,300)の処理回路によってサンプリングが実行される、請求項1~8の何れか一項に記載の方法。
  10. 前記低電圧状態を生成することは、前記シリアルデータバス(500)上にクロック信号がない状態と同一である、請求項1~9の何れか一項に記載の方法。
  11. 前記第1のコマンドは、書き込みコマンドを示す識別フィールド及び停止状態の指標を含み、
    前記方法は、前記停止状態の前記指標の受信後、前記論理回路により、前記シリアルデータバス(500)上に低電圧状態を生成することをさらに含む、請求項1~10の何れか一項に記載の方法。
  12. 前記存続時間の後、読み取り/書き込みコマンドに応答して、前記論理回路により、読み取り/書き込み動作を実施することをさらに含む、請求項11に記載の方法。
  13. 前記低電圧状態の電圧値が、前記印刷装置(102,300)内の前記交換式印刷装置コンポーネント(104,200)の位置を示している、請求項9、及び請求項9を直接的若しくは間接的に引用する請求項10~12のうちの何れか一項に記載の方法。
  14. 交換式印刷装置コンポーネント(104,200)に関連付けるための論理回路パッケージ(204,700,700B,812)であって、
    論理回路(702,702B)と、シリアルデータバスインターフェース(704,704B)と
    を含み、
    前記シリアルデータバスインターフェース(704,704B)が、印刷装置(102,300)のシリアルデータバス(500)と接続するものであり、
    前記論理回路(702,702B)が、前記シリアルデータバスインターフェース(704,704B)に接続された前記シリアルデータバス(500)を介して前記論理回路パッケージ(204,700,700B,812)に送信された期間を含む第1のコマンドに応答して、前記期間に基づく存続時間にわたって前記シリアルデータバス(500)上に低電圧状態を生成し、前記存続時間の後、前記シリアルデータバス(500)をデフォルト電圧状態に戻すことを特徴とする、論理回路パッケージ(204,700,700B,812)。
  15. 前記論理回路(702,702B)は、それぞれ異なる受信した期間に基づく異なる存続時間にわたって前記低電圧状態を生成するように構成されている、請求項14に記載の論理回路パッケージ。
  16. 前記論理回路(702,702B)は、前記シリアルデータバスインターフェース(704,704B)に接続された前記シリアルデータバス(500)を介して前記論理回路パッケージ(204,700,700B,812)に送信された第1の期間とは異なる第2の期間を含む別の第1のコマンドに応答して、前記第2の期間に基づく第2の存続時間にわたって前記シリアルデータバス(500)上に低電圧状態を生成し、前記第2の存続時間の後、前記シリアルデータバス(500)を前記デフォルト電圧状態に戻すものである、請求項14又は請求項15に記載の論理回路パッケージ。
  17. 前記受信した期間に基づく存続時間の後、前記デフォルト電圧状態に戻すためのスイッチを含む、請求項15又は請求項15を引用する請求項16に記載の論理回路パッケージ。
  18. 前記論理回路(702,702B)は、前記低電圧状態の間は、コマンドに応答しないように構成されている、請求項14~17の何れか一項に記載の論理回路パッケージ。
  19. 前記論理回路は、前記シリアルデータバス(500)上に低電圧状態を生成するための複数の遅延回路(706B)を含み、
    各遅延回路(706B)が特有の存続時間に関連付けられ、それによって、前記複数の遅延回路(706B)のうちの異なる遅延回路(706B)が異なる存続時間に関連付けられており、
    前記論理回路(702B)は、前記受信した期間に基づいて遅延回路(706B)を選択する、請求項15、請求項15を引用する請求項16、請求項17、及び請求項15を直接的若しくは間接的に引用する請求項18のうちの何れか一項に記載の論理回路パッケージ。
  20. 前記論理回路は、
    可変の存続時間にわたって前記シリアルデータバス(500)上に前記低電圧状態を生成し、
    前記受信した期間に基づいて前記存続時間を設定する、
    設定可能な遅延回路(706B)を含む、請求項15、請求項15を引用する請求項16、請求項17、請求項15を直接的若しくは間接的に引用する請求項18、及び請求項19のうちの何れか一項に記載の論理回路パッケージ。
  21. 記遅延回路(706B)の各々は、存続時間の後、有効期限が満了するように構成され、
    前記遅延回路の有効期限が満了すると、前記論理回路(702B)は、前記デフォルト電圧状態に戻す、請求項19又は請求項19を引用する請求項20に記載の論理回路パッケージ。
  22. 前記遅延回路(706B)を選択又は設定するためのルックアップテーブル又はアルゴリズムを記憶するメモリ(708B)を含む、請求項19に記載の論理回路パッケージ。
  23. 期間の存続を監視することなく前記期間に基づいて前記シリアルデータバス(500)上に前記低電圧状態を生成するように構成された、請求項14~22の何れか一項に記載の論理回路パッケージ。
  24. 前記論理回路(702,702B)は、それぞれ異なる受信した期間に基づく異なる存続時間にわたって前記低電圧状態を生成するように構成され、
    そのうちの各存続時間が、異なる時間範囲に対応している、請求項14~23のうちの何れか一項に記載の論理回路パッケージ。
  25. 期間の存続を監視するように構成された、請求項14~24の何れか一項に記載の論理回路パッケージ。
  26. タイマー(706)をさらに含む、請求項14~25の何れか一項に記載の論理回路パッケージ。
  27. 前記論理回路(702)は、前記タイマー(706)を使用して、前記期間の存続を監視する、請求項26に記載の論理回路パッケージ。
  28. 前記論理回路(702,702B)は、前記期間の終了時に前記シリアルデータバス(500)上の前記低電圧状態を除去する、請求項14~27の何れか一項に記載の論理回路パッケージ。
  29. 前記論理回路(702,702B)は、前記期間の外では、前記シリアルデータバス(500)を異なる、高及び/又はデフォルト電圧状況又は状態にするように構成されている、請求項14~28の何れか一項に記載の論理回路パッケージ。
  30. 前記第1のコマンドは、前記論理回路のアドレスを含み、停止状態で終了し、
    前記論理回路(702,702B)は、前記停止状態を受信すると前記低電圧状態を生成する、請求項14~29の何れか一項に記載の論理回路パッケージ。
  31. 前記論理回路(702,702B)は、前記シリアルデータバス(500)のクロック信号を参照することなく前記低電圧状態を生成する、請求項14~30の何れか一項に記載の論理回路パッケージ。
  32. 前記論理回路(702,702B)は、前記期間の前記存続時間にわたって、前記シリアルデータバス(500)上に前記低電圧状態を生成する、請求項14~31の何れか一項に記載の論理回路パッケージ。
  33. メモリ(708,708B)をさらに含み、
    前記存続時間の外における第2のコマンドに応答して、前記論理回路(702,702B)は、前記シリアルデータバスインターフェース(704,704B)を介して受信したデータを前記メモリ(708,708B)に書き込む、請求項14~32の何れかに記載の論理回路パッケージ。
  34. メモリ(708,708B)をさらに含み、
    前記存続時間の外における読み取り又は書き込み要求に応答して、前記論理回路(702,702B)は、前記メモリ(708,708B)からデータを読み取り、又は前記メモリ(708,708B)にデータを書き込み、前記シリアルデータバスインターフェース(704,704B)を介してデータ信号を送信する、請求項14~33の何れか一項に記載の論理回路パッケージ。
  35. 前記シリアルデータバスインターフェース(704,704B)は、I2Cデータバスインターフェースである、請求項14~34の何れか一項に記載の論理回路パッケージ。
  36. 同じI2Cバスインターフェースを介して、2つ以上のI2Cアドレスを介して通信し、
    デフォルトアドレスを介して別のコマンドを受信し、前記別のコマンドが、前記第1のコマンドとは異なり、別の期間を指定しており、
    前記別の期間に基づく存続時間中は、二次I2Cアドレスに向けられた後続のコマンドに応答するように構成された、請求項14~35の何れか一項に記載の論理回路パッケージ。
  37. 前記論理回路パッケージ(204,700,700B,812)は、前記別の期間に基づく前記存続時間中は、そのデフォルトアドレスから応答しない、請求項36に記載の論理回路パッケージ。
  38. 前記論理回路パッケージ(204,700,700B,812)は、前記二次I2Cアドレスに向けられた、前記二次I2Cアドレスとは異なる新しい二次I2Cアドレスを指定する後続のコマンドに応答して、前記別の期間に基づく前記存続時間の残りの期間中は、前記新しい二次I2Cアドレスを使用するように構成されている、請求項36又は請求項37に記載の論理回路パッケージ。
  39. 前記論理回路(702,702B)は、遅延回路(706B)及びタイマー(706)のうちの少なくとも一方を使用して、前記別のコマンドにおいて指定された前記期間に基づく前記存続時間を監視し、又は設定するように構成されている、請求項36又は請求項37に記載の論理回路パッケージ。
  40. 印刷装置(102,300)に接続するための交換式印刷装置カートリッジ(800)であって、
    印刷材料を含むリザーバ(206)と、
    請求項14~39の何れか一項に記載の論理回路パッケージ(204,700,700B,812)と
    を含む、交換式印刷装置カートリッジ(800)。
JP2021529280A 2018-12-03 2019-02-11 論理回路 Active JP7011102B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
USPCT/US2018/063633 2018-12-03
PCT/US2018/063633 WO2020117196A1 (en) 2018-12-03 2018-12-03 Logic circuitry
PCT/US2019/017511 WO2020117297A1 (en) 2018-12-03 2019-02-11 Logic circuitry

Publications (2)

Publication Number Publication Date
JP2022502290A JP2022502290A (ja) 2022-01-11
JP7011102B2 true JP7011102B2 (ja) 2022-01-26

Family

ID=64734242

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2021523069A Active JP7200370B2 (ja) 2018-12-03 2018-12-03 論理回路
JP2021529280A Active JP7011102B2 (ja) 2018-12-03 2019-02-11 論理回路

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2021523069A Active JP7200370B2 (ja) 2018-12-03 2018-12-03 論理回路

Country Status (21)

Country Link
US (5) US11256654B2 (ja)
EP (4) EP3688601B1 (ja)
JP (2) JP7200370B2 (ja)
KR (2) KR20210087064A (ja)
CN (6) CN114148092B (ja)
AR (2) AR117237A1 (ja)
AU (2) AU2018452006B2 (ja)
BR (1) BR112021010792A2 (ja)
CA (2) CA3114001C (ja)
CL (2) CL2021001189A1 (ja)
DK (4) DK3688601T3 (ja)
ES (4) ES2830401T3 (ja)
IL (1) IL281933B2 (ja)
MX (2) MX2021005849A (ja)
MY (1) MY190371A (ja)
NZ (1) NZ776685A (ja)
PL (2) PL3767480T3 (ja)
PT (3) PT3767480T (ja)
TW (2) TWI726503B (ja)
WO (2) WO2020117196A1 (ja)
ZA (1) ZA202101623B (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102017215528A1 (de) 2017-09-05 2019-03-07 Sarstedt Ag & Co. Kg Napf oder Napfstreifen und Verfahren zu seiner Herstellung
ES2830401T3 (es) 2018-12-03 2021-06-03 Hewlett Packard Development Co Circuitos lógicos
WO2022086538A1 (en) 2020-10-22 2022-04-28 Hewlett-Packard Development Company, L.P. Logic circuitry
US20230394265A1 (en) 2020-10-29 2023-12-07 Hewlett-Packard Development Company, L.P. Color map wrappers and packets
US11934285B2 (en) 2021-01-15 2024-03-19 Google Llc Identification/communication interface between consumer electronic devices and accessory devices
TWI795884B (zh) 2021-08-25 2023-03-11 立積電子股份有限公司 測量工作週期之裝置及補償電路
CN117574465B (zh) * 2024-01-12 2024-04-12 湖南安泰康成生物科技有限公司 一种用于电子设备的防拆系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007018288A (ja) 2005-07-07 2007-01-25 Fuji Xerox Co Ltd 演算処理装置及びその省電力モード切り換え方法
JP2011525004A (ja) 2008-05-21 2011-09-08 ヒューレット−パッカード デベロップメント カンパニー エル.ピー. 位置検出機能を有するマルチドロップシリアルバス及び方法
JP2015502114A (ja) 2012-03-27 2015-01-19 エヌイーシー(チャイナ)カンパニー, リミテッドNEC(China)Co.,Ltd. 無線通信システムにおける外側ループリンクアダプテーションの方法及び装置
JP2015130147A (ja) 2013-12-06 2015-07-16 キヤノン株式会社 情報処理装置、並びに、データ転送装置およびその制御方法
US20160098359A1 (en) 2011-09-08 2016-04-07 Lexmark International, Inc. System and Method for Secured Host-slave Communication
US10740275B1 (en) 2018-12-03 2020-08-11 Hewlett-Packard Development Company, L.P. Logic circuitry for use with a replaceable print apparatus component

Family Cites Families (148)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4506276A (en) 1977-06-16 1985-03-19 System Industries, Inc. Ink supply system
US4639738A (en) 1985-04-12 1987-01-27 Eastman Kodak Company Ink level detection system for ink jet printing apparatus
US5142909A (en) 1986-09-29 1992-09-01 Baughman James S Material level indicator
US5001596A (en) 1990-05-07 1991-03-19 Therm-O-Disc, Incorporated Capacitive fluid level sensor
JPH05289778A (ja) * 1992-04-10 1993-11-05 Fuji Xerox Co Ltd 情報処理装置
US5680960A (en) 1993-03-05 1997-10-28 Keyes; Denis E. Volumetric fluid dispensing apparatus
JP3428191B2 (ja) * 1994-12-26 2003-07-22 株式会社デンソー データ通信方法、送信装置、及び受信装置
JPH0939265A (ja) 1995-07-29 1997-02-10 Seiko Epson Corp プリンタにおけるインクカートリッヂ並びにその識別装置
DE69833983T2 (de) 1997-06-04 2006-11-23 Hewlett-Packard Development Co., L.P., Houston Tintenzuführsystemadapter
US5964718A (en) 1997-11-21 1999-10-12 Mercury Diagnostics, Inc. Body fluid sampling device
US6089687A (en) 1998-03-09 2000-07-18 Hewlett-Packard Company Method and apparatus for specifying ink volume in an ink container
US6151041A (en) 1998-10-19 2000-11-21 Lexmark International, Inc. Less restrictive print head cartridge installation in an ink jet printer
US6981215B1 (en) 1998-12-31 2005-12-27 Microsoft Corp. System for converting event-driven code into serially executed code
US6098457A (en) 1999-01-18 2000-08-08 Cts Corporation Fluid level detector using thermoresistive sensor
US6729707B2 (en) 2002-04-30 2004-05-04 Hewlett-Packard Development Company, L.P. Self-calibration of power delivery control to firing resistors
GB9920301D0 (en) 1999-08-27 1999-11-03 Philipp Harald Level sensing
US6190000B1 (en) 1999-08-30 2001-02-20 Hewlett-Packard Company Method and apparatus for masking address out failures
KR100511150B1 (ko) 2000-05-18 2005-08-31 세이코 엡슨 가부시키가이샤 잉크 소비 검출 방법 및 장치
DE60136304D1 (de) 2000-06-16 2008-12-04 Canon Kk Festkörperhalbleiterbauelement, Tintenbehälter, Tintenstrahlaufzeichnungsgerät ausgestattet mit diesem Tintenbehälter und Verfahren zum Gebrauch
US6378977B1 (en) * 2000-06-30 2002-04-30 Hewlett-Packard Company System and method for conveying printer status information
US20020012616A1 (en) 2000-07-03 2002-01-31 Xiaochuan Zhou Fluidic methods and devices for parallel chemical reactions
GB0020268D0 (en) 2000-08-18 2000-10-04 Neopost Ltd Control of quality of printing
TW505572B (en) 2000-10-20 2002-10-11 Internat United Technoloy Co L Ink container with pressure regulation device
TW503186B (en) 2001-02-02 2002-09-21 Benq Corp Detecting device for ink storage
CA2371040A1 (en) 2001-02-09 2002-08-09 Nobuyuki Hatasa Liquid container and recording apparatus
US6648434B2 (en) 2001-03-08 2003-11-18 Hewlett-Packard Development Company, L.P. Digitally compensated pressure ink level sense system and method
US6546796B2 (en) 2001-03-15 2003-04-15 Therm-O-Disc, Incorporated Liquid level sensor
US6456802B1 (en) 2001-04-02 2002-09-24 Hewlett-Packard Co. Capacity determination for toner or ink cartridge
US20030009595A1 (en) 2001-07-09 2003-01-09 Roger Collins System and method for compressing data using field-based code word generation
US6802581B2 (en) 2002-07-30 2004-10-12 Hewlett-Packard Development Company, L.P. Method, program product and system for ink management control
US7077506B2 (en) 2002-08-01 2006-07-18 Benq Corporation Identifiable inkjet cartridge and method of preventing misplacing inkjet cartridge in an inkjet apparatus
US7201463B2 (en) 2002-08-12 2007-04-10 Seiko Epson Corporation Container for printing material and detector used for container
DE60314947T2 (de) 2002-08-12 2008-04-17 Seiko Epson Corp. Druckmaterialbehälter, Detektionstechnik für die Information über das Druckmaterial in dem Behälter und Technik zur Nachrichtenübertragung zwischen dem Behälter und dem Druckgerät
US7529868B2 (en) 2002-12-20 2009-05-05 Transact Technologies Incorporated Method and apparatus for controlling a peripheral via different data ports
CN2603934Y (zh) 2003-01-16 2004-02-18 杨伟雄 电子弹簧秤
US6685290B1 (en) 2003-01-30 2004-02-03 Hewlett-Packard Development Company, L.P. Printer consumable having data storage for static and dynamic calibration data, and methods
JP2004266783A (ja) 2003-02-04 2004-09-24 Vanfu Inc 色画像印刷準備に於けるカラー・マッチング方法
US6959599B2 (en) 2003-04-10 2005-11-01 Robert Feldstein Level detector for storage tanks for fluids
US6926397B2 (en) 2003-04-29 2005-08-09 Hewlett-Packard Development Company, L.P. Cartridge tape removal apparatus and method
US6796644B1 (en) 2003-06-18 2004-09-28 Lexmark International, Inc. Ink source regulator for an inkjet printer
US7101029B2 (en) * 2003-10-31 2006-09-05 Hewlett-Packard Development Company, L.P. Interconnect circuit
US6966222B2 (en) 2003-12-08 2005-11-22 Hewlett-Packard Development Company, L.P. Methods and apparatus for media level measurement
US20050126282A1 (en) 2003-12-16 2005-06-16 Josef Maatuk Liquid sensor and ice detector
KR20050098142A (ko) * 2004-04-06 2005-10-11 삼성전자주식회사 직렬 통신 인터페이스를 통해 호스트와 통신하는 전자 장치
US7107838B2 (en) 2004-04-19 2006-09-19 Fook Tin Technologies Ltd. Apparatus and methods for monitoring water consumption and filter usage
WO2005106403A2 (en) 2004-04-21 2005-11-10 Therm-O-Disc, Inc Multi-function sensor
CN1287259C (zh) * 2004-05-19 2006-11-29 中兴通讯股份有限公司 在通信设备中操作多个i2c从器件的装置及其方法
US7093989B2 (en) 2004-05-27 2006-08-22 Silverbrook Research Pty Ltd Printer comprising two uneven printhead modules and at least two printer controllers, one which spends print data to the other
JP4525212B2 (ja) 2004-07-07 2010-08-18 船井電機株式会社 熱転写プリンタ
JP2006099410A (ja) 2004-09-29 2006-04-13 Mitsubishi Electric Corp I2cバス制御方法
JP4047328B2 (ja) 2004-12-24 2008-02-13 キヤノン株式会社 液体収納容器、該容器を用いる液体供給システムおよび記録装置、並びに前記容器用回路基板
US7610526B2 (en) * 2005-01-24 2009-10-27 Hewlett-Packard Development Company, L.P. On-chip circuitry for bus validation
JP2006224395A (ja) 2005-02-16 2006-08-31 Seiko Epson Corp 機能液供給装置の制御方法、機能液供給装置、液滴吐出装置、電気光学装置の製造方法、電気光学装置、および電子機器
FR2885710B1 (fr) 2005-05-11 2007-08-03 Stmicroelectronics Maroc Selection d'adresse pour bus i2c
KR100694134B1 (ko) 2005-07-05 2007-03-12 삼성전자주식회사 잉크잔량 감지수단을 구비한 잉크 카트리지
KR20070059247A (ko) * 2005-12-06 2007-06-12 삼성전자주식회사 인쇄 회로 보드 어셈블리 간 단방향 직렬 버스 인터페이스장치 및 방법
US7444453B2 (en) * 2006-01-03 2008-10-28 International Business Machines Corporation Address translation device
KR100772389B1 (ko) * 2006-01-12 2007-11-01 삼성전자주식회사 메모리 인식 장치
US8562645B2 (en) 2006-09-29 2013-10-22 Biomet Sports Medicine, Llc Method and apparatus for forming a self-locking adjustable loop
JP2008030219A (ja) 2006-07-26 2008-02-14 Seiko Epson Corp 液体噴射装置、液体収容体、及び液体収容体の液体残量判定方法
AU2007321713A1 (en) 2006-11-15 2008-05-22 Depth Analysis Pty Ltd Systems and methods for managing the production of a free-viewpoint video-based animation
US20080246626A1 (en) 2007-04-03 2008-10-09 Vizionware, Inc. Data transaction direction detection in an adaptive two-wire bus
US20080307134A1 (en) 2007-06-05 2008-12-11 Geissler Andrew J I2C bus interface and protocol for thermal and power management support
JP2009023187A (ja) 2007-07-19 2009-02-05 Citizen Holdings Co Ltd プリントシステム
US8128186B2 (en) * 2007-07-27 2012-03-06 Hewlett-Packard Development Company, L.P. Non-volatile memory data integrity validation
GB0720289D0 (en) * 2007-10-12 2007-11-28 Videojet Technologies Inc Ink jet printer
US20110009938A1 (en) 2008-04-29 2011-01-13 St Jude Medical Ab implantable medical lead and method for manufacture thereof
CN105701058B (zh) * 2008-05-21 2019-05-03 惠普开发有限公司 具有位置检测的多站串行总线和方法
BRPI0822429B1 (pt) 2008-05-29 2020-01-14 Hewlett Packard Development Co componente substituível de impressora e método para determinar a autenticidade do componente substituível de impressora
ATE543139T1 (de) 2008-07-16 2012-02-15 St Microelectronics Rousset Schnittstelle zwischen einem doppelleitungsbus und einem einzelleitungsbus
JP2010208288A (ja) * 2009-03-12 2010-09-24 Ricoh Co Ltd 画像形成装置
JP5478101B2 (ja) 2009-03-31 2014-04-23 シスメックス株式会社 試薬調製装置および検体処理システム
EP2237163B1 (en) 2009-04-01 2013-05-01 Seiko Epson Corporation System having a plurality of memory devices and data transfer method for the same
JP5257236B2 (ja) 2009-05-20 2013-08-07 株式会社リコー 画像形成用媒体収容容器、インクカートリッジ及び画像形成装置
US8225021B2 (en) 2009-05-28 2012-07-17 Lexmark International, Inc. Dynamic address change for slave devices on a shared bus
US8621116B2 (en) 2011-08-26 2013-12-31 Lexmark International, Inc. Dynamic address change optimizations
JP5515523B2 (ja) 2009-08-31 2014-06-11 セイコーエプソン株式会社 液体噴射装置
US8489786B2 (en) 2009-11-09 2013-07-16 Stmicroelectronics International N.V. Acknowledgement management technique for supported command set of SMBUS/PMBUS slave applications
US20150074304A1 (en) 2009-11-13 2015-03-12 Lexmark International, Inc. Apparatus and method for polling addresses of one or more slave devices in a communications system
US8215751B2 (en) 2009-11-18 2012-07-10 Eastman Kodak Company Carriage with improved print cartridge mounting reliability
JP5445072B2 (ja) 2009-11-27 2014-03-19 セイコーエプソン株式会社 複数の記憶装置を備えるシステム及びそのためのデータ転送方法
JP5656395B2 (ja) 2009-12-01 2015-01-21 キヤノン株式会社 インクジェット記録装置
US9582443B1 (en) * 2010-02-12 2017-02-28 Marvell International Ltd. Serial control channel processor for executing time-based instructions
JP2011168004A (ja) * 2010-02-22 2011-09-01 Seiko Epson Corp 記憶装置、基板、液体容器、ホスト装置及びシステム
WO2011102440A1 (ja) 2010-02-22 2011-08-25 セイコーエプソン株式会社 記憶装置、基板、液体容器及びシステム
JP5556371B2 (ja) 2010-05-25 2014-07-23 セイコーエプソン株式会社 記憶装置、基板、液体容器、データ記憶部に書き込むべきデータをホスト回路から受け付ける方法、ホスト回路に対し電気的に接続可能な記憶装置を含むシステム
CN101853000B (zh) * 2010-06-02 2012-05-23 珠海赛纳打印科技股份有限公司 一带多成像盒芯片、使用该芯片的方法、成像系统及成像盒
US8892798B2 (en) 2010-09-27 2014-11-18 Stmicroelectronics (Rousset) Sas Identification, by a master circuit, of two slave circuits connected to a same bus
US9454504B2 (en) * 2010-09-30 2016-09-27 Hewlett-Packard Development Company, L.P. Slave device bit sequence zero driver
EP2621726B1 (en) 2010-09-30 2020-05-06 Hewlett-Packard Development Company, L.P. Thermal sensing fluid ejection assembly and method
US8454137B2 (en) 2010-12-21 2013-06-04 Eastman Kodak Company Biased wall ink tank with capillary breather
JP5866865B2 (ja) * 2011-08-24 2016-02-24 セイコーエプソン株式会社 印刷装置およびその制御方法
CN103814363B (zh) * 2011-09-27 2016-08-24 三菱电机株式会社 从装置、主装置及通信方法
US10412235B2 (en) 2011-09-30 2019-09-10 Hewlett-Packard Development Company, L.P. Identification bit memory cells in data storage chip
US8864277B2 (en) 2011-09-30 2014-10-21 Hewlett-Packard Development Company, L.P. Authentication systems and methods
JP5884408B2 (ja) * 2011-10-28 2016-03-15 セイコーエプソン株式会社 印刷装置及び印刷装置用回路基板
US9671820B2 (en) * 2011-11-25 2017-06-06 Mitsubishi Electric Corporation Communication device, communication method, and communication system
US8558577B1 (en) 2012-07-31 2013-10-15 Hewlett-Packard Development Company, L.P. Systems and methods for bidirectional signal separation
FR2996322A1 (fr) 2012-10-02 2014-04-04 St Microelectronics Rousset Procede de gestion du fonctionnement d'un circuit connecte sur un bus a deux fils, en particulier un bus i²c, et circuit correspondant
KR101720890B1 (ko) * 2012-11-30 2017-03-28 인텔 코포레이션 메모리에 대한 기준 전압들을 결정하는 장치, 방법 및 시스템
US8990465B2 (en) * 2012-12-09 2015-03-24 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Device presence detection using a single channel of a bus
US8978487B2 (en) 2012-12-13 2015-03-17 Blackberry Limited Capacitive force sensor with magnetic spring
US9030682B2 (en) 2013-01-02 2015-05-12 Static Control Components, Inc. Systems and methods for universal imaging components
US9170975B2 (en) * 2013-01-03 2015-10-27 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. High speed overlay of idle I2C bus bandwidth
JP6107933B2 (ja) 2013-03-29 2017-04-05 富士通株式会社 接続制御装置、情報処理装置、及び接続制御方法
US9959223B2 (en) 2013-05-08 2018-05-01 Nxp B.V. Method and system for interrupt signaling in an inter-integrated circuit (I2C) bus system
CN104239169A (zh) 2013-06-14 2014-12-24 鸿富锦精密工业(深圳)有限公司 信号测试卡及方法
US9621764B2 (en) 2013-07-31 2017-04-11 Hewlett-Packard Development Company, L.P. Printer cartridge and memory device containing a compressed color table
PL3738775T3 (pl) 2013-08-30 2022-01-17 Hewlett-Packard Development Company, L.P. Uwierzytelnianie wkładów uzupełniających za pomocą odpowiedzi na wezwanie czasowe
KR20150033895A (ko) 2013-09-25 2015-04-02 삼성전자주식회사 소모품 유닛에 탑재 가능한 crum 칩과 이를 인증하는 화상형성장치 및 그 인증 방법
US9413356B1 (en) 2013-12-11 2016-08-09 Marvell International Ltd. Chip or SoC including fusible logic array and functions to protect logic against reverse engineering
US20160036999A1 (en) * 2014-07-31 2016-02-04 Ken Kaye System, Method, and Apparatus for Free Printing
PL3456540T3 (pl) 2014-08-19 2020-07-13 Hewlett-Packard Development Company, L.P. Mapa transformacji we wkładzie do drukarki
US9298908B1 (en) 2014-10-17 2016-03-29 Lexmark International, Inc. Methods and apparatus for setting the address of a module using a voltage
US9213396B1 (en) 2014-10-17 2015-12-15 Lexmark International, Inc. Methods and apparatus for setting the address of a module using a clock
US9213927B1 (en) 2014-10-17 2015-12-15 Lexmark International, Inc. Methods for setting the address of a module
US11188275B2 (en) 2015-01-13 2021-11-30 Hewlett-Packard Development Company, L.P. Anticipating maintenance in a printing device
ES2896496T3 (es) 2015-02-13 2022-02-24 Hewlett Packard Development Co Unidad de expulsión de fluido, sistema de impresión y método de operación de un cabezal de impresión
ES2660452T3 (es) 2015-04-23 2018-03-22 Hewlett-Packard Development Company, L.P. Cartucho de material de impresión
US10067895B2 (en) 2015-06-03 2018-09-04 Lexmark International, Inc. Systems and methods for asynchronous toggling of I2C data line
US10108511B2 (en) 2015-06-15 2018-10-23 Qualcomm Incorporated Test for 50 nanosecond spike filter
JP6711579B2 (ja) * 2015-09-15 2020-06-17 キヤノン株式会社 画像形成装置及びその制御方法、コンピュータプログラム
NZ741880A (en) 2015-10-28 2019-08-30 Hewlett Packard Development Co Liquid level indicating
CN108778754B (zh) 2016-01-29 2020-05-05 惠普发展公司,有限责任合伙企业 打印设备和用于检测流体液面的方法
DE102016106111A1 (de) 2016-04-04 2017-10-05 Khs Gmbh Drucktintenbehälter für eine Vorrichtung zum Bedrucken von Behältern
US10837818B2 (en) 2016-04-29 2020-11-17 Hewlett-Packard Development Company, L.P. Detecting fluid levels using a voltage comparator
US10933648B2 (en) 2016-04-29 2021-03-02 Hewlett-Packard Development Company, L.P. Detecting fluid levels using a counter
EP3436275B1 (en) 2016-04-29 2021-11-24 Hewlett-Packard Development Company, L.P. Detecting fluid levels using a variable threshold voltage
CN109070617B (zh) 2016-04-29 2021-02-09 惠普发展公司,有限责任合伙企业 用于检测液位的打印装置和方法
DE102016108206B4 (de) 2016-05-03 2020-09-10 Bury Sp.Z.O.O Schaltungsanordnung und Verfahren zur Dämpfungskompensation in einer Antennensignalverbindung
KR102618563B1 (ko) 2016-07-01 2023-12-27 삼성전자주식회사 집적 회로 장치와 이를 포함하는 전자 장치
US10602028B2 (en) 2016-07-08 2020-03-24 Hewlett-Packard Development Company, L.P. Color table compression
WO2018017066A1 (en) 2016-07-19 2018-01-25 Hewlett-Packard Development Company, L.P. Fluid level sensors
RU171656U1 (ru) 2017-01-10 2017-06-08 Федеральное государственное бюджетное образовательное учреждение высшего образования "Комсомольский-на-Амуре государственный технический университет" (ФГБОУ ВО "КнАГТУ") Устройство мониторинга линии интерфейса последовательной асимметричной шины
JP2018116423A (ja) * 2017-01-17 2018-07-26 キヤノン株式会社 画像処理装置
JP6859811B2 (ja) 2017-03-31 2021-04-14 ブラザー工業株式会社 液体排出装置
WO2018199891A1 (en) 2017-04-24 2018-11-01 Hewlett-Packard Development Company, L.P. Fluid ejection dies including strain gauge sensors
WO2018199886A1 (en) 2017-04-24 2018-11-01 Hewlett-Packard Development Company, L.P. Fluid ejection dies including strain gauge sensors
IT201700073773A1 (it) 2017-07-05 2019-01-05 St Microelectronics Srl Modulo di controllo per un convertitore a commutazione a frequenza costante e metodo di controllo di un convertitore a commutazione
US20190012663A1 (en) 2017-07-06 2019-01-10 Robert Masters Systems and methods for providing an architecture for an internet-based marketplace
WO2019078839A1 (en) 2017-10-18 2019-04-25 Hewlett-Packard Development Company, L.P. COMPONENTS OF REPLACEABLE PRINTING APPARATUS
EP3661753A1 (en) 2017-10-18 2020-06-10 Hewlett-Packard Development Company, L.P. Fluid property sensor
WO2019078843A1 (en) 2017-10-18 2019-04-25 Hewlett-Packard Development Company, L.P. CONTAINER FOR FLUIDS
WO2019078840A1 (en) 2017-10-18 2019-04-25 Hewlett-Packard Development Company, L.P. AUTHENTICATION OF COMPONENT OF PRINTING APPARATUS
WO2019078845A1 (en) 2017-10-18 2019-04-25 Hewlett-Packard Development Company, L.P. ORIENTATION DETECTION
WO2019078844A1 (en) 2017-10-18 2019-04-25 Hewlett-Packard Development Company, L.P. CONTAINER FOR FLUIDS
US10375273B1 (en) * 2018-04-13 2019-08-06 Lexmark International, Inc. Chip and supply item for imaging device, including communication
US10572438B1 (en) * 2019-03-07 2020-02-25 Qualcomm Incorporated Dynamic optimal data sampling time on a multi-drop bus

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007018288A (ja) 2005-07-07 2007-01-25 Fuji Xerox Co Ltd 演算処理装置及びその省電力モード切り換え方法
JP2011525004A (ja) 2008-05-21 2011-09-08 ヒューレット−パッカード デベロップメント カンパニー エル.ピー. 位置検出機能を有するマルチドロップシリアルバス及び方法
US20160098359A1 (en) 2011-09-08 2016-04-07 Lexmark International, Inc. System and Method for Secured Host-slave Communication
JP2015502114A (ja) 2012-03-27 2015-01-19 エヌイーシー(チャイナ)カンパニー, リミテッドNEC(China)Co.,Ltd. 無線通信システムにおける外側ループリンクアダプテーションの方法及び装置
JP2015130147A (ja) 2013-12-06 2015-07-16 キヤノン株式会社 情報処理装置、並びに、データ転送装置およびその制御方法
US10740275B1 (en) 2018-12-03 2020-08-11 Hewlett-Packard Development Company, L.P. Logic circuitry for use with a replaceable print apparatus component

Also Published As

Publication number Publication date
US10740275B1 (en) 2020-08-11
BR112021010792A2 (pt) 2021-08-31
EP3688601A1 (en) 2020-08-05
EP3835965A1 (en) 2021-06-16
CN111880388B (zh) 2023-08-01
BR112021010616A2 (pt) 2021-08-24
AR117237A1 (es) 2021-07-21
EP3688602A1 (en) 2020-08-05
US20210326297A1 (en) 2021-10-21
JP7200370B2 (ja) 2023-01-06
US20210326296A1 (en) 2021-10-21
CN114148092B (zh) 2024-01-30
MY190371A (en) 2022-04-18
EP3767480B1 (en) 2022-03-23
ZA202101623B (en) 2022-06-29
AU2018452006B2 (en) 2022-12-01
KR20210084611A (ko) 2021-07-07
AU2019392060A1 (en) 2021-07-15
PT3767480T (pt) 2022-05-02
CA3114001C (en) 2023-06-20
CL2021001189A1 (es) 2021-10-15
JP2022511652A (ja) 2022-02-01
ES2830401T3 (es) 2021-06-03
PT3688601T (pt) 2020-11-13
PL3688602T3 (pl) 2021-06-14
TW202028996A (zh) 2020-08-01
EP3688601B1 (en) 2020-10-07
AU2019392060B2 (en) 2023-04-13
NZ776685A (en) 2022-11-25
IL281933A (en) 2021-05-31
CL2021001221A1 (es) 2021-10-15
US11256654B2 (en) 2022-02-22
CN111527484A (zh) 2020-08-11
WO2020117196A1 (en) 2020-06-11
IL281933B1 (en) 2023-10-01
AR117240A1 (es) 2021-07-21
US20200174963A1 (en) 2020-06-04
US11513993B2 (en) 2022-11-29
CA3114001A1 (en) 2020-06-11
AU2018452006A1 (en) 2021-07-22
TW202026894A (zh) 2020-07-16
DK3688601T3 (da) 2020-11-16
IL281933B2 (en) 2024-02-01
CN111880387A (zh) 2020-11-03
MX2021005849A (es) 2021-07-15
MX2021006096A (es) 2021-07-06
TWI726503B (zh) 2021-05-01
CN111527483A (zh) 2020-08-11
DK3688602T3 (da) 2021-03-08
EP3835965B1 (en) 2022-08-31
ES2929495T3 (es) 2022-11-29
WO2020117297A1 (en) 2020-06-11
DK3835965T3 (da) 2022-10-31
CN111880387B (zh) 2021-10-15
US20210097018A1 (en) 2021-04-01
PL3767480T3 (pl) 2022-05-02
CN114179524A (zh) 2022-03-15
CA3153045A1 (en) 2020-06-11
KR20210087064A (ko) 2021-07-09
CN111880388A (zh) 2020-11-03
CN114148092A (zh) 2022-03-08
DK3767480T3 (da) 2022-04-25
CN114179524B (zh) 2023-06-27
EP3688602B1 (en) 2021-02-17
ES2859576T3 (es) 2021-10-04
US11513992B2 (en) 2022-11-29
ES2912900T3 (es) 2022-05-30
EP3767480A1 (en) 2021-01-20
US11068434B2 (en) 2021-07-20
PT3688602T (pt) 2021-03-05
JP2022502290A (ja) 2022-01-11
TWI737047B (zh) 2021-08-21

Similar Documents

Publication Publication Date Title
JP7011102B2 (ja) 論理回路
RU2779569C1 (ru) Логическая схема
RU2774795C1 (ru) Логическая схема

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210524

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210524

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20210524

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211102

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211221

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220113

R150 Certificate of patent or registration of utility model

Ref document number: 7011102

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D02