JP6886389B2 - 演算装置及び車載制御装置 - Google Patents
演算装置及び車載制御装置 Download PDFInfo
- Publication number
- JP6886389B2 JP6886389B2 JP2017204440A JP2017204440A JP6886389B2 JP 6886389 B2 JP6886389 B2 JP 6886389B2 JP 2017204440 A JP2017204440 A JP 2017204440A JP 2017204440 A JP2017204440 A JP 2017204440A JP 6886389 B2 JP6886389 B2 JP 6886389B2
- Authority
- JP
- Japan
- Prior art keywords
- multiplier
- register
- multiplicand
- stored
- bits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004364 calculation method Methods 0.000 claims description 26
- 238000010586 diagram Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 4
- 102100030148 Integrator complex subunit 8 Human genes 0.000 description 3
- 101710092891 Integrator complex subunit 8 Proteins 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000010801 machine learning Methods 0.000 description 2
- 238000013528 artificial neural network Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/52—Multiplying; Dividing
- G06F7/523—Multiplying only
- G06F7/53—Multiplying only in parallel-parallel fashion, i.e. both operands being entered in parallel
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/38—Indexing scheme relating to groups G06F7/38 - G06F7/575
- G06F2207/48—Indexing scheme relating to groups G06F7/48 - G06F7/575
- G06F2207/4802—Special implementations
- G06F2207/4818—Threshold devices
- G06F2207/4824—Neural networks
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Complex Calculations (AREA)
- Executing Machine-Instructions (AREA)
Description
2 受付部
3 乗算器
4 出力部
31 Bレジスタ
32 Aレジスタ
33 Dレジスタ
34 前置加算器
35 ADレジスタ
36 乗算部36
37 Mレジスタ37
38 ALU
39 Pレジスタ
100 車載制御装置
110 カメラ
120 画像処理部
Claims (4)
- 乗数Aと、乗数Bと、被乗数a及び被乗数bを受け付ける受付部と、
前記乗数A及び前記乗数Bを含む乗数と、前記被乗数a及び前記被乗数bを含む被乗数との乗算を実行する乗算器と、
前記乗算器の演算結果から複数の乗算結果を出力する出力部と、を有し、
前記受付部は、
前記乗数A及び前記乗数Bを乗算器の第1のレジスタに格納し、
前記被乗数a及び前記被乗数bを乗算器の第2のレジスタに格納し、
前記乗数A又は前記乗数Bと前記被乗数a又は前記被乗数bの長さがXビットの場合、
前記第1のレジスタで前記乗数Aを最下位ビットから格納し、前記乗数Bを最下位ビットから4X+2ビットの位置から格納し、前記第2のレジスタで前記被乗数bを最下位ビットから格納し、前記被乗数aを最下位ビットから2X+1ビットの位置から格納し、
前記第1のレジスタで前記乗数A又は前記乗数Bが格納されているビット以外に0を格納し、前記第2のレジスタで前記被乗数a又は前記被乗数bが格納されているビット以外に0を配置し、
前記乗算器は、
前記被乗数aに対し、前記乗数A及び前記乗数Bを乗ずる演算と、前記被乗数bに対し、前記乗数Aまたは前記乗数Bを乗ずる演算を、前記第1のレジスタと第2のレジスタを用いて、一括で実行することを特徴とする演算装置。 - 乗数Aと、乗数Bと、被乗数a及び被乗数bを受け付ける受付部と、
前記乗数A及び前記乗数Bを含む乗数と、前記被乗数a及び前記被乗数bを含む被乗数との乗算を実行する乗算器と、
前記乗算器の演算結果から複数の乗算結果を出力する出力部と、を有し、
前記受付部は、
前記乗数A及び前記乗数Bを乗算器の第1のレジスタに格納し、
前記被乗数a及び前記被乗数bを乗算器の第2のレジスタに格納し、
前記乗数A又は前記乗数Bと前記被乗数a又は前記被乗数bの長さがXビットの場合、
前記第1のレジスタで前記乗数Aを最下位ビットから格納し、前記乗数Bを最下位ビットから2X+1ビットの位置から格納し、
前記第2のレジスタで前記被乗数bを最下位ビットから格納し、前記被乗数aを最下位ビットから2X+1ビットの位置から格納し、
前記乗算器は、
前記被乗数aに対し、前記乗数A及び前記乗数Bを乗ずる演算と、前記被乗数bに対し、前記乗数Aまたは前記乗数Bを乗ずる演算を、前記第1のレジスタと第2のレジスタを用いて、一括で実行することを特徴とする演算装置。 - 画像処理部からのデータを被乗数a及び被乗数bとして受け付け、フィルタの乗数A及び乗数Bを受け付ける受付部と、
前記乗数A及び前記乗数Bを含む乗数と、前記被乗数a及び前記被乗数bを含む被乗数との乗算を実行する乗算器と、
前記乗算器の演算結果から複数の乗算結果を出力する出力部と、を有し、
前記受付部は、
前記乗数A及び前記乗数Bを乗算器の第1のレジスタに格納し、
前記被乗数a及び前記被乗数bを乗算器の第2のレジスタに格納し、
前記乗数A又は前記乗数Bと前記被乗数a又は前記被乗数bの長さがXビットの場合、
前記第1のレジスタで前記乗数Aを最下位ビットから格納し、前記乗数Bを最下位ビットから4X+2ビットの位置から格納し、前記第2のレジスタで前記被乗数bを最下位ビットから格納し、前記被乗数aを最下位ビットから2X+1ビットの位置から格納し、
前記第1のレジスタで前記乗数A又は前記乗数Bが格納されているビット以外に0を格納し、前記第2のレジスタで前記被乗数a又は前記被乗数bが格納されているビット以外に0を配置し、
前記乗算器は、
前記被乗数aに対し、前記乗数A及び前記乗数Bを乗ずる演算と、前記被乗数bに対し、前記乗数Aまたは前記乗数Bを乗ずる演算を、前記第1のレジスタと第2のレジスタを用いて、一括で実行することを特徴とする車載制御装置。 - 画像処理部からのデータを被乗数a及び被乗数bとして受け付け、フィルタの乗数A及び乗数Bを受け付ける受付部と、
前記乗数A及び前記乗数Bを含む乗数と、前記被乗数a及び前記被乗数bを含む被乗数との乗算を実行する乗算器と、
前記乗算器の演算結果から複数の乗算結果を出力する出力部と、を有し、
前記受付部は、
前記乗数A及び前記乗数Bを乗算器の第1のレジスタに格納し、
前記被乗数a及び前記被乗数bを乗算器の第2のレジスタに格納し、
前記乗数A又は前記乗数Bと前記被乗数a又は前記被乗数bの長さがXビットの場合、
前記第1のレジスタで前記乗数Aを最下位ビットから格納し、前記乗数Bを最下位ビットから2X+1ビットの位置から格納し、
前記第2のレジスタで前記被乗数bを最下位ビットから格納し、前記被乗数aを最下位ビットから2X+1ビットの位置から格納し、
前記乗算器は、
前記被乗数aに対し、前記乗数A及び前記乗数Bを乗ずる演算と、前記被乗数bに対し、前記乗数Aまたは前記乗数Bを乗ずる演算を、前記第1のレジスタと第2のレジスタを用いて、一括で実行することを特徴とする車載制御装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017204440A JP6886389B2 (ja) | 2017-10-23 | 2017-10-23 | 演算装置及び車載制御装置 |
DE112018004631.1T DE112018004631T5 (de) | 2017-10-23 | 2018-09-03 | Arithmetikeinrichtung und an einem Fahrzeug montierte Steuereinrichtung |
PCT/JP2018/032577 WO2019082511A1 (ja) | 2017-10-23 | 2018-09-03 | 演算装置及び車載制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017204440A JP6886389B2 (ja) | 2017-10-23 | 2017-10-23 | 演算装置及び車載制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019079183A JP2019079183A (ja) | 2019-05-23 |
JP6886389B2 true JP6886389B2 (ja) | 2021-06-16 |
Family
ID=66246381
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017204440A Active JP6886389B2 (ja) | 2017-10-23 | 2017-10-23 | 演算装置及び車載制御装置 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP6886389B2 (ja) |
DE (1) | DE112018004631T5 (ja) |
WO (1) | WO2019082511A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110262774B (zh) * | 2019-05-25 | 2023-03-24 | 南京惟心光电系统有限公司 | 一种光电乘法器的计算方法 |
JP7230744B2 (ja) * | 2019-08-28 | 2023-03-01 | 株式会社デンソー | 畳込み演算方法及び演算処理装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3435744B2 (ja) * | 1993-09-09 | 2003-08-11 | 富士通株式会社 | 乗算回路 |
JP3479438B2 (ja) * | 1997-09-18 | 2003-12-15 | 株式会社東芝 | 乗算回路 |
JP2003303094A (ja) | 2002-04-11 | 2003-10-24 | Toshiba Corp | 乗算回路 |
JP5321281B2 (ja) * | 2009-06-24 | 2013-10-23 | 株式会社Ihi | 通路検出プログラム、通路検出装置及び方法 |
JP2011180966A (ja) * | 2010-03-03 | 2011-09-15 | Renesas Electronics Corp | 積和演算器 |
JP6350111B2 (ja) * | 2014-08-22 | 2018-07-04 | 富士通株式会社 | 乗算回路及びその乗算方法 |
JP6010715B1 (ja) | 2016-05-13 | 2016-10-19 | 株式会社日立パワーソリューションズ | マグネトロンおよびマグネトロンの共振周波数調整方法 |
-
2017
- 2017-10-23 JP JP2017204440A patent/JP6886389B2/ja active Active
-
2018
- 2018-09-03 DE DE112018004631.1T patent/DE112018004631T5/de active Pending
- 2018-09-03 WO PCT/JP2018/032577 patent/WO2019082511A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
DE112018004631T5 (de) | 2020-07-16 |
JP2019079183A (ja) | 2019-05-23 |
WO2019082511A1 (ja) | 2019-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7348971B2 (ja) | 畳み込みニューラルネットワークハードウエア構成 | |
JP6900487B2 (ja) | ハードウェアにおける平均プーリングの実行 | |
JP6987860B2 (ja) | ハードウェアにおけるカーネルストライドの実行 | |
CN109871936B (zh) | 用于处理神经网络中的卷积运算的方法和装置 | |
JP6540725B2 (ja) | 演算処理装置、方法、およびプログラム | |
JP3605181B2 (ja) | 掛け算累算命令を使用したデータ処理 | |
EP3528181B1 (en) | Processing method of neural network and apparatus using the processing method | |
CN111382859A (zh) | 用于处理神经网络中的卷积运算的方法和装置 | |
JP7414930B2 (ja) | 情報処理装置、情報処理方法 | |
JP7096828B2 (ja) | 入力オペランド値を処理するための装置及び方法 | |
JP6886389B2 (ja) | 演算装置及び車載制御装置 | |
US20210110270A1 (en) | Method and apparatus with neural network data quantizing | |
US11113361B2 (en) | Electronic apparatus and control method thereof | |
CN112528219A (zh) | 存储器装置及其运算方法、计算设备 | |
TWI776213B (zh) | 用於將輸入集相乘之硬體電路及方法,以及非暫時性機器可讀儲存裝置 | |
US11281745B2 (en) | Half-precision floating-point arrays at low overhead | |
CN111507456A (zh) | 具有卷积神经网络处理的方法和装置 | |
KR102057648B1 (ko) | 중복 형태 리코딩을 이용한 곱셈 방법 및 모듈러 곱셈기 | |
JP2011517496A (ja) | 多項式データ処理演算 | |
CN114595811A (zh) | 用于执行深度学习操作的方法和设备 | |
CN110908714A (zh) | 算术逻辑单元、数据处理系统、方法和模块 | |
EP3923132B1 (en) | Device for performing multiply/accumulate operations | |
TWI847252B (zh) | 用於將輸入集相乘之硬體電路及方法,以及非暫時性機器可讀儲存裝置 | |
EP4191477A1 (en) | Electronic device and control method for electronic device | |
TWI753668B (zh) | 資訊處理裝置、電腦程式、記錄媒體及資訊處理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200306 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210330 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210408 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210511 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210514 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6886389 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |