JP6327813B2 - 可変利得増幅器 - Google Patents
可変利得増幅器 Download PDFInfo
- Publication number
- JP6327813B2 JP6327813B2 JP2013183055A JP2013183055A JP6327813B2 JP 6327813 B2 JP6327813 B2 JP 6327813B2 JP 2013183055 A JP2013183055 A JP 2013183055A JP 2013183055 A JP2013183055 A JP 2013183055A JP 6327813 B2 JP6327813 B2 JP 6327813B2
- Authority
- JP
- Japan
- Prior art keywords
- differential
- input terminal
- inverting input
- state
- variable gain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 14
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000006378 damage Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
互いに並列に接続される複数の差動対と、前記利得に応じて、差動対ごとに、差動対の相互コンダクタンスが非ゼロになる第1状態と差動対の相互コンダクタンスがゼロになる第2状態とを選択する複数の選択部とを備える差動増幅回路を有する。
図1は、本実施の形態に係る可変利得増幅器100の構成を示す回路図である。
GBWdiff=gm・Cc・・・(1)
gm=gm1+gm2+gm3・・・(2)
で求まる。ここで、gmは第1差動段281、第2差動段282、第3差動段283の3つの差動段トータルでの相互コンダクタンスである。gm1は第1差動段281の相互コンダクタンス、gm2は第2差動段282の相互コンダクタンス、gm3は第3差動段283の相互コンダクタンスである。Ccはコンデンサ401の位相補償容量の値である。
β=R1/(R1+R2)・・・(3)
となる。ここで、R1は入力可変抵抗111の抵抗値、R2は帰還可変抵抗112の抵抗値である。
GBW=β・GBWdiff・・・(4)
となり、GBWdiffが一定の場合、GBWは帰還利得βに比例する。
本実施の形態について、主に実施の形態1との差異を説明する。
本実施の形態について、主に実施の形態2との差異を説明する。
Claims (6)
- 利得が可変の可変利得増幅器であって、
互いに並列に接続される複数の差動対と、入力電圧を受ける非反転入力端子及び反転入力端子を含む複数の端子と、前記利得に応じて、差動対ごとに、差動対の相互コンダクタンスが非ゼロになる第1状態として、差動対を構成する2つのトランジスタの一方が前記非反転入力端子に接続し、前記2つのトランジスタの他方が前記反転入力端子に接続する状態を選択し、差動対の相互コンダクタンスがゼロになる第2状態として、前記2つのトランジスタの両方が前記複数の端子のうち前記非反転入力端子及び前記反転入力端子とは別の端子に接続する状態を選択する複数の選択部とを備える差動増幅回路
を有することを特徴とする可変利得増幅器。 - 前記差動増幅回路は、前記別の端子として、所定電圧を受けるコモン入力端子を備えることを特徴とする請求項1に記載の可変利得増幅器。
- 利得が可変の可変利得増幅器であって、
互いに並列に接続される複数の差動対と、入力電圧を受ける非反転入力端子及び反転入力端子と、前記利得に応じて、差動対ごとに、差動対の相互コンダクタンスが非ゼロになる第1状態として、差動対を構成する2つのトランジスタの一方が前記非反転入力端子に接続し、前記2つのトランジスタの他方が前記反転入力端子に接続する状態を選択し、差動対の相互コンダクタンスがゼロになる第2状態として、前記2つのトランジスタの両方が前記非反転入力端子に接続する状態を選択する複数の選択部とを備える差動増幅回路
を有することを特徴とする可変利得増幅器。 - 利得が可変の可変利得増幅器であって、
互いに並列に接続される複数の差動対と、入力電圧を受ける非反転入力端子及び反転入力端子と、前記利得に応じて、差動対ごとに、差動対の相互コンダクタンスが非ゼロになる第1状態として、差動対を構成する2つのトランジスタの一方が前記非反転入力端子に接続し、前記2つのトランジスタの他方が前記反転入力端子に接続する状態を選択し、差動対の相互コンダクタンスがゼロになる第2状態として、前記2つのトランジスタの両方が外部電源に接続する状態を選択する複数の選択部とを備える差動増幅回路
を有することを特徴とする可変利得増幅器。 - 前記差動増幅回路は、位相補償用のコンデンサをさらに備え、
前記複数の選択部は、前記利得と前記差動増幅回路の相互コンダクタンスと前記コンデンサの容量との積が一定になるように、前記利得に応じて、差動対ごとに、前記第1状態と前記第2状態とを選択することを特徴とする請求項1から4のいずれか1項に記載の可変利得増幅器。 - 前記差動増幅回路の出力電圧を前記差動増幅回路に帰還するための回路に接続され、前記利得を調節する可変抵抗
をさらに有することを特徴とする請求項1から5のいずれか1項に記載の可変利得増幅器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013183055A JP6327813B2 (ja) | 2013-09-04 | 2013-09-04 | 可変利得増幅器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013183055A JP6327813B2 (ja) | 2013-09-04 | 2013-09-04 | 可変利得増幅器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015050740A JP2015050740A (ja) | 2015-03-16 |
JP6327813B2 true JP6327813B2 (ja) | 2018-05-23 |
Family
ID=52700371
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013183055A Active JP6327813B2 (ja) | 2013-09-04 | 2013-09-04 | 可変利得増幅器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6327813B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109831171B (zh) * | 2016-05-31 | 2024-06-04 | 深圳市海思半导体有限公司 | 一种可变增益放大器 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6597207B1 (en) * | 2002-05-08 | 2003-07-22 | Analog Devices, Inc. | Vernier structures that substantially eliminate offset signals |
JPWO2007105282A1 (ja) * | 2006-03-10 | 2009-07-23 | 富士通株式会社 | ゲイン可変増幅器 |
JP4725441B2 (ja) * | 2006-07-07 | 2011-07-13 | ヤマハ株式会社 | 差動増幅器 |
JP2010050686A (ja) * | 2008-08-21 | 2010-03-04 | Sharp Corp | 可変利得回路 |
JP5291587B2 (ja) * | 2009-09-25 | 2013-09-18 | セイコーインスツル株式会社 | オペアンプ |
JP5799786B2 (ja) * | 2011-12-09 | 2015-10-28 | 富士電機株式会社 | オートゼロアンプ及び該アンプを使用した帰還増幅回路 |
-
2013
- 2013-09-04 JP JP2013183055A patent/JP6327813B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015050740A (ja) | 2015-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8854125B2 (en) | Linear amplifier that perform level shift and method of level shifting | |
TWI413881B (zh) | 線性穩壓器及其電流感測電路 | |
KR101939845B1 (ko) | 전압 레귤레이터 | |
JP6884472B2 (ja) | ボルテージレギュレータ | |
JPWO2008065762A1 (ja) | 演算増幅器 | |
US9479120B2 (en) | Fully differential signal system including common mode feedback circuit | |
JP2015184983A (ja) | ボルテージレギュレータ | |
KR20120064617A (ko) | 볼티지 레귤레이터 | |
JP2014515588A (ja) | 同相フィードバックを備えた広帯域幅c級増幅器 | |
JP2017512341A (ja) | 低ドロップアウト電圧レギュレータ回路 | |
JP2015195508A (ja) | 差動増幅回路および半導体集積回路 | |
JP2011091572A (ja) | 可変利得増幅回路 | |
JP6327813B2 (ja) | 可変利得増幅器 | |
JP6253481B2 (ja) | ボルテージレギュレータ及びその製造方法 | |
JP5332316B2 (ja) | 差動増幅回路 | |
JP4907395B2 (ja) | 可変利得増幅回路 | |
US20180109227A1 (en) | Amplifier with adjustable gain | |
US10122337B2 (en) | Programmable gain amplifier | |
JP4814747B2 (ja) | 定電圧回路 | |
JP2017027445A (ja) | ボルテージレギュレータ | |
JPWO2020110252A1 (ja) | アクティブサーキュレータ | |
JP2016187080A (ja) | 利得可変差動増幅回路 | |
JP6266333B2 (ja) | ボルテージレギュレータ | |
JP2015119304A (ja) | 増幅回路 | |
JP2010219709A (ja) | 増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160520 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170615 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170801 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170926 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180320 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180417 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6327813 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |