JP6151684B2 - 装置、衛星ペイロード、および方法 - Google Patents
装置、衛星ペイロード、および方法 Download PDFInfo
- Publication number
- JP6151684B2 JP6151684B2 JP2014514077A JP2014514077A JP6151684B2 JP 6151684 B2 JP6151684 B2 JP 6151684B2 JP 2014514077 A JP2014514077 A JP 2014514077A JP 2014514077 A JP2014514077 A JP 2014514077A JP 6151684 B2 JP6151684 B2 JP 6151684B2
- Authority
- JP
- Japan
- Prior art keywords
- samples
- alignment
- alignment pulse
- pulse
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 22
- 238000012545 processing Methods 0.000 claims description 201
- 238000005070 sampling Methods 0.000 claims description 31
- 230000001360 synchronised effect Effects 0.000 claims description 16
- 239000000523 sample Substances 0.000 description 48
- 238000013500 data storage Methods 0.000 description 11
- 230000003111 delayed effect Effects 0.000 description 7
- 238000004891 communication Methods 0.000 description 4
- 230000001934 delay Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000008707 rearrangement Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000011143 downstream manufacturing Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000007781 pre-processing Methods 0.000 description 1
- 230000035484 reaction time Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000002604 ultrasonography Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/14—Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
Claims (13)
- 受信される非同期の複数の入力データストリームのアライメントを行う装置であって、
前記複数の入力データストリームを、サンプルの複数のシーケンスへとデジタル化する、アナログ−デジタルコンバータ構成と、
前記サンプルの複数のシーケンスの各々に対して、アライメントパルスを生成する同期処理構成とを備え、
前記同期処理構成は、前記サンプルの複数のシーケンスの各々に対するアライメントパルスを生成し、前記サンプルの複数のシーケンスの各々を、当該シーケンスの前記アライメントパルスに対して配列して、前記サンプルの複数のシーケンスの共通プロセッサへの供給を、前記アライメントパルスの各々に関して同期させ、
前記同期処理構成は、前記複数の入力データストリームの各々に対して、処理チェーンを有し、
前記処理チェーンはそれぞれ、アライメントパルス生成器を含み、前記アライメントパルス生成器は、全ての処理チェーンに共通であって前記アライメントパルス生成器がそれぞれ受信する同期パルスに従って定められたタイミングで、前記処理チェーンに対応する前記サンプルのシーケンスに対する前記アライメントパルスを生成し、
前記装置は、基準アライメントパルスを生成し、前記処理チェーンに送信する、基準アライメントパルス生成器を更に備え、
前記同期処理構成は、出力ストリームにおけるフレーム線引きデータと、前記処理チェーンでの前記基準アライメントパルスの受信とが一致するように、前記出力ストリームにおける前記サンプルのシーケンスを、前記共通プロセッサに出力する、
装置。 - 前記処理チェーンはそれぞれ、別個の処理チェーンクロック信号を有し、
対応する処理チェーンの前記処理チェーンクロック信号に従って定められたタイミングで、前記アライメントパルス生成器はそれぞれ、前記シーケンスに対する前記アライメントパルスのうちのアライメントパルスを生成する、請求項1に記載の装置。 - 前記処理チェーンクロック信号はそれぞれ、前記複数の入力データストリームのうちの一の入力データストリームがサンプリングされるサンプリングレートよりも、N倍遅いレートを有し、
前記処理チェーンはそれぞれ、前記処理チェーンクロック信号の周期毎にN個のサンプルが処理されるように、前記一の入力データストリームに対応する前記サンプルのシーケンスを、複数の(N個の)サブストリームへと分割する手段を更に有する、請求項2に記載の装置。 - 前記アライメントパルス生成器はそれぞれ、前記サンプルのシーケンスに対する前記アライメントパルスのタイミングを、前記サンプルの前記シーケンスの先の前記アライメントパルスに対して調整することができ、非同期の前記複数の入力データストリームをアライメントさせるべく、前記アライメントパルスを、前記処理チェーンクロック信号の1周期以上分、移動させ、
前記処理チェーンクロック信号の前記周期は、前記サンプルのシーケンスの前記N個のサンプルのステップに対応する、請求項3に記載の装置。 - 複数の前記アライメントパルスは、複数のフレーム境界を提供し、
前記処理チェーンはそれぞれ、
非同期の前記複数の入力データストリームをアライメントさせるべく、前記サンプルのシーケンスを、前記複数のアライメントパルスに対して移動させる手段を更に有し、
前記移動させる手段は、前記複数のフレーム境界に対して、0個からN−1個の間の個数のサンプル分、前記サンプルのシーケンスを移動させる、請求項3または4に記載の装置。 - 前記処理チェーンはそれぞれ、基準アライメントパルスを受信する先入れ先出しレジスタ構成(FIFOレジスタ構成)を有し、
前記FIFOレジスタ構成は、前記サンプルのシーケンスおよび前記アライメントパルスを受信し、前記アライメントパルスに従って、前記サンプルの前記シーケンスを、1以上のレジスタ内で複数のフレームに配置し、
前記FIFOレジスタ構成は更に、異なる複数の処理チェーンからの、対応するフレーム内の対応する位置のデータサンプルが、共通プロセッサに同期して到達するように、設定可能な遅延の後に、前記FIFOレジスタ構成から前記共通プロセッサへと前記サンプルを供給する、請求項5に記載の装置。 - 前記同期パルスは、所定の幅を有するパルスを含み、
前記アライメントパルス生成器はそれぞれ、前記パルスをサンプリングして、前記所定の幅に対応する期間内に、前記アライメントパルスを生成する、請求項1から6の何れか一項に記載の装置。 - 前記装置は、前記同期パルスを前記処理チェーンのそれぞれに送信する、同期パルス生成器を更に備える、請求項1から7の何れか一項に記載の装置。
- 前記複数の入力データストリームを受信する複数の受信アンテナフィードと、
前記同期処理構成から、前記サンプルの複数のシーケンスを受信する共通デジタルプロセッサとを、更に備える請求項1から8の何れか一項に記載の装置。 - 請求項1から9の何れか一項に記載の装置を備える衛星ペイロード。
- 装置が受信する非同期の複数の入力データストリームを同期する方法であって、前記装置は、前記複数の入力データストリームの各々に対して、処理チェーンを有し、
前記複数の入力データストリームを、サンプルの複数のシーケンスへとデジタル化する段階と、
全ての処理チェーンに共通である同期パルスに従って定められたタイミングで、前記サンプルの複数のシーケンスの各々に対して、アライメントパルスを生成する段階と、
対応する前記アライメントパルスに対して、前記サンプルの複数のシーケンスをそれぞれ配列する段階と、
基準アライメントパルスを生成し、前記処理チェーンに送信する段階と、
出力ストリームにおけるフレーム線引きデータと、前記処理チェーンでの前記基準アライメントパルスの受信とが一致するように、前記複数のシーケンスの前記アライメントパルスに対して、前記出力ストリームにおける前記サンプルの複数のシーケンスの各々の共通デジタルプロセッサへの供給を同期させる段階と、を備える方法。 - 前記対応する前記アライメントパルスに対して、前記サンプルの複数のシーケンスをそれぞれ配列する段階は、
前記サンプルの複数のシーケンスのうちの一のシーケンス、および、サンプルの前記一のシーケンスに対する前記アライメントパルスを受信する段階と、
前記アライメントパルスに従って、前記一のシーケンスを、1以上のレジスタ内において複数のフレームに配列する段階と、を有し、
前記サンプルの複数のシーケンス各々の共通デジタルプロセッサへの供給を同期させる段階は、サンプルの異なる複数のシーケンスにおける対応するフレーム内の対応する位置に配置されたデータサンプルが、前記共通デジタルプロセッサに同期して到達するように、設定可能な遅延の後に、前記1以上のレジスタからサンプルの前記一のシーケンスを取り出す段階を有する、請求項11に記載の方法。 - 前記サンプルの複数のシーケンスをそれぞれ配列する段階は、前記サンプルの複数のシーケンスの対応する前記アライメントパルスに対して、対応するデータサンプルが対応する位置に配置されるように、サンプルの一のシーケンスにおける前記サンプルに対する前記アライメントパルスの位置を調整する段階を有し、
前記サンプルの複数のシーケンスはそれぞれ、複数のN個のサブストリームとして処理され、
クロック周期毎にN個のサンプルが処理され、
前記サンプルに対する前記アライメントパルスの位置を調整する段階は、
前記アライメントパルスを、N個のデータサンプル分、移動させるべく、前記アライメントパルスのタイミングを1クロック周期以上調整する段階と、
データセレクタを使用して、前記データサンプルの処理に遅延を導入して、前記アライメントパルスに対して、0個からN−1個の間の個数のサンプル分、前記サンプルのシーケンスを移動させる段階とを含む、請求項11または12に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP11275094.8 | 2011-06-10 | ||
EP11275094 | 2011-06-10 | ||
PCT/EP2012/060828 WO2012168383A1 (en) | 2011-06-10 | 2012-06-07 | Alignment of non-synchronous data streams |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014516232A JP2014516232A (ja) | 2014-07-07 |
JP6151684B2 true JP6151684B2 (ja) | 2017-06-21 |
Family
ID=44839453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014514077A Active JP6151684B2 (ja) | 2011-06-10 | 2012-06-07 | 装置、衛星ペイロード、および方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9130733B2 (ja) |
EP (1) | EP2719135B1 (ja) |
JP (1) | JP6151684B2 (ja) |
CA (1) | CA2838778C (ja) |
ES (1) | ES2796833T3 (ja) |
WO (1) | WO2012168383A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015069850A1 (en) * | 2013-11-06 | 2015-05-14 | Navitas Solutions | Fast data acquisition in digital communication |
US9753522B2 (en) * | 2015-03-02 | 2017-09-05 | Sandisk Technologies Llc | Dynamic clock rate control for power reduction |
US9467150B2 (en) | 2015-03-02 | 2016-10-11 | Sandisk Technologies Llc | Dynamic clock rate control for power reduction |
EP3619626A1 (en) * | 2017-05-03 | 2020-03-11 | Hesterman, Eric, Scott | Video data creation and management system |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4983970A (en) * | 1990-03-28 | 1991-01-08 | General Electric Company | Method and apparatus for digital phased array imaging |
US5469851A (en) * | 1994-08-09 | 1995-11-28 | Hewlett-Packard Company | Time multiplexed digital ultrasound beamformer |
KR100243001B1 (ko) * | 1997-02-19 | 2000-02-01 | 김영환 | 복수 채널용 심볼 타이밍 복구회로 |
US6259281B1 (en) * | 1999-05-06 | 2001-07-10 | Agilent Technologies, Inc. | Parallel analog sampling circuit and analog-to-digital converter system incorporating clock signal generator generating sub-sampling clock signals with fast and precisely-timed edges |
US6868134B2 (en) * | 2001-07-30 | 2005-03-15 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for recovering a clock signal from an asynchronous data signal |
US7295639B1 (en) | 2003-07-18 | 2007-11-13 | Xilinx, Inc. | Distributed adaptive channel bonding control for improved tolerance of inter-channel skew |
US7486752B1 (en) * | 2003-12-17 | 2009-02-03 | Altera Corporation | Alignment of clock signal with data signal |
US7356107B2 (en) * | 2004-01-26 | 2008-04-08 | Texas Instruments Incorporated | Flying-adder frequency synthesizer-based digital-controlled oscillator and video decoder including the same |
US7454537B1 (en) * | 2004-04-22 | 2008-11-18 | Altera Corporation | Synchronization and channel deskewing circuitry for multi-channel serial links |
JP4336860B2 (ja) * | 2007-02-21 | 2009-09-30 | 日本電気株式会社 | シリアルインタフェース回路、及びシリアル受信器 |
EP2106058B1 (en) * | 2008-03-28 | 2012-06-27 | TELEFONAKTIEBOLAGET LM ERICSSON (publ) | Method and arrangement for adjusting time alignment of a sampled data stream |
-
2012
- 2012-06-07 CA CA2838778A patent/CA2838778C/en active Active
- 2012-06-07 ES ES12725850T patent/ES2796833T3/es active Active
- 2012-06-07 EP EP12725850.7A patent/EP2719135B1/en active Active
- 2012-06-07 US US14/125,050 patent/US9130733B2/en active Active
- 2012-06-07 JP JP2014514077A patent/JP6151684B2/ja active Active
- 2012-06-07 WO PCT/EP2012/060828 patent/WO2012168383A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CA2838778A1 (en) | 2012-12-13 |
WO2012168383A1 (en) | 2012-12-13 |
EP2719135A1 (en) | 2014-04-16 |
US9130733B2 (en) | 2015-09-08 |
EP2719135B1 (en) | 2020-05-20 |
US20140192939A1 (en) | 2014-07-10 |
ES2796833T3 (es) | 2020-11-30 |
CA2838778C (en) | 2020-03-10 |
JP2014516232A (ja) | 2014-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6151684B2 (ja) | 装置、衛星ペイロード、および方法 | |
US10007639B2 (en) | PLL system with master and slave devices | |
CN110543437B (zh) | 跨时钟域的延迟同步 | |
US4881165A (en) | Method and apparatus for high speed data transmission between two systems operating under the same clock with unknown and non constant skew in the clock between the two systems | |
CN106253902A (zh) | 具有多器件同步复位识别校正功能的多通道并行采集系统 | |
EP3002593B1 (en) | Multi-scope control and synchronization system | |
KR20030064379A (ko) | 다중-클럭 시스템에서 스킵 패턴을 동기화하고 클럭포워딩 인터페이스를 초기화하는 시스템 및 방법 | |
US7453970B2 (en) | Clock signal selecting apparatus and method that guarantee continuity of output clock signal | |
JP6670061B2 (ja) | 複数任意波形発生装置の同期システム、マルチawgシステム同期方法及び複数装置同期方法 | |
US8035435B1 (en) | Divided clock synchronization | |
TW200814536A (en) | Apparatus for and method of generating a time reference | |
EP2150063A1 (en) | System for generation of a synchronization signal via stations connected via a packet switching network | |
US20160306383A1 (en) | Multi-card synchronization system of fundamental and divided clock frequencies | |
US20080080653A1 (en) | System and method for clockless data recovery | |
EP2775655B1 (en) | Method of distributing a clock signal, a clock distributing system and an electronic system comprising a clock distributing system | |
CN112118063B (zh) | 一种时钟同步装置、光发射器、光接收器及方法 | |
US20150263849A1 (en) | Phase adjustment circuit and method, and data transmission apparatus and system | |
KR101788257B1 (ko) | 동기화된 스트리밍 데이터 수집을 위한 디지털 수신기 | |
US20240085943A1 (en) | Controlling a network of data processing devices for a quantum computer | |
US7042382B1 (en) | Method of time synchronization of multiple A/D sample data records | |
Xie et al. | Application of Synchronous Acquisition Technology Based on JESD204B Protocol in Phased Array Radar | |
KR101784963B1 (ko) | 디지털 수신기의 동기화된 스트리밍 데이터 수집 방법 | |
US20240192384A1 (en) | Quasi-asynchronous sampling frequency grid | |
US20230384458A1 (en) | Multichannel synchronous analysis system for analyzing global navigation satellite system signals and methods of signal processing | |
WO2023087588A1 (zh) | 采样电路、采样电路的使用方法、存储介质、电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150601 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160609 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160614 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161111 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170425 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170525 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6151684 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |