JP5569910B2 - 薄箔を基礎とした半導体パッケージの製造方法 - Google Patents

薄箔を基礎とした半導体パッケージの製造方法 Download PDF

Info

Publication number
JP5569910B2
JP5569910B2 JP2011512502A JP2011512502A JP5569910B2 JP 5569910 B2 JP5569910 B2 JP 5569910B2 JP 2011512502 A JP2011512502 A JP 2011512502A JP 2011512502 A JP2011512502 A JP 2011512502A JP 5569910 B2 JP5569910 B2 JP 5569910B2
Authority
JP
Japan
Prior art keywords
foil
metal foil
metal
carrier
panels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011512502A
Other languages
English (en)
Other versions
JP2011523213A (ja
Inventor
ウィル ウォン,
ギーア スック ツ,
ジェイム ベイヤン,
デイビッド チン,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Semiconductor Corp
Original Assignee
National Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Semiconductor Corp filed Critical National Semiconductor Corp
Publication of JP2011523213A publication Critical patent/JP2011523213A/ja
Application granted granted Critical
Publication of JP5569910B2 publication Critical patent/JP5569910B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49582Metallic layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85439Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85455Nickel (Ni) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85463Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/85464Palladium (Pd) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49121Beam lead frame or beam lead device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49146Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49156Manufacturing circuit on or in base with selective destruction of conductive paths
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/12All metal or with adjacent metals
    • Y10T428/12431Foil or filament smaller than 6 mils
    • Y10T428/12438Composite

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

本発明は、大略、集積回路(IC)のパッケージングに関するものである。更に詳細には、本発明は、薄箔(thin foil)が関与するパッケージング方法及び装置に関するものである。
集積回路(IC)ダイをパッケージングするための多数の従来のプロセスが存在している。例えば、多くのICパッケージは、外部装置への電気的相互接続を与えるために、金属シートから打ち抜き又はエッチングした金属のリードフレームを利用している。ダイは、ボンディングワイヤ、半田バンプ、又はその他の適宜の電気的接続によってリードフレームへ電気的に接続させることが可能である。一般的に、ダイ及びリードフレームの一部はモールディング物質で封止してダイのアクティブ側上のデリケートな電気的コンポーネントを保護すると共にリードフレームの選択した部分を露出させたままとして外部装置への電気的接続を容易なものとさせる。
多くの従来のリードフレームは約4〜8ミル(mil)(101.60〜203.20μm)の厚さを有している。リードフレームの厚さを更に減少させることは幾つかの利点を提供することとなり、例えば全体的なパッケージ寸法を減少させる可能性やリードフレーム金属の節約などがある。然しながら、一般的に、一層薄いリードフレームはパッケージングプロセス期間中に一層曲がりやすい性向を有している。曲がりの危険性を減少させるために、バッキングテープ等の支持用の構成体をリードフレームに適用することが可能である。然しながら、この様な構成体はコストを一層高いものとさせる場合がある。
リードフレームの代わりに電気的相互接続構成体としてメタルホイル即ち金属箔を利用するパッケージデザインが何度も提案されている。多数のホイル即ち箔を基礎としたデザインが開発されているが、業界において広く受け入れられるものは無かった。その理由の一部は、箔を基礎としたパッケージングプロセスは従来のリードフレームパッケージングよりも一層高価なものとなる傾向があるからであり且つ既存のパッケージング装置の多くはこの様な箔を基礎としたパッケージングデザインに良好に適したものではないからである。
リードフレームを製造し且つリードフレーム技術を使用して集積回路をパッケージングする既存の技術はうまくいくものであるが、集積回路をパッケージングするためのより一層効率的なデザイン及び方法を開発するための努力が継続してなされている。
特許請求の範囲に記載されている発明は、集積回路パッケージにおいて電気的相互接続を形成するために薄箔を使用する方法及び装置に関するものである。1実施例においては、箔担体構成体を導電性箔の一部を金属製担体へ超音波でボンディングすることにより形成する。ボンディングされた部分は箔担体構成体におけるパネルを画定する。幾つかの実施例においては、箔担体構成体を切断して複数個の分離されたパネルを形成し、該パネルをその周辺部に沿ってシールする。各分離されたパネルは従来のリードフレームストリップ又はパネルの寸法とほぼ同じとすることが可能である。その結果、ダイ、ボンディングワイヤ、及びモールディング物質をパネルへ付加するために既存のパッケージング装置を使用することが可能である。超音波溶接が、この処理ステップ期間中に、不所望の物質が箔担体構成体に浸透することを阻止することに貢献する。モールディングした箔担体構成体の担体部分が除去された後に、該構成体を複数の集積回路パッケージに分離する。幾つかの実施例は前述した動作の幾つか又は全てを使用する方法に関連している。その他の実施例は新規なパッケージング装置に関連している。
本発明の幾つかの側面において、前述した箔担体構成体を形成する方法を説明する。本方法は、金属箔の一部を担体へ超音波によってボンディングすることが関与する。金属箔及び担体の夫々の厚さは、特定の適用例の必要性に従って異なる場合がある。例として、約0.5乃至2ミル(12.70乃至50.80μm)の範囲の箔厚さ及び約5乃至10ミル(127.00乃至257.00μm)の範囲の担体厚さがうまくいく。超音波によってボンディングした部分は、箔担体構成体におけるパネルを画定する平行な溶接線を形成する場合がある。幾つかの実施例においては、超音波によってボンディングした部分は各パネルの周りに連続的な周辺部を形成する。
エレクトロマイグレーションを減少させ且つ後のワイヤボンディングを容易化させるために、付加的な金属を箔へ付加させることが可能である。幾つかの実施例においては、本方法は、金属箔の上部表面を銀合金等の金属でスポットプレーティング(鍍金)して複数個の装置エリアを形成することを包含している。スポットプレーティングの代わりに、連続的な銀層を箔の表面へ適用することが可能である。その他の実施例においては、ニッケル、パラジウム、及び/又は金を該箔の片側又は両側に適用することが可能である。その他の箔メタリゼーション層を使用することも可能である。
本発明の別の側面においては、集積回路装置をパッケージングする方法を説明する。本方法は、複数個のダイを箔担体構成体へ取り付けることが関与する。箔担体構成体は、上述した箔担体構成体の形態を取ることが可能であるが、そのことが必要とされるものではない。例えば、箔担体構成体の幾つかの実施例は、超音波ボンディングの代わりに、箔を担体へ付着させるために接着剤を使用する。本方法は、更に、金属箔の一部及びダイをモールディング物質で封止し且つ該担体を除去することが関与する。該担体をモールディングした箔担体構成体から除去した後に、該箔をエッチングしてモールディング物質の一部を露出させる。該エッチングは該箔におけるデバイスエリア即ち装置区域を画定する。各デバイスエリアは集積回路ダイへ電気的に接続する形態とされている。エッチングステップの後に、該構成体は分離されて複数個の集積回路パッケージを形成する。
その他の特徴も可能である。該封止は、モールディング物質を連続的なストリップ内に適用することが関与する場合がある。幾つかの側面において、該金属箔は、ベース金属(例えば、銅)層及び銀コーティング層を包含している。その他の側面において、該金属箔はベース金属層及びパラジウム及びニッケルの1つ又はそれ以上の層を包含している。この様な層は、各デバイスエリア上でコンタクトリードとボンディングサイトとを分離させるために同じ動作でエッチングすることが可能である。幾つかの実施例において、エッチングプロセスは、モールディングした箔を再使用可能なエッチング担体のキャビティ内に配置させた後に、行われる。
本発明の別の側面は、集積回路ダイをパッケージングする場合に使用するのに適した装置が関与する。該装置は金属箔を包含しており、その一部は金属担体と超音波によりボンディングされている。この箔担体構成体は上述した特徴の一つ又はそれ以上を有する場合がある。
(A)は、本発明の1実施例に基づく2個の超音波によりボンディングした層と複数個のパネルとを包含している箔担体構成体の概略平面図、(B)は、本発明の1実施例に基づく図1Aに例示した複数のパネルの内の一つの拡大概略平面図、(C)は、図1Bに例示したパネル上の複数のデバイスエリアの内の一つの拡大概略平面図。 本発明の1実施例に基づく集積回路装置をパッケージングするプロセスを例示したフローチャート。 (A)〜(E)は本発明の1実施例に基づくパッケージングプロセスの夫々の段階における状態を示した概略側面図。 (A)は図3Eに示したモールディングした箔構成体を担体に配置した後の例示的エッチング担体の概略平面図、(B)はエッチング後の(A)に例示したモールディングした箔及びエッチング担体の概略平面図、(C)は本発明の1実施例に基づく(B)のエッチングプロセスから得られるデバイスエリアの拡大概略平面図。 (A)〜(C)はエッチング、電気鍍金、及び単体化の後の図3Dに例示したモールディングした箔構成体の各概略側面図、(D)は本発明の1実施例に基づく単体化(分離)したパッケージの概略側面図、(E)は(D)に例示した単体化したパッケージの概略底面図。
本発明は、大略、集積回路のパッケージングに関するものである。更に詳細には、本発明は、集積回路パッケージにおいて電気的相互接続を形成するために薄箔を使用するための改良した低コストの方法及び装置に関するものである。
薄箔は半導体製造業者に幾つかのチャレンジを提示している。前述した如く、薄箔はパッケージングプロセスのストレス下において湾曲する著しい傾向を持っている。更に、リードフレームを取り扱うための形態とされている既存のパッケージング装置は、典型的に、薄箔を処理するのには適していない。何故ならば、薄箔は寸法が異なっており且つ従来のリードフレームよりも一層弱弱しいからである。以下に説明する本発明の種々の実施例はこれらのチャンレンジに対処するものである。
1番目に説明する実施例は、薄箔を一層効率的に半導体パッケージングプロセス内に統合させるべく構成されている箔担体構成体100が関与する。箔担体構成体100は、溶接線112に沿ってアルミニウム担体へ超音波によってボンドされた銅箔から構成されている。該箔及び該担体はその他の適宜の物質から構成することも可能である。溶接線112及びプロジェクテッドソーストリート(projected saw street)110が該構成体を複数個のパネル104に分割している。
箔担体構成体100は、プロジェクテッドソーストリート110に沿って切断されるように構成されている。この様な切断は、複数個の分離されたパネルを発生させる。溶接線112は各ソーストリート110の両側でそれに平行に走行しているので、切断操作の後に、溶接線112は各分離されたパネルの周りに連続的でシールされた周辺部を形成する。この実施例においては、各パネルの寸法及び特徴は既存のパッケージング装置による処理のために適合されている。従って、この様な装置は、エッチングし、単体化し、ダイとワイヤとモールディング物質とを各パネルへ付加するために使用することが可能である。(これらの処理ステップの例については図3(A)〜(E),図4(A)〜(C)及び図5(A)〜(E)に関連して以下に説明する。)各パネルは超音波ボンディングを使用してシールされるので、不所望の物質が上の処理ステップ期間中にパネルの層間にくることが阻止される。
超音波ボンディングは、パッケージングプロセスの後の段階によって課されるストレスに耐えるのに十分に強いものであるという利点を提供すると共に、ダイとワイヤとモールディング物質とを箔に付加させた後に該担体が箔から容易に分離されることを許容する。ここにおいて使用されるように、超音波ボンディングという用語は、サーモソニックボンディングを包含する、超音波成分を持った任意の適宜のボンディング技術を包含している。超音波ボンディングはうまくいくが、箔を担体へ固定するためにその他の適宜のボンディング技術を使用することが可能であることを理解すべきである。例として、多様な適宜の接着剤を使用することが可能である。
例示した実施例においては、溶接線は各パネルの周辺部上のボンドされた領域に制限されており、パネルの中央即ち内部内に深く延在するものではない。然しながら、理解すべきことであるが、溶接線112は種々のその他の態様で配置させることが可能である。例えば、パネル104は、一層細い溶接線の対の代わりに、単一のより幅広の溶接線で分割することが可能である。ソーストリートがより幅広の溶接線の各々の中央に沿って走行する場合には、結果的に得られるパネルはそれらの周辺部に沿ってシールされる。代替的に、該パネルを一層小型のシールしたセグメントに効果的に分割するために付加的な中間の溶接線を設けることが可能である。例えば、各シールしたセグメントはデバイスエリアの二次元アレイ又は種々の従来のリードフレームストリップに存在するもののようなその他のデバイスエリアの配置を包含することが可能である。
理解すべきことであるが、箔担体構成体100における箔は種々の金属層を包含することが可能である。パッケージング技術に精通した者にとって良く知られているように、ニッケル、パラジウム、又は銀等の金属層が、時折、銅リードフレームに適用されて、エレクトロマイグレーションの減少及び/又はボンディングワイヤとリードフレームとの間の電気的接続の強度の改善等の種々の問題に対処している。本発明においては、箔がリードフレームに取って代わり、且つ同様のコーティングを箔に対して適用することが望ましい場合がある。コストを減少させるために、箔を担体構成体に取り付ける前に、この様なメタリゼーション層を、時折、箔に適用することが可能である。例として、箔担体構成体100における箔が銅からなる場合には、箔の両側をニッケル及びパラジウムの層でコーティングすることが望ましい場合がある。その他の実施例において、箔の上部(露出)表面は銀又は銀合金の層で被覆されている。代替的に、箔は、図1Bに例示した如く、スポット銀メッキさせることが可能である。
図1Bは本発明の1実施例に基づくパネル104の拡大平面図を示している。パネル104は複数個のデバイスエリア106を包含しており、それらは銀合金のスポット鍍金によって形成されているものであるが、その他の適宜の金属を使用することも可能である。図1Cはデバイスエリア106の内の一つの拡大平面図を示している。スポット鍍金部分108は、集積回路ダイに対してワイヤボンディングするのに適した複数のボンディングサイトからなるパターンを形成している。この様なスポット鍍金は、箔担体構成体100がソーストリート110に沿って切断される前又は後のいずれかに行うことが可能である。ボンディングワイヤが後にスポット鍍金した部分108において箔にボンドされる場合には、銀合金がそのボンドを増強させることが可能である。
デバイスエリア106は多様な異なるパターン及び形態を取ることが可能である。例示した実施例において、スポット鍍金した部分108は、デバイスエリア106の周辺近傍のリング内に位置されている複数個のボンディングサイトを画定する。勿論、多様なその他のボンディングサイトパターンを使用することも可能である。例として、ダイ取り付けパッドに類似する拡大接地(又のその他の)コンタクトへのダウンボンディング(down bonding)が所望される場合には、適宜のスポット鍍金をデバイスエリア106の中央に与えることも可能である。更にその他の実施例において、複数行のボンディングサイト、又は広く多様なその他のボンディングサイトパターンのいずれかを箔上にスポット溶接することが可能である。
図2及び3A−3Eは、本発明の1実施例に基づいて集積回路装置をパッケージングするプロセス200を例示している。初期的に、ステップ202において、箔306と担体308とを包含している図3Aの箔担体構成体00が設けられる。箔担体構成体300は図1Aの箔担体構成体100から切断されたパネル104の形状を取ることが可能であるが、このことは必須なものではない。例示した実施例において、箔306は銅箔であり且つ担体308はアルミニウムから形成されている。代替的実施例において、銅箔の代わりに異なる金属箔を使用することが可能であり、且つアルミニウム担体308の代わりに異なる担体構成体を使用することが可能である。例えば、該担体は、代替的に、銅、鋼鉄、その他の金属、ポリイミド等の非導電性物質、又は広く多様なその他の適宜の物質から構成することが可能である。幾つかの実施例において、箔306は超音波ボンディングによって担体308へ接着されるが、その他の実施例においては、箔306を担体308へ固定するために接着剤又はその他の適宜のボンディングメカニズムを使用することが可能である。
箔担体構成体300の寸法は、特定の適用例の必要性に合致すべく広く変化させることが可能である。幾つかの実施例において、箔担体構成体300は、ほぼ、典型的なリードフレームストリップの寸法である。箔306及び担体308の厚さも広く変化させることが可能である。幾つかの実施例においては、箔は約0.5〜2ミル(12.70〜50.80μm)の範囲内の厚さを有している。アルミニウム担体が使用される場合には、約7〜10ミル(177.80〜254.00μm)の範囲内の厚さでうまくいく。一般的に、リードフレームを取り扱うべく適合されている標準のパッケージング装置を本構成体を処理するために使用することが可能であるように、標準のリードフレームの厚さにほぼ一致する箔担体構成体の厚さとすることが有益的である。
初期的に、ステップ204において、ダイ318が従来のダイ取り付け技術を使用して箔担体構成体300上に装着される。ダイを取り付けた後に、それらはワイヤボンディグ等の適宜の手段によって箔へ電気的に接続される。ワイヤボンドされた構成体を図3Bに例示してある。理解すべきことであるが、ここに説明するアプローチの顕著な利点の内の一つは、ダイ取り付け及びワイヤボンディグステップにおいて、通常使用可能なダイ取り付け及びワイヤボンディング装置を使用することが可能であるということである。その結果得られる構成体は、ボンディングワイヤ316によって箔へ電気的に接続されている複数個のダイを持っている。例示した実施例において、ニッケル及びパラジウムの付加的な層が箔306の両表面上に設けられている。上部パラジウム層はワイヤ316を一層強固に箔内に固定することを助ける。
ステップ206及び図3Cにおいて、ダイ38、ワイヤ316及び箔担体構成体30の少なくとも一部及び銅層306がモールディング物質322内に封止され、モールドされた箔担体構成体324を形成する。図3Cの例示した実施例において、モールディング物質322は単一の連続的なストリップで付加される。即ち、該モールディング物質は箔306のモールドされた部分にわたり比較的均一に適用されている。注意すべきことであるが、このタイプのモールディングはリードフレームを基礎とするパッケージングにおいては一般的なものではない。そうではなく、リードフレームストリップ上に担持されているデバイスは典型的に個別的に又はサブパネルにおいてのいずれかでモールドされる。連続的なストリップのモールディング物質の利点は、図3D,3E及びステップ208に関連して説明する。
ステップ208において、図3Cのモールドした箔担体構成体324の担体部分が除去され、図3Dのモールドした箔構成体325となる。この時点において、モールディング物質は担体308の代わりに箔に対しての構造的支持を与える。理解すべきことであるが、連続的なストリップモールディングアプローチの利点は、それが全パネルに対して良好な支持を与え、従って該ストリップが尚且つパネル形態で取り扱うことが可能であるということである。対照的に、モールディングギャップがモールディング操作期間中にサブパネル間に与えられると、該サブパネルは担体を除去した後に独立的に取り扱うことが必要となる。
図3Eは、モールドした箔構成体325の外観図を示している。理解すべきことであるが、モールドした箔構成体325の上部表面328は実質的に平坦状であるが、そのことは必須なものではない。モールドした箔構成体325におけるモールディング物質322は多様なパターン及び形状を取ることが可能であり、且つモールディング物質334の深さはモールドした箔構成体325の長さに沿って変化することが可能である。
ステップ209において、モールドした箔構成体325は、図4A及び4Bに例示した如く、エッチング担体404内に配置される。図4Aはモールドした箔構成体325を含むエッチング担体404の平面図を示している。例示した実施例において、エッチング担体404は、アライメント孔402及びモールドした箔構成体325を受納すべく形態とされたキャビティ406を包含している。エッチング担体404は、図3Fのモールドした箔構成体325を受納する構成とされており、従ってモールドした箔構成体の上部表面328はキャビティ406内に隠され且つ箔306は露出される。エッチング担体は再使用可能であり且つ好適にはアルミニウムから構成されているが、その他の物質を使用することも可能である。
ステップ210において、箔306がエッチングされる。このエッチングは箔306の一部を除去し且つ図4Bに示した如くに複数のデバイスエリア即ち装置区域410を画定する。プラズマエッチング等の多様な適宜のエッチングプロセスを使用することが可能である。デバイスエリア410は、ソーイング又はレーザカッティング等のその他の適宜の技術を使用して形成することも可能である。
幾つかの実施例は、箔から形成される電気的コンタクト上に錫又は半田等の金属での後の電気鍍金を容易化させるためにバスバーを具備するデバイスエリア410を形成することが関与する。図4Cはこの様なデバイスエリアを概略的に例示している。例示した実施例において、デバイスエリア410は、ダイ取り付けパッド412、コンタクトリード414、及びバスバー416を包含している。バスバー416は、パッドとリードとを電気的に接続させる。バスバー416は、複数のデバイスエリア間に導電性リンクを形成することが可能である。理解すべきことであるが、デバイスエリア410は多数の可能な配置の内の一つを表すに過ぎないものである。
図5A−5Bは、モールドした箔構成体325に関するエッチングプロセスの効果の概略側面図を与えている。図5Aはエッチング前のモールドした箔構成体325の概略側面図である。図5Bは、どのようにしてエッチングプロセスが箔306の一部を除去し、モールディング物質322の一部を露出させ、且つコンタクトリード414とダイ取り付けパッド412とを形成するかを例示している。
上述した如く、幾つかの実施例は図2のステップ211を意図しており、それは、ダイ取り付けパッド412及びコンタクトリード414上への図5Cの半田508の電気鍍金が関与する。ステップ212において、モールドした箔構成体325は図5Cのプロジェクテッドソーストリート302に沿って単体化即ち分離されて半導体パッケージを形成する。モールドした箔構成体325は、ソーイング及びレーザカッティング等の多様な技術を使用して単体化即ち分離させることが可能である。単体化したパッケージ520の拡大した側面図を図5Dに示してある。該パッケージの概略底面図を図5Eに示してある。該底面図はモールディング物質322によって取り囲まれているダイ取り付けパッド516及びコンタクトリード518を示している。
本発明の僅かに数個の実施例について詳細に説明したが、本発明は本発明の精神又は範囲を逸脱すること無しに多くのその他の形態で実現することが可能であることを理解すべきである。前述した説明において、説明したリードフレームの多くはリード及び/又はコンタクトを包含しており、それらは、しばしば、コンタクトリードとして呼称されるものである。本発明の文脈において、コンタクトリードという用語は、リード、コンタクト、及びリードフレーム内に存在する場合のあるその他の電気的相互接続構成体を包含することを意図している。従って、本実施例は制限的なものではなく例示的なものであると考えるべきであり、且つ本発明はここに記載した詳細に制限されるものではなく、特許請求の範囲及び均等物内において修正することが可能である。

Claims (11)

  1. 金属担体を提供するステップと
    金属箔を提供するステップと
    前記金属箔の一部を前記金属担体超音波接合するステップであって接合部分が集積回路のパッケージングにおける箔担体パネルとして使用される前記金属箔内の複数のパネルを規定し、前記接合部分が長方形状を形成する線になって配置され、各長方形状が前記複数のパネルの1つを規定し、前記複数のパネルが複数の行と複数の列に配置されてパネルのアレイを形成する、前記ステップと、
    各パネルが他から分離されて前記超音波接合動作により形成される長方形状の少なくとも1つを含むように、前記金属箔を十字に交差する複数のソーストリートに沿って前記金属箔を切断するステップと、
    を含む、方法。
  2. 請求項1に記載の方法であって、
    前記金属箔の表面を銀または銀合金でスポット鍍金して各パネル内に複数のデバイスエリアを形成するステップを更に含み、各デバイスエリア集積回路ダイのワイヤボンディングに用いられ、前記金属箔が前記スポット鍍金動作の間に連続した金属のシートのままであり、前記スポット鍍金動作が前記金属箔の切断の前に行われる、方法。
  3. 請求項1又は2に記載の方法であって、
    前記金属箔前記金属箔の上部表面及び底部表面上に形成されたニッケル層及びパラジウム層を有する銅箔である方法。
  4. 請求項1乃至3のいずれか1項に記載の方法であって、
    前記金属箔の厚さ0.5と2ミル(12.70と50.80μm)の間であり、前記担体の厚さ10ミル(127.00と254.00μm)の間である方法。
  5. 請求項1乃至4のいずれか1項に記載の方法であって、
    前記超音波接合部分が、複数の閉じた長方形状を規定する連続した線の形状に形成され、各閉じた長方形状が前記複数のパネルの各々の周りに連続的な周辺部を形成方法。
  6. 請求項1乃至5のいずれか1項に記載の方法であって、
    接合された金属箔金属担体を切断することが複数の分離されたパネルを形成する方法。
  7. 金属担体を提供するステップと、
    金属箔を提供するステップと
    前記金属箔の部分を前記金属担体に超音波接合して箔担体構成体を形成するステップであって、前記接合部分が長方形状パネルを形成する線になって配置される、前記ステップと、
    複数のダイを前記金属箔に取り付けるステップと
    モールド箔担体構成体を形成するために前記複数のダイと前記金属箔の少なくとも一部をモールディング物質で封止するステップと
    モールド箔構成体を形成するために前記モールド箔担体構成体から前記担体を取り除くステップと
    前記金属箔内に複数のデバイスエリアを規定するために前記担体を取り除いた後に前記金属箔をエッチングするステップであって、各デバイスエリアが前記複数のダイの内の少なくとも1個を支持し且つ複数の電気的接続部を有し前記エッチングが前記モールディング物質の一部を露出させる、前記ステップと
    前記エッチングステップの後に、複数のパッケージ化された集積回路装置を提供するために前記モールド箔構成体を単体化ステップと
    を含む、方法。
  8. 請求項記載の方法であって、
    前記封止ステップが、前記金属箔上に単一の連続したモールドされたストリップを形成する態様で、前記モールディング物質を前記複数のダイと前記金属箔の前記一部に適用することを含む、方法。
  9. 請求項記載の方法であって、
    前記金属箔が銅層と、銀又は銀合金から形成された第2層とを含み
    前記モールディング物質が前記銀層と接触し、
    前記エッチングステップが、各デバイスエリア上にコンタクトパッドを形成するために前記銅層と前記第2層の両方をエッチングすることを含み前記モールディング物質がコンタクトパッド間に露出され、
    前記第2層が各コンタクトパッド上にワイヤボンディングサイトを提供する、
    方法。
  10. 請求項記載の方法であって、
    前記金属箔をエッチングプロセスのために露出させる形態とされる再使用可能なエッチング担体のキャビティ内に前記モールド箔構成体を設置すステップを更に含む、方法。
  11. 請求項記載の方法であって、
    前記金属箔がニッケルパラジウムで被覆され複数の表面を有する金属含む、方法。
JP2011512502A 2008-06-04 2009-05-11 薄箔を基礎とした半導体パッケージの製造方法 Active JP5569910B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/133,335 US8375577B2 (en) 2008-06-04 2008-06-04 Method of making foil based semiconductor package
US12/133,335 2008-06-04
PCT/US2009/043503 WO2009148768A2 (en) 2008-06-04 2009-05-11 Foil based semiconductor package

Publications (2)

Publication Number Publication Date
JP2011523213A JP2011523213A (ja) 2011-08-04
JP5569910B2 true JP5569910B2 (ja) 2014-08-13

Family

ID=41398763

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011512502A Active JP5569910B2 (ja) 2008-06-04 2009-05-11 薄箔を基礎とした半導体パッケージの製造方法

Country Status (8)

Country Link
US (1) US8375577B2 (ja)
EP (1) EP2286451A4 (ja)
JP (1) JP5569910B2 (ja)
KR (1) KR101612976B1 (ja)
CN (1) CN102057485A (ja)
MY (1) MY152738A (ja)
TW (1) TWI484611B (ja)
WO (1) WO2009148768A2 (ja)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8671572B2 (en) * 2006-12-22 2014-03-18 Thommen Medical Ag Method for the production of a dental implant
DE102008000842A1 (de) * 2008-03-27 2009-10-01 Robert Bosch Gmbh Verfahren zur Herstellung einer elektronischen Baugruppe
US20100084748A1 (en) * 2008-06-04 2010-04-08 National Semiconductor Corporation Thin foil for use in packaging integrated circuits
US7836586B2 (en) * 2008-08-21 2010-11-23 National Semiconductor Corporation Thin foil semiconductor package
JP2009143234A (ja) * 2008-12-24 2009-07-02 Nippon Mining & Metals Co Ltd キャリア付金属箔
US8377267B2 (en) * 2009-09-30 2013-02-19 National Semiconductor Corporation Foil plating for semiconductor packaging
US8101470B2 (en) 2009-09-30 2012-01-24 National Semiconductor Corporation Foil based semiconductor package
JP5546363B2 (ja) * 2010-06-11 2014-07-09 ローム株式会社 半導体装置および半導体装置の製造方法
US8389334B2 (en) 2010-08-17 2013-03-05 National Semiconductor Corporation Foil-based method for packaging intergrated circuits
TWI442488B (zh) * 2012-01-18 2014-06-21 Dawning Leading Technology Inc 用於一半導體封裝之基板製程、封裝方法、封裝結構及系統級封裝結構
US10186458B2 (en) * 2012-07-05 2019-01-22 Infineon Technologies Ag Component and method of manufacturing a component using an ultrathin carrier
US10192849B2 (en) * 2014-02-10 2019-01-29 Infineon Technologies Ag Semiconductor modules with semiconductor dies bonded to a metal foil
CN104283524B (zh) * 2014-10-22 2017-07-14 应达利电子股份有限公司 一种压电石英晶体谐振器及其制作方法
JP2016139752A (ja) * 2015-01-29 2016-08-04 日立化成株式会社 半導体装置の製造方法
KR102592483B1 (ko) * 2018-10-10 2023-10-25 주식회사 루멘스 퀀텀닷 플레이트 조립체의 제조방법
AU2019249270A1 (en) 2018-04-06 2020-11-05 Maxeon Solar Pte. Ltd. Laser assisted metallization process for solar cell stringing
CN112119508A (zh) 2018-04-06 2020-12-22 太阳能公司 用于太阳能电池串接的激光辅助金属化工艺
US11646387B2 (en) 2018-04-06 2023-05-09 Maxeon Solar Pte. Ltd. Laser assisted metallization process for solar cell circuit formation
US11362234B2 (en) 2018-04-06 2022-06-14 Sunpower Corporation Local patterning and metallization of semiconductor structures using a laser beam
WO2019195803A1 (en) * 2018-04-06 2019-10-10 Sunpower Corporation Laser assisted metallization process for solar cell fabrication
US10515898B2 (en) * 2018-05-14 2019-12-24 Tdk Corporation Circuit board incorporating semiconductor IC and manufacturing method thereof

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4048438A (en) * 1974-10-23 1977-09-13 Amp Incorporated Conductor patterned substrate providing stress release during direct attachment of integrated circuit chips
JPH0379040A (ja) * 1989-08-22 1991-04-04 Sumitomo Special Metals Co Ltd スポット状部分クラッド材の製造方法
JPH05145003A (ja) * 1991-11-21 1993-06-11 Sony Corp リードフレーム
US5308797A (en) * 1992-11-24 1994-05-03 Texas Instruments Incorporated Leads for semiconductor chip assembly and method
JP3606275B2 (ja) * 1994-03-18 2005-01-05 日立化成工業株式会社 半導体パッケージ及びその製造方法
JP3247384B2 (ja) * 1994-03-18 2002-01-15 日立化成工業株式会社 半導体パッケージの製造法及び半導体パッケージ
JP3352084B2 (ja) * 1994-03-18 2002-12-03 日立化成工業株式会社 半導体素子搭載用基板及び半導体パッケージ
JPH09252014A (ja) 1996-03-15 1997-09-22 Nissan Motor Co Ltd 半導体素子の製造方法
US6001671A (en) * 1996-04-18 1999-12-14 Tessera, Inc. Methods for manufacturing a semiconductor package having a sacrificial layer
US5942314A (en) * 1997-04-17 1999-08-24 Mitsui Mining & Smelting Co., Ltd. Ultrasonic welding of copper foil
WO1998049726A1 (fr) * 1997-04-30 1998-11-05 Hitachi Chemical Company, Ltd. Plaquette pour monter un element a semi-conducteur, procede permettant de la produire et dispositif a semi-conducteur
JP3521758B2 (ja) 1997-10-28 2004-04-19 セイコーエプソン株式会社 半導体装置の製造方法
IT1305116B1 (it) * 1998-09-14 2001-04-10 Zincocelere Spa Componente per circuito stampato multistrato, metodo per la suafabbricazione e relativo circuito stampato multiuso.
KR20000071375A (ko) 1999-02-25 2000-11-25 윌리엄 비. 켐플러 땜납 볼을 모방한 융기를 갖는 집적 회로 소자 및 그 제조방법
US6451627B1 (en) * 1999-09-07 2002-09-17 Motorola, Inc. Semiconductor device and process for manufacturing and packaging a semiconductor device
JP2001127212A (ja) 1999-10-26 2001-05-11 Hitachi Ltd 半導体装置および半導体装置の製造方法
JP2001250887A (ja) * 2000-03-08 2001-09-14 Sanyo Electric Co Ltd 回路装置の製造方法
US6586676B2 (en) * 2000-05-15 2003-07-01 Texas Instruments Incorporated Plastic chip-scale package having integrated passive components
DE10031204A1 (de) * 2000-06-27 2002-01-17 Infineon Technologies Ag Systemträger für Halbleiterchips und elektronische Bauteile sowie Herstellungsverfahren für einen Systemträger und für elektronische Bauteile
KR100414479B1 (ko) * 2000-08-09 2004-01-07 주식회사 코스타트반도체 반도체 패키징 공정의 이식성 도전패턴을 갖는 테이프 및그 제조방법
US6518161B1 (en) * 2001-03-07 2003-02-11 Lsi Logic Corporation Method for manufacturing a dual chip in package with a flip chip die mounted on a wire bonded die
JP4852802B2 (ja) * 2001-06-19 2012-01-11 住友金属鉱山株式会社 リードフレーム
CN1317762C (zh) * 2001-07-09 2007-05-23 住友金属矿山株式会社 引线框架及其制造方法
US6769174B2 (en) * 2002-07-26 2004-08-03 Stmicroeletronics, Inc. Leadframeless package structure and method
JP2004058578A (ja) 2002-07-31 2004-02-26 Hitachi Metals Ltd キャリア付き積層金属箔及びそれを用いたパッケージの製造方法
TW200411886A (en) * 2002-12-26 2004-07-01 Advanced Semiconductor Eng An assembly method for a passive component
US20070176303A1 (en) * 2005-12-27 2007-08-02 Makoto Murai Circuit device
TWI307130B (en) * 2006-06-20 2009-03-01 Advanced Semiconductor Eng Semiconductor package and manufacturing method thereof
US20100084748A1 (en) * 2008-06-04 2010-04-08 National Semiconductor Corporation Thin foil for use in packaging integrated circuits
US7836586B2 (en) * 2008-08-21 2010-11-23 National Semiconductor Corporation Thin foil semiconductor package

Also Published As

Publication number Publication date
TW201001658A (en) 2010-01-01
US8375577B2 (en) 2013-02-19
JP2011523213A (ja) 2011-08-04
MY152738A (en) 2014-11-28
KR20110015047A (ko) 2011-02-14
KR101612976B1 (ko) 2016-04-15
CN102057485A (zh) 2011-05-11
EP2286451A2 (en) 2011-02-23
WO2009148768A3 (en) 2010-03-04
WO2009148768A2 (en) 2009-12-10
TWI484611B (zh) 2015-05-11
EP2286451A4 (en) 2013-10-16
US20090305076A1 (en) 2009-12-10

Similar Documents

Publication Publication Date Title
JP5569910B2 (ja) 薄箔を基礎とした半導体パッケージの製造方法
US8003444B2 (en) Semiconductor device and manufacturing method thereof
JP4032063B2 (ja) 半導体装置の製造方法
TWI587457B (zh) 樹脂密封型半導體裝置及其製造方法
US8133759B2 (en) Leadframe
US20100084748A1 (en) Thin foil for use in packaging integrated circuits
JP5543724B2 (ja) 樹脂封止型半導体装置及びその製造方法
JP2014007363A (ja) 半導体装置の製造方法および半導体装置
JP2005223331A (ja) リードフレーム、これを利用した半導体チップパッケージ及びその製造方法
JPH04280462A (ja) リードフレームおよびこのリードフレームを使用した半導体装置
JP2018037504A (ja) リードフレーム及び電子部品装置とそれらの製造方法
JP7144157B2 (ja) 半導体装置およびその製造方法
CN108198790A (zh) 具有引脚侧壁爬锡功能的堆叠封装结构及其制造工艺
JP4635471B2 (ja) 半導体装置及びその製造方法、半導体装置の実装構造並びにリードフレーム
JP3458057B2 (ja) 樹脂封止型半導体装置
CN207834273U (zh) 具有引脚侧壁爬锡功能的堆叠封装结构
CN113410201A (zh) 半导体装置、引线架以及半导体装置的制造方法
JP2003158142A (ja) 半導体装置の製造方法
US11935818B2 (en) Method of producing electronic components, corresponding electronic component
CN108198797A (zh) 具有引脚侧壁爬锡功能的半导体封装结构及其制造工艺
CN207834287U (zh) 具有引脚侧壁爬锡功能的堆叠封装结构
CN207834289U (zh) 具有引脚侧壁爬锡功能的半导体封装结构
JP2017108191A (ja) 半導体装置
JP2010283055A (ja) 半導体装置の製造方法及び半導体装置を製造する際に用いる基板
CN207834288U (zh) 具有引脚侧壁爬锡功能的半导体封装结构

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120510

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130619

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130723

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20131021

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20131028

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131122

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20140313

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140617

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140617

R150 Certificate of patent or registration of utility model

Ref document number: 5569910

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250