JP5476190B2 - 固体撮像装置 - Google Patents

固体撮像装置 Download PDF

Info

Publication number
JP5476190B2
JP5476190B2 JP2010084600A JP2010084600A JP5476190B2 JP 5476190 B2 JP5476190 B2 JP 5476190B2 JP 2010084600 A JP2010084600 A JP 2010084600A JP 2010084600 A JP2010084600 A JP 2010084600A JP 5476190 B2 JP5476190 B2 JP 5476190B2
Authority
JP
Japan
Prior art keywords
signal
circuit
analog signal
complement
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010084600A
Other languages
English (en)
Other versions
JP2011217206A (ja
Inventor
圭祐 是角
智幸 神山
要一 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honda Motor Co Ltd
Original Assignee
Honda Motor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honda Motor Co Ltd filed Critical Honda Motor Co Ltd
Priority to JP2010084600A priority Critical patent/JP5476190B2/ja
Priority to US13/638,258 priority patent/US8872089B2/en
Priority to DE112011101123.7T priority patent/DE112011101123B4/de
Priority to PCT/JP2011/057748 priority patent/WO2011122600A1/ja
Publication of JP2011217206A publication Critical patent/JP2011217206A/ja
Application granted granted Critical
Publication of JP5476190B2 publication Critical patent/JP5476190B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/56Input signal compared with linear ramp

Description

本発明は、測距センサとして機能する固体撮像装置に関する。
従来から、CMOSイメージセンサの分野において、外来ノイズに強いAD変換結果を得るカラムADC技術が知られている。
下記に示す特許文献1には、増幅型固体撮像素子内に、雑音低減機能付きのアナログデジタル変換器(積分型アナログデジタルコンバータ)を複数個内蔵し、AD変換後のデジタル信号をラッチした後で順次選択して出力することが記載されている。
また、従来から、被写体に対して光を照射する照射部が照射した光の反射光を受光することで、被写体までの距離を測定するTOF(Time Of Flight)手法が知られている。このとき、照射した光の反射光を受光する画素には、反射光の他に太陽光などの環境光も一緒に入射するため、受光した反射光及び環境光の電荷量から環境光の電荷量を減算する必要がある。
下記に示す特許文献2には、蓄積された複数の電荷同士を差分する固体撮像素子が記載されている。具体的には、画素に受光された電荷を蓄積する複数の電荷蓄積部と、複数のコンデンサとを設け、該複数の電荷蓄積部と該コンデンサとを選択的に導通させることで、コンデンサに複数の電荷蓄積部に蓄積された電荷の差分の電荷を蓄積させる。これにより、コンデンサから複数の電荷蓄積部に蓄積された電荷の差分成分を抽出することができる。
特開平9−238286号公報 特開2008−89346号公報
しかしながら、従来のカラムADCの方式では、画素領域で得られるすべての電荷量を全てAD変換し出力していたが、環境光を除去する必要がある測距センサの場合、後段で減算処理工程を行うためには全ての電荷量をAD変換しなければならず、効率的ではなかった。
また、上記特許文献2に記載の技術では、画素に複数のスイッチと差分用のコンデンサを設けるので、画素の高集積化すなわち高解像度化が難しくなる。またスイッチングによる熱雑音(kTCノイズ)の悪影響を受ける可能性がある。
そこで本発明は、係る従来の問題点に鑑みてなされたものであり、光電変換により得られた電荷量の差分演算ができ、かつ高集積化が可能な固体撮像装置を提供することを目的とする。
上記目的を達成するために、本発明は、固体撮像装置であって、測距のための照射光を照射する照射部が光を照射しない状態で、且つ、環境光のみを一定時間受光する第1露光期間の光電変換で得られた電荷を蓄積する第1電荷蓄積部と、前記照射光の反射光及び前記環境光を受光することができる期間を含む前記一定時間の第2露光期間の光電変換で得られた電荷を蓄積する第2電荷蓄積部と、アナログ信号をデジタル信号にAD変換するAD変換器と、を備え、前記AD変換器は、レベルが漸次変化する参照電圧を生成する参照電圧生成部から供給される前記参照電圧と前記第1電荷蓄積部の第1のアナログ信号とを比較することで、該第1のアナログ信号に応じた信号を出力する第1比較器と、前記参照電圧生成部から供給される前記参照電圧と前記第2電荷蓄積部の第2のアナログ信号を比較することで、該第2のアナログ信号に応じた信号を出力する第2比較器と、前記第1のアナログ信号に応じた信号と、前記第2のアナログ信号に応じた信号とを差分して差分信号を出力する差分回路と、前記差分信号に応じたパルス列のパルス数をカウントして、前記差分信号をデジタル信号に変換する第1のカウンタ回路と、を有することを特徴とする。
前記差分回路は、排他的論理和回路又は位相差検出器であってもよい。
前記第1のアナログ信号及び前記第2のアナログ信号は、黒レベルのアナログ信号及び信号レベルのアナログ信号からなり、前記第1のカウンタ回路は、前記差分回路が出力する信号に応じたパルス列のパルス数をカウントする複数のフリップフロップ回路と、前記複数のフリップフロップ回路の前段にそれぞれ接続され、自身に入力される入力信号、ロー信号、及びハイ信号のうち、何れか1つを選択して出力信号して後段のフリップフロップ回路のクロック端子にそれぞれ出力する複数のスイッチ回路と、前記入力信号、前記ロー信号、及び前記ハイ信号のうち、何れか1つを選択するように前記スイッチ回路を制御するスイッチ回路制御信号を生成する制御信号生成回路と、カウンタ値を2の補数に変換するための1パルスを生成するパルス生成回路と、を有し、前記複数のスイッチ回路のうち、初段のスイッチ回路には、前記差分回路が出力する信号に応じたパルス列が前記入力信号として入力され、前記初段のスイッチ回路以外の他のスイッチ回路には、前段のフリップフロップ回路の反転出力信号が前記入力信号として入力され、前記制御信号生成回路は、前記黒レベルの前記差分信号をデジタル信号に変換する第1AD変換期間及び前記信号レベルの前記差分信号をデジタル信号に変換する第2AD変換期間中は、前記入力信号を出力するように前記複数のスイッチ回路を制御して、前記複数のフリップフロップ回路に、前記差分信号に応じたパルス列のパルス数をアップカウントさせ、前記第1AD変換期間から前記第2AD変換期間に切り替わる期間は、前記複数のスイッチ回路を制御することで、前記ロー信号及び前記ハイ信号を出力させて前記第1AD変換期間にカウントされたカウンタ値を1の補数に変換し、前記パルス生成回路は、前記1の補数の変換後、前記第2AD変換期間に入る前に、生成した前記1パルスを前記初段のスイッチ回路に入力させることで、前記第1AD変換期間中にカウントされたカウンタ値を前記2の補数に変換させてもよい。
前記第1比較器は、前記参照電圧と前記第1電荷蓄積部の第1のアナログ信号とを比較し、比較結果に基づいて出力する信号を反転し、前記第2比較器は、前記参照電圧と前記第2電荷蓄積部の第2のアナログ信号とを比較し、比較結果に基づいて出力する信号を反転し、前記第2比較器は、前記第1比較器が出力する信号を反転するタイミングより、遅いタイミングで出力する信号を反転してもよい。
前記参照電圧は、前記第1比較器をオートゼロにするための第1参照レベルと、前記第2比較器をオートゼロにするための前記第1参照レベルとは異なる第2参照レベルとを有し、前記第1比較器は、前記第1参照レベルから第1オフセット電圧を減算したレベルと、前記第1のアナログ信号の黒レベルのアナログ信号から第2オフセット電圧を減算したレベルとが同電位となるようにオートゼロさせており、前記第2比較器は、前記第2参照レベルから第3オフセット電圧を減算したレベルと、前記第2のアナログ信号の黒レベルのアナログ信号から第4オフセット電圧を減算したレベルが同電位となるようにオートゼロさせてもよい。
前記第1のアナログ信号及び前記第2のアナログ信号は、黒レベルのアナログ信号及び信号レベルのアナログ信号からなり、前記第1のカウンタ回路は、前記差分回路が出力する信号に応じたパルス列のパルス数をカウントする複数のフリップフロップ回路と、前記複数のフリップフロップ回路の前段にそれぞれ接続され、自身に入力される入力信号、ロー信号、及びハイ信号のうち、何れか1つを選択して出力信号して後段のフリップフロップ回路のクロック端子にそれぞれ出力する複数のスイッチ回路と、前記入力信号、前記ロー信号、及び前記ハイ信号のうち、何れか1つを選択するように前記スイッチ回路を制御するスイッチ回路制御信号を生成する制御信号生成回路と、カウンタ値を2の補数に変換するための1パルスを生成するパルス生成回路と、を有し、前記複数のスイッチ回路のうち、初段のスイッチ回路には、前記差分回路が出力する信号に応じたパルス列が前記入力信号として入力され、前記初段のスイッチ回路以外の他のスイッチ回路には、前段のフリップフロップ回路の反転出力信号が前記入力信号として入力され、前記AD変換器は、前記第1のアナログ信号と前記第2のアナログ信号とを比較する第3比較器と、前記第3比較器の比較結果に基づいて、前記黒レベルの前記差分信号をデジタル信号に変換する第1AD変換期間から前記信号レベルの前記差分信号をデジタル信号に変換する第2AD変換期間に切り替わる第1の補数変換期間及び前記第2AD変換期間終了後の第2の補数変換期間にカウンタ値を前記2の補数に変換するか否かを判定する判定回路と、前記判定回路の判定結果に基づいて、前記制御信号生成回路及び前記パルス生成回路を制御して、カウンタ値の前記2の補数変換の実行、非実行を制御する補数制御回路と、を有し、前記補数制御回路は、前記制御信号生成回路に、前記複数のスイッチ回路が前記入力信号を出力するように制御させて、前記複数のフリップフロップ回路に前記差分信号に応じたパルス列のパルス数をアップカウントさせ、カウンタ値を前記2の補数に変換させると判定した前記補数変換期間には、前記制御信号生成回路に、前記複数のスイッチ回路が前記ロー信号及び前記ハイ信号を出力するように制御させて、カウントされたカウンタ値を1の補数に変換し、1の補数の変換後、前記入力信号を出力するように前記複数のスイッチ回路を制御させるとともに、前記1パルスを生成して初段のスイッチ回路に入力するように前記パルス生成回路を制御してもよい。
前記判定回路は、黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より大きい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より大きい場合は、カウンタ値を、前記第1の補数変換期間に前記2の補数に変換し、前記第2の補数変換期間に前記2の補数に変換しないと判定し、黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より小さい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より大きい場合は、第1及び第2の補数変換期間にカウンタ値を前記2の補数に変換しないと判定し、黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より大きい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より小さい場合は、カウンタ値を、前記第2の補数変換期間に前記2の補数に変換し、前記第1の補数変換期間に前記2の補数に変換しないと判定し、黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より小さい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より小さい場合は、前記第1の補数変換期間及び第2の補数変換期間に、カウンタ値を前記2の補数に変換すると判定してもよい。
前記スイッチ回路は、第1トランスファーゲートと、第2トランスファーゲートとを有し、前記スイッチ回路制御信号は、前記第1トランスファーゲートに入力される、カウンタ値を前記1の補数に変換させる第1制御信号と、前記第1トランスファーゲート及び前記第2トランスファーゲートのオンオフを制御する第2制御信号とを有し、前記第2トランスファーゲートには、前記入力信号が入力されてもよい。
前記第1電荷蓄積部と第2電荷蓄積部は、異なる単位画素内に設けられていてもよい。
前記第1電荷蓄積部と第2電荷蓄積部は、同一の単位画素内に設けられていてもよい。
前記AD変換器は、前記第1比較器から出力される信号に応じたパルス列のパルス数をカウントして、デジタル信号に変換する第2のカウンタ回路を更に備えてもよい。
本願発明によれば、AD変換器で、第2露光期間に画素に入射した光量を示すアナログ信号から、第1露光期間に画素に入射した光量を示すアナログ信号を減算するので、第2露光期間に画素に入射した光量を示すアナログ信号−第1露光期間に画素に入射した光量を示すアナログ信号を示すデジタル値を得ることができる。すなわち、異なる電荷蓄積部に蓄積された電荷量同士の差分演算を、AD変換の際に行うことができるので、カウンタの削減、消費電力の削減、および、ノイズの削減ができる。
第2比較器は、第1比較器が出力する信号を反転させるタイミングより遅いタイミングで信号を反転させるので、第2露光期間に画素に入射した光量を示すアナログ信号−第1露光期間に画素に入射した光量を示すアナログ信号の差分信号を確実に算出することができ、差分信号を示すデジタル値を得ることができる。
また、複数のフリップフロップ回路でカウントされたカウンタ値を1の補数、2の補数に変換することで、アップカウントのみを行うカウンタ回路を、アップダウンカウントするカウンタ回路として機能させることができる。また、カウンタ回路をアップカウントのみとしたので、回路動作が簡易になり、スイッチ回路の構成を簡易化することができ、カウンタ回路の実装面積を小さくすることができる。また、カウンタ値を2の補数で表現するので、デジタル論理回路で扱い易くなり、複数の画素値をカウンタ加算する場合でも、対応することができる。
また、第1のアナログ信号と第2のアナログ信号とを比較し、該比較結果に基づいて第1の補数変換期間、第2の補数変換期間でカウンタ値を2の補数に変換するか否かを判定し、該判定結果に基づいて2の補数変換の実行、非実行を制御するので、黒レベルの第2のアナログ信号が、黒レベルの第1のアナログ信号よりレベルが高い場合でも、信号レベルの第2のアナログ信号が、黒レベルの第1のアナログ信号よりレベルが高い場合でも、第2露光期間に画素に入射した光量を示すアナログ信号−第1露光期間に画素に入射した光量を示すアナログ信号の差分信号を確実に算出することができ、該差分信号のデジタル値を得ることができる。
TOFの原理を説明するための図である。 画素のスイッチング素子に送られる信号にタイミングチャートを示す図である。 に示す画素リセットのタイミングt1時における画素の回路状態図及びポテンシャル図である。 に示す露光のタイミングt2時における画素の回路状態図及びポテンシャル図である。 に示すFDリセットのタイミングt3時における画素の回路状態図及びポテンシャル図である。 に示す黒レベル読出し期間のタイミングt4時における画素の回路状態図及びポテンシャル図である。 に示す画素読出し期間のタイミングt5時における画素の回路状態図及びポテンシャル図である。 本実施の形態の固体撮像装置の構成を示す図である。 図8に示すカウンタ装置の構成を示すブロック図である。 図9で示したスイッチ回路の回路構成の一例を示す図である。 スイッチ回路制御信号BRによってスイッチ回路から出力される信号Outの波形を示す図である。 図9で示したカウンタ回路の動作を説明するためのタイミングチャート図である。 複数のカウンタ回路が並列に配置された様子の一例を示す図である。 図8に示す固体撮像装置の動作の一例を示すタイムチャートである。 図8に示す固体撮像装置の動作の他の例を示すタイムチャートである。 図8に示す第1比較器の構成を示す図である。 第1比較器及び第2比較器の動作を示すタイムチャートである。 異なるレベルでオートゼロにされる第1比較器及び第2比較器の動作を示すタイムチャートである。 変形例1のAD変換器の構成を示す図である。 図19に示す判定回路の構成を示す図である。 比較結果信号と判定信号の真理値表を示す図である。 変形例1における固体撮像装置の動作の一例を示すタイムチャートである。 変形例1における固体撮像装置の動作の一例を示すタイムチャートである。 変形例1における固体撮像装置の動作の一例を示すタイムチャートである。 変形例1における固体撮像装置の動作の一例を示すタイムチャートである。 変形例2の画素の構成を示す図である。 変形例2の固体撮像装置の構成を示す図である。 変形例3の固体撮像装置の構成を示す図である。 変形例3の固体撮像装置の他の構成を示す図である。 変形例4の固体撮像装置の構成を示す図である。 変形例4の固体撮像装置の他の構成を示す図である。 図9の制御信号生成回路を示す回路図である。 図32の制御信号生成回路から出力される第1制御信号BR0及び第2制御信号BR1の波形を示す図である。
本発明に係る固体撮像装置について、好適な実施の形態を掲げ、添付の図面を参照しながら以下、詳細に説明する。
まず、実施の形態の固体撮像装置を説明する前に、図1を用いてTOFの原理を簡単に説明する。光(例えば、レーザー光)を被写体に照射する図示しない照射部が光を照射しない状態で、且つ、環境光のみを一定時間(Tsense)受光する第1露光期間のときに、図示しない画素が有する受光部は、入射光に応じて光電変換を行い、電子(電荷)を生成し、画素が有する電荷蓄積部は、第1露光期間に発生した電子を取り込む。ここでは、第1露光期間は2回あり、それぞれの第1露光期間で画素は光電変換し、発生した電子を電荷蓄積部に取り込む。1回目の第1露光期間に前記画素に入射する光量をQCBとし、2回目の第1露光期間に前記画素に入射する光量をQCAとする。
また、前記照射部から照射された光の前記反射光を受光する期間を有する第2露光期間のときに、前記した受光部は、入射光に応じて光電変換を行い、電子(電荷)を生成し、前記した電荷蓄積部は、第2露光期間に発生した電子を取り込む。ここでは、前記画素は、照射部が光を照射している状態で、且つ、前記照射部から照射された光の反射光及び環境光を一定時間(Tsense)受光する1回目の第2露光期間と、前記照射部が光の照射を終了してから一定時間(Tsense)光を受光する2回目の第2露光期間とで光電変換を行う。1回目の第2露光期間に前記画素に入射した光量をQBとし、2回目の第2露光期間に前記画素に入射した光量をQAとする。なお、Ilaserは、前記照射された光の反射光の強度を示し、Ibackは、環境光の強度を示す。
したがって、QA−QCA=Ilaser×Tdelay,QB−QCB=Ilaser×Tsense,の関係式が成り立つ。Tdelayは、照射した光が被写体に反射して戻ってくるまでの時間である。
上述した式から、Tdelay=Tsense×(QA−QCA)/(QB−QCB)の関係式が導き出せ、被写体までの距離Zは、Z=c×Tdelay/2=c×Tsense×(QA−QCA)/2(QB−QCB)となる。ここでcは光速である。したがって、被写体までの距離を求めるためには、環境光を除去しなければならず、QA−QCA、QB−QCBを示す情報が必要となる。
次に、一般的な画素の基本的な動作について簡単に説明する。図2は、画素のスイッチング素子に送られる信号のタイミングチャートを示す図であり、図3〜図7は、図2のタイミングチャートに示すタイミングt1〜タイミングt5における画素の回路状態図及びポテンシャル図である。
画素10は、光電変換素子12、第1スイッチング素子SW1、FD(フローティングディフュージョン)14、第2スイッチング素子SW2、電荷排出部16、画素アンプ18とを有する。
光を電荷(電子)に変換する光電変換素子12とFD(電荷保持部)14とは、第1スイッチング素子SW1を介して接続されている。第1スイッチング素子SW1は、例えば、nチャネル型MOSトランジスタで構成されている。第1スイッチング素子SW1に画素電荷転送信号を供給することで、第1スイッチング素子SW1のオン・オフを選択的に制御することができる。第1スイッチング素子SW1をオンにすることで、光電変換素子12に蓄積された電荷をFD14に転送することができる。
FD14と電荷排出部16とは、第2スイッチング素子SW2を介して接続され、電荷排出部16には、図示しない電源から正の電源電圧VDDが供給されている。第2スイッチング素子SW2は、例えば、nチャネル型MOSトランジスタで構成されており、第2スイッチング素子SW2に画素リセット信号を供給することで、第2スイッチング素子SW2のオン・オフを選択的に制御することができる。第2スイッチング素子SW2をオンにすることで、FD14に存在する電荷を、電荷排出部16を通じて排出することができる。
また、第1スイッチング素子SW1及び第2スイッチング素子SW2をオンにすることで、光電変換素子12及びFD14に存在する電荷を排出する(吐き捨てる)ことできる。これにより、画素10をリセットすることができる。第1スイッチング素子SW1、第2スイッチング素子SW2、及び電荷排出部16は、リセット部として機能する。
画素アンプ18は、垂直信号線に接続されており、画素アンプ18によりFD14の電圧を表す信号(アナログ信号)が垂直信号線20から読み出される。
図3は、図2に示す画素リセットのタイミングA時における画素10の回路状態図及びポテンシャル図である。タイミングA時には、High(1)の画素リセット信号が第2スイッチング素子SW2に、High(1)の画素電荷転送信号が第1スイッチング素子SW1に供給されるので、第1スイッチング素子SW1及び第2スイッチング素子SW2はオン状態となる。したがって、回路状態図の下に示されたポテンシャル図を見るとわかるように、光電変換素子12に蓄積されている電荷と、FD14に存在する電荷は、電荷排出部16から排出され、画素10がリセットされる。
図4は、図2のタイミングB時における画素10の回路状態図及びポテンシャル図である。タイミングB時には、第1スイッチング素子SW1及び第2スイッチング素子SW2には、Highの信号が供給されていないで(Low(0)の信号が供給されているので)、第1スイッチング素子SW1及び第2スイッチング素子SW2は共にオフとなる。回路状態図の下に示されたポテンシャル図を見るとわかるように、光電変換素子12とFD14との間、及び、FD14と電荷排出部16との間に電位障壁ができているのがわかる。光電変換素子12とFD14との間の電位障壁により、光電変換素子12に光電変換した電荷が蓄積される。
図5は、図2に示すFDリセットのタイミングC時における画素10の回路状態図及びポテンシャル図である。タイミングC時には、第1スイッチング素子SW1にはLowの画素電荷転送信号が供給され、第2スイッチング素子SW2にHighの画素リセット信号が供給されているので、第1スイッチング素子SW1はオフ、第2スイッチング素子SW2はオンとなる。これにより、ポテンシャル図を見るとわかるように、FD14に存在する電荷が電荷排出部16から排出される。ここで、FD14の電荷を排出する理由は、光電変換素子12に蓄積された電荷をFD14に転送するので、その転送前にFD14に存在する電荷をリセットするためである。黒レベルの電圧信号とは、リセットされた画素の電圧信号のことをいい、詳しくは、リセットされたFD14の電圧を示す信号のことをいう。
図6は、図2に示す黒レベル読出し期間のタイミングD時における画素10の回路状態図及びポテンシャル図である。タイミングD時には、第1スイッチング素子SW1及び第2スイッチング素子SW2には、Lowの信号が供給されているので、第1スイッチング素子SW1及び第2スイッチング素子SW2はオフとなる。ポテンシャル図を見るとわかるように、光電変換素子12とFD14との間、及び、FD14と電荷排出部16との間に電位障壁ができる。このタイミングDにおいて、FD14のアナログ信号(例えば、電圧信号)、つまり、黒レベルのアナログ信号が垂直信号線20から読み出される。
図7は、図に示すタイミングE時における画素10の回路状態図及びポテンシャル図である。タイミングE時には、第1スイッチング素子SW1にHighの画素電荷転送信号が供給され、第2スイッチング素子SW2にはLowの画素リセット信号が供給されているので、第1スイッチング素子SW1はオンになり、第2スイッチング素子SW2はオフになる。ポテンシャル図を見るとわかるように、光電変換素子12に蓄積された電荷はFD14に転送される。
その後、第1スイッチング素子SW1はオフになり、FD14のアナログ信号(例えば、電圧信号)、つまり、光電変換により得られた画素のアナログ信号(信号レベルのアナログ信号)が垂直信号線20から読み出される。
以上が一般的な画素の動作の説明であるが、本実施の形態での画素は、電荷蓄積部を備えてもよい。この場合は、光電変換素子12が光電変換した電荷は電荷蓄積部に蓄積され、その後FD14に転送されて蓄積された電荷量を示すアナログ信号が垂直信号線20を介して読み出される。
次に、図8を用いて本実施の形態の固体撮像装置30の構成を説明する。固体撮像装置30は、マトリクス状に配列された複数の単位画素10を有する画素アレイ32と、画素アレイ32の画素10を駆動させるVドライバ34と、前記画素10の電荷蓄積部(FD14)のアナログ信号VQA、VQCA、VQB、VQCBを複数のAD変換器36に出力する垂直信号線38、40、42、44と、スイッチ46を介して複数のAD変換器36に接続される水平転送線48と、水平転送線48の一端に接続された出力回路50とを備える。
AD変換器36は、第1比較器60、第2比較器62、差分回路64、アンド回路66、及びカウンタ回路68を有する。固体撮像装置30は、レベルが漸次変化する参照電圧(Vref)を生成する参照電圧生成部52を有し、参照電圧生成部52は、生成した参照電圧を第1比較器60及び第2比較器62の+端子に出力する。参照電圧は、初期レベルから鋸歯(ランプ:RAMP)状となるように段階状に時間変化させた電圧である。
測距のための照射光を照射する前記照射部が光を照射しない状態で、且つ、環境光のみを一定時間受光する前記第1露光期間に得られた第1画素10a、10bのアナログ信号(第1のアナログ信号)VQCA、VQCBは、垂直信号線40、44を介してAD変換器36の第1比較器60の−端子に入力される。第1画素10a、10bは、第1露光期間の光電変換電子を出力する。
前記照射部が照射した光の反射光及び環境光を受光することができる期間を含む一定時間受光する前記第2露光期間に得られた第2画素10c、dのアナログ信号(第2のアナログ信号)VQA、VQBは、垂直信号線38、42を介して、AD変換器36の第2比較器62の−端子に入力される。第1画素10c、10dは、第1露光期間の光電変換電子を出力する。
垂直信号線38に接続される第2画素10cは、前記照射部が光照射直後の第2露光期間の光電変換電子を出力する。該第2露光期間に得られた第2画素10cの第2のアナログ信号VQAは、垂直信号線38を介して、第1のアナログ信号VQCAが入力されるAD変換器36の第2比較器62の−端子に入力される。
また、垂直信号線42に接続される第2画素10dは、前記照射部が光を照射している状態の第2露光期間の光電変換電子を出力する。該第2露光期間に得られた第2画素10dの第2のアナログ信号V Bは、垂直信号線42を介して、第1のアナログ信号VQCBが入力されるAD変換器36の第2比較器62の−端子に入力される。
第1比較器60は、参照電圧と第1画素10aの第1のアナログ信号VQCA、又は、第1画素10bの第2のアナログ信号VQCBとを比較することで、第1のアナログ信号VQCA、又は第1のアナログ信号VQCBに応じて、1/0が反転する信号を出力する。
第2比較器62は、参照電圧と、第2画素10cの第2のアナログ信号VQA又は第2画素10dの第2のアナログ信号VQBとを比較することで、第2のアナログ信号VQA、又は第2のアナログ信号VQBに応じて、1/0が反転する信号を出力する。
差分回路64は、排他的論理和回路(EXOR回路)であり、第1比較器60から出力された第1のアナログ信号VQCA、又は、第1のアナログ信号VQCBに応じた信号と、第2比較器62から出力された第2のアナログ信号VQA、又は第2のアナログ信号VQBに応じた信号とを差分して差分信号を出力する。差分回路64により、第1のアナログ信号VQCAと、第2のアナログ信号VQAとの差分信号、又は、第1のアナログ信号VQCBと、第2のアナログ信号VQBとの差分信号が出力されることになる。なお、差分回路64は、位相差検出器であってもよい。
差分回路64から出力される差分信号は、アンド回路66に入力される。また、アンド回路66には、クロック信号(パルス列)が入力される。クロック信号は、基準クロック信号であってもよく、基準クロック信号から生成されたクロック信号であってもよい。アンド回路66は、差分回路64から出力される差分信号がHighの期間だけ、入力されたクロック信号をカウンタ回路68に出力する。これにより、差分信号に応じたパルス列がカウンタ回路68に出力される。
カウンタ回路68は、アンド回路66から出力されたパルス列のパルス数をカウントする。第1のアナログ信号VQCA、VQCB及び第2のアナログ信号VQA、VQBは、黒レベルのアナログ信号と、信号レベルのアナログ信号を有するので、差分信号も黒レベルの差分信号と、信号レベルの差分信号とを有する。画素本来の信号は、「−黒レベル+信号レベル」なので、カウンタ回路68は、黒レベルの差分信号に応じたパルス列のパルス数のカウンタ値と、信号レベルの差分信号に応じたパルス列のパルス数のカウンタ値とを減算処理することで、第2画素10c又は10d本来の信号から、第1画素10a又は10b本来の信号を減算した差分信号を得ることができる。
本実施の形態のカウンタ回路68は、アップカウントのみを行うことで、アップダウンカウントが可能なカウンタ回路である。カウンタ回路68がカウントしたカウンタ値(デジタル値)は、スイッチ46を介して水平転送線48に転送され、水平転送線48は、カウンタ回路68から送られてきたデジタル値は、出力回路50から出力される。
次に、図9を用いて、図8に示すカウンタ回路68の構成を説明する。カウンタ回路68は、ビット反転機能付き非同期カウンタ回路である。カウンタ回路68は、複数のフリップフロップ回路(ポジティブエッジ型)70と、複数のスイッチ回路72、制御信号生成回路74、及びパルス生成回路76を備える。
複数のフリップフロップ回路70は、カウンタ回路68に入力されたパルス列のパルス数をアップカウントする。複数のスイッチ回路72と複数のフリップフロップ回路70とは交互に接続される。複数のフリップフロップ回路70は、D型フリップフロップ回路であってよい。複数のフリップフロップ回路70は、スイッチ回路72を介してカスケード接続されている。フリップフロップ回路70は、反転出力端子Qバーの出力が自身の入力端子Dに入力されるように接続されている。フリップフロップ回路70の反転出力端子Qバーからの出力信号は、後続のスイッチ回路72に入力される。
それぞれのフリップフロップ回路70の出力端子Qからの出力信号は、カウンタ値の1ビット分を構成する。ここでは、初段のフリップフロップ回路70の出力端子Qからの出力信号をQ0、次段のフリップフロップ回路70の出力端子Qからの出力信号をQ1、3段のフリップフロップ回路70の出力端子Qからの出力信号をQ2、最終段のフリップフロップ回路70の出力端子Qからの出力信号をQ3とする。
フリップフロップ回路70及びスイッチ回路72の数は、カウントしたいビット数分だけ設けられる。図9では、フリップフロップ回路70及びスイッチ回路72は4段階構成となっているので、4ビットとなる。なお、最終段のフリップフロップ回路70は、符号ビットとしても機能する。
複数のスイッチ回路72は、複数のフリップフロップ回路70の前段にそれぞれ接続される。スイッチ回路72は、自身に入力される入力信号In、Low信号(0)、High信号(1)のうち、何れか1つを選択して出力信号Outとして出力する。スイッチ回路72から出力される出力信号Outは、後続のフリップフロップ回路70のクロック端子CKに入力される。初段のスイッチ回路72には、カウントすべきパルス列が入力信号Inとして入力され、初段のスイッチ回路72以外のスイッチ回路72には、前段のフリップフロップの反転出力端子Qバーからの信号が入力信号として入力される。スイッチ回路72は、2−1セレクタ回路である。スイッチ回路72の構成については後述する。
制御信号生成回路74は、入力信号In、Low(ロー)信号、及びHigh(ハイ)信号のうち、何れか1つを選択するようにスイッチ回路72を制御するスイッチ回路制御信号BRを生成する。制御信号生成回路74は、基準クロック信号又は基準クロック信号から生成されたクロック信号を用いて、スイッチ回路制御信号BRを生成する。複数のスイッチ回路72は、制御信号生成回路74が生成したスイッチ回路制御信号BRにしたがって、入力信号In、Low信号、及びHigh信号のうち、何れか1つを選択し、該選択した信号を出力信号Outとして出力する。
複数のスイッチ回路72が、入力信号Inを出力信号Outとして、出力している場合は、複数のフリップフロップ回路70は、初段のスイッチ回路72に入力されたパルス列のパルス数をカウントしている状態となる。その後、制御信号生成回路がLow信号を出力するように複数のスイッチ回路72を制御した後、High信号に出力するように複数のスイッチ回路72を制御すると、複数のフリップフロップ回路70がカウントしたカウンタ値が1の補数に変換される。つまり、カウントしたカウンタ値の1の補数がフリップフロップ回路70に記憶される。
パルス生成回路76は、複数のフリップフロップ回路70でカウントされたカウンタ値を2の補数に変換するための1パルスを生成して、初段のスイッチ回路72に入力する。この1パルスは、1の補数に変換後、再びスイッチ回路72が入力信号Inを出力信号Outとして出力する状態となった後に、初段のスイッチ回路72に入力されることで、2の補数に変換される。つまり、2の補数がフリップフロップ回路70に記憶される。
図10は、図9で示したスイッチ回路72の回路構成の一例を示す図である。スイッチ回路72は、上述したように、入力信号In、Low信号(0)、High信号(1)のうち、何れか1つを選択して出力することから、3−1セレクタとして機能する。しかし、構成は、2−1セレクタ回路である。したがって、回路がシンプルで、チップ占有面積を小さくすることができる。スイッチ回路72は、第1トランスファーゲート80、及び第2トランスファーゲート82を有する。スイッチ回路制御信号BRは、第1トランスファーゲート80に入力され、複数のフリップフロップ回路70のカウンタ値を1の補数に変換させる第1制御信号BR0と、第1トランスファーゲート80及び第2トランスファーゲート82のオン・オフを制御する第2制御信号BR1とを有する。第1トランスファーゲート80及び第2トランスファーゲート82は、第2制御信号BR1が印加されることで、オン・オフが互いに逆になる。例えば、第1トランスファーゲート80がオンの場合は、第2トランスファーゲート82はオフになる。第2トランスファーゲート82には、入力信号Inが入力される。
第1トランスファーゲート80及び第2トランスファーゲート82は、Nチャネル型のトランジスタNとPチャネル型のトランジスタPとからなるCMOSスイッチで構成される。第1トランスファーゲート80のトランジスタN、及び、第2トランスファーゲート82のトランジスタPの各ゲートに、第2制御信号BR1が直接印加される。また、第1トランスファーゲート80のトランジスタP、及び、第2トランスファーゲート82のトランジスタNの各ゲートに、第2制御信号BR1を反転させた信号が直接印加される。これにより、第1トランスファーゲート及び第2トランスファーゲートのオン・オフが互いに逆になる。この第1制御信号BR0及び第2制御信号BR1によって、スイッチ回路72から出力される出力信号Outが制御される。
図11は、スイッチ回路制御信号BRによってスイッチ回路72から出力される信号Outの波形を示す図である。ここで、第1制御信号BR0及び第2制御信号BR1がLowの場合は、第1トランスファーゲート80がオフ、第2トランスファーゲート82がオンとなり、第2トランスファーゲート82に入力信号Inが入力されている場合は、該入力信号Inが出力信号Outとしてそのまま出力される。ここでは、第1制御信号BR0及び第2制御信号BR1がLowの状態を状態aと呼ぶ。
状態aのときは、スイッチ回路制御信号BRによって、それぞれのスイッチ回路72から、後続するフリップフロップ回路70のクロック端子CKに入力信号Inがそれぞれ入力可能な状態となる。
次に、第1制御信号BR0がLowの状態のまま、第2制御信号BR1がHighとなる。この場合は、第1トランスファーゲート80がオン、第2トランスファーゲート82がオフとなるので、第1トランスファーゲート80に入力された第1制御信号BR0がスイッチ回路72の出力信号Outとして出力される。第1トランスファーゲート80に入力される第1制御信号BR0は、Lowなので、出力信号OutはLowとなる。ここでは、第1制御信号BR0がLow、第2制御信号BR1がHighの状態を状態bと呼ぶ。状態bのときは、スイッチ回路制御信号BRによって、それぞれのスイッチ回路72から、後続するフリップフロップ回路70のクロック端子CKにLowの出力信号Outがそれぞれ入力される。
次に、第2制御信号BR1がHighのまま、第1制御信号BR0がHighとなる。この場合は、第1トランスファーゲート80がオン、第2トランスファーゲート82がオフのままであり、第1トランスファーゲート80に入力される第1制御信号BR0がスイッチ回路72の出力信号Outとして出力される。第1トランスファーゲート80に入力される第1制御信号BR0は、Highなので、出力信号OutはHighとなる。ここでは、第1制御信号BR0及び第2制御信号BR1がHighの状態を状態cと呼ぶ。状態cのときは、スイッチ回路制御信号BRによって、それぞれのスイッチ回路72から、後続するフリップフロップ回路70のクロック端子CKにHighの出力信号Outがそれぞれ入力される。スイッチ回路72の出力信号Outは、状態bから状態cに切り替わるときに、LowからHighに切り替わるので、各フリップフロップ回路70の状態値を反転させることができる。つまり、1の補数に変換される。
スイッチ回路72は、状態a、状態b、状態cのように遷移していき、再び状態aに戻る。状態cから状態aに戻るときには、出力信号Outのハザードを防止するために、第1制御信号BR0をHighからLowにするタイミングを、第2制御信号BR1がHighからLowにするタイミングより遅らせる。
このように、スイッチ回路72は、2−1セレクタの回路であるが、スイッチ回路制御信号により、3−1セレクタの機能を実現することができる。
図12は、図9で示したカウンタ回路68の動作を説明するためのタイミングチャート図である。図12では、黒レベルの差分信号に応じたパルス列(第1のパルス列)と、信号レベルの差分信号に応じたパルス列(第2のパルス列)が、初段のスイッチ回路72に入力される場合を例にして説明する。第1のパルス列は、ダウンカウントの対象となるパルス列である。また、第2のパルス列は、アップカウントの対象となるパルス列である。
第1のパルス列のパルス数をカウントする黒レベルカウント期間は、スイッチ回路制御信号BRによりスイッチ回路72が状態aにされる。第1のパルス列が初段にスイッチ回路72に入力される。なお、カウンタ回路68は、第1パルス列のパルス数をカウントする前に、出力端子Qから出力される信号がLowとなるように初期化される。つまり、全てのフリップフロップ回路70をリセットして出力端子Qを‘0’に設定する。
第1のパルス列が初段のスイッチ回路72に入力されると、第1のパルス列のパルス数がカウンタ回路68によってカウントされる。例えば、パルスが1つ入力されると、出力信号Q0の値が‘1’、出力信号Q1、Q2、及びQ3の値が‘0’となるので、カウンタ値は、‘0001’(1)、となる。また、パルスがさらに入力されていくと、カウンタ値は、‘0010’(2)→‘0011’(3)→‘0100’(4)、という具合にアップカウントされていく。カウンタ値の後に括弧書きで示す値は、十進法で表したカウンタ値となる。
黒レベルカウント期間が経過すると、スイッチ回路制御信号BRによって、スイッチ回路72を状態bにしてから、状態cにすると、それぞれのフリップフロップ回路70に保持されている状態値が反転する。つまり、現在のカウンタ値の1の補数に変換される。カウンタ値が、‘0100’、となった後に状態値を反転させているので、反転後のカウンタ値は、‘1011’(11)、となる。しかし、最終段のフリップフロップ回路70は、符号ビットとしても機能し、出力信号Q3の値が「0」のときはプラスを示し、「1」の時はマイナスを示すので、カウンタ値‘1011’を2の補数表現として十進法で示すと、−5となる。
そして、1の補数への変換後、スイッチ回路制御信号BRによって、スイッチ回路72は状態aにされる。パルス生成回路76は、信号レベルカウント期間に入る前に(前記第2のパルス列が入力される前に)、生成した1パルスを初段のスイッチ回路72に入力する。これにより、黒レベルカウント期間にカウントされたカウンタ値が2の補数に変換される。この1パルスが初段のスイッチ回路72に入力されることで、カウンタ値が1の補数である‘1011’に1を加算した値になる。つまり、黒レベルカウント期間にカウントしたカウンタ値を2の補数に変換することになる。2の補数に変換された後の値は、‘1100’(−4)となる。その後、第2のパルス列が初段のスイッチ回路72に入力されることで、第2のパルス列のパルス数を−4からカウントすることになる。
このように、第1のパルス列のパルス数をカウントしたカウンタ値の1の補数を取ってから、2の補数をとることで、第1のパルス列のパルス数をアップカウントしても、結果的に第1のパルス列のパルス数をダウンカウントしたのと同じ結果となる。したがって、「−黒レベルの差分信号+信号レベルの差分信号」となる。
なお、最終段のフリップフロップ回路70は、符号ビットとして機能するので、カウントできる最大ビット数は、最終段のフリップフロップ回路70を除いたフリップフロップ回路70の数となる。したがって、カウントする値に応じて、フリップフロップ回路70の数を変えることは言うまでもない。また、フリップフロップ回路70がネガティブエッジ型の場合は、図11に示す第1制御信号BR0の波形を反転した波形が第1制御信号BR0として第1トランスファーゲート80に入力される。このように、フリップフロップ回路70の構成に応じて、スイッチ回路72が出力する信号は適宜変更可能である。つまり、黒レベルカウント期間から信号レベルカウント期間に切り替わるときに、カウンタ値を2の補数に変換すればよい。
図13は、複数のカウンタ回路68が並列に配置された様子の一例を示す図である。複数のカウンタ回路68は、例えば、撮像素子の画素の列毎に配置される。図13を見るとわかるように、ビット数が多いカウンタ回路68を複数配置する場合、スイッチ回路72の素子数を少なくすれば、カウンタ回路68の実装面積をかなり小さくすることができる。本実施形態では、2−1セレクタ回路で構成されたスイッチ回路72を、3−1セレクタとして機能させるので、3−1セレクタ回路を用いるより、スイッチ回路72の素子数を少なくすることができ、カウンタ回路68の実装面積を小さくすることができる。なお、図13では、制御信号生成回路74及びパルス生成回路76は、省略している。また、フリップフロップ回路70に入力されるrstは、リセット信号である。このリセット信号によりフリップフロップ回路70は、初期化されて、値が‘0’となる。
複数のフリップフロップ回路70でカウントされたカウンタ値を1の補数、2の補数に変換することで、アップカウントのみを行うカウンタ回路68を、アップダウンカウントするカウンタ回路として機能させることができる。また、カウンタ回路68をアップカウントのみとしたので、回路動作が簡易になり、スイッチ回路72の構成を簡易化することができ、カウンタ回路68の実装面積を小さくすることができる。また、カウンタ値を2の補数で表現するので、デジタル論理回路で扱い易くなり、複数の画素値をカウンタ加算する場合でも、対応することができる。
次に、図14に示すタイムチャートを用いて、図8に示す固体撮像装置30の動作の一例を説明する。図8では、第1のアナログ信号VQAと第2のアナログ信号VQCAとを差分してデジタル値に変換する場合を例にしている。Vドライバ34は、画素リセット信号を第1画素10a、第2画素10cに出力するように制御すると、第1画素10aから黒レベルの第1のアナログ信号VQCAが垂直信号線40から読み出され、第2画素10cから黒レベルの第2のアナログ信号VQAが垂直信号線38から読み出される。
読み出された黒レベルの第1のアナログ信号VQCAは第1比較器60の−端子に入力され、黒レベルの第2のアナログ信号VQAは第2比較器62の−端子に入力され、参照電圧は、第1比較器60及び第2比較器62の+端子に入力される。ここで、参照電圧は、黒レベルのアナログ信号をAD変換する第1AD変換期間(黒レベルカウント期間)及び信号レベルのアナログ信号をAD変換する第2AD変換期間(信号レベルカウント期間)で、レベルが漸次低下し、第1AD変換期間及び第2AD変換期間が経過すると、初期レベルに戻る電圧波形を有する。
第1比較器60は、参照電圧と黒レベルの第1のアナログ信号VQCAとを比較して、黒レベルの第1のアナログ信号VQCAに応じた信号を出力する。すなわち、第1比較器60は、参照電圧が黒レベルの第1のアナログ信号VQCAより大きい場合は、High信号を出力し、参照電圧が黒レベルの第1のアナログ信号VQCAより小さくなると、Low信号を出力する。第2比較器62は、参照電圧と黒レベルの第2のアナログ信号VQAとを比較して、黒レベルの第2のアナログ信号VQAに応じた信号を出力する。すなわち、第2比較器62は、参照電圧が黒レベルの第2のアナログ信号VQAより大きい場合は、High信号を出力し、参照電圧が黒レベルの第2のアナログ信号VQAより小さくなると、Low信号を出力する。この第1比較器60及び第2比較器62については、後で詳しく説明する。
図14に示すように、黒レベルの第1のアナログ信号VQCAが黒レベルの第2のアナログ信号VQAよりレベルが高い場合は、第2比較器62から出力される黒レベルの第2のアナログ信号VQAに応じた信号の立下りタイミングが、第1比較器60から出力される黒レベルの第1のアナログ信号VQCAに応じた信号の立下りタイミングより遅くなる。したがって、差分回路64で出力される差分信号は、「黒レベルの第2のアナログ信号VQA−黒レベルの第1のアナログ信号VQCA」となる。そして、カウンタ回路68によって、黒レベルの差分信号に応じたパルス列(黒レベルの差分信号がHighの期間にアンド回路66から出力されるパルス列)のパルス数がカウントされ、「黒レベルの第2のアナログ信号VQA−黒レベルの第1のアナログ信号VQCA」のアナログ信号がデジタル信号に変換される。
黒レベルカウント期間が終わり、信号レベルカウント期間に入る前に、カウンタ回路68は、上述した2の補数制御を行い、カウンタ値は2の補数に変換される。その後、Vドライバ34は、画素電荷転送信号を第1画素10a、第2画素10cに出力することでスイッチSW1をオンにして、光電変換素子12に蓄積された電荷をFD14に転送させて、スイッチSW1をオフにさせる。これにより第1画素10aから信号レベルの第1のアナログ信号VQCAが垂直信号線40から読み出され、第2画素10cから信号レベルの第2のアナログ信号VQAが垂直信号線38から読み出される。
読み出された信号レベルの第1のアナログ信号VQCAは第1比較器60の−端子に入力され、信号レベルの第2のアナログ信号VQAは第2比較器62の−端子に入力され、参照電圧は、第1比較器60及び第2比較器62の+端子に入力される。
第1比較器60は、参照電圧と信号レベルの第1のアナログ信号VQCAとを比較して、信号レベルの第1のアナログ信号VQCAに応じた信号を出力する。第2比較器62は、参照電圧と信号レベルの第2のアナログ信号VQAとを比較して、信号レベルの第2のアナログ信号VQAに応じた信号を出力する。
図14に示すように、信号レベルの第1のアナログ信号VQCAが信号レベルの第2のアナログ信号VQAよりレベルが高い場合は、第2比較器62から出力される信号レベルの第2のアナログ信号VQAに応じた信号の立下りタイミングが、第1比較器60から出力される信号レベルの第1のアナログ信号VQCAに応じた信号の立下りタイミングより遅くなる。したがって、差分回路64で出力される差分信号は、「信号レベルの第2のアナログ信号VQA−信号レベルの第1のアナログ信号VQCA」となり、環境光を除去した信号レベルのアナログ信号となる。つまり、前記照射部が照射した反射光のみを画素10が仮に受光した場合の信号レベルのアナログ信号となる。カウンタ回路68によって、信号レベルの差分信号に応じたパルス列(信号レベルの差分信号がHighの期間にアンド回路66から出力されるパルス列)のパルス数がカウントされ、「信号レベルの第2のアナログ信号VQA−信号レベルの第1のアナログ信号VQCA」のアナログ信号がデジタル信号に変換される。
このカウンタ回路68は、黒レベルの差分信号に応じたパルス列のパルス数をアップカウントして得られたカウンタ値を2の補数に変換して、信号レベルの差分信号に応じたパルス列のパルス数をアップカウントするので、結果的に「−黒レベルの差分信号+信号レベルの差分信号」のデジタル値を得ることができ、第2画素10c本来の信号から第1画素10a本来の信号を減算した差分信号のデジタル値を得ることができる。つまり、図1で説明した入射光量QA−入射光量QCAの示すデジタル値を得ることができる。なお、第1のアナログ信号VQAと第2のアナログ信号VQCAとを差分し、該差分信号をデジタル値に変換する場合について説明したが、第1のアナログ信号VQBと第2のアナログ信号VQCBとを差分し、該差分信号をデジタル値に変換する場合も同様なので、第1のアナログ信号VQBと第2のアナログ信号VQCBとの差分信号のデジタル値変換に関する説明は省略する。
VQAとVQCAの黒レベルの高低の関係はその瞬間でのノイズに依存しランダムである。そのため、例えば、図15に示すように、黒レベルの第2のアナログ信号VQAが黒レベルの第1のアナログ信号VQCAよりレベルが高くなることもある。この場合、第2比較器62から出力される黒レベルのアナログ信号VQAに応じた信号の立下りタイミングが、第1比較器60から出力される黒レベルのアナログ信号VQCAに応じた信号の立下りタイミングより早くなり、差分回路64で出力される差分信号は、「−黒レベルの第2のアナログ信号VQA+黒レベルの第1のアナログ信号VQCA」となり、+、−の符号が逆になってしまう。カウンタ回路68は、該差分信号に応じたパルス列のパルス数がカウントする。
図15の黒レベルカウント期間における差分回路64が出力する差分信号がHighとなる期間と、図14の黒レベルのカウント期間における差分回路64が出力する差分信号がHighになる期間とは、仮に同じ長さの期間とすると、図15でカウントされた黒レベルの差分信号に応じたパルス列のパルス数のカウンタ値と、図14でカウントされた黒レベルの差分信号に応じたパルス列のパルス数のカウンタ値とは、符号が逆であるにもかかわらず、同じになってしまう。
また、図15に示すように、信号レベルの第2のアナログ信号VQAは、信号レベルの第1のアナログ信号VQCAよりレベルが低いので、第2比較器62から出力される信号レベルのアナログ信号VQAに応じた信号の立下りタイミングが、第1比較器60から出力される信号レベルのアナログ信号VQCAに応じた信号の立下りタイミングより遅くなり、差分回路64で出力される信号レベルの差分信号は、「信号レベルの第2のアナログ信号VQA−信号レベルの第1のアナログ信号VQCA」となり、カウンタ回路68によって該差分信号に応じたパルス列のパルス数がカウントされる。
図15の信号レベルの差分信号がHighとなる期間と、図14の信号レベルの差分信号がHighになる期間とは、仮に同じ長さの期間とすると、図15でカウントされた信号レベルの差分信号に応じたパルス列のパルス数のカウンタ値と、図14でカウントされた信号レベルの差分信号に応じたパルス列のパルス数のカウンタ値とは同じとなる。
図15で示すような第1のアナログ信号VQCA及び第2のアナログ信号VQAが、第1比較器60及び第2比較器62に送られてきた場合であっても、黒レベルカウント期間が終わり、信号レベルカウント期間に入る前に、カウンタ回路68は、2の補数制御を行って、カウンタ値を2の補数に変換するので、図1で説明した入射光量QA−入射光量QCAを示すデジタル値を得ることができないばかりか、図14で示すカウンタ値(第2画素10c本来の信号から第1画素10a本来の信号を減算した差分信号のデジタル値)と同じ値になってしまう。
そこで、第2比較器62が出力する信号が立下がるタイミングを、第1比較器が出力する信号が立下がるタイミング(反転するタイミング)より遅くさせるように、第1比較器60及び第2比較器62とを設定することで、VQCAとVQAの高低の関係が異なっていても、差が同じなら同じカウンタ値になってしまう(符号が判定できない)問題を解決する。すなわち、第1比較器60及び第2比較器62のオートゼロのレベルを異ならせる。
図16は、第1比較器60の構成を示す図である。図17は、第1比較器60及び第2比較器62の動作を示すタイムチャートである。図17は、第1比較器60の通常のオートゼロの動作を示す。なお、第2比較器62は第1比較器60と同じ構成なので、第1比較器60についてのみ説明する。コンデンサC3のスイッチSW3が接続されていない側には参照電圧が入力され、コンデンサC4のスイッチSW4が接続されていない側には第1画素10a又は10bからのアナログ信号VQCA又はVQCBが入力される。第1画素10a又は10bからの第1のアナログ信号VQCA又はVQCBは、黒レベルの第1のアナログ信号VQCA又はVQCBと信号レベルの第1のアナログ信号VQCA又はVQCBとを有する。
参照電圧の波形は、ランプ波形の前に第1比較器60をオートゼロにするための参照レベルを有する。画素リセット信号が第1画素10a又は10bに供給されると、黒レベルの第1のアナログ信号VQCA又はVQCBが第1比較器60に入力される。その後、前記オートゼロにする参照レベルの参照電圧が第1比較器60に入力されると、Low信号のPAZ1信号がスイッチSW3及びスイッチSW4に入力されて、スイッチSW3及びスイッチSW4をオンにさせる。スイッチSW3及びスイッチSW4がオンになると、スイッチSW3とコンデンサC3との間のノードAZREFと、スイッチSW4とコンデンサC4の間のノードAZVSLとは同電位となる。コンデンサC3には、第1オフセット電圧(前記オートゼロにする参照レベル−AZREFの電圧レベル)となる電荷が蓄積され、コンデンサC4には、第2オフセット電圧(黒レベルの第1のアナログ信号VQCA又はVQCB−AZVSLの電圧レベル)となる電荷が蓄積される。このスイッチSW3及びスイッチSW4をオンにして、ノードAZREFとノードAZVSLを同電位にすることをオートゼロと呼ぶ。
その後、スイッチSW3及びスイッチSW4には、High信号のPAZ1信号が入力されて、スイッチSW3及びスイッチSW4はオフになる。スイッチSW3及びスイッチSW4のオフ後は、AZREFの電圧レベルは、参照電圧の変化に応じて変動し(AZREFの電圧レベル=参照電圧−第1オフセット電圧となり)、AZVSLの電圧レベルは、第1のアナログ信号VQCA又はVQCBの変化に応じて変動する(電圧AZVSL=第1のアナログ信号VQCA又はVQCB−第2オフセット電圧となる)。第1比較器60は、AZREFの電圧レベルがAZVSLの電圧レベルより大きい場合は、High信号を出力し、AZREFの電圧レベルがAZVSLの電圧レベルより小さくなると、出力する信号を反転させてLow信号を出力する。なお、第2比較器62のコンデンサC3の電圧を第3オフセット電圧と呼び、コンデンサC4の電圧を第4オフセット電圧と呼ぶ。また、PAZ1信号は、図示しない信号生成回路によって生成される。
第1比較器60及び第2比較器62は、このような機能を有することから、第2比較器が出力する信号が反転するタイミングを、第1比較器が出力する信号が反転するタイミングより遅くさせるために、第2比較器62のオートゼロの参照レベルを、第1比較器60のオートゼロの参照レベルより低くする。つまり、参照電圧は、第1比較器60をオートゼロにする第1参照レベルと、第2比較器62をオートゼロにする、第1参照レベルより低い第2参照レベルとを有する。第1参照レベルの参照電圧が第1比較器60に入力されているときに、第1比較器60のスイッチSW3及びスイッチSW4をオンにすることでオートゼロを行い、第2参照レベルの参照電圧が第2比較器62に入力されているときに、第2比較器62のスイッチSW3及びスイッチSW4をオンにすることでオートゼロを行う。
図18は、異なるレベルでオートゼロにされる第1比較器60及び第2比較器62の動作を示すタイムチャートである。
参照電圧は、黒レベルカウント期間の前に第1比較器60をオートゼロにするための第1参照レベル、及び、第2比較器62をオートゼロにするための第2参照レベルを有する。第1参照レベルの参照電圧が第1比較器60及び第2比較器62に入力されると、第1比較器60のスイッチSW3及びスイッチSW4にLow信号のPAZ1信号を入力して、第1比較器60のスイッチSW3及びスイッチSW4をオンにさせる(第1比較器60を第1参照レベルでオートゼロにする)。第1比較器60のスイッチSW3及びスイッチSW4にオンになると、第1比較器60のAZREFの電圧レベルとAZVSLの電圧レベルとが同電位となる。その後、参照電圧が第1参照レベルから第2参照レベルに変位する前に、第1比較器60のスイッチSW3及びスイッチSW4をオフにする。
第2参照レベルの参照電圧が第1比較器60及び第2比較器62に入力されると、第2比較器62のスイッチSW3及びスイッチSW4にLow信号のPAZ1信号を入力して、第2比較器62のスイッチSW3及びスイッチSW4をオンにさせる(第2比較器62を第2参照レベルでオートゼロにする)。第2比較器62のスイッチSW3及びスイッチSW4がオンになると、第2比較器62のAZREFの電圧レベルとAZVSLの電圧レベルとが同電位となる。その後、参照電圧が第2参照レベルから初期レベルに変位する前に、第2比較器62のスイッチSW3及びスイッチSW4をオフにする。
第1比較器60は、第1比較器60のAZREFの電圧レベルがAZVSLの電圧レベルより大きい場合は、High信号を出力し、AZREFの電圧レベルがAZVSLの電圧レベルより小さくなると、出力する信号を反転させてLow信号を出力する。また、第2比較器62は、第2比較器62のAZREFの電圧レベルがAZVSLの電圧レベルより大きい場合は、High信号を出力し、AZREFの電圧レベルがAZVSLの電圧レベルより小さくなると、出力する信号を反転させてLow信号を出力する。ここで、第2参照レベルは第1参照レベルよりも低いので、第2比較器62が出力する信号がHighからLowに切り替わるタイミングが、第1比較器60が出力する信号がHighからLowに切り替わるタイミングより遅くなる。
これにより、第2のアナログ信号VQA、VQBが第1のアナログ信号VQCA、VQCBよりレベルが高い場合であっても、第2比較器62からアナログ信号VQA、VQBに応じた信号の立下りタイミングが、第1比較器60から出力される信号レベルのアナログ信号VQCA、VQCBに応じた信号の立下りタイミングより遅くすることができ、図1で説明した入射光量QA−入射光量QCA及び入射光量QB−入射光量QCB示すデジタル値を得ることができる。
このように、AD変換器36で、入射光量QA又はQBを示すアナログ信号から、入射光量QCA又はQCBを示すアナログ信号を減算することで、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。
また、第1のアナログ信号VQCA、第1のアナログ信号VQCB、第2のアナログ信号VQA、第2のアナログ信号VQBに応じたパルス列のパルス数をそれぞれカウントする場合は、カウンタ回路68の数が多くなり、本実施の形態のカウンタ回路68の2倍の数のカウンタ回路が必要となる。したがって、電力消費量、出力するデータ量が多くなり、更に、カウンタ回路のチップ占有面積も大きくなってしまう。しかし、本実施の形態では、カウンタ回路68を共有するので、カウンタ回路の数を半分にすることでき、電量消費量、出力データ量を少なくすることができる。また、カウンタ回路のチップ占有面積を小さくすることができるので、高集積化が可能な固体撮像装置を提供することができる。また、ノイズ源であるカウンタ回路68の数が少なくなるので、ノイズを低減させることもできる。
(変形例1)
変形例1では、図8に示すAD変換器36に代えて、図19に示すAD変換器90が固体撮像装置30に設けられる。図8に示したAD変換器36の構成部と同じ機能を有する構成部について同様の符号付して説明を省略する。AD変換器90は、第1比較器60、第2比較器62、差分回路64、アンド回路66、及びカウンタ回路68の他に、第3比較器100、判定回路102、及び補数制御回路104を更に有する。
第3比較器100は、第1画素10a又は10bから出力される第1のアナログ信号VQCA又はVQCBと、第2画素10c又は10dから出力される第2のアナログ信号VQA又はVQBとを比較する。第3比較器100の+端子には、第2のアナログ信号VQA又はVQBが入力され、−端子には、スイッチSW5を介して、第1のアナログ信号VQCA又はVQCB、及び、第2のアナログ信号VQA又はVQBの何れか一方のアナログ信号が入力される。
第3比較器100は、第1比較器60と同様の構成の比較器であり、第1のアナログ信号VQCA又はVQCBと第2のアナログ信号VQA又はVQBとの比較前に、スイッチSW5により、第2のアナログ信号VQA又はVQBが第3比較器100の−端子に入力される。この場合は、+端子及び−端子に第2のアナログ信号VQA又はVQBが入力された状態となる。この状態で、第3比較器100は、オートゼロに設定される。つまり、第3比較器100のスイッチSW3及びスイッチSW4がオンにされる。その後、スイッチSW5により、第1のアナログ信号VQCA又はVQCBが第3比較器100に入力される。
第3比較器100は、黒レベルカウント期間終了後で、且つ、画素電荷転送信号が画素10に供給される前の第1比較タイミング、及び、画素電荷転送信号が画素10に供給された後で、且つ、信号レベルカウント期間開始前の第2比較タイミングで、第1のアナログ信号VQCA又はVQCBと第2のアナログ信号VQA又はVQBとを比較する。第3比較器100は、第2のアナログ信号VQA又はVQBが第1のアナログ信号VQCA又はVQCBより大きい場合はHigh信号を出力し、第2のアナログ信号VQA又はVQBが第1のアナログ信号VQCA又はVQCBより小さい場合はLow信号を出力する。第3比較器100は、第1比較タイミングで、黒レベルの第1のアナログ信号VQCA又はVQCBと、黒レベルの第2のアナログ信号VQA又はVQBとを比較し、第2比較タイミングで、信号レベルの第1のアナログ信号VQCA又はVQCBと、信号レベルの第2のアナログ信号VQA又はVQBとを比較する。
第3比較器100の比較結果は、判定回路102に入力される。判定回路102は、黒レベルカウント期間後であり且つ、信号レベルカウント期間開始前の第1の補数変換期間、及び、信号レベルカウント期間終了後の第2の補数変換期間の両方の期間、又は一方の期間でカウンタ値を2の補数に変換させるか、若しくは、両方の期間でカウンタ値を2の補数に変換させないかを判定する。
補数制御回路104は、判定回路の判定結果に基づいて、制御信号生成回路74及びパルス生成回路76を制御して、カウンタ回路68による2の補数変換の実行、非実行を制御する。
図20は、判定回路102の構成を示す図である。判定回路102は、EXNOR回路106を有する。EXNOR回路106に入力される比較結果信号Aは、第1比較タイミングにおける第3比較器100の比較結果を示す信号であり、比較結果信号Bは、第2比較タイミングにおける第3比較器100の比較結果を示す信号である。判定回路102は、比較結果信号Aと比較結果信号Bとに基づいて判定信号αを出力し、比較結果信号Bをそのまま判定信号βとして出力する。判定信号αは、第1の補数変換期間でカウンタ値を2の補数に変換させるか否かを示す情報であり、判定信号βは、第2の補数変換期間でカウンタ値を2の補数に変換させるか否かを示す情報である。
図21は、比較結果信号と判定信号の真理値表を示す図である。比較結果信号A及び比較結果信号Bが共にLow信号の場合、判定信号αはHigh、判定信号βはLowとなる。また、比較結果信号AがHigh、比較結果信号がLowの場合は、判定信号α及び判定信号βはLowとなる。比較結果信号AがLow、比較結果信号BがHighの場合は、判定信号αはLow、判定信号βはHighとなる。比較結果信号A及び比較結果信号BがHighの場合は、判定信号α及び判定信号βはHighとなる。
判定信号がHighの場合は、カウンタ値を2の補数に変換すると判定したことを示し、反転信号がLowの場合は、カウンタ値を2の補数に変換しないと判定したことを示している。
次に、図22〜図25に示すタイムチャートを用いて、変形例1における固体撮像装置30を動作の一例を説明する。図22〜図25では、第1のアナログ信号VQAと第2のアナログ信号VQCAとを差分してデジタル値に変換する場合を例にしている。なお、第1のアナログ信号VQBと第2のアナログ信号VQCBとの差分信号のデジタル値変換は、第1のアナログ信号VQAと第2のアナログ信号VQCAとの差分信号のデジタル値変換と同様なので説明を省略する。
第1画素10aから黒レベルの第1のアナログ信号VQCAが垂直信号線40から読み出されると、該第1のアナログ信号VQCAが第1比較器60の−端子に入力され、第2画素10cから黒レベルの第2のアナログ信号VQAが垂直信号線38から読み出されると、第2のアナログ信号VQAが第2比較器62の−端子に入力される。参照電圧は、第1比較器60及び第2比較器62の+端子に入力される。本変形例1においては、第1比較器60のオートゼロのレベルと、第2比較器62のオートゼロのレベルは、同じであってもよい。
第3比較器100は、第1AD変換期間終了後で、且つ、画素電荷転送信号が画素10に供給される前の第1比較タイミングで、第1のアナログ信号VQCAと第2のアナログ信号VQAとを比較し、該比較結果を示す比較結果信号Aを判定回路102に出力する。
図22の第1比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより大きいので、第3比較器100はLow信号の比較結果信号Aを判定回路102に出力する。図23の第1比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより小さいので、第3比較器100はHigh信号の比較結果信号Aを判定回路102に出力する。図24の第1比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより大きいので、第3比較器100はLow信号の比較結果信号Aを判定回路102に出力する。図25の第1比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより小さいので、第3比較器100はHigh信号の比較結果信号Aを判定回路102に出力する。
そして、第3比較器100は、画素電荷転送信号が画素10に供給された後で、且つ、第2AD変換期間開始前の第2比較タイミングで、第1のアナログ信号VQCAと第2のアナログ信号VQAとを比較し、該比較結果を示す比較結果信号Bを判定回路102に出力する。
図22の第2比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより大きいので、第3比較器100はLow信号の比較結果信号Bを判定回路102に出力する。図23の第2比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより大きいので、第3比較器100はLow信号の比較結果信号を判定回路102に出力する。図24の第2比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより小さいので、第3比較器100はHigh信号の比較結果信号Bを判定回路102に出力する。図25の第2比較タイミングにおいては、第1のアナログ信号VQCAが第2のアナログ信号VQAより小さいので、第3比較器100はHigh信号の比較結果信号Bを判定回路102に出力する。
判定回路102は、比較結果信号A及び比較結果信号Bに基づいて、判定信号α及び判定信号βを補数制御回路104に出力する。図21に真理値表に示したように、図22の場合は、比較結果信号AがLow、比較結果信号BがLowなので、判定回路102は、Highの判定信号αを、Lowの判定信号βを補数制御回路104に出力する。図23の場合は、比較結果信号AがHigh、比較結果信号BがLowなので、Lowの判定信号α及び判定信号βを補数制御回路104に出力する。図24の場合は、比較結果信号AがLow、比較結果信号BがHighなので、Lowの判定信号α、Highの判定信号βを補数制御回路104に出力する。図25の場合は、比較結果信号AがHigh、比較結果信号BがHighなので、Highの判定信号α及び判定信号βを補数制御回路104に出力する。
補数制御回路104は、該判定信号α、βに基づいて、カウンタ回路68による2の補数変換の実行、又は、非実行を制御する。補数制御回路104は、判定信号αに基づいて、カウンタ回路68の制御信号生成回路74及びパルス生成回路76を制御して、第1の補数変換期間にカウンタ値の2の補数への変換、非変換を行う。また、補数制御回路104は、判定信号βに基づいて、カウンタ回路68の制御信号生成回路74及びパルス生成回路76を制御して、第2の補数変換期間にカウンタ値の2の補数への変化、非変換を行う。
図22では、判定信号αはHighなので、補数制御回路104は、第1の補数変換期間にカウンタ値を2の補数に変換させる制御を行う。つまり、第1の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を、状態aから状態b、状態cに遷移させていき、再び状態aにさせる。その後、パルス生成回路76を制御して、1パルスを生成させ、初段のスイッチ回路72に該1パルスを入力させて、カウンタ値を2の補数に変換させる。第1の補数変換期間が終了すると、第2AD変換期間が始まる(アンド回路66から信号レベルの差分信号に応じたパルス列が入力される)。
また、判定信号βはLowなので、補数制御回路104は、第2の補数変換期間にカウンタ値を2の補数に変換させる制御を行わない。つまり、第2の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を状態aに保ち、パルス生成回路76あるいはパルス生成回路76の出力を制御して、1パルスの生成を禁止させる。これにより、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。
図23では、判定信号α及び判定信号βはLowなので、補数制御回路104は、第1の補数変換期間及び第2の補数変換期間にカウンタ値を2の補数に変換させる制御を行わない。つまり、第1の補数変換期間及び第2の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を状態aに保ち、パルス生成回路76あるいはパルス生成回路76の出力を制御して、1パルスの生成を禁止させる。これにより、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。
図24では、判定信号αはLowなので、第1の補数変換期間にカウンタ値を2の補数の変換させる制御を行わない。つまり、第1の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を状態aに保ち、パルス生成回路76を制御して、1パルスの生成を禁止させる。
また、判定信号βはHighなので、第2の補数変換期間にカウンタ値を2の補数に変換させる制御を行う。つまり、第2の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を、状態aから状態b、状態cに遷移させていき、再び状態aにさせる。その後、パルス生成回路76を制御して、1パルスを生成させ、初段のスイッチ回路72に該1パルスを入力させて、カウンタ値を2の補数に変換させる。これにより、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。
図24では、判定信号α及び判定信号βはHighなので、補数制御回路104は、第1の補数変換期間及び第2の補数変換期間にカウンタ値を2の補数に変換させる制御を行う。つまり、第1の補数変換期間及び第2の補数変換期間に、スイッチ回路72を制御して、スイッチ回路72の状態を、状態aから状態b、状態cに遷移させていき、再び状態aにさせる。その後、パルス生成回路76を制御して、1パルスを生成させ、初段のスイッチ回路72に該1パルスを入力させて、カウンタ値を2の補数に変換させる。これにより、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCB示すデジタル値を得ることができる。
このように、第1比較タイミングで、黒レベルの第2のアナログ信号VQA、VQBと黒レベルの第1のアナログ信号VQCA、VQCBとを比較し、第2比較タイミングで、信号レベルの第2のアナログ信号VQA、VQBと、黒レベルの第1のアナログ信号VQCA、VQCBとを比較して、第1の補数変換期間に2の補数を行うか否か、第2の補数変換期間に2の補数を行うか否かを判定し、該判定結果に基づいて、第1及び第2の補数変換期間に2の補数変換の実行、又は、非実行を制御する。
これにより、黒レベルの第2のアナログ信号VQA、VQBが、黒レベルの第1のアナログ信号VQCA、VQCBよりレベルが高い場合でも、信号レベルの第2のアナログ信号VQA、VQBが、黒レベルの第1のアナログ信号VQCA、VQCBよりレベルが高い場合でも、図1で説明した入射光量QA−入射光量QCA、又は、入射光量QB−入射光量QCBを示すデジタル値を得ることができる。また、図24及び図25に示すように、カウンタ回路68でカウントされたカウンタ値(デジタル値)がマイナスとる場合でも、カウントが可能となる。また、AD変換器90で、入射光量QA又はQBを示すアナログ信号から、入射光量QCA又はQCBを示すアナログ信号を減算するので、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。変形例1においても、上記実施の形態と同様の効果を得ることができる。
(変形例2)
上記実施の形態では、第1のアナログ信号VQCA、VQCB、及び第2のアナログ信号VQA、VQBをそれぞれ異なる第1画素10a、10b、第2画素10c、10dから得るようにしたが、変形例2では、同一の画素から第1のアナログ信号VQCA、VQCB及び第2のアナログ信号VQA、VQBを得るようにする。
変形例2では、図2〜図7に示す画素10に代えて、図26に示す画素108が用いられる。画素108は、光電変換素子110、コンデンサC10〜C13、スイッチング素子SW10〜SW22、FD112、電荷排出部114、画素アンプ116、FD118、電荷排出部120、画素アンプ122、FD124、電荷排出部126、画素アンプ128、FD130、電荷排出部132、及び画素アンプ134とを有する。
コンデンサC10〜C13は、スイッチSW10、SW13、SW16、SW19を介して、光電変換素子110に接続されている。スイッチSW10、SW13、SW16、SW19の何れかをオンにすることで、光電変換素子110に蓄積された電荷がコンデンサC10〜C13の何れかに転送され蓄積される。例えば、スイッチSW16をオンにすると、光電変換素子110で光電変換された電荷は、コンデンサC12に転送され蓄積される。コンデンサC11は、1回目の第1期間の露光期間により光電変換素子110で生成した電荷が転送され、コンデンサC10には、2回目の第1期間の露光により光電変換素子110に蓄積された電荷が転送される。コンデンサC10、及びコンデンサC11は、第1電荷蓄積部としてそれぞれ機能する。また、コンデンサC13には、1回目の第2期間(前記照射部が光を照射している状態で、且つ、前記照射部から照射された光の反射光及び環境光を一定時間受光する期間)の露光期間により光電変換素子110に蓄積された電荷が転送され、コンデンサC12には、2回目の第2期間(前記照射が光の照射を終了してから一定時間光を受光する期間)の露光期間により光電変換素子110に蓄積された電荷が転送される。コンデンサC12、及びコンデンサC13は、第2電荷蓄積部としてそれぞれ機能する。なお、コンデンサC10〜13は、1回あるいは複数回の露光期間で光電変換された電荷を蓄積してもよい。
コンデンサC10〜C13には、スイッチSW11、SW14、SW17、SW20をそれぞれ介して、FD112、118、124、130が接続されている。スイッチSW11、SW14、SW17、SW20をオンにすると、コンデンサC10〜C13に存在する電荷がFD112、118、124、130に転送される。スイッチSW11、SW14、SW17、SW20に画素電荷転送信号を供給することで、スイッチSW11、SW14、SW17、SW20のオン・オフを選択的に制御することができる。
FD112、118、124、130は、スイッチSW12、SW15、SW18、SW21をそれぞれ介して、電荷排出部114、120、126、132に接続されている。スイッチSW12、SW15、SW18、SW21をオンにすると、FD112、118、124、130に存在する電荷が電荷排出部114、120、126、132を通じて排出される。電荷排出部114、120、126、132には、図示しない電源からの正の電源電圧VDDが供給されている。スイッチSW12、SW15、SW18、SW21に画素リセット信号を供給することで、スイッチSW12、SW15、SW18、SW21のオン・オフを選択的に制御することができる。
画素アンプ116、122、128、134は、FD112、118、124、130のそれぞれの電圧を増幅する。画素アンプ128には垂直信号線38、が接続されており、画素アンプ128から第2のアナログ信号VQAが垂直信号線38に出力される。画素アンプ116には垂直信号線40が接続されており、画素アンプ116から第1のアナログ信号VQCAが垂直信号線40に出力される。画素アンプ134には垂直信号線42が接続されており、画素アンプ134から第2のアナログ信号VQBが垂直信号線42に出力される。画素アンプ122には、垂直信号線44がそれぞれ接続されており、画素アンプ122から第1のアナログ信号VQCBが垂直信号線44に出力される。
このような画素108において、図1に示すような光を受光し、コンデンサC10〜13のそれぞれには、それぞれの露光期間によって光電変換素子110に蓄積された電荷が転送される。その後、スイッチSW12、SW15、SW18、SW21にHighの画素リセット信号を供給して、FD112、118、124、130に存在する電荷が電荷排出部114、120、126、132を通じて排出した後、Lowの画素リセット信号をスイッチSW12、SW15、SW18、SW21に供給する。これにより、垂直信号線38、40、42、44から、黒レベルの第2のアナログ信号VQA、黒レベルの第1のアナログ信号VQCA、黒レベルの第2のアナログ信号VQB、黒レベルの第1のアナログ信号VQCBが読み出される。
その後、スイッチSW11、SW14、SW17、SW20にHighの画素電荷転送信号を供給して、FD112、118、124、130にコンデンサC10〜13に存在する電荷を転送した後、Lowの画素電荷転送信号をスイッチSW11、SW14、SW17、SW20に供給する。これにより、垂直信号線38、40、42、44から、信号レベルの第2のアナログ信号VQA、信号レベルの第1のアナログ信号VQCA、信号レベルの第2のアナログ信号VQB、信号レベルの第1のアナログ信号VQCBが読み出される。
つまり、上記実施の形態では、画素アレイ32は、1つの光電変換素子12と、1つの電荷蓄積部とを備える単位画素10がアレイ状に複数配置されたものであるが、本変形例2では、画素アレイ32は、1つの光電変換素子110と、複数の電荷蓄積部(コンデンサC10〜C13)を有する単位画素108がアレイ状に複数配置されたものである。
図27は、本変形例2の固体撮像装置の構成を示す図である。固体撮像装置30の画素アレイ32の単位画素108は、1つの光電変換素子110と、複数の電荷蓄積部を有していることを示している。図27では、便宜上、画素アレイ32に1つの単位画素108しか表していないが、画素アレイ32には、単位画素108がアレイ状に複数配置されている。
なお、光電変換素子110には、スイッチSW22を介して電荷排出部136が設けられている。電荷排出部136には、図示しない電源からの正の電源電圧VDDが供給されている。これにより、スイッチSW22をオンにすることにより、光電変換素子110に存在する電荷を吐き捨てることができる。
(変形例3)
図28は、変形例3の固体撮像装置30の構成を示す図である。図8に示す構成部と同様の機能を有する構成部については同一の符号を付してある。変形例3は、図8に示す固体撮像装置30に、アンド回路140とカウンタ回路142を更に追加したものである。アンド回路140は、アンド回路66と同様の機能を有し、カウンタ回路142は、カウンタ回路68と同様の機能、つまり、カウンタ値を2の補数に変換する機能を有する。第1比較器60から出力される第1のアナログ信号VQCBに応じた信号が、差分回路64と追加されたアンド回路140に入力される。アンド回路140には、クロック信号も入力される。これにより、追加されたアンド回路140は、第1比較器60から出力される第1のアナログ信号VQCBに応じたパルス列をカウンタ回路142に出力する。カウンタ回路142は、第1のアナログ信号VQCBに応じたパルス列のパルス数をカウントし、第1のアナログ信号VQCBをデジタル信号に変換する。カウンタ回路142は、黒レベルの第1のアナログ信号VQCBに応じたパルス列のパルス数をアップカウントすると、2の補数に変換して、信号レベルの第1のアナログ信号VQCBに応じたパルス列のパルス数をアップカウントする。これにより、環境光のみを撮像した画像を得ることができる。
なお、上記変形例2と同様に、図28に示す画素アレイ32は、1つの光電変換素子110と、複数の電荷蓄積部(コンデンサC10〜C13)を有する単位画素108がアレイ状に複数配置されたものであってもよい。図29に示すように、画素アレイ32の単位画素108は、1つの光電変換素子110と、複数の電荷蓄積部を有していることを示している。図29では、便宜上、画素アレイ32に1つの単位画素108しか表していないが、画素アレイ32には、単位画素108がアレイ状に複数配置されている。
(変形例4)
図30は、変形例4の固体撮像装置30の構成を示す図である。図8に示す構成部と同様の機能を有する構成部については同一の符号を付してある。変形例は、図8に示す固体撮像装置30から、第1画素10b、第1画素10bから第1のアナログ信号VQCBを読み出すための垂直信号線44、垂直信号線44に接続される第1比較器60を外したものである。第1のアナログ信号VQCAと第1のアナログ信号VQCBとは同じ特性の信号が得られることから、第1画素10aで得られた第1のアナログ信号VQCAを、差分回路64に出力することで、図30に示す少ない電荷蓄積部で固体撮像装置30と同様の機能を持たすことができるので、画素の集積度をあげることができる。
なお、上記変形例2と同様に、図30に示す画素アレイ32は、1つの光電変換素子110と、複数の電荷蓄積部(コンデンサC10、C12、C13)を有する単位画素108がアレイ状に複数配置されたものであってもよい。図31に示すように、画素アレイ32の単位画素108は、1つの光電変換素子110と、複数の電荷蓄積部を有していることを示している。図31では、便宜上、画素アレイ32に1つの単位画素108しか表していないが、画素アレイ32には、単位画素108がアレイ状に複数配置されている。
(変形例5)
制御信号生成回路74は、第1制御信号BR0を、第2制御信号BR1から生成するようにしてもよい。図32は、制御信号生成回路74を示す回路図である。制御信号生成回路74は、第2制御信号生成回路150及び遅延回路152を有する。第2制御信号生成回路150は、第2制御信号BR1を生成する。第2制御信号生成回路150が生成した第2制御信号BR1は、遅延回路152に入力される。遅延回路152は、入力された第2制御信号BR1を所定時間遅延させる。この遅延された信号が第1制御信号BR0となる。制御信号生成回路74は、第2制御信号生成回路150が生成した第2制御信号BR1と、遅延回路152から出力された信号、つまり、第1制御信号BR0とを出力する。これにより、シーケンサで2つの制御信号を生成する必要はなくなり、シーケンサの回路を小さくさせることができる。
図33は、図32の制御信号生成回路74から出力される第1制御信号BR0及び第2制御信号BR1の波形を示す図である。図を見るとわかるように、第1制御信号BR0の波形は、第2制御信号BR1の波形を、所定時間だけ遅延させた波形であることがわかる。また、上述したように、第1制御信号BR0及び第2制御信号BR1がLowの場合は状態aとなる。また、第1制御信号BR0がLow、及び第2制御信号BR1がHighの場合は状態bとなる。そして、第1制御信号BR0及び第2制御信号BR1がHighの場合は状態cとなる。
(変形例6)
上記実施の形態、及び、上記変形例1〜5では、電荷蓄積部からは黒のレベルと信号のレベルの両方を垂直信号線に出力するようにしたが、AD変換の高速性向上(=固体撮像装置のフレームレート向上)のために信号レベルのみ出力するようにしてもよい。すなわち、電荷蓄積部からは信号レベルのみを垂直信号線に出力し、AD変換器36あるいは90では、異なる電荷蓄積部から出力された信号レベルの差分のデジタル値を出力してもよい。この場合、画素や電荷蓄積部毎の特性ばらつきの影響を受けるが、固定パターンであれば、予め測定することで、画素や電荷蓄積部毎の変換テーブルを作成することができ、AD変換後のデータを補正することができる。
(変形例7)
なお、上記実施の形態、及び、上記変形例1〜6では、制御信号生成回路74及びパルス生成回路76を、カウンタ回路68の中に設けるようにしたが、カウンタ回路68の外に設けるようにしてもよい。また、1つの制御信号生成回路74及び1つのパルス生成回路76が、複数のカウンタ回路68にスイッチ回路制御信号BRと、1パルスを出力するようにしてもよい。つまり、1つの制御信号生成回路74及び1つのパルス生成回路76が、複数のカウンタ回路68のカウンタ値の2の補数変換を行うようにしてもよい。
(変形例8)
上記変形例1〜7を任意に組み合わせた態様であってもよい。また、上記実施の形態、及び変形例で説明した固体撮像装置30は、図示しない制御装置によって制御される。制御装置は、露光期間のタイミング、画素リセット信号及び画素電荷転送信号を供給するタイミング、第1比較タイミング、第2比較タイミング等の固体撮像装置30が上述した動作を行うために必要な制御を行う。
本発明では、AD変換の際に、入射光量QA又はQBを示すアナログ信号から、入射光量QCA又はQCBを示すアナログ信号を減算するので、従来の全てのアナログ信号をAD変換する必要が無く、カウンタ回路数を抑えながら、入射光量QA−入射光量QCA及び入射光量QB−入射光量QCBを示すデジタル値を得ることができる。つまり、照射光を照射し終わってから一定時間光を受光する第2期間に光電変換された電荷量(QA)を蓄積している電荷蓄積部(例えば、第2画素10cが有している電荷蓄積部)と照射光を照射していない状態で一定時間受光する第1期間に光電変換された電荷量(QCA)を蓄積している電荷蓄積部(例えば、第1画素10aが有している電荷蓄積部)との間、すなわち、異なる電荷蓄積部における電荷量同士の差分演算を、AD変換の際に行うことができる(第2画素10dと第1画素10bについても同様)ので、カウンタ回路の削減、消費電力の削減、および、ノイズの低減を行うことができる。そして、この演算を行うことにより環境光(背景光)を除去することができ、これらの処理により得られた値を用い、TOFの原理に基づいて照射光の反射光量、ひいては、測定対象までの距離を求めることができる。
以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施の形態に記載の範囲には限定されない。上記実施の形態に、多様な変更または改良を加えることが可能であることが当業者に明らかである。その様な変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、特許請求の範囲の記載から明らかである。
10、108…画素 12、110…光電変換素子
14、112、118、124、130…FD
16、114、120、126、132、136…電荷排出部
18、116、122、128、134…画素アンプ
20、38、40、42、44…垂直信号線
30…固体撮像素子 32…画素アレイ
34…Vドライバ 36、90…AD変換器
46…スイッチ 48…水平転送線
50…出力回路 52…参照電圧生成部
60…第1比較器 62…第2比較器
64…差分回路 66、140…アンド回路
68、142…カウンタ回路 70…フリップフロップ回路
72…スイッチ回路 74…制御信号生成回路
76…パルス生成回路 80…第1トランスファーゲート
82…第2トランスファーゲート 100…第3比較器
102…判定回路 104…補数制御回路
106…EXNOR回路 150…第2制御信号生成回路
152…遅延回路

Claims (12)

  1. 測距のための照射光を照射する照射部が光を照射しない状態で、且つ、環境光のみを一定時間受光する第1露光期間の光電変換で得られた電荷を蓄積する第1電荷蓄積部と、
    前記照射光の反射光及び前記環境光を受光することができる期間を含む前記一定時間の第2露光期間の光電変換で得られた電荷を蓄積する第2電荷蓄積部と、
    アナログ信号をデジタル信号にAD変換するAD変換器と、
    を備え、
    前記AD変換器は、
    レベルが漸次変化する参照電圧を生成する参照電圧生成部から供給される前記参照電圧と前記第1電荷蓄積部の第1のアナログ信号とを比較することで、該第1のアナログ信号に応じた信号を出力する第1比較器と、
    前記参照電圧生成部から供給される前記参照電圧と前記第2電荷蓄積部の第2のアナログ信号を比較することで、該第2のアナログ信号に応じた信号を出力する第2比較器と、
    前記第1のアナログ信号に応じた信号と、前記第2のアナログ信号に応じた信号とを差分して差分信号を出力する差分回路と、
    前記差分信号に応じたパルス列のパルス数をカウントして、前記差分信号をデジタル信号に変換する第1のカウンタ回路と、
    を有することを特徴とする固体撮像装置。
  2. 請求項1に記載の固体撮像装置であって、
    前記差分回路は、排他的論理和回路であることを特徴とする固体撮像装置。
  3. 請求項1に記載の固体撮像装置であって、
    前記差分回路は、位相差検出器であることを特徴とする固体撮像装置。
  4. 請求項1〜3の何れかに記載の固体撮像装置であって、
    前記第1のアナログ信号及び前記第2のアナログ信号は、黒レベルのアナログ信号及び信号レベルのアナログ信号からなり、
    前記第1のカウンタ回路は、
    前記差分回路が出力する信号に応じたパルス列のパルス数をカウントする複数のフリップフロップ回路と、
    前記複数のフリップフロップ回路の前段にそれぞれ接続され、自身に入力される入力信号、ロー信号、及びハイ信号のうち、何れか1つを選択して出力信号して後段のフリップフロップ回路のクロック端子にそれぞれ出力する複数のスイッチ回路と、
    前記入力信号、前記ロー信号、及び前記ハイ信号のうち、何れか1つを選択するように前記スイッチ回路を制御するスイッチ回路制御信号を生成する制御信号生成回路と、
    カウンタ値を2の補数に変換するための1パルスを生成するパルス生成回路と、
    を有し、
    前記複数のスイッチ回路のうち、初段のスイッチ回路には、前記差分回路が出力する信号に応じたパルス列が前記入力信号として入力され、前記初段のスイッチ回路以外の他のスイッチ回路には、前段のフリップフロップ回路の反転出力信号が前記入力信号として入力され、
    前記制御信号生成回路は、
    前記黒レベルの前記差分信号をデジタル信号に変換する第1AD変換期間及び前記信号レベルの前記差分信号をデジタル信号に変換する第2AD変換期間中は、前記入力信号を出力するように前記複数のスイッチ回路を制御して、前記複数のフリップフロップ回路に、前記差分信号に応じたパルス列のパルス数をアップカウントさせ、
    前記第1AD変換期間から前記第2AD変換期間に切り替わる期間は、前記複数のスイッチ回路を制御することで、前記ロー信号及び前記ハイ信号を出力させて前記第1AD変換期間にカウントされたカウンタ値を1の補数に変換し、
    前記パルス生成回路は、
    前記1の補数の変換後、前記第2AD変換期間に入る前に、生成した前記1パルスを前記初段のスイッチ回路に入力させることで、前記第1AD変換期間中にカウントされたカウンタ値を前記2の補数に変換させることを特徴とする固体撮像装置。
  5. 請求項1〜4の何れか1項に記載の固体撮像装置であって、
    前記第1比較器は、前記参照電圧と前記第1電荷蓄積部の第1のアナログ信号とを比較し、比較結果に基づいて出力する信号を反転し、
    前記第2比較器は、前記参照電圧と前記第2電荷蓄積部の第2のアナログ信号とを比較し、比較結果に基づいて出力する信号を反転し、
    前記第2比較器は、前記第1比較器が出力する信号を反転するタイミングより、遅いタイミングで出力する信号を反転することを特徴とする固体撮像装置。
  6. 請求項5に記載の固体撮像装置であって、
    前記参照電圧は、前記第1比較器をオートゼロにするための第1参照レベルと、前記第2比較器をオートゼロにするための前記第1参照レベルとは異なる第2参照レベルとを有し、
    前記第1比較器は、前記第1参照レベルから第1オフセット電圧を減算したレベルと、前記第1のアナログ信号の黒レベルのアナログ信号から第2オフセット電圧を減算したレベルとが同電位となるようにオートゼロさせており、
    前記第2比較器は、前記第2参照レベルから第3オフセット電圧を減算したレベルと、前記第2のアナログ信号の黒レベルのアナログ信号から第4オフセット電圧を減算したレベルが同電位となるようにオートゼロさせていることを特徴とする固体撮像装置。
  7. 請求項1〜3の何れかに記載の固体撮像装置であって、
    前記第1のアナログ信号及び前記第2のアナログ信号は、黒レベルのアナログ信号及び信号レベルのアナログ信号からなり、
    前記第1のカウンタ回路は、
    前記差分回路が出力する信号に応じたパルス列のパルス数をカウントする複数のフリップフロップ回路と、
    前記複数のフリップフロップ回路の前段にそれぞれ接続され、自身に入力される入力信号、ロー信号、及びハイ信号のうち、何れか1つを選択して出力信号して後段のフリップフロップ回路のクロック端子にそれぞれ出力する複数のスイッチ回路と、
    前記入力信号、前記ロー信号、及び前記ハイ信号のうち、何れか1つを選択するように前記スイッチ回路を制御するスイッチ回路制御信号を生成する制御信号生成回路と、
    カウンタ値を2の補数に変換するための1パルスを生成するパルス生成回路と、
    を有し、
    前記複数のスイッチ回路のうち、初段のスイッチ回路には、前記差分回路が出力する信号に応じたパルス列が前記入力信号として入力され、前記初段のスイッチ回路以外の他のスイッチ回路には、前段のフリップフロップ回路の反転出力信号が前記入力信号として入力され、
    前記AD変換器は、
    前記第1のアナログ信号と前記第2のアナログ信号とを比較する第3比較器と、
    前記第3比較器の比較結果に基づいて、前記黒レベルの前記差分信号をデジタル信号に変換する第1AD変換期間から前記信号レベルの前記差分信号をデジタル信号に変換する第2AD変換期間に切り替わる第1の補数変換期間及び前記第2AD変換期間終了後の第2の補数変換期間にカウンタ値を前記2の補数に変換するか否かを判定する判定回路と、
    前記判定回路の判定結果に基づいて、前記制御信号生成回路及び前記パルス生成回路を制御して、カウンタ値の前記2の補数変換の実行、非実行を制御する補数制御回路と、
    を有し、
    前記補数制御回路は、
    前記制御信号生成回路に、前記複数のスイッチ回路が前記入力信号を出力するように制御させて、前記複数のフリップフロップ回路に前記差分信号に応じたパルス列のパルス数をアップカウントさせ、
    カウンタ値を前記2の補数に変換させると判定した前記補数変換期間には、前記制御信号生成回路に、前記複数のスイッチ回路が前記ロー信号及び前記ハイ信号を出力するように制御させて、カウントされたカウンタ値を1の補数に変換し、1の補数の変換後、前記入力信号を出力するように前記複数のスイッチ回路を制御させるとともに、前記1パルスを生成して初段のスイッチ回路に入力するように前記パルス生成回路を制御することを特徴とする固体撮像装置。
  8. 請求項7に記載の固体撮像装置であって、
    前記判定回路は、
    黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より大きい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より大きい場合は、カウンタ値を、前記第1の補数変換期間に前記2の補数に変換し、前記第2の補数変換期間に前記2の補数に変換しないと判定し、
    黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より小さい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より大きい場合は、第1及び第2の補数変換期間にカウンタ値を前記2の補数に変換しないと判定し、
    黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より大きい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より小さい場合は、カウンタ値を、前記第2の補数変換期間に前記2の補数に変換し、前記第1の補数変換期間に前記2の補数に変換しないと判定し、
    黒レベルの第1のアナログ信号が、黒レベルの第2のアナログ信号より小さい場合であって、信号レベルの第1のアナログ信号が、信号レベルの第2のアナログ信号より小さい場合は、前記第1の補数変換期間及び第2の補数変換期間に、カウンタ値を前記2の補数に変換すると判定することを特徴とする固体撮像装置。
  9. 請求項4又は7に記載の固体撮像装置であって、
    前記スイッチ回路は、第1トランスファーゲートと、第2トランスファーゲートとを有し、
    前記スイッチ回路制御信号は、前記第1トランスファーゲートに入力される、カウンタ値を前記1の補数に変換させる第1制御信号と、前記第1トランスファーゲート及び前記第2トランスファーゲートのオンオフを制御する第2制御信号とを有し、
    前記第2トランスファーゲートには、前記入力信号が入力されることを特徴とする固体撮像装置。
  10. 請求項1〜9の何れか1項に記載の固体撮像装置であって、
    前記第1電荷蓄積部と第2電荷蓄積部は、異なる単位画素内に設けられていることを特徴とする固体撮像装置。
  11. 請求項1〜9の何れか1項に記載の固体撮像装置であって、
    前記第1電荷蓄積部と第2電荷蓄積部は、同一の単位画素内に設けられていることを特徴とする固体撮像装置。
  12. 請求項1〜11の何れか1項に記載の固体撮像装置であって、
    前記AD変換器は、前記第1比較器から出力される信号に応じたパルス列のパルス数をカウントして、デジタル信号に変換する第2のカウンタ回路を更に備えることを特徴とする固体撮像装置。
JP2010084600A 2010-03-31 2010-03-31 固体撮像装置 Active JP5476190B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2010084600A JP5476190B2 (ja) 2010-03-31 2010-03-31 固体撮像装置
US13/638,258 US8872089B2 (en) 2010-03-31 2011-03-29 Solid-state imaging device
DE112011101123.7T DE112011101123B4 (de) 2010-03-31 2011-03-29 Festkörper-Bildgerät
PCT/JP2011/057748 WO2011122600A1 (ja) 2010-03-31 2011-03-29 固体撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010084600A JP5476190B2 (ja) 2010-03-31 2010-03-31 固体撮像装置

Publications (2)

Publication Number Publication Date
JP2011217206A JP2011217206A (ja) 2011-10-27
JP5476190B2 true JP5476190B2 (ja) 2014-04-23

Family

ID=44712295

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010084600A Active JP5476190B2 (ja) 2010-03-31 2010-03-31 固体撮像装置

Country Status (4)

Country Link
US (1) US8872089B2 (ja)
JP (1) JP5476190B2 (ja)
DE (1) DE112011101123B4 (ja)
WO (1) WO2011122600A1 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8599284B2 (en) * 2011-10-11 2013-12-03 Omnivision Technologies, Inc. High dynamic range sub-sampling architecture
WO2013128581A1 (ja) * 2012-02-28 2013-09-06 キヤノン株式会社 撮像装置、撮像システム、撮像装置の駆動方法
KR101356049B1 (ko) * 2012-03-16 2014-01-29 한국과학기술원 상보적 램프신호를 이용하여 a/d 변환을 수행하는 adc 및 이를 적용한 이미지 센싱 장치
JP6053319B2 (ja) 2012-05-15 2016-12-27 キヤノン株式会社 撮像装置、撮像装置の駆動方法、撮像システム
JP6120495B2 (ja) 2012-06-04 2017-04-26 キヤノン株式会社 撮像装置、撮像装置の駆動方法、撮像システム、撮像システムの駆動方法
JP2014093754A (ja) * 2012-11-07 2014-05-19 Sony Corp 撮像素子、撮像方法
JP6480712B2 (ja) * 2014-02-06 2019-03-13 キヤノン株式会社 撮像装置及びその制御方法
JP6278730B2 (ja) 2014-02-20 2018-02-14 オリンパス株式会社 固体撮像装置および撮像システム
JP2015233184A (ja) * 2014-06-09 2015-12-24 ソニー株式会社 イメージセンサ、電子機器、コンパレータ、及び、駆動方法
JP6512786B2 (ja) * 2014-10-06 2019-05-15 キヤノン株式会社 撮像装置及びその制御方法、プログラム、記憶媒体
JP6676866B2 (ja) * 2015-05-28 2020-04-08 パナソニック株式会社 測距撮像装置及び固体撮像素子
EP3334151B1 (en) * 2015-08-04 2021-04-07 Panasonic Semiconductor Solutions Co., Ltd. Method for driving solid-state imaging device
JP6173646B1 (ja) * 2015-11-04 2017-08-02 オリンパス株式会社 撮像素子、及び撮像装置
EP3381182B1 (en) * 2015-11-26 2020-02-19 Odos Imaging Ltd. Imaging system, distance measuring device, method for operating the imaging system and the distance measuring device
JP2017150893A (ja) * 2016-02-23 2017-08-31 ソニー株式会社 測距モジュール、測距システム、および、測距モジュールの制御方法
CN107468209B (zh) * 2016-06-07 2021-10-08 松下知识产权经营株式会社 摄像装置
JP2018137569A (ja) 2017-02-21 2018-08-30 ソニーセミコンダクタソリューションズ株式会社 測距装置、および測距方法
JPWO2019050024A1 (ja) * 2017-09-11 2020-10-22 パナソニックIpマネジメント株式会社 距離測定方法および距離測定装置
US11067673B2 (en) * 2018-05-17 2021-07-20 Cmos Sensor, Inc. Sensor, apparatus for lidar application and method of background cancellation
WO2021070212A1 (ja) * 2019-10-07 2021-04-15 株式会社ブルックマンテクノロジ 距離画像撮像装置及び距離画像撮像方法
CN116324333A (zh) * 2020-10-30 2023-06-23 凤凰电机公司 取向膜曝光装置用的测定机构以及取向膜曝光装置的调整方法
WO2022153700A1 (ja) * 2021-01-18 2022-07-21 ソニーセミコンダクタソリューションズ株式会社 光検出装置および光検出システム

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2698501B1 (fr) 1992-11-24 1995-02-17 Sgs Thomson Microelectronics Compteur rapide permettant alternativement de compter et de décompter des trains d'impulsions.
US5705807A (en) 1994-10-24 1998-01-06 Nissan Motor Co., Ltd. Photo detecting apparatus for detecting reflected light from an object and excluding an external light componet from the reflected light
JP3275579B2 (ja) * 1994-10-24 2002-04-15 日産自動車株式会社 イメージセンサ
EP0793380A2 (en) 1996-02-29 1997-09-03 Kabushiki Kaisha Toshiba A noise cancelling circuit for pixel signals and an image pickup device using the noise cancelling circuit
JPH09238286A (ja) 1996-02-29 1997-09-09 Toshiba Corp デジタル光学センサ
US6373557B1 (en) 1997-12-23 2002-04-16 Siemens Aktiengesellschaft Method and apparatus for picking up a three-dimensional range image
JP4235729B2 (ja) * 2003-02-03 2009-03-11 国立大学法人静岡大学 距離画像センサ
JP4289206B2 (ja) 2004-04-26 2009-07-01 ソニー株式会社 カウンタ回路
GB0412296D0 (en) 2004-06-02 2004-07-07 Council Cent Lab Res Councils Imaging device
JP3906858B2 (ja) * 2004-09-17 2007-04-18 松下電工株式会社 距離画像センサ
EP1655840B1 (en) * 2004-11-08 2009-03-25 Sony Corporation Analog-to-digital conversion method, analog-to-digital converter, semiconductor device for detecting distribution of physical quantity, and electronic apparatus
JP5395323B2 (ja) 2006-09-29 2014-01-22 ブレインビジョン株式会社 固体撮像素子
JP5222000B2 (ja) * 2007-03-30 2013-06-26 パナソニック株式会社 撮像素子
JP2009159331A (ja) * 2007-12-26 2009-07-16 Panasonic Corp 固体撮像装置、その駆動方法およびカメラ
JP5333869B2 (ja) * 2008-06-04 2013-11-06 本田技研工業株式会社 撮像装置
JP4725608B2 (ja) * 2008-07-03 2011-07-13 ソニー株式会社 比較器、比較器の校正方法、固体撮像素子、およびカメラシステム
US8253809B2 (en) * 2008-08-27 2012-08-28 Sony Corporation Analog-digital converter, analog-digital conversion method, image pickup device, method of driving the same, and camera

Also Published As

Publication number Publication date
WO2011122600A1 (ja) 2011-10-06
DE112011101123B4 (de) 2019-12-12
US20130020471A1 (en) 2013-01-24
JP2011217206A (ja) 2011-10-27
DE112011101123T5 (de) 2013-01-03
US8872089B2 (en) 2014-10-28

Similar Documents

Publication Publication Date Title
JP5476190B2 (ja) 固体撮像装置
JP4744343B2 (ja) 固体撮像装置および固体撮像装置の駆動方法
JP4289206B2 (ja) カウンタ回路
JP5332041B2 (ja) 固体撮像装置
KR101491524B1 (ko) 고체 촬상 장치, 고체 촬상 장치의 아날로그/디지털 변환방법 및 촬상 장치
US8269872B2 (en) Analog-to-digital converter, analog-to-digital converting method, solid-state image pickup device, and camera system
JP5359521B2 (ja) バイナリ値変換回路およびその方法、ad変換装置、固体撮像素子、並びにカメラシステム
JP5979896B2 (ja) 固体撮像装置
US9041579B2 (en) Analog-to-digital conversion in pixel arrays
JP4743227B2 (ja) Ad変換方法およびad変換装置、並びに物理量分布検知の半導体装置および電子機器
WO2013128581A9 (ja) 撮像装置、撮像システム、撮像装置の駆動方法
JP4366501B2 (ja) ディジタルノイズキャンセル機能をもつイメージセンサ
JP2010103913A (ja) A/d変換器、及びそれを備えた固体撮像装置
JP2011024109A (ja) 固体撮像装置およびそれを備えるカメラ
JP5507309B2 (ja) 信号処理方法及び固体撮像装置
JP6639271B2 (ja) 撮像装置、撮像システム
JP2009200546A (ja) 固体撮像装置
JP4770577B2 (ja) 固体撮像装置
JP6598837B2 (ja) 撮像装置、撮像システム
JP6242467B2 (ja) 撮像装置、撮像システム
JP2014135645A (ja) 固体撮像装置及びその駆動方法
JP6012829B2 (ja) 固体撮像装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131203

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140128

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140207

R150 Certificate of patent or registration of utility model

Ref document number: 5476190

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150