JP5174941B2 - 仮想計算機の制御方法 - Google Patents
仮想計算機の制御方法 Download PDFInfo
- Publication number
- JP5174941B2 JP5174941B2 JP2011160435A JP2011160435A JP5174941B2 JP 5174941 B2 JP5174941 B2 JP 5174941B2 JP 2011160435 A JP2011160435 A JP 2011160435A JP 2011160435 A JP2011160435 A JP 2011160435A JP 5174941 B2 JP5174941 B2 JP 5174941B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- virtual machine
- address
- cpu
- memory module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Description
020)に移動させる。
101 ハイパバイザ
102、103、104、105 LPAR
106、107、108、109 ゲストOS
110、111、112、113 論理メモリ
114 物理メモリ
115、116、117、118 DIMM
119、121 ハイパバイザメモリ領域
120 LPAR1のメモリ領域
122 LPAR2のメモリ領域
123 LPAR3の移動先メモリ領域
124-1、124-2 LPAR3のメモリ領域
125 LPAR4のメモリ領域
Claims (4)
- ハイパバイザにより1以上のCPUおよび1以上のメモリモジュールから成る複数の物理計算機を複数の仮想計算機に分割し、各仮想計算機に前記CPUおよび前記メモリモジュールのメモリ領域を割当てて動作させる仮想計算機システムの制御方法において、
前記ハイパバイザは、
メモリモジュール配置情報として、前記CPUが実装される物理計算機と同じ物理計算機に存在するメモリモジュールであるローカルメモリと、前記CPUが実装される物理計算機と異なる物理計算機に存在するメモリモジュールであるリモートメモリと、前記CPUとの配置関係を管理し、
メモリ管理情報として、前記メモリモジュールのアドレスであるホスト物理アドレスと、前記仮想計算機の論理メモリモジュールのアドレスであるゲスト物理アドレスと、前記仮想計算機の割当て状態との対応を、前記メモリモジュールのエントリ毎に管理し、
前記メモリモジュール配置情報に基づき、各仮想計算機に割当てた前記CPUと各仮想計算機に割当てた前記メモリモジュールとの配置関係を検知するステップと、
前記配置関係の検知により、ある仮想計算機に割当てられたメモリモジュールが前記ある仮想計算機に割当てられたCPUにとってリモートメモリとなる場合、前記ある仮想計算機をメモリ移動の対象となる仮想計算機と判定するステップと、
前記メモリ移動の対象と判定した仮想計算機を停止させるステップと、
前記メモリ管理情報に基づき、前記停止させた仮想計算機に割当てられたCPUにとってローカルメモリとなるメモリモジュールにおいて、前記仮想計算機が割当てられていないエントリに対応する未使用のメモリ領域を確認するステップと、
前記停止させた仮想計算機に割当てられていたメモリモジュールのうち停止させた仮想計算機に割り当てられたCPUにとってリモートメモリとなるメモリ領域に記憶されている第一の情報を、前記未使用のメモリ領域に移動させるステップと、
前記メモリ管理情報において、前記第一の情報の移動後のメモリ領域に含まれるエントリのゲスト物理アドレスを、前記移動前の第一の情報が記憶されていたメモリ領域に含まれるエントリのゲスト物理アドレスに置き換えるステップと、
前記ゲスト物理アドレスを前記ホスト物理アドレスに変換するためのベースアドレスを管理するアドレス変換情報において、前記ホスト物理アドレスと前記置き換えたゲスト物理アドレスとに基づき新たなベースアドレスに更新するステップと、
前記停止させた仮想計算機を再稼動させるステップとが実行され、
前記再稼動した仮想計算機上で動作するゲストOSにより、
前記更新したアドレス変換情報を用いて、前記ゲスト物理アドレスから前記ホスト物理アドレスにアクセスするステップが実行される
ことを特徴とする仮想計算機システムの制御方法。 - ハイパバイザにより1以上のCPUおよび1以上のメモリモジュールから成る複数の物理計算機を複数の仮想計算機に分割し、各仮想計算機に前記CPUおよび前記メモリモジュールのメモリ領域を割当てて動作させるSMP構成の仮想計算機システムの制御方法において、
前記ハイパバイザは、
メモリモジュール配置情報として、前記CPUが実装される物理計算機と同じ物理計算機に存在するメモリモジュールであるローカルメモリと、前記CPUが実装される物理計算機と異なる物理計算機に存在するメモリモジュールであるリモートメモリと、前記CPUとの配置関係を管理し、
メモリ管理情報として、前記メモリモジュールのアドレスであるホスト物理アドレスと、前記仮想計算機の論理メモリモジュールのアドレスであるゲスト物理アドレスと、前記仮想計算機の割当て状態との対応を、前記メモリモジュールのエントリ毎に管理し、
前記複数の仮想計算機で共有している前記複数の物理計算機のCPUのうち1つのCPUを、前記複数の仮想計算機のうち所定の仮想計算機に占有させるステップと、
前記メモリモジュール配置情報に基づき、各仮想計算機に割当てた前記CPUと各仮想計算機に割当てた前記メモリモジュールとの配置関係を検知するステップと、
前記位置関係の検知により、前記所定の仮想計算機に割り当てられたメモリモジュールが前記所定の仮想計算機に占有されたCPUにとってリモートメモリとなる場合、前記所定の仮想計算機をメモリ移動の対象となる仮想計算機と判定するステップと、
前記メモリ移動の対象と判定した仮想計算機を停止させるステップと、
前記メモリ管理情報に基づき、前記停止させた仮想計算機に占有されたCPUにとってローカルメモリとなるメモリモジュールにおいて、前記仮想計算機が割り当てられていないエントリに対応する未使用のメモリ領域を確認するステップと、
前記停止させた仮想計算機に割当てられていたメモリモジュールのうち停止させた仮想計算機に占有されたCPUにとってリモートメモリとなるメモリ領域に記憶されている第一の情報を、前記未使用のメモリ領域に移動させるステップと、
前記メモリ管理情報において、前記第一の情報の移動後のメモリ領域に含まれるエントリのゲスト物理アドレスを、前記移動前の第一の情報が記憶されていたメモリ領域に含まれるエントリのゲスト物理アドレスに置き換えるステップと、
前記ゲスト物理アドレスを前記ホスト物理アドレスに変換するためのベースアドレスを管理するアドレス変換情報において、前記ホスト物理アドレスと前記置き換えたゲスト物理アドレスとに基づき新たなベースアドレスに更新するステップと、
前記停止させた仮想計算機を再稼動させるステップとが実行され、
前記再稼動した仮想計算機上で動作するゲストOSにより、
前記更新したアドレス変換情報を用いて、前記ゲスト物理アドレスから前記ホスト物理アドレスにアクセスするステップが実行される
ことを特徴とする仮想計算機システムの制御方法。 - ハイパバイザにより1以上のCPUおよび1以上のメモリモジュールから成る複数の物理計算機を複数の仮想計算機に分割し、各仮想計算機に前記CPUおよび前記メモリモジュールのメモリ領域を割当てて制御する仮想計算機システムにおいて、
前記ハイパバイザは、
前記CPUが実装される物理計算機と同じ物理計算機に存在するメモリモジュールであるローカルメモリと、前記CPUが実装される物理計算機と異なる物理計算機に存在するメモリモジュールであるリモートメモリと、前記CPUとの配置関係を管理するメモリモジュール配置情報と、
前記メモリモジュールのアドレスであるホスト物理アドレスと、前記仮想計算機の論理メモリモジュールのアドレスであるゲスト物理アドレスと、前記仮想計算機の割当て状態との対応を、前記メモリモジュールのエントリ毎に管理するメモリ管理情報とを有し、
前記メモリモジュール配置情報に基づき、各仮想計算機に割当てた前記CPUと各仮想計算機に割当てた前記メモリモジュールとの配置関係を検知し、
前記配置関係の検知により、ある仮想計算機に割当てられたメモリモジュールが前記ある仮想計算機に割当てられたCPUにとってリモートメモリとなる場合、前記ある仮想計算機をメモリ移動の対象となる仮想計算機と判定し、
前記メモリ移動の対象と判定した仮想計算機を停止し、
前記メモリ管理情報に基づき、前記停止させた仮想計算機に割当てられたCPUにとってローカルメモリとなるメモリモジュールにおいて、前記仮想計算機が割当てられていないエントリに対応する未使用のメモリ領域を確認し、
前記停止させた仮想計算機に割当てられていたメモリモジュールのうち停止させた仮想計算機に割り当てられたCPUにとってリモートメモリとなるメモリ領域に記憶されている第一の情報を、前記未使用のメモリ領域に移動し、
前記メモリ管理情報において、前記第一の情報の移動後のメモリ領域に含まれるエントリのゲスト物理アドレスを、前記移動前の第一の情報が記憶されていたメモリ領域に含まれるエントリのゲスト物理アドレスに置き換え、
前記ゲスト物理アドレスを前記ホスト物理アドレスに変換するためのベースアドレスを管理するアドレス変換情報において、前記ホスト物理アドレスと前記置き換えたゲスト物理アドレスとに基づき新たなベースアドレスに更新し、
前記停止させた仮想計算機を再稼動させ、
前記再稼動した仮想計算機上で動作するゲストOSは、
前記更新したアドレス変換情報を用いて、前記ゲスト物理アドレスから前記ホスト物理アドレスにアクセスする
ことを特徴とする仮想計算機システム。 - ハイパバイザにより1以上のCPUおよび1以上のメモリモジュールから成る複数の物理計算機を複数の仮想計算機に分割し、各仮想計算機に前記CPUおよび前記メモリモジュールのメモリ領域を割当てて制御するSMP構成の仮想計算機システムにおいて、
前記ハイパバイザは、
前記CPUが実装される物理計算機と同じ物理計算機に存在するメモリモジュールであるローカルメモリと、前記CPUが実装される物理計算機と異なる物理計算機に存在するメモリモジュールであるリモートメモリと、前記CPUとの配置関係を管理するメモリモジュール配置情報と、
前記メモリモジュールのアドレスであるホスト物理アドレスと、前記仮想計算機の論理メモリモジュールのアドレスであるゲスト物理アドレスと、前記仮想計算機の割当て状態との対応を、前記メモリモジュールのエントリ毎に管理するメモリ管理情報とを有し、
前記複数の仮想計算機で共有している前記複数の物理計算機のCPUのうち1つのCPUを、前記複数の仮想計算機のうち所定の仮想計算機に占有させ、
前記メモリモジュール配置情報に基づき、各仮想計算機に割当てた前記CPUと各仮想計算機に割当てた前記メモリモジュールとの配置関係を検知し
前記位置関係の検知により、前記所定の仮想計算機に割り当てられたメモリモジュールが前記所定の仮想計算機に占有されたCPUにとってリモートメモリとなる場合、前記所定の仮想計算機をメモリ移動の対象となる仮想計算機と判定し、
前記メモリ移動の対象と判定した仮想計算機を停止し、
前記メモリ管理情報に基づき、前記停止させた仮想計算機に占有されたCPUにとってローカルメモリとなるメモリモジュールにおいて、前記仮想計算機が割り当てられていないエントリに対応する未使用のメモリ領域を確認し、
前記停止させた仮想計算機に割当てられていたメモリモジュールのうち停止させた仮想計算機に占有されたCPUにとってリモートメモリとなるメモリ領域に記憶されている第一の情報を、前記未使用のメモリ領域に移動し、
前記メモリ管理情報において、前記第一の情報の移動後のメモリ領域に含まれるエントリのゲスト物理アドレスを、前記移動前の第一の情報が記憶されていたメモリ領域に含まれるエントリのゲスト物理アドレスに置き換え、
前記ゲスト物理アドレスを前記ホスト物理アドレスに変換するためのベースアドレスを管理するアドレス変換情報において、前記ホスト物理アドレスと前記置き換えたゲスト物理アドレスとに基づき新たなベースアドレスに更新し、
前記停止させた仮想計算機を再稼動させ、
前記再稼動した仮想計算機上で動作するゲストOSは、
前記更新したアドレス変換情報を用いて、前記ゲスト物理アドレスから前記ホスト物理アドレスにアクセスする
ことを特徴とする仮想計算機システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011160435A JP5174941B2 (ja) | 2011-07-22 | 2011-07-22 | 仮想計算機の制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011160435A JP5174941B2 (ja) | 2011-07-22 | 2011-07-22 | 仮想計算機の制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007225008A Division JP4792434B2 (ja) | 2007-08-31 | 2007-08-31 | 仮想計算機の制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011238278A JP2011238278A (ja) | 2011-11-24 |
JP5174941B2 true JP5174941B2 (ja) | 2013-04-03 |
Family
ID=45326100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011160435A Expired - Fee Related JP5174941B2 (ja) | 2011-07-22 | 2011-07-22 | 仮想計算機の制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5174941B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10268391B2 (en) | 2014-11-06 | 2019-04-23 | Hitachi, Ltd. | Computer system including server storage system and management system |
CN112131011A (zh) * | 2020-11-26 | 2020-12-25 | 北京壁仞科技开发有限公司 | 用于管理资源的方法、计算设备和计算机可读存储介质 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014024279A1 (ja) * | 2012-08-08 | 2014-02-13 | 富士通株式会社 | メモリ障害リカバリ装置、方法、及びプログラム |
WO2015118679A1 (ja) * | 2014-02-10 | 2015-08-13 | 株式会社日立製作所 | 計算機、ハイパーバイザ、物理コアの割り当て方法 |
JP6287321B2 (ja) | 2014-02-24 | 2018-03-07 | 富士通株式会社 | 情報処理装置、情報処理方法、および情報処理プログラム |
JP6582367B2 (ja) | 2014-07-18 | 2019-10-02 | 富士通株式会社 | 情報処理装置、情報処理装置の制御方法および情報処理装置の制御プログラム |
CN114090223A (zh) * | 2020-08-24 | 2022-02-25 | 北京百度网讯科技有限公司 | 访存请求调度方法、装置、设备以及存储介质 |
US11934661B1 (en) * | 2022-12-22 | 2024-03-19 | Lenovo Enterprise Solutions (Singapore) Pte Ltd. | Partitioning responsive to processors having a disparate number of memory modules |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0363828A (ja) * | 1989-08-02 | 1991-03-19 | Fujitsu Ltd | 仮想計算機システム |
JPH05204760A (ja) * | 1992-01-29 | 1993-08-13 | Nec Corp | 仮想計算機システムの制御方式 |
JPH1063525A (ja) * | 1996-08-23 | 1998-03-06 | Canon Inc | 情報処理装置、情報処理システム及びその制御方法 |
US8806166B2 (en) * | 2005-09-29 | 2014-08-12 | International Business Machines Corporation | Memory allocation in a multi-node computer |
-
2011
- 2011-07-22 JP JP2011160435A patent/JP5174941B2/ja not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10268391B2 (en) | 2014-11-06 | 2019-04-23 | Hitachi, Ltd. | Computer system including server storage system and management system |
CN112131011A (zh) * | 2020-11-26 | 2020-12-25 | 北京壁仞科技开发有限公司 | 用于管理资源的方法、计算设备和计算机可读存储介质 |
CN112131011B (zh) * | 2020-11-26 | 2021-02-26 | 北京壁仞科技开发有限公司 | 用于管理资源的方法、计算设备和计算机可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
JP2011238278A (ja) | 2011-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5174941B2 (ja) | 仮想計算機の制御方法 | |
US10552337B2 (en) | Memory management and device | |
US8176282B2 (en) | Multi-domain management of a cache in a processor system | |
US9183035B2 (en) | Virtual machine migration with swap pages | |
US9996370B1 (en) | Page swapping in virtual machine environment | |
US9047195B2 (en) | Computer system with virtualization mechanism and management table, cache control method and computer program | |
CN103176845B (zh) | 一种虚拟机部署方法、系统和装置 | |
KR20140055451A (ko) | 하이퍼바이저 기반 서버 이중화 시스템, 그 방법 및 서버 이중화 컴퓨터 프로그램이 기록된 기록매체 | |
JP4792434B2 (ja) | 仮想計算機の制御方法 | |
JP6242502B2 (ja) | 仮想計算機システムの制御方法及び仮想計算機システム | |
US20100125843A1 (en) | Virtual server system, physical cpu and method for allocating physical memory | |
US11775443B2 (en) | Supervisory memory management unit | |
JP7154261B2 (ja) | 複合型ストレージシステム | |
JP2009059121A5 (ja) | ||
JP6998419B2 (ja) | 制御プログラム | |
JP6694007B2 (ja) | 情報処理装置 | |
JP6351387B2 (ja) | 情報処理装置、プログラムおよび記録媒体 | |
JP7281528B2 (ja) | 情報処理装置 | |
US11860783B2 (en) | Direct swap caching with noisy neighbor mitigation and dynamic address range assignment | |
JP6035993B2 (ja) | 情報処理装置、装置管理方法および装置管理プログラム | |
KR102067735B1 (ko) | 가상화 시스템의 메모리 관리 장치 및 그 방법 | |
KR102120033B1 (ko) | 가상화 시스템의 메모리 관리 장치 및 그 방법 | |
WO2023172319A1 (en) | Direct swap caching with noisy neighbor mitigation and dynamic address range assignment | |
JP5112376B2 (ja) | 計算機システム及び管理方法 | |
JP5076574B2 (ja) | メモリアクセス装置及び方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120919 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120925 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121112 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121204 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121228 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160111 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |