JP4334276B2 - Signal processing device and signal processing method - Google Patents

Signal processing device and signal processing method Download PDF

Info

Publication number
JP4334276B2
JP4334276B2 JP2003141221A JP2003141221A JP4334276B2 JP 4334276 B2 JP4334276 B2 JP 4334276B2 JP 2003141221 A JP2003141221 A JP 2003141221A JP 2003141221 A JP2003141221 A JP 2003141221A JP 4334276 B2 JP4334276 B2 JP 4334276B2
Authority
JP
Grant status
Grant
Patent type
Prior art keywords
operation
clock
signal processing
frequency
means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003141221A
Other languages
Japanese (ja)
Other versions
JP2004348183A (en )
Inventor
由喜男 中村
規男 畑中
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Description

【0001】 [0001]
【発明の属する技術分野】 BACKGROUND OF THE INVENTION
本発明は、2つの非同期クロックで動作し、それらのクロックの周期毎にプログラムの命令を実行して結果データを出力する信号処理装置および信号処理方法に関するものである。 The present invention operates in two asynchronous clocks, to a signal processing device and signal processing method for outputting a result by executing the instructions of the programs in each period of the clock data.
【0002】 [0002]
【従来の技術】 BACKGROUND OF THE INVENTION
近年、光ディスクなどの記憶媒体から記憶データを再生する記憶手段再生装置や放送信号を受信して放送データを再生する放送受信装置等に搭載される信号処理装置は、処理規模の増大により高速動作が求められている一方、地球環境への配慮のため低消費電力化が求められている。 Recently, signal processing device mounted on a broadcast receiving apparatus for reproducing broadcast data by receiving the storage means and reproducing apparatus and the broadcast signal for reproducing the stored data from a storage medium such as an optical disk, a high-speed operation by increasing the processing scale while being sought, power consumption for the consideration for global environment has been required.
【0003】 [0003]
しかしながら、動作する電圧や信号処理装置が駆動する周辺回路等の負荷が同一の場合、消費電力は動作周波数に依存し、動作速度を高速化すれば、その高速化に伴って消費電力が増大してしまう。 However, if the load such as the peripheral circuit voltage or a signal processor which operates to drive the same, the power consumption is dependent on the operating frequency, if the operation speed, power consumption increases along with the speed and will.
【0004】 [0004]
また、従来の信号処理装置の演算手段の動作速度を決定するクロックの周波数は固定されていて、処理内容の最大時に必要な演算処理量によってクロックの周波数を決定している。 The frequency of the clock that determines the operating speed of the arithmetic means of the conventional signal processing apparatus is fixed and determines the frequency of the clock by the processing amount required for maximum processing contents.
【0005】 [0005]
以上のような従来技術として、クロック切替え方式の信号処理装置(例えば、特許文献1を参照)を例に挙げて、以下に説明する。 As prior art as described above, the signal processing device clock switching method (e.g., see Patent Document 1) as an example will be described below.
図7は従来の信号処理装置の構成を示すブロック図である。 Figure 7 is a block diagram showing a configuration of a conventional signal processing apparatus. この信号処理装置は、基本的には、図7に示すように、演算用クロック作成手段P1で作成された演算用クロックSP1と、出力用クロック作成手段P3で作成された出力用クロックSP3の2つの非同期クロックを有し、演算用クロックSP1により動作する演算手段P2と、出力用クロックSP3により動作する出力手段P4と、演算手段P2を制御する制御手段P5と、演算手段P2に対して外部からの動作指示を伝える伝達手段P6とを備え、演算手段P2により演算用クロックSP1の周期毎にプログラムの命令を実行し、その実行による演算結果SP2のデータを、出力手段P4により出力用クロックSP3の周期毎に、外部に出力するように構成されている。 The signal processing apparatus is basically as shown in FIG. 7, the second calculation the calculation clock SP1 created by the clock producing means P1, the output clock creating means P3 output clock SP3 created in One of a asynchronous clock, the arithmetic means P2 that operates by the operation clock SP1, and output means P4 operated by output clock SP3, the control unit P5 for controlling the operation means P2, from the outside to the computing means P2 operation instructions to convey a transmission means P6, programming instructions for each cycle of operation clock SP1 by computing means P2, the data of the operation result SP2 due to the execution, the output clock SP3 by the output means P4 in each cycle, and is configured to output to the outside.
【0006】 [0006]
以上のように構成された信号処理装置によるクロック切替え方式は、CPUが動作モードか、スリープモードかによりCPUのクロック周波数を切り替える方式である。 Mode switching clock due configured signal processing device as described above, or the CPU operation mode is a method of switching the clock frequency of the CPU by or sleep mode. この方式では、CPU等の演算手段により演算処理を行っていないスリープモードへの遷移でのみクロックの周波数を変化できるが、演算の処理量によってクロックの周波数を最適化させることはできない。 In this manner, only can change the frequency of the clock at the transition to the sleep mode without performing arithmetic processing by the arithmetic unit such as a CPU, it is not possible to optimize the frequency of the clock by the amount of processing calculation.
【0007】 [0007]
以上のような従来の信号処理装置について、その動作を図8に示すタイミングチャートを用いて以下に説明する。 The conventional signal processing device as described above will be described below with reference to a timing chart showing the operation in FIG.
図8において、TOは演算中に演算単位あたりのデータを出力手段P4から出力する時の出力レートでの出力所要時間、THは演算中に演算単位当たりの演算量が多い場合の演算所要時間、TLは演算中に演算単位当たりの演算量が少ない場合の演算所要時間、TWは出力所要時間TOと演算所要時間THとの差分である。 In FIG. 8, TO is output duration of the output rate at which output from the output unit P4 data per operation unit during operation, TH is computation time required when the operation amount in the calculation unit is larger during operation, TL the calculation time required when the operation amount in the calculation unit during the operation is small, TW is the difference between the output required time tO and calculation time required TH.
【0008】 [0008]
この差分が大きいときは、信号処理装置の演算性能に対して実行している演算の演算量が少ないため、演算単位の演算が終了した後は出力用バッファに空きができるなど、出力手段P4が出力できる状態になるまで演算を停止して待ち状態になる。 When this difference is large, the amount of calculation operations are performed for calculating the performance of the signal processing device is small, such as after the operation of the operation unit is completed there is room in the output buffer, the output unit P4 a state waiting to stop the operation until ready for output. この間もクロックは供給されているために、電力は消費しつづけることになる。 Also clocks during this period because it is supplied, power will continue to consume.
【0009】 [0009]
【特許文献1】 [Patent Document 1]
特開平5−94227号公報【0010】 Japanese Unexamined Patent Publication No. 5-94227 [0010]
【発明が解決しようとする課題】 [Problems that the Invention is to Solve
以上のように従来の信号処理装置においては、演算用クロック作成手段P1から得られる演算用クロックSP1の周波数は固定であるため、演算手段P2により演算処理を行っている間は、その演算処理量の小さいときでも演算処理量の大きい時と同程度の電力を消費してしまい、演算処理における不要な電力消費が増大するという問題点を有していた。 In the conventional signal processing apparatus as described above, since the frequency of the operation clock SP1 obtained from the calculation clock creating means P1 is fixed, while performing the arithmetic processing by the arithmetic means P2, the calculation processing amount while consuming comparable power and when large amount of arithmetic processing even when small, unnecessary power consumption in the arithmetic processing had a problem increases.
【0011】 [0011]
本発明は、上記従来の問題点を解決するもので、演算処理量に合わせて適正な周波数の演算用クロックが容易に得られ、その演算用クロックで演算処理を行うことができ、演算処理における不要な消費電力を低減することができる信号処理装置および信号処理方法を提供する。 The present invention is intended to solve the conventional problems described above, operation clock for proper frequency in accordance with the processing amount can be easily obtained, it is possible to perform the operation processing in the operation clock, in the arithmetic processing to provide a signal processing device and signal processing method capable of reducing unnecessary power consumption.
【0012】 [0012]
【課題を解決するための手段】 In order to solve the problems]
上記の課題を解決するために、本発明の請求項1に記載の信号処理装置は、 演算用クロックを作成して出力する演算用クロック作成手段と、 入力データに対して、前記演算用クロック作成手段から供給された前記演算用クロックに同期して演算処理を実行する演算手段と、 出力用クロックを作成して出力する出力用クロック作成手段と、前記演算手段の演算結果を前記出力用クロック作成手段から供給された前記出力用クロックに同期して、出力レートに従って外部に出力する出力手段と、前記演算手段による演算処理の実行および前記演算用クロック作成手段による前記演算用クロックの作成を制御する制御手段とを備えた信号処理装置であって、前記制御手段は、 前記演算手段により前記入力データの先頭から演算処理単位毎に順番に前 In order to solve the above problems, a signal processing apparatus according to claim 1 of the present invention, the operation clock creating means for creating and outputting a calculation clock, the input data, the arithmetic clock created operating means for executing the synchronization with processing the supplied the arithmetic clock from the means, and an output clock creating means for creating and outputting an output clock, the clock for creating the output the calculation result of the calculating means in synchronization with the supplied the output clock from the unit, for controlling an output means for outputting to the outside, the creation of the operational clock by the execution and the operation clock creating means of the arithmetic processing by the arithmetic means in accordance with the output rate a signal processing and control means, the control means, prior to sequentially processing each unit from the head of the input data by the calculating means 演算処理を実行する前に、前記演算手段により前記演算処理単位の1単位分の前記演算処理を実行し、その処理実行による結果から前記演算手段の前記1単位分の演算処理量を算出し、前記出力手段の出力レートに基づいて前記1単位分のデータの出力所要時間を算出し、前記演算手段の前記演算処理量を前記出力手段の前記出力所要時間内に完了させるように、前記演算用クロック作成手段から出力される前記演算用クロックの周波数を制御するよう構成したことを特徴とする。 Before performing the operation process, wherein by performing the arithmetic processing of one unit of the arithmetic processing unit calculates the amount of calculation processing of the one unit of said calculating means from the result of the processing executed by the arithmetic means, the calculated output required time data of the one unit on the basis of the output rate of the output means, so as to complete the processing of the calculation unit in the output duration of said output means, for the operation characterized by being configured to control the frequency of operation clock output from the clock forming means.
【0013】 [0013]
また、本発明の請求項2に記載の信号処理装置は、請求項1記載の信号処理装置であって、 前記制御手段が算出した演算処理量から演算用クロック周波数制御コマンドへの変換用パラメータを持つことを特徴とする。 The signal processing apparatus according to claim 2 of the present invention is a signal processing apparatus according to claim 1, the conversion parameter to the operational clock frequency control command from the arithmetic processing amount by the control means is calculated characterized in that it has.
【0014】 [0014]
また、本発明の請求項3に記載の信号処理装置は、請求項1または請求項2記載の信号処理装置であって、 前記制御手段が算出した演算処理量を外部に伝達する伝達手段を設けたことを特徴とする。 The signal processing apparatus according to claim 3 of the present invention is a signal processing apparatus according to claim 1 or claim 2, wherein, provided the transmission means for transmitting the amount of arithmetic processing that the control means has calculated the outside characterized in that was.
【0015】 [0015]
また、本発明の請求項4に記載の信号処理装置は、請求項1から請求項3のいずれかに記載の信号処理装置であって、 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理可能かを判断するよう構成したことを特徴とする。 The signal processing apparatus according to claim 4 of the present invention is a signal processing apparatus according to any one of claims 1 to 3, wherein the control means calculates the amount of computation and the output means by comparing the output rate, characterized by being configured to determine processable in the output rate period.
【0016】 [0016]
また、本発明の請求項5に記載の信号処理装置は、請求項4記載の信号処理装置であって、 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理不可能と判断した場合には、 前記伝達手段により外部に伝達するよう構成したことを特徴とする。 The signal processing apparatus according to claim 5 of the present invention is a signal processing apparatus according to claim 4, wherein the control means compares the calculated amount of computation and the output rate of the output means, If it is determined that not processed in the output rate period is characterized by being configured so as to transmit to the outside by the transmission means.
【0017】 [0017]
また、本発明の請求項6に記載の信号処理装置は、請求項4または請求項5記載の信号処理装置であって、 前記伝達手段は、 前記演算用クロック作成手段から出力される前記演算用クロックの最大周波数値を指定可能なように構成したことを特徴とする。 The signal processing apparatus according to claim 6 of the present invention is a signal processing apparatus according to claim 4 or claim 5, wherein said transmission means, for the operation output from the arithmetic clock creating means characterized by being configured to enable specifying the maximum frequency value of the clock.
【0019】 [0019]
また、本発明の請求項に記載の信号処理装置は、 演算用クロックを作成して出力する演算用クロック作成手段と、入力データに対して、前記演算用クロック作成手段から供給された前記演算用クロックに同期して演算処理を実行する演算手段と、出力用クロックを作成して出力する出力用クロック作成手段と、前記演算手段の演算結果を前記出力用クロック作成手段から供給された前記出力用クロックに同期して、出力レートに従って外部に出力する出力手段と、前記演算手段による演算処理の実行および前記演算用クロック作成手段による前記演算用クロックの作成を制御する制御手段とを備えた信号処理装置であって、外部からの動作指示が入力される伝達手段を設け、 前記制御手段は、 前記演算手段により前記入力データの先頭から The signal processing apparatus according to claim 7 of the present invention, the operation clock creating means for creating and outputting a calculation clock, the input data, the calculation supplied from the arithmetic clock creating means operating means for executing the synchronization with arithmetic processing use clock, an output clock creating means for creating and outputting an output clock, the calculation result supplied the output from said output clock creating means of the arithmetic means in synchronism with the use clock, and output means for outputting to the outside in accordance with the output rate, and control means for controlling the creation of the operation clock by the execution and the operation clock creating means of the arithmetic processing by the arithmetic unit signal a processing apparatus, the transmission means operation instruction is inputted from the outside is provided, the control means, from the head of the input data by the calculating means 算処理単位毎に順番に前記演算処理を実行する前に、前記伝達手段に入力された外部からの動作指示に基づいて、その演算に必要な演算処理量算出し、 前記出力手段の出力レートに基づいて前記演算処理単位の1単位分のデータの出力所要時間を算出し、前記外部からの動作指示に基づく前記演算処理量を前記出力手段の前記出力所要時間内に完了させるように、前記演算用クロック作成手段から出力される前記演算用クロックの周波数を制御するよう構成したことを特徴とする。 Before performing the arithmetic processing on the sequentially for each calculation processing unit, based on an operation instruction from an external input to the transmission means, and calculating a calculation processing amount required for its operation, the output rate of the output means calculating an output time required for data of one unit of the arithmetic processing unit on the basis of, the arithmetic processing amount based on the operation instruction from the external so as to be completed within the output duration of said output means, said is output from the operation clock creating means, characterized by being configured to control the frequency of the operation clock.
【0020】 [0020]
また、本発明の請求項に記載の信号処理装置は、請求項記載の信号処理装置であって、 前記制御手段が前記伝達手段に入力された外部からの動作指示を基に前記演算手段の演算処理量を算出する時に、前記動作指示から演算用クロック周波数制御コマンドへの変換用パラメータを持つことを特徴とする。 The signal processing apparatus according to claim 8 of the present invention is a signal processing apparatus according to claim 7, wherein the calculating means based on the operation instruction to an external said control means is inputted to said transmission means when calculating the amount of computation of, characterized by having a conversion parameter to the operational clock frequency control command from the operation instruction.
【0021】 [0021]
また、本発明の請求項に記載の信号処理装置は、請求項記載の信号処理装置であって、 前記変換用パラメータは、 前記伝達手段に入力された外部からの動作指示による演算処理に必要なクロック数であることを特徴とする。 The signal processing apparatus according to claim 9 of the present invention is a signal processing apparatus according to claim 8, wherein the conversion parameters, the arithmetic processing by the operation instruction from the external input to the transmission means characterized in that it is a number of clocks required.
【0022】 [0022]
また、本発明の請求項10に記載の信号処理装置は、請求項または請求項記載の信号処理装置であって、 前記制御手段は、 前記伝達手段に入力された外部からの動作指示が複数の演算処理を必要とする場合には前記変換用パラメータを加算し、その変換用パラメータを用いて前記演算手段の演算処理量を算出するよう構成したことを特徴とする。 The signal processing apparatus according to claim 10 of the present invention is a signal processing apparatus according to claim 8 or claim 9, wherein the control means, the operation instruction from the external input to the transmission means in the case of requiring a plurality of arithmetic processing by adding the conversion parameter, and characterized by being configured so as to calculate the amount of arithmetic processing of the arithmetic unit using the transformation parameters.
【0023】 [0023]
また、本発明の請求項11に記載の信号処理装置は、請求項から請求項10のいずれかに記載の信号処理装置であって、 前記伝達手段は、 前記制御手段が算出した演算処理量を外部に伝達するよう構成したことを特徴とする。 The signal processing apparatus according to claim 11 of the present invention is a signal processing apparatus according to claim 10 claim 8, wherein the transmission means, the arithmetic processing amount of the control means has calculated characterized by being configured to transmit to the outside.
【0024】 [0024]
また、本発明の請求項12に記載の信号処理装置は、請求項から請求項11のいずれかに記載の信号処理装置であって、 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理可能かを判断するよう構成したことを特徴とする。 The signal processing apparatus according to claim 12 of the present invention is a signal processing apparatus according to claim 11 claim 8, wherein the control unit, the calculated amount of computation and the output means by comparing the output rate, characterized by being configured to determine processable in the output rate period.
【0025】 [0025]
また、本発明の請求項13に記載の信号処理装置は、請求項12記載の信号処理装置であって、 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理不可能と判断した場合には、 前記伝達手段により外部に伝達するよう構成したことを特徴とする。 The signal processing apparatus according to claim 13 of the present invention is a signal processing apparatus according to claim 12, wherein the control means compares the calculated amount of computation and the output rate of the output means, If it is determined that not processed in the output rate period is characterized by being configured so as to transmit to the outside by the transmission means.
【0026】 [0026]
また、本発明の請求項14に記載の信号処理装置は、請求項記載の信号処理装置であって、 前記制御手段が前記伝達手段に入力された外部からの動作指示を基に前記演算手段の演算処理量を算出する時に、前記動作指示から演算用クロック周波数制御コマンドへの変換用パラメータを持ち、前記伝達手段は、 前記演算用クロック作成手段から出力される前記演算用クロックの最大周波数値を指定可能なように構成したことを特徴とする。 The signal processing apparatus according to claim 14 of the present invention is a signal processing apparatus according to claim 7, wherein the calculating means based on the operation instruction to an external said control means is inputted to said transmission means when calculating the amount of computation of has a conversion parameter to the operational clock frequency control command from the operation instruction, the transmission means, the maximum frequency value of the operation clock output from the arithmetic clock creating means characterized by being configured to allow specify.
【0027】 [0027]
また、本発明の請求項15に記載の記録媒体再生装置は、請求項1から請求項14のいずれかに記載の信号処理装置を搭載し、前記信号処理装置により記憶媒体から記憶データを再生する記憶媒体再生装置であって、前記信号処理装置は、前記記憶媒体から記憶データに基づく信号を検出し、その信号から得られた情報を前記演算手段の演算処理量の算出に用いるよう構成したことを特徴とする。 The recording medium reproducing apparatus according to claim 15 of the present invention is equipped with the signal processing device according to any one of claims 1 to 14, to reproduce the stored data from the storage medium by said signal processing device a storage medium reproducing apparatus, the signal processing device, it detects a signal based on the stored data from the storage medium, and configured to use the information obtained from the signal to calculate the amount of arithmetic processing of the arithmetic means the features.
【0028】 [0028]
また、本発明の請求項16に記載の放送受信装置は、請求項1から請求項14のいずれかに記載の信号処理装置を搭載し、前記信号処理装置により放送信号を受信して放送データを再生する放送受信装置であって、前記信号処理装置は、受信した放送データに基づく信号から得られた情報を前記演算手段の演算処理量の算出に用いるよう構成したことを特徴とする。 The broadcast receiving apparatus according to claim 16 of the present invention is equipped with signal processing apparatus according to any one of claims 1 to 14, the broadcast data receives broadcast signals by said signal processing device a broadcast receiving apparatus for reproducing, the signal processing apparatus is characterized in that the information obtained from the signal based on the broadcast data received and configured for use in the calculation of the amount of arithmetic processing of the arithmetic unit.
【0031】 [0031]
また、本発明の請求項17に記載の信号処理方法は、 入力データに対して、演算用クロックに同期して演算処理を実行し、その演算結果を出力用クロックに同期して外部に出力する信号処理方法であって、 前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、前記演算用クロックに同期して前記演算処理単位の1単位分の前記演算処理を実行し、その処理実行による結果から前記1単位分の演算処理量を算出し、その演算処理量から前記1単位分の演算所要時間を求め、前記出力用クロックに同期した前記演算結果の出力レートから前記1単位分のデータ出力所要時間を求め、前記演算所要時間を前記出力所要時間と比較し、その比較結果に応じて、前記出力所要時間内に前記1単位分の演算処理が完了するよ The signal processing method according to claim 17 of the present invention, the input data, in synchronization with the operation clock running processing, and outputs to the outside in synchronization with the operation result to the output clock a signal processing method, before executing the operation process in sequence to the arithmetic processing each unit from the head of the input data, the processing of one unit of the arithmetic processing unit in synchronization with the operation clock executed, calculates the amount of calculation processing of one unit from the result by the process executed, the calculation processing amount from seeking operation time required for the one unit, the output rate of the operation result in synchronization with the output clock obtains the output duration of the data of the one unit from the calculation time required compared to the previous Kide force required time, according to the comparison result, before Kide force required time the operation of one unit in the processing is complete に、前記演算用クロックの周波数を制御することを特徴とする。 To, and controlling the frequency of the operation clock.
【0032】 [0032]
また、本発明の請求項18に記載の信号処理方法は、 入力データに対して、演算用クロックに同期して演算処理を実行し、その演算結果を出力用クロックに同期して外部に出力する信号処理方法であって、 前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、外部から入力された動作指示に基づいて、その演算に必要な演算処理量を算出し、その演算処理量から前記演算処理単位の1単位分の演算所要時間を求め、前記出力用クロックに同期した前記演算結果の出力レートから前記1単位分のデータの出力所要時間を求め、前記外部からの動作指示に基づく前記演算所要時間を前記出力所要時間と比較し、その比較結果に応じて、 前記出力所要時間内に前記1単位分の演算処理が完了するように、前記演算用クロ The signal processing method according to claim 18 of the present invention, the input data, in synchronization with the operation clock running processing, and outputs to the outside in synchronization with the operation result to the output clock a signal processing method, before executing the operation process in sequence to the arithmetic processing each unit from the head of the input data, based on an operation instruction input from outside, calculates a calculation processing amount required for the calculation and, the seek from the processing of 1 unit of computation time required for the arithmetic processing unit obtains the output duration of the data of the one unit from the output rate of the operation result in synchronization with the output clock, wherein above compare operation the required time the output required time and the ratio based on the operation instruction from the outside, according to the comparison result, wherein as processing of one unit is completed within the output required time, for the calculation Black クの周波数を制御することを特徴とする。 And controlling the frequency of the click.
【0033】 [0033]
以上により、演算手段が演算処理を行っている間は、制御手段により、演算用クロック作成手段が生成する演算用クロックの周波数を、演算手段による演算処理量に従って、その演算処理量に必要十分なクロック周波数に合わせるように制御することができる。 With the above, while the operation means is performing an arithmetic process by the control means, the frequency of the operation clock of operation clock creation means generates, in accordance with amount of computation by the computing means, necessary and sufficient that the arithmetic processing amount it can be controlled to match the clock frequency.
【0034】 [0034]
【発明の実施の形態】 DETAILED DESCRIPTION OF THE INVENTION
以下、本発明の実施の形態を示す信号処理装置および信号処理方法について、図面を参照しながら具体的に説明する。 Hereinafter, the signal processing device and signal processing method showing an embodiment of the present invention will be specifically described with reference to the drawings.
(実施の形態1) (Embodiment 1)
本発明の実施の形態1の信号処理装置および信号処理方法を説明する。 A signal processing device and signal processing method of Embodiment 1 of the present invention will be described.
【0035】 [0035]
図1は本実施の形態1の信号処理装置の構成を示すブロック図である。 Figure 1 is a block diagram showing a configuration of a signal processing apparatus according to the first embodiment. 図1において、N1は演算用クロックSN1を作成して出力する演算用クロック作成手段、N2は演算用クロック作成手段N1から供給された演算用クロックSN1に同期して演算処理を実行する演算手段、N3は出力用クロックSN3を作成して出力する出力用クロック作成手段、N4は演算手段N2の演算結果SN2を出力用クロック作成手段N3から供給された出力用クロックSN3に同期して外部に出力する出力手段、N5は演算手段N2による演算処理の実行を制御する制御手段、N6は演算手段N2に対して外部からの動作指示を伝える伝達手段である。 In Figure 1, the calculating clock creating means N1 is for creating and outputting a calculation clock SN1, N2 is operating means for executing the synchronization with operation processing in the calculation clock SN1 supplied from the operation clock creating means N1, N3 is the output clock generating means for outputting to create an output clock SN3, N4 is output to the outside in synchronization with the output clock SN3 supplied from the output clock creating means N3 calculation results SN2 computing means N2 output means, N5 is control means for controlling the execution of arithmetic processing by the arithmetic unit N2, N6 is a transmission means for transmitting the operation command from outside to the computing means N2.
【0036】 [0036]
伝達手段N6は外部からの動作指示に従い動作指示信号SN5を制御手段N5に伝達する。 Transmission means N6 transmits an operation instruction signal SN5 to the control unit N5 accordance operation instruction from the outside. 制御手段N5は、動作指示信号SN5を受けると演算手段N2を制御して演算処理単位の1個分の演算処理を行い、1演算処理単位の演算処理にかかった演算用クロックSN1のクロック数をカウントし、その値をその演算に必要な演算処理量とする。 Control means N5, the operation instruction signal SN5 receives and performs arithmetic processing for one piece of the control to the arithmetic processing unit arithmetic unit N2, the number of clocks of the operation clock SN1 taken to processing of first arithmetic processing unit counted, and the arithmetic processing amount necessary that value to the computation. その演算処理量に基づいて演算指示信号SN4を作成し、演算手段N2の制御を行う。 Create an operation instruction signal SN4 based on the amount of arithmetic processing, and controls the arithmetic means N2. 出力手段N4は出力レート情報SN8を制御手段N5に出力する。 Output means N4 outputs the output rate information SN8 to the control unit N5.
【0037】 [0037]
制御手段N5は、出力レート情報SN8から演算処理単位あたりのデータの出力にかかる出力所要時間を算出する。 Control means N5 calculates an output required time applied from the output rate information SN8 to the output of data per processing unit. また、制御手段N5は、動作指示信号SN5を基に算出した演算処理量を出力所要時間内に完了させるために最適な演算用クロックSN1の周波数を決定して、演算用クロック作成手段N1に対してクロック周波数制御指示信号SN7を出力することにより、演算用クロックSN1の周波数を制御する。 Further, the control unit N5 is to determine the optimal frequency of operation clock SN1 to complete the processing amount calculated on the basis of the operation instruction signal SN5 in the output duration, to the calculating clock creating means N1 by outputting the clock frequency control instruction signal SN7 Te, to control the frequency of operation clock SN1.
【0038】 [0038]
演算用クロック作成手段N1は、制御手段N5からのクロック周波数制御指示信号SN7に従い、そのクロック周波数制御指示信号SN7によって指示された周波数の演算用クロックSN1を作り出して演算手段N2に供給し、制御手段N5に対してクロック周波数情報SN6を出力する。 Operation clock creating means N1, in accordance with the clock frequency control instruction signal SN7 from the control unit N5, supplying creating an operation clock SN1 frequency indicated by the clock frequency control instruction signal SN7 to the arithmetic unit N2, the control means and it outputs a clock frequency information SN6 against N5. 制御手段N5は、クロック周波数情報SN6で示されたクロック周波数が演算手段N2に供給される演算用クロックSN1の周波数と異なる場合、演算用クロック作成手段N1に対してクロック周波数制御指示信号SN7を出力し、演算用クロック作成手段N1が供給する演算用クロックSN1の周波数を制御する。 Control means N5, when the clock frequency indicated by the clock frequency information SN6 is different from the frequency of the operation clock SN1 supplied to the arithmetic unit N2, outputs a clock frequency control instruction signal SN7 against operation clock creating means N1 and, calculating a clock creating means N1 controls the frequency of the operation clock SN1 supplies.
【0039】 [0039]
その後、制御手段N5は、演算手段N2を制御して入力データの先頭から演算処理単位毎に演算処理を実行する。 Thereafter, the control unit N5 controls the operation means N2 executes arithmetic processing from the head of the input data to the arithmetic processing every unit. 演算処理単位の演算が完了すると、演算手段N2は演算結果SN2を出力手段N4に送る。 When the calculation of the arithmetic processing unit is completed, the arithmetic unit N2 is sent to the output means N4 calculation results SN2. 演算結果SN2を受け取った出力手段N4は、一定の出力レートで演算結果SN2を出力する。 Output means N4 for receiving the operation result SN2 outputs the operation result SN2 at a constant output rate.
【0040】 [0040]
図2は本実施の形態1の信号処理装置の動作を示すタイミングチャートである。 Figure 2 is a timing chart showing the operation of the signal processing apparatus of the first embodiment. 図2において、TOは演算中に演算単位当たりのデータを出力手段N4から出力する時の出力レートでの出力所要時間、THは演算中に演算単位当たりの演算量が多い場合(重い処理)の演算所要時間、TLは演算中に演算単位当たりの演算量が少ない場合(軽い処理)の演算所要時間、TWは出力所要時間TOと演算所要時間TLとの差分、TMは最適な演算用クロックの周波数に制御した場合の演算中に演算単位当たりの演算量が少ない場合の演算所要時間である。 2, if TO is output duration of the output rate at which output from the output means N4 data in the calculation unit during operation, TH has many calculation amount in the calculation unit during the operation of the (heavy processing) calculating required time, TL is computation time required is less amount of calculation in the calculation unit in operation (light treatment), TW is the difference between the output required time tO and operation duration TL, TM is the optimum operation clock a computation time required when the smaller amount of calculation in the calculation unit during the operation of the case of controlling the frequency.
【0041】 [0041]
演算量が少ない場合は演算用クロックの周波数を制御することにより遅いクロックで演算が行われ、演算の待ち時間が少なくなり、効率のよい動作を行うことができる。 When the operation amount is small operations at a slower clock by controlling the frequency of the operation clock is performed, the calculation of the waiting time is reduced, it is possible to perform efficient operation. またその時にクロックの周波数が低くなるため、演算処理中の消費電力を小さくすることができる。 Since the frequency of the clock becomes lower at that time, it is possible to reduce the power consumption during processing.
【0042】 [0042]
以上のようにして、出力レート情報と演算処理量を基に演算処理期間を算出し、クロック周波数を決定することができる。 As described above, calculates the arithmetic processing period based on the output rate information and calculation processing amount, it is possible to determine the clock frequency.
しかしながら、出力レート情報と演算処理量を基に演算処理期間を算出するためには複雑な計算が必要となる。 However, it is necessary to complex calculations to calculate the arithmetic processing period based on the output rate information and calculation processing amount. 実際に信号処理装置を半導体等で実現することを考慮すれば、簡単な変換により演算用クロック周波数を決定する機能が必要となる。 Considering that actually realize the signal processing device with a semiconductor, etc., function of determining the operation clock frequency is required by a simple conversion.
【0043】 [0043]
これに対し、図3に示すような信号処理装置の変換用パラメータを、メモリ等の記憶手段に配置しておく。 In contrast, the conversion parameter of the signal processor shown in FIG. 3, previously placed in the storage means such as a memory. この変換パラメータは演算項目ごとの演算処理量を示していて、制御手段N5は伝達手段N6からの動作指示信号SN5から演算項目を抽出し、変換用パラメータ内のその演算項目に対応した演算処理量を都度読み出す。 The transformation parameter is indicates the arithmetic processing amount of each operand, the control unit N5 extracts Factor from operation instruction signal SN5 from transmission means N6, arithmetic processing amount corresponding to the operation item of the converting the parameter the read out each time.
【0044】 [0044]
以上のようにして、同時演算項目が複数の場合でも変換用パラメータを用いることにより、演算項目の演算処理量又は周波数情報を読み出し、その値を基に演算用クロックの周波数を算出することができる。 As described above, by using the conversion parameters even when simultaneous operation item is plural, reads the amount of arithmetic processing or frequency information of the operand, it is possible to calculate the frequency of the operation clock based on the value .
【0045】 [0045]
しかしながら、本信号処理装置の外部に別途制御装置が存在し、その制御装置が演算の処理量の値を用いて何らかの判断をしながら動作する場合には、演算処理量の値を出力する必要がある。 However, there is a separate control device to the outside of the signal processing device, when operating with any decision that the control device with the value of the processing amount of calculation, is necessary to output the value of the arithmetic processing amount is there.
【0046】 [0046]
これに対し、図1に示す信号処理装置に、図4に示すように、処理量情報SN9を追加し、制御手段N5から処理量情報SN9を伝達手段N6に出力するように構成することにより、外部制御装置は伝達手段N6を通じて演算処理量の値を知ることができる。 In contrast, the signal processing apparatus shown in FIG. 1, as shown in FIG. 4, by adding the amount of processing information SN9, configured to output from the control means N5 processing amount information SN9 the transmitting means N6, the external control device can determine the value of the arithmetic processing amount through transmission means N6. その他の動作は、図1に示す信号処理装置と同様であるので、ここでの説明は省略する。 Other operations are the same as the signal processing apparatus shown in FIG. 1, the description thereof is omitted here.
【0047】 [0047]
以上のようにして、同時演算項目が複数の場合でも変換用パラメータを用いることにより、演算項目の演算処理量又は周波数情報を読み出し、その値を基に演算用クロックの周波数を算出することができ、また演算処理量の情報を外部に出力することができる。 As described above, by using the conversion parameters even when simultaneous operation item is plural, reads the amount of arithmetic processing or frequency information of the operand, it is possible to calculate the frequency of the operation clock based on the value , also can output the information of the arithmetic processing amount to the outside.
【0048】 [0048]
しかしながら、外部制御装置等により伝達手段N6を介して指示された演算項目が、演算用クロック作成手段N1が作成できる最大周波数を用いても演算単位のデータ分の演算が出力所用期間内に完了しない場合は、演算が完了していないのに出力データを出力しようとするため、正常なデータが出力されないという不具合が生じてしまう。 However, operation items specified via the transmission means N6 by an external controller or the like, operation of the data content of the operation unit even using the maximum frequency of operation clock creating means N1 can create is not completed within the output Shoyo period If, in order to try to output the output data for the calculation has not been completed, there arises a problem that normal data is not output.
【0049】 [0049]
これに対し、演算項目の演算処理量から算出した演算用クロックの必要周波数と演算用クロック作成手段N1が作成できる最大周波数を比較し、前者が後者を上回る場合に処理不可能とし、演算を中止するように制御する。 In contrast, by comparing the maximum frequency operation clock creating means N1 required frequency of operation clock calculated from the arithmetic processing amount of the operation items can be created, and not be processed when the former exceeds the latter, stop the operation It is controlled to be.
【0050】 [0050]
以上のようにして、演算項目の演算処理量から算出した演算用クロックの必要周波数と演算用クロック作成手段の作成できる最大周波数を比較し、前者が後者を上回る場合に処理不可能とし、演算を中止することができる。 As described above, by comparing the maximum frequency that can be created in the required frequency and the calculation clock creating means operation clock calculated from the arithmetic processing amount of the operation items, and not be processed when the former exceeds the latter, the operation it can be aborted.
【0051】 [0051]
ただし、処理不可能と判断して演算を中止する場合には、その情報を外部の制御装置等に伝達する必要がある。 However, when you stop operation by determining the process impossible, it is necessary to transmit the information to an external control device or the like.
これに対し、演算項目の演算処理量から算出した演算用クロックの必要周波数と演算用クロック作成手段の作成できる最大周波数を比較し、処理不可能と判断した場合には、処理量情報SN9を用いて伝達手段N6を介して、外部の制御装置等に処理不可能を示す情報を伝達するように制御する。 In contrast, when comparing the maximum frequency that can be created in the required frequency and the calculation clock creating means operation clock calculated from the arithmetic processing amount of the operation items, it is determined that the process impossible, using the processing amount information SN9 via transmission means N6 Te, and controls so as to transmit information indicating a possible process to an external control device or the like.
【0052】 [0052]
以上のようにして、演算項目の演算処理量から算出した演算用クロックの必要周波数と演算用クロック作成手段の作成できる最大周波数を比較し、前者が後者を上回る場合に処理不可能と判断し、伝達手段N6を介して外部の制御装置等に処理不可能情報を伝達することができる。 As described above, by comparing the maximum frequency that can be created in the required frequency and the calculation clock creating means operation clock calculated from the arithmetic processing amount of the operation items, it has decided that it is not possible to process when the former exceeds the latter, can be transmitted unprocessable information to an external control device or the like via a transmission means N6.
【0053】 [0053]
しかしながら処理可能、不可能の判断に用いる演算用クロック作成手段N1の作成可能な演算用クロックSN1の最大周波数の値が一定のため、より高性能の信号処理装置とするために、演算用クロック作成手段N1をより高い周波数作成可能なものへ交換することが必要となるが、対応できない。 However processable, because the value of the maximum frequency that can be created operation clock SN1 operational clock creating means N1 is constant used impossible judgment, to higher performance of the signal processing apparatus, create operation clock Although it is necessary to replace the unit N1 to higher frequencies can be created that can not cope.
【0054】 [0054]
これに対し、制御手段N5により、伝達手段N6を介して外部の制御装置等から、演算用クロック作成手段N1の作成可能な演算用クロックSN1の最大周波数を指定し、演算項目の演算処理量から算出した演算用クロックの必要周波数との比較時に、演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数として用いることにより、演算用クロック作成手段N1の交換に対応することができる。 In contrast, the control unit N5, from an external control device or the like via a transmission means N6, specify the created maximum possible frequency of operation clock SN1 operational clock creating means N1, from the processing of operand calculated upon comparison of the required frequency of operation clock, by using as the maximum frequency of operation clock SN1 can create operational clock creating means N1, may correspond to the replacement of the operational clock creating means N1.
(実施の形態2) (Embodiment 2)
本発明の実施の形態2の信号処理装置および信号処理方法を説明する。 A signal processing device and signal processing method of the second embodiment of the present invention will be described.
【0055】 [0055]
図9は本実施の形態2の信号処理装置の構成を示すブロック図である。 Figure 9 is a block diagram showing a configuration of a signal processing apparatus of the second embodiment. 図9において、N1は演算用クロックSN1を作成して出力する演算用クロック作成手段、N2は演算用クロック作成手段N1から供給された演算用クロックSN1に同期して演算処理を実行する演算手段、N3は出力用クロックSN3を作成して出力する出力用クロック作成手段、N4は演算手段N2の演算結果SN2を出力用クロック作成手段N3から供給された出力用クロックSN3に同期して外部に出力する出力手段、N5は演算手段N2による演算処理の実行を制御する制御手段、N6は演算手段N2に対して外部からの動作指示を伝える伝達手段である。 9, operation clock creating means N1 is for creating and outputting a calculation clock SN1, N2 is operating means for executing the synchronization with operation processing in the calculation clock SN1 supplied from the operation clock creating means N1, N3 is the output clock generating means for outputting to create an output clock SN3, N4 is output to the outside in synchronization with the output clock SN3 supplied from the output clock creating means N3 calculation results SN2 computing means N2 output means, N5 is control means for controlling the execution of arithmetic processing by the arithmetic unit N2, N6 is a transmission means for transmitting the operation command from outside to the computing means N2.
【0056】 [0056]
伝達手段N6は外部からの動作指示に従い動作指示信号SN5を制御手段N5に伝達する。 Transmission means N6 transmits an operation instruction signal SN5 to the control unit N5 accordance operation instruction from the outside. 制御手段N5は、動作指示信号SN5を基にその演算に必要な演算処理量を算出し、その演算処理量に基づいて演算指示信号SN4を作成し、演算手段N2の制御を行う。 Control means N5 calculates the arithmetic processing amount necessary for the operation based on an operation instruction signal SN5, creates an operation instruction signal SN4 based on the amount of arithmetic processing, and controls the arithmetic means N2. また、制御手段N5は動作指示信号SN5を基にクロック周波数制御指示信号SN7を作成し、演算用クロック作成手段N1の演算用クロックの周波数を指示する。 Further, the control unit N5 creates the clock frequency control instruction signal SN7 on the basis of the operation instruction signal SN5, instructs the frequency of the operation clock of operation clock creating means N1.
【0057】 [0057]
演算用クロック作成手段N1は、制御手段N5からのクロック周波数制御指示信号SN7に従い、クロック周波数制御指示信号SN7に指示された周波数の演算用クロックSN1を作り出して演算手段N2に供給し、制御手段N5に対してクロック周波数情報SN6を出力する。 Operation clock creating means N1, in accordance with the clock frequency control instruction signal SN7 from the control unit N5, and supplied to the arithmetic unit N2 creating an operation clock SN1 frequency instructed by the clock frequency control instruction signal SN7, the control unit N5 and it outputs a clock frequency information SN6 against. 制御手段N5は、クロック周波数情報SN5で示されたクロックの周波数が、演算手段N2に供給されている演算用クロックSN1の周波数と異なる場合には、演算用クロック作成手段N1に対してクロック周波数制御指示信号SN7を出力し、演算用クロック作成手段N1が供給する演算用クロックSN1の周波数を制御する。 Control means N5, the frequency of the indicated clock at the clock frequency information SN5 is different from the frequency of the operation clock SN1 that is supplied to the arithmetic unit N2 is a clock frequency control with respect to operational clock creating means N1 outputs an instruction signal SN7, operation clock creating means N1 controls the frequency of the operation clock SN1 supplies.
【0058】 [0058]
制御手段N5は、動作指示信号SN5を受けると演算手段N2を制御して演算単位毎に演算を実施する。 Control means N5 performs a calculation for each operation unit controls the calculation means N2 and receiving an operation instruction signal SN5. 演算単位の演算が完了すると演算手段N2は演算結果SN2を出力手段N4に送る。 Calculating means N2 and operation of the operation unit is completed and sends it to the output means N4 calculation results SN2. 演算結果SN2を受け取った出力手段N4は一定の出力レートで演算結果SN2を外部に出力する。 Output means has received the operation result SN2 N4 outputs the operation result SN2 at a constant output rate to the outside.
【0059】 [0059]
以上のようにして、演算用クロック作成手段N1が供給する演算用クロックの周波数が演算に使用するクロック周波数と異なる場合には、制御手段N5からクロック周波数制御指示信号SN7を出力することにより、演算用クロック作成手段N1が供給する演算用クロックSN1の周波数を制御することが可能である。 As described above, when the frequency of the operation clock supplied by operational clock creating means N1 is different from the clock frequency used in the calculation by outputting a clock frequency control instruction signal SN7 from the control means N5, operation use clock creating means N1 is possible to control the frequency of operation clock SN1 supplies.
【0060】 [0060]
しかしながら、制御手段N5が演算に使用する演算用クロックの周波数を決定するためには、演算に必要な処理期間を特定する必要がある。 However, in order to control means N5 determines the frequency of the operation clock to be used for calculation, it is necessary to specify the processing period required for the operation.
これに対し、図10に示す信号処理装置では、図9に示す構成に、出力レート情報SN8が追加されていて、出力手段N4は出力用クロックSN3に同期して演算結果SN2を出力し、出力レート情報SN8を制御手段N5に出力する。 In contrast, the signal processing apparatus shown in FIG. 10, the configuration shown in FIG. 9, the output rate information SN8 is being added, output means N4 outputs the operation result SN2 in synchronization with the output clock SN3 output and it outputs the rate information SN8 to the control unit N5. 制御手段N5は、出力レート情報SN8から演算単位あたりのデータの出力にかかる出力所要時間を算出する。 Control means N5 calculates an output required time applied from the output rate information SN8 to the output of data per operation unit.
【0061】 [0061]
また、制御手段N5は動作指示信号SN5を基に算出した演算処理量を出力所要時間内に完了させるために最適な演算用クロックSN1の周波数を決定して、演算用クロック作成手段N1に対してクロック周波数制御指示信号SN7を出力することにより、演算用クロックの周波数を制御する。 Further, the control unit N5 is to determine the optimum frequency of operation clock SN1 to complete the processing amount calculated on the basis of the operation instruction signal SN5 in the output required time for operation clock creating means N1 by outputting the clock frequency control instruction signal SN7, controls the frequency of the operation clock. その他の動作は、図9に示す信号処理装置と同様であるので、ここでの説明は省略する。 Other operations are the same as the signal processing apparatus shown in FIG. 9, the description thereof is omitted here.
【0062】 [0062]
図11は本実施の形態2の信号処理装置の動作を示すタイミングチャートである。 Figure 11 is a timing chart showing the operation of the signal processing apparatus of the second embodiment. 図11において、TOは演算中に演算単位あたりのデータを出力手段N4から出力する時の出力レートでの出力所要時間、THは演算中に演算単位当たりの演算量が多い場合(重い処理)の演算所要時間、TLは演算中に演算単位当たりの演算量が少ない場合(軽い処理)の演算所要時間、TWは出力所要時間TOと演算所要時間TLとの差分、TMは最適な演算用クロックSN1の周波数に制御した場合の演算中に演算単位当たりの演算量が少ない場合の演算所要時間である。 11, if TO is output duration of the output rate at which output from the output means N4 data per operation unit during operation, TH has many calculation amount in the calculation unit during the operation of the (heavy processing) calculating required time, TL is computation time required is less amount of calculation in the calculation unit in operation (light treatment), TW is the difference between the output required time tO and operation duration TL, TM optimal operation clock SN1 when the operation amount in the calculation unit during the operation of the case of controlling the frequency is small it is an operation time required.
【0063】 [0063]
演算量が少ない場合は演算用クロックSN1の周波数を制御することにより、遅いクロックで演算が行われ、演算の待ち時間が少なくなり、効率のよい動作を行うことができる。 When the operation amount is small by controlling the frequency of the operation clock SN1, it performs the operation in slow clock, calculation of the waiting time is reduced, it is possible to perform efficient operation. また、その時にクロックの周波数が低くなるため、演算処理中の消費電力を小さくすることができる。 Further, since the frequency of the clock becomes lower at that time, it is possible to reduce the power consumption during processing.
【0064】 [0064]
以上のようにして、出力レート情報と演算処理量を基に処理期間を算出し、演算用クロックSN1の周波数を決定することができる。 As described above, calculates the processing time based on the output rate information and calculation processing amount, it is possible to determine the frequency of the operation clock SN1.
しかしながら、出力レート情報と演算処理量を基に処理期間を算出するためには、複雑な計算が必要となる。 However, in order to calculate the processing time on the basis of the output rate information and calculation processing amount, it is necessary to complex calculations. 実際に信号処理装置を半導体等で実現することを考慮すれば、簡単な変換により演算用クロックの周波数を決定する機能が必要となる。 Considering that actually realize the signal processing device with a semiconductor or the like, it is necessary function of determining the frequency of the operation clock by a simple conversion.
【0065】 [0065]
これに対し、図12に示す信号処理装置では、変換用パラメータをメモリ等の記憶手段に配置しておく。 In contrast, in the signal processing apparatus shown in FIG. 12, the transformation parameters previously placed in the storage means such as a memory. この変換パラメータは演算項目ごとの演算処理量を示していて、制御手段N5は、伝達手段N6からの動作指示信号SN5から演算項目を抽出し、変換用パラメータ内のその演算項目に対応した演算処理量を都度読み出すように制御する。 The transformation parameter is indicates the arithmetic processing amount of each operand, the control unit N5 is an operand are extracted from the operation instruction signal SN5 from transmission means N6, corresponding to the operation item of the converting the parameter calculation process It controls to read out each time the amount.
【0066】 [0066]
以上のようにして、変換用パラメータを用いることにより、演算項目の演算処理量を読み出し、その値を基に演算用クロックSN1の周波数を算出することができる。 As described above, by using the conversion parameters, it reads out the arithmetic processing of operand, it is possible to calculate the frequency of the operation clock SN1 based on that value.
【0067】 [0067]
しかしながら、変換用パラメータの出力が演算処理量の場合には、演算単位の出力所要時間と演算処理量との除算が必要となり算出が複雑となる。 However, when the output of the converting parameters of the calculation processing amount is calculated requires division between the output required time and amount of arithmetic processing of the arithmetic unit becomes complicated.
これに対し、信号処理装置の変換用パラメータとして、演算項目に対する変換後の出力が、演算用クロックSN1の周波数、又は演算用クロック作成手段N1への周波数制御指示となるようにする。 In contrast, as the conversion parameter of the signal processor, output the converted for operation item, so that a frequency control indication of the frequency of the operation clock SN1, or to the operation clock creating means N1.
【0068】 [0068]
以上のようにして、変換用パラメータを用いることにより、演算項目の演算処理量又は周波数情報を読み出し、その値を基に演算用クロックSN1の周波数を算出することができる。 As described above, by using the conversion parameters, it reads out the arithmetic processing amount or frequency information of the operand, it is possible to calculate the frequency of the operation clock SN1 based on that value.
【0069】 [0069]
しかしながら、演算手段N2が行う演算には、例えば映像復号と音声復号、音声復号と複合音声の音場処理など、同時に複数の演算項目を実行する場合の周波数の算出方法も必要となる。 However, the calculation operation means N2 is performed, for example, video decoding and audio decoding, such as sound field processing of speech decoding and the composite audio, also requires the calculation method of the frequency in the case of executing a plurality of operand simultaneously.
【0070】 [0070]
これに対し、同時に行う演算の演算項目が複数の場合は、各演算項目の演算処理量の和を算出するか、予めパラメータに演算処理量の和を準備しておいて、そのパラメータを読み出すことで対応することができる。 In contrast, if the operation items of the operation carried out simultaneously in a plurality, or to calculate the sum of the amount of arithmetic processing of the operand, it is prepared to provide the sum of the amount of arithmetic processing parameter in advance, to read the parameter in can corresponding be.
【0071】 [0071]
以上のようにして、同時演算項目が複数の場合でも、変換用パラメータを用いることにより、演算項目の演算処理量又は周波数情報を読み出し、その値を基に演算用クロックSN1の周波数を算出することができる。 As described above, even if the simultaneous operation item is plural, by using the conversion parameters, reads out the arithmetic processing amount or frequency information of the operand, to calculate the frequency of the operation clock SN1 on the basis of the value can.
【0072】 [0072]
しかしながら、信号処理装置の外部に別途制御装置が存在し、その制御装置が演算の処理量の値を用いて何らかの判断をしながら動作する場合には、演算処理量の値を出力する必要がある。 However, there is a separate control device to an external signal processing device, when operating with any decision that the control device with the value of the processing amount of computation, it is necessary to output the value of the arithmetic processing amount .
【0073】 [0073]
これに対し、図13に示すように、図10に示す信号処理装置の構成に処理量情報SN9を追加して、制御手段N5から処理量情報SN9を伝達手段N6に出力するように構成することにより、外部制御装置は、伝達手段N6を通じて、演算処理量の値を知ることができる。 In contrast, as shown in FIG. 13, by adding a processing amount information SN9 to the configuration of the signal processing apparatus shown in FIG. 10, be configured to output from the control means N5 processing amount information SN9 the transmitting means N6 , the external control device via the transmission means N6, it is possible to know the value of the amount of arithmetic processing. その他の動作は、図10に示す信号処理装置と同様であるので、ここでの説明は省略する。 Other operations are the same as the signal processing apparatus shown in FIG. 10, the descriptions thereof are omitted here.
【0074】 [0074]
以上のようにして、同時演算項目が複数の場合でも、変換用パラメータを用いることにより、演算項目の演算処理量又は周波数情報を読み出し、その値を基に演算用クロックの周波数を算出することができ、また演算処理量の情報を外部に出力することができる。 As described above, even if the simultaneous operation item is plural, by using the conversion parameters, it reads out the arithmetic processing amount or frequency information of the operand, is possible to calculate the frequency of the operation clock based on the value can, also can output the information of the arithmetic processing amount to the outside.
【0075】 [0075]
しかしながら、外部制御装置等により伝達手段N6を介して指示された演算項目が、演算用クロック作成手段N1が作成できる演算用クロックSN1の最大周波数を用いても、演算単位のデータ分の演算が出力所用期間内に完了しない場合は、演算が完了していないのに出力データを出力しようとするため、正常なデータが出力されない不具合が生じてしまう。 However, the indicated operation items via the transmission means N6 by an external controller or the like, even using the maximum frequency of operation clock SN1 the calculation clock creating means N1 can create, operation of the data content of the operation unit is outputted If not completed within Shoyo period, to be output to output data for calculation is not completed, there arises a problem that normal data is not output.
【0076】 [0076]
これに対し、演算項目の演算処理量から算出したクロックの必要周波数と演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数を比較し、前者が後者を上回る場合に処理不可能とし、演算を中止するように制御する。 In contrast, by comparing the maximum frequency of operation clock SN1 can create clocks required frequency and the calculation clock creating means N1 calculated from the arithmetic processing amount of the operation items, and not be processed when the former exceeds the latter, It controls to stop the operation.
【0077】 [0077]
以上のようにして、演算項目の演算処理量から算出したクロックの必要周波数と演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数を比較し、前者が後者を上回る場合に処理不可能とし、演算を中止することができる。 As described above, by comparing the maximum frequency of operation clock SN1 need frequency of the clock that is calculated from the arithmetic processing amount of the operation items and create the operational clock creating means N1, not be processed when the former exceeds the latter it can be a, and stops the operation.
【0078】 [0078]
ただし、処理不可能と判断して演算を中止する場合には、その情報を外部の制御装置等に伝達する必要がある。 However, when you stop operation by determining the process impossible, it is necessary to transmit the information to an external control device or the like.
これに対し、演算項目の演算処理量から算出したクロックの必要周波数と演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数とを比較し、処理不可能と判断した場合には、処理量情報SN9を用いて、伝達手段N6を介して、外部の制御装置等に処理不可能を示す情報を伝達する。 In contrast, when comparing the maximum frequency of operation clock SN1 need frequency of the clock that is calculated from the arithmetic processing amount of the operation items and create the operational clock creating means N1, determines that processing impossible, processing using the amounts information SN9, via the transmission means N6, it transmits the information indicating the possible process to an external control device or the like.
【0079】 [0079]
以上のようにして、演算項目の演算処理量から算出したクロックの必要周波数と演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数とを比較し、前者が後者を上回る場合に処理不可能と判断し、伝達手段N6を介して、外部の制御装置等に処理不可能を示す情報を伝達することができる。 As described above, by comparing the maximum frequency of operation clock SN1 need frequency of the clock that is calculated from the arithmetic processing amount of the operation items and create the operational clock creating means N1, the processing when the former exceeds the latter not possible and determines, via the transmission means N6, it can transmit information indicating a possible process to an external control device or the like.
【0080】 [0080]
しかしながら、処理可能あるいは不可能の判断に用いる演算用クロック作成手段N1の演算用クロックSN1の最大周波数の値が一定のため、より高性能の信号処理装置とするためには、演算用クロック作成手段N1をより高い周波数の演算用クロックSN1が作成可能なものに交換する必要がある。 However, because the value of the maximum frequency of operation clock SN1 operational clock creating means N1 used to processable or not the decision is constant, in order to higher performance of the signal processing device, operation clock creating means operation clock SN1 higher frequencies N1 needs to replace those that can be created.
【0081】 [0081]
これに対し、制御手段N5により、伝達手段N6を介して外部の制御装置等から演算用クロック作成手段N1の演算用クロックSN1の最大周波数を指定し、演算項目の演算処理量から算出したクロックの必要周波数との比較時に、演算用クロック作成手段N1の作成できる演算用クロックSN1の最大周波数として用いることにより、演算用クロック作成手段N1の交換に対応することができる。 In contrast, the control unit N5, via the transmission means N6 specifies the maximum frequency of operation clock SN1 operational clock creating means N1 from an external control device or the like, a clock which is calculated from the arithmetic processing of operand when compared with the required frequency, by using a maximum frequency of operation clock SN1 can create operational clock creating means N1, may correspond to the replacement of the operational clock creating means N1.
【0082】 [0082]
なお、上記の実施の形態1と実施の形態2とは、演算用クロックの周波数を自動判別するか、外部から設定するかの違いであるが、これら自動判別および外部設定を任意に選択可能な構成にしても良い。 Note that the second embodiment and the first embodiment described above, either automatically determine the frequency of the operation clock, is a one of the differences is externally set, any selectable these automatic determination and external setting it may be configured.
【0083】 [0083]
この場合の実行手順を示すベストモードのフローチャートを図14に示す。 Shows a flow chart of a best mode indicating execution procedure in this case is shown in FIG. 14.
この実行手順では、図14に示すように、出力所要時間の初期値を読み込み(ステップ#1)、演算用クロックの周波数を自動判別するか外部から設定するかを判断し(ステップ#2)、外部からの設定とした場合、伝達手段へ外部からの指示を読み込み(ステップ#3)、変換パラメータを読み込み(ステップ#4)、処理項目としてクロック数を加算し(ステップ#5)、演算用クロックの周波数を決定する(ステップ#6)。 This execution procedure, as shown in FIG. 14 reads the initial value of the output duration (step # 1), it is determined whether the set from the outside or automatically detects the frequency of the operation clock (Step # 2), If the set of externally loading an instruction from the outside to the transmission means (step # 3), reads the conversion parameter (step # 4), by adding the number of clocks as the processing item (step # 5), the calculating clock determining a frequency of (step # 6). 続いて、クロック周波数の最大値を読み込み(ステップ#7)、演算処理が可能かを判断し(ステップ#8)、可能ならば、演算処理量を通知し(ステップ#9)、さらに演算用クロックの周波数を通知し(ステップ#10)、入力データ情報を解析するとともに、出力速度を抽出し(ステップ#11)、出力速度から得られる出力所要時間と演算用クロック周波数から得られる演算所要時間が相違するかを判断し(ステップ#12)、相違する場合は、出力所要時間を補正して(ステップ#13)、演算処理を実行し(ステップ#14)、この演算処理を継続するかを判断し(ステップ#15)、継続する場合はステップ#11に戻り、継続しない場合は処理を終了する。 Then, read the maximum value of the clock frequency (step # 7), it is determined whether processing is possible (step # 8), if possible, notifies the arithmetic processing amount (step # 9), further operation clock It notifies the frequency (step # 10), as well as analyzing the input data information, extracts the output speed (step # 11), calculation time required for the output required time obtained from the output speed derived from the operation clock frequency determining whether the difference (step # 12), if different corrects the output duration (step # 13), and performs arithmetic processing (step # 14), determines whether to continue the calculation process (step # 15), to continue the process returns to step # 11, if not continue, the processing is terminated. また、ステップ#8で演算処理が可能かを判断し不可能ならば、演算処理がNGであることを外部に通知して(ステップ#22)処理を終了する。 Also, if this is not possible to determine possible processing in step # 8, and exit notice to the outside (step # 22) processing the arithmetic processing is NG. また、ステップ#12で出力所要時間と演算所要時間が相違するかを判断し相違する場合は、ステップ#14に飛ぶ。 Further, it is determined whether the output required time and calculation time required is different at step # 12 if the difference is jumps to step # 14.
【0084】 [0084]
一方、ステップ#2で演算用クロックの周波数を自動判別するか外部から設定するかを判断し自動判別するとした場合、クロック周波数の最大値を設定し(ステップ#16)、1演算処理単位分の演算処理を実行して、この場合のステップ数をカウントし(ステップ#17)、出力速度から得られる出力所要時間とステップ数から得られる演算所要時間が相違するかを判断し(ステップ#18)、相違する場合は、出力所要時間を補正し(ステップ#19)、変換パラメータを読み込み(ステップ#20)、演算用クロックの周波数を決定する(ステップ#21)。 On the other hand, when the determining whether to set from the outside or automatically detects the frequency of the operation clock in step # 2 to automatically determine and set the maximum value of the clock frequency (step # 16), the first arithmetic processing unit of and performs arithmetic processing, and counts the number of steps in this case (step # 17), it is determined whether calculation required time obtained differs from the output duration and number of steps obtained from the output speed (step # 18) If the difference is corrected output required time (step # 19), reads the conversion parameter (step # 20), determines the frequency of the operation clock (step # 21). また、ステップ#18で出力所要時間と演算所要時間が相違するかを判断し相違しない場合はステップ#20へ飛ぶ。 Further, when the output required time and calculation time required in the step # 18 does not determine whether the differences difference jumps to step # 20.
【0085】 [0085]
以上のように、実施の形態1と実施の形態2を組み合わせた動作を実行するように構成することもできる。 As described above, it can also be configured to perform the operations that combine the second embodiment and the first embodiment.
また、上記の実施の形態1、2の信号処理装置を搭載した記憶手段再生装置を構成することができ、その記憶手段再生装置について、以下に説明する。 Further, it is possible to configure the storage unit reproducing apparatus equipped with a signal processing device of the first and second embodiments, for the storage unit reproducing apparatus will be described below.
【0086】 [0086]
図5は本実施の形態1、2の信号処理装置を搭載した記憶手段再生装置の構成を示すブロック図である。 Figure 5 is a block diagram showing a structure of mounting the storage means and reproducing apparatus signal processing apparatus the first and second embodiments. 図5において、51は記憶手段読み出し装置、2は実施の形態1、2の信号処理装置、3はマイコン等の外部制御装置、4は時間表示等の状態など外部制御装置3が出力する情報を表示する表示装置、5は外部制御装置3にユーザからの操作を伝達する操作手段である。 5, 51 storage means reading unit, 2 a signal processing device of Embodiment 1, 2, 3 external controller such as a microcomputer, the information output by the external control device 3 such as a state of the time display, such as 4 a display device for displaying, 5 is an operation means for transmitting an operation from a user to the external control device 3.
【0087】 [0087]
以上のような構成により、操作手段5の指示に従い外部制御装置3が記憶手段読み出し装置51を制御し、記憶手段(例えば、光ディスク)からデータの読み出しを行い、信号処理装置2に入力させる。 With the above configuration, the external control device 3 controls the storage unit read device 51 according to an instruction of the operating unit 5, a storage means (e.g., optical disc) reads the data from, is input to the signal processing unit 2. 記憶手段読み出し装置51から入力されたデータを、外部制御装置3が制御して信号処理装置2で演算処理を行い、音声や映像等の信号として出力する。 The data inputted from the storage unit a readout device 51, performs arithmetic processing in the signal processing unit 2 controls the external control device 3, and outputs as a signal such as sound and video. また外部制御装置3は時間表示等の動作状態情報を表示装置4に表示する。 The external control device 3 displays the operation status information of the time display or the like on the display unit 4.
【0088】 [0088]
この記憶手段再生装置は、実施の形態1、2の信号処理装置を搭載しているため、演算項目の演算処理量の大きさによって、信号処理装置2の演算に使用する演算用クロックの周波数を最適化することができるため、演算処理における不要な消費電力を低減することができる。 The storage unit reproducing apparatus, mounted with the signal processing device of the first and second embodiments, the size of the amount of arithmetic processing of operand, the frequency of the operation clock used in the operation of the signal processing device 2 it is possible to optimize, it is possible to reduce unwanted power consumption in the arithmetic processing.
【0089】 [0089]
また、上記の実施の形態1、2の信号処理装置を搭載した放送受信装置を構成することができ、その放送受信装置について、以下に説明する。 Further, it is possible to configure the broadcast receiving apparatus equipped with a signal processing device of the first and second embodiments, for the broadcast receiving apparatus will be described below.
図6は本実施の形態1、2の信号処理装置を搭載した放送受信装置の構成を示すブロック図である。 6 is a block diagram showing the configuration of a broadcast receiving apparatus equipped with a signal processing device of the first and second embodiments. 図6において、61は放送チャンネル選択装置(チューナ)、2は実施の形態1、2の信号処理装置、3はマイコン等の外部制御装置、4は時間表示等の動作状態など外部制御装置3が出力する情報を表示する表示装置、5は外部制御装置3にユーザからの操作を伝達する操作手段である。 6, 61 broadcasting channel selection apparatus (tuner), the 2 signal processing device of Embodiment 1, 2, 3 external controller such as a microcomputer, 4 is an external control device 3, such as the operating state of the time display, etc. display device for displaying output information, 5 is an operation means for transmitting an operation from a user to the external control device 3.
【0090】 [0090]
以上のような構成により、操作手段5の指示に従い外部制御装置3が放送チャンネル選択装置61を制御し、受信した放送信号から情報データの検出を行い、信号処理装置2に入力させる。 With the above configuration, the external control device 3 controls the broadcast channel selecting apparatus 61 according to an instruction of the operation means 5 performs detection of information data from the received broadcast signal, is input to the signal processing unit 2. 放送チャンネル選択装置61から入力されたデータを、外部制御装置3が制御して信号処理装置2で演算処理を行い、音声や映像等の信号として出力する。 The data input from the broadcast channel selection apparatus 61, performs arithmetic processing in the signal processing unit 2 controls the external control device 3, and outputs as a signal such as sound and video. また外部制御装置3は選択チャンネル表示等の動作状態情報を表示装置4に表示する。 The external control device 3 displays the operation status information such as the selected channel displayed on the display unit 4.
【0091】 [0091]
この放送受信装置は、実施の形態1、2の信号処理装置を搭載しているため、演算項目の演算処理量の大きさによって、信号処理装置の演算に使用する演算用クロックの周波数を最適化することができるため、演算処理における不要な消費電力を低減することができる。 The broadcast receiving apparatus, mounted with the signal processing device of the first and second embodiments, the size of the amount of arithmetic processing of operand, optimizing the frequency of the operation clock used in the operation of the signal processing unit it is possible to it is possible to reduce unnecessary power consumption in the arithmetic processing.
【0092】 [0092]
【発明の効果】 【Effect of the invention】
以上のように本発明によれば、演算手段が演算処理を行っている間は、制御手段により、演算用クロック作成手段が生成する演算用クロックの周波数を、演算手段による演算処理量に従って、その演算処理量に必要十分なクロック周波数に合わせるように制御することができる。 According to the present invention as described above, while the operation means is performing an arithmetic process by the control means, the frequency of the operation clock of operation clock creation means generates, in accordance with amount of computation by the computing means, the it can be controlled to match the required sufficient clock frequency for arithmetic processing amount.
【0093】 [0093]
そのため、演算処理量に合わせて適正な周波数の演算用クロックが容易に得られ、その演算用クロックで演算処理を行うことができ、演算処理における不要な消費電力を低減することができる。 Therefore, operation clock for proper frequency in accordance with the processing amount can be easily obtained, can be carried out arithmetic processing with the calculation clock, it is possible to reduce unnecessary power consumption in the arithmetic processing.
【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS
【図1】本発明の実施の形態1の信号処理装置の構成を示すブロック図【図2】同実施の形態1の信号処理装置の動作を示すタイミングチャート【図3】同実施の形態1の信号処理装置における変換用パラメータ例の説明図【図4】同実施の形態1の信号処理装置の他の構成を示すブロック図【図5】本発明の各実施の形態の信号処理装置を搭載した記憶手段再生装置の構成を示すブロック図【図6】本発明の各実施の形態の信号処理装置を搭載した放送受信装置の構成を示すブロック図【図7】従来の信号処理装置の構成を示すブロック図【図8】同従来例の信号処理装置の動作を示すタイミングチャート【図9】本発明の実施の形態2の信号処理装置の構成を示すブロック図【図10】同実施の形態2の信号処理装置の他の構成を示すブ [1] Block diagram Figure 2 is a timing chart Figure 3 of the embodiment 1 showing the operation of the signal processing apparatus of Embodiment 1 of the same embodiment showing the configuration of a signal processing apparatus according to the first embodiment of the present invention equipped with signal processing apparatus according to each embodiment of the conversion parameter block diagram illustrating another configuration example of illustration Figure 4 signal processing apparatus according to the first same embodiment Figure 5 the invention in the signal processing device It shows the configuration of the storage unit reproduction block diagram showing a configuration of a broadcast receiving apparatus equipped with a signal processing device of each embodiment of the block diagram Figure 6 the present invention showing the configuration of a device [7] conventional signal processing device block diagram Figure 8 the prior art block diagram showing a configuration of a signal processing apparatus according to the second embodiment of the operation to the timing chart 9 present invention shown in the signal processing apparatus [10] according to the second of the same embodiment Bed illustrating another configuration of the signal processing device ック図【図11】同実施の形態2の信号処理装置の動作を示すタイミングチャート【図12】同実施の形態2の信号処理装置における変換用パラメータ例の説明図【図13】同実施の形態2の信号処理装置の更に他の構成を示すブロック図【図14】本発明の各実施の形態を組合わせた信号処理装置の動作を示すフローチャート【符号の説明】 Click view Figure 11 is an explanatory diagram of a conversion parameter example of the signal processing apparatus of the timing chart 12 shows the same embodiment 2 showing the operation of the signal processing apparatus of Embodiment 2 of this embodiment 13 of the exemplary further description of the code is a flowchart showing the operation of the signal processing device that combines the embodiments of the block diagram FIG. 14 the present invention showing the other configuration of the signal processing device of the second
2 信号処理装置3 外部制御装置4 表示装置5 操作手段51 記憶手段読み出し装置61 放送チャンネル選択装置N1 演算用クロック作成手段N2 演算手段N3 出力用クロック作成手段N4 出力手段N5 制御手段N6 伝達手段P1 演算用クロック作成手段P2 演算手段P3 出力用クロック作成手段P4 出力手段P5 制御手段P6 伝達手段 2 signal processing device 3 outside the control device 4 display device 5 operating means 51 storage means reading device 61 broadcasting channel selection apparatus N1 operation clock creating means N2 calculating means N3 output clock creating means N4 output means N5 controller N6 transmission means P1 calculating use clock creating means P2 calculating means P3 output clock creating means P4 output unit P5 controller P6 transmission means

Claims (18)

  1. 演算用クロックを作成して出力する演算用クロック作成手段と、 A calculating clock generating means for outputting to create a calculation clock,
    入力データに対して、前記演算用クロック作成手段から供給された前記演算用クロックに同期して演算処理を実行する演算手段と、 The input data, operating means for executing the synchronization with processing to the arithmetic clock supplied from the arithmetic clock creating means,
    出力用クロックを作成して出力する出力用クロック作成手段と、 And output clock generating means for output to create the output clock,
    前記演算手段の演算結果を前記出力用クロック作成手段から供給された前記出力用クロックに同期して、出力レートに従って外部に出力する出力手段と、 In synchronization with the output clock the operation result supplied from the clock producing means for said output of said arithmetic means, and output means for outputting to the outside in accordance with the output rate,
    前記演算手段による演算処理の実行および前記演算用クロック作成手段による前記演算用クロックの作成を制御する制御手段とを備えた信号処理装置であって、 A signal processing and control means for controlling the creation of the operation clock by the execution and the operation clock creating means of the arithmetic processing by the arithmetic means,
    前記制御手段は、 Wherein,
    前記演算手段により前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、 Before performing the arithmetic processing on the sequentially processing each unit from the head of the input data by the calculating means,
    前記演算手段により前記演算処理単位の1単位分の前記演算処理を実行し、 Executing the arithmetic processing of one unit of the arithmetic processing unit by said computing means,
    その処理実行による結果から前記演算手段の前記1単位分の演算処理量を算出し The calculated amount of arithmetic processing of one unit of the computing means from the result of the process execution,
    前記出力手段の出力レートに基づいて前記1単位分のデータの出力所要時間を算出し、 Calculating the output duration of the data of the one unit on the basis of the output rate of the output means,
    前記演算手段の前記演算処理量を前記出力手段の前記出力所要時間内に完了させるように、前記演算用クロック作成手段から出力される前記演算用クロックの周波数を制御するよう構成したことを特徴とする信号処理装置。 And characterized by being configured to control said so as to be completed within the output duration, the frequency of the operation clock output from the arithmetic clock creating means of the output means the arithmetic processing amount of the operation means signal processing device for.
  2. 前記制御手段が算出した演算処理量から演算用クロック周波数制御コマンドへの変換用パラメータを持つことを特徴とする請求項1記載の信号処理装置。 The signal processing apparatus according to claim 1, characterized by having a conversion parameter to the operational clock frequency control command from the arithmetic processing amount by the control means is calculated.
  3. 前記制御手段が算出した演算処理量を外部に伝達する伝達手段を設けたことを特徴とする請求項1または請求項2記載の信号処理装置。 The signal processing apparatus according to claim 1 or claim 2, wherein in that a transmitting means for transmitting the amount of arithmetic processing in which the control means has calculated the outside.
  4. 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理可能かを判断するよう構成したことを特徴とする請求項1から請求項3のいずれかに記載の信号処理装置。 Said control means compares the output rate of the calculated amount of computation and the output means, from claim 1 characterized by being configured to determine processable in the output rate period of claims 3 the signal processing apparatus according to any one.
  5. 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理不可能と判断した場合には、 前記伝達手段により外部に伝達するよう構成したことを特徴とする請求項4記載の信号処理装置。 It said control means compares the output rate of the calculated amount of computation and the output means, when it is determined that not processed in the output rate period by being configured to transmit to the outside by the transmitting means the signal processing apparatus according to claim 4, wherein.
  6. 前記伝達手段は、 前記演算用クロック作成手段から出力される前記演算用クロックの最大周波数値を指定可能なように構成したことを特徴とする請求項4または請求項5記載の信号処理装置。 It said transmission means, the signal processing apparatus according to claim 4 or claim 5, wherein the thus constructed can be specified the maximum frequency value of the operational clock output from the arithmetic clock creating means.
  7. 演算用クロックを作成して出力する演算用クロック作成手段と、 A calculating clock generating means for outputting to create a calculation clock,
    入力データに対して、前記演算用クロック作成手段から供給された前記演算用クロックに同期して演算処理を実行する演算手段と、 The input data, operating means for executing the synchronization with processing to the arithmetic clock supplied from the arithmetic clock creating means,
    出力用クロックを作成して出力する出力用クロック作成手段と、 And output clock generating means for output to create the output clock,
    前記演算手段の演算結果を前記出力用クロック作成手段から供給された前記出力用クロックに同期して、出力レートに従って外部に出力する出力手段と、 In synchronization with the output clock the operation result supplied from the clock producing means for said output of said arithmetic means, and output means for outputting to the outside in accordance with the output rate,
    前記演算手段による演算処理の実行および前記演算用クロック作成手段による前記演算用クロックの作成を制御する制御手段とを備えた信号処理装置であって、 A signal processing and control means for controlling the creation of the operation clock by the execution and the operation clock creating means of the arithmetic processing by the arithmetic means,
    外部からの動作指示が入力される伝達手段を設け、 Transmission means for operating instruction is input from the outside is provided,
    前記制御手段は、 Wherein,
    前記演算手段により前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、 Before performing the arithmetic processing on the sequentially processing each unit from the head of the input data by the calculating means,
    前記伝達手段に入力された外部からの動作指示に基づいて、その演算に必要な演算処理量算出し、 Based on the operation instruction from the external input to the transmission means, and calculating a calculation processing amount required for the calculation,
    前記出力手段の出力レートに基づいて前記演算処理単位の1単位分のデータの出力所要時間を算出し、 Calculating an output time required for data of one unit of the arithmetic processing unit based on the output rate of the output means,
    前記外部からの動作指示に基づく前記演算処理量を前記出力手段の前記出力所要時間内に完了させるように、前記演算用クロック作成手段から出力される前記演算用クロックの周波数を制御するよう構成したことを特徴とする信号処理装置。 The arithmetic processing amount based on the operation instruction from the external so as to be completed within the output duration of said output means, and arranged to control the frequency of operation clock output from the arithmetic clock creating means signal processing apparatus you wherein a.
  8. 前記制御手段が前記伝達手段に入力された外部からの動作指示を基に前記演算手段の演算処理量を算出する時に、前記動作指示から演算用クロック周波数制御コマンドへの変換用パラメータを持つことを特徴とする請求項記載の信号処理装置。 When the control means calculates the amount of arithmetic processing of the arithmetic unit based on the operation instruction to an external input to said transmitting means, to have a conversion parameter to the operational clock frequency control command from the operation instruction the signal processing apparatus according to claim 7, wherein.
  9. 前記変換用パラメータは、 前記伝達手段に入力された外部からの動作指示による演算処理に必要なクロック数であることを特徴とする請求項記載の信号処理装置。 The conversion parameters, the signal processing apparatus according to claim 8, wherein the a number of clocks required for the operation processing by the operation instruction from the external input to the transmission means.
  10. 前記制御手段は、 前記伝達手段に入力された外部からの動作指示が複数の演算処理を必要とする場合には前記変換用パラメータを加算し、その変換用パラメータを用いて前記演算手段の演算処理量を算出するよう構成したことを特徴とする請求項または請求項記載の信号処理装置。 Wherein, when the operating instruction from the external input to the transmission means requires a plurality of arithmetic processing by adding the conversion parameter calculation process of the calculating means using the conversion parameter the signal processing apparatus according to claim 8 or claim 9, wherein a configured to calculate the amount.
  11. 前記伝達手段は、 前記制御手段が算出した演算処理量を外部に伝達するよう構成したことを特徴とする請求項から請求項10のいずれかに記載の信号処理装置。 It said transmission means, the signal processing apparatus according to claim 10 claim 8, characterized by being configured to transmit the amount of arithmetic processing in which the control means has calculated the outside.
  12. 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理可能かを判断するよう構成したことを特徴とする請求項から請求項11のいずれかに記載の信号処理装置。 It said control means compares the output rate of the calculated amount of computation and the output unit, according to claim 11 claim 8, characterized by being configured to determine processable in the output rate period the signal processing apparatus according to any one.
  13. 前記制御手段は、算出した演算処理量と前記出力手段の出力レートを比較して、前記出力レート期間内に処理不可能と判断した場合には、 前記伝達手段により外部に伝達するよう構成したことを特徴とする請求項12記載の信号処理装置。 It said control means compares the output rate of the calculated amount of computation and the output means, when it is determined that not processed in the output rate period by being configured to transmit to the outside by the transmitting means the signal processing apparatus according to claim 12, wherein.
  14. 前記制御手段が前記伝達手段に入力された外部からの動作指示を基に前記演算手段の演算処理量を算出する時に、前記動作指示から演算用クロック周波数制御コマンドへの変換用パラメータを持ち、前記伝達手段は、 前記演算用クロック作成手段から出力される前記演算用クロックの最大周波数値を指定可能なように構成したことを特徴とする請求項記載の信号処理装置。 When calculating the amount of arithmetic processing of the arithmetic unit based on the operation instruction to an external said control means is inputted to said transmission means has a conversion parameter to the operational clock frequency control command from the operation instruction, the transmission means, the signal processing apparatus according to claim 7, characterized by being configured to allow specifies the maximum frequency value of the operational clock output from the arithmetic clock creating means.
  15. 請求項1から請求項14のいずれかに記載の信号処理装置を搭載し、前記信号処理装置により記憶媒体から記憶データを再生する記憶媒体再生装置であって、 Equipped with a signal processing apparatus as claimed in any one of claims 14, a storage medium reproduction apparatus for reproducing stored data from the storage medium by the signal processing unit,
    前記信号処理装置は、前記記憶媒体から記憶データに基づく信号を検出し、その信号から得られた情報を前記演算手段の演算処理量の算出に用いるよう構成したことを特徴とする記憶媒体再生装置。 The signal processing apparatus detects a signal based on the stored data from the storage medium, the storage medium reproducing apparatus characterized by the information obtained from the signal and configured to be used in the calculation of the amount of arithmetic processing of the arithmetic means .
  16. 請求項1から請求項14のいずれかに記載の信号処理装置を搭載し、前記信号処理装置により放送信号を受信して放送データを再生する放送受信装置であって、 A broadcast receiving apparatus equipped with a signal processing apparatus as claimed in any one of claims 14 to reproduce the broadcast data by receiving a broadcast signal by the signal processing unit,
    前記信号処理装置は、受信した放送データに基づく信号から得られた情報を前記演算手段の演算処理量の算出に用いるよう構成したことを特徴とする放送受信装置。 The signal processing apparatus, a broadcast receiving apparatus, characterized in that the information obtained from the signal based on the broadcast data received and configured for use in the calculation of the amount of arithmetic processing of the arithmetic unit.
  17. 入力データに対して、演算用クロックに同期して演算処理を実行し、その演算結果を出力用クロックに同期して外部に出力する信号処理方法であって、 The input data, in synchronization with the operation clock running processing, a signal processing method for outputting to the outside in synchronization with the operation result to the output clock,
    前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、 Before performing the arithmetic processing on the sequentially processing each unit from the head of the input data,
    前記演算用クロックに同期して前記演算処理単位の1単位分の前記演算処理を実行し、 In synchronization with the operation clock running the arithmetic processing of one unit of the arithmetic processing unit,
    その処理実行による結果から前記1単位分の演算処理量を算出し、 Calculating a calculation processing amount of one unit from the result by the process execution,
    その演算処理量から前記1単位分の演算所要時間を求め、 Seek operation time required for the one unit from the arithmetic processing amount,
    前記出力用クロックに同期した前記演算結果の出力レートから前記1単位分のデータ出力所要時間を求め、 It obtains the output duration of the data of the one unit from the output rate of the operation result in synchronization with the output clock,
    前記演算所要時間を前記出力所要時間と比較し、その比較結果に応じて、前記出力所要時間内に前記1単位分の演算処理が完了するように、前記演算用クロックの周波数を制御することを特徴とする信号処理方法。 The computation time required compared to the previous Kide force required time, according to the comparison result, as the arithmetic processing of one unit before Kide force within the required time is completed, the frequency of the operation clock signal processing method and controlling.
  18. 入力データに対して、演算用クロックに同期して演算処理を実行し、その演算結果を出力用クロックに同期して外部に出力する信号処理方法であって、 The input data, in synchronization with the operation clock running processing, a signal processing method for outputting to the outside in synchronization with the operation result to the output clock,
    前記入力データの先頭から演算処理単位毎に順番に前記演算処理を実行する前に、 Before performing the arithmetic processing on the sequentially processing each unit from the head of the input data,
    外部から入力された動作指示に基づいて、その演算に必要な演算処理量を算出し、 Based on the input operation instruction from the outside, it calculates a calculation processing amount required for the calculation,
    その演算処理量から前記演算処理単位の1単位分の演算所要時間を求め、 Seeking one unit of operation time required for the arithmetic processing unit from the processing amount,
    前記出力用クロックに同期した前記演算結果の出力レートから前記1単位分のデータの出力所要時間を求め、 It obtains the output duration of the data of the one unit from the output rate of the operation result in synchronization with the output clock,
    前記外部からの動作指示に基づく前記演算所要時間を前記出力所要時間と比較し、その比較結果に応じて、 前記出力所要時間内に前記1単位分の演算処理が完了するように、前記演算用クロックの周波数を制御することを特徴とする信号処理方法。 The above compare operation the required time the output required time and the ratio based on the operation instruction from the outside, according to the comparison result, wherein as processing of one unit is completed within the output required time, the operation signal processing method characterized by controlling the frequency of the use clock.
JP2003141221A 2003-05-20 2003-05-20 Signal processing device and signal processing method Expired - Fee Related JP4334276B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003141221A JP4334276B2 (en) 2003-05-20 2003-05-20 Signal processing device and signal processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003141221A JP4334276B2 (en) 2003-05-20 2003-05-20 Signal processing device and signal processing method

Publications (2)

Publication Number Publication Date
JP2004348183A true JP2004348183A (en) 2004-12-09
JP4334276B2 true JP4334276B2 (en) 2009-09-30

Family

ID=33529631

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003141221A Expired - Fee Related JP4334276B2 (en) 2003-05-20 2003-05-20 Signal processing device and signal processing method

Country Status (1)

Country Link
JP (1) JP4334276B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7228446B2 (en) 2004-12-21 2007-06-05 Packet Digital Method and apparatus for on-demand power management
US7337335B2 (en) * 2004-12-21 2008-02-26 Packet Digital Method and apparatus for on-demand power management

Also Published As

Publication number Publication date Type
JP2004348183A (en) 2004-12-09 application

Similar Documents

Publication Publication Date Title
US8904066B2 (en) Using a plurality of buffers to provide audio for synchronized playback to multiple audio devices having separate device clocks
US6865653B2 (en) System and method for dynamic power management using data buffer levels
US20060221788A1 (en) Efficient techniques for modifying audio playback rates
US6038612A (en) Method and system for facilitating IRDA support and integrated multimedia control for a CD-ROM drive
US7584475B1 (en) Managing a video encoder to facilitate loading and executing another program
US20050275805A1 (en) Slideshow composition method
US7634668B2 (en) Method and apparatus for adaptive power consumption
US20010044909A1 (en) Method and apparatus for adjusting clock throttle rate based on usage of CPU
JP2000149391A (en) Disk reproducing device
JP2000066776A (en) Method for controlling power consumption in sub-circuit of system
US5666555A (en) Audio output method and apparatus in multi-window system
US20020099458A1 (en) Methods and systems for mixing digital audio signals
US20070130609A1 (en) Method of controlling power supply of digital TV and digital TV therefor
US20070101318A1 (en) Multi-core-model simulation method, multi-core model simulator, and computer product
JP2006236159A (en) Information processor, and power-saving control method thereof
US7890741B2 (en) Low power digital audio decoding/playing system for computing devices
JP2004120553A (en) Recording/reproducing apparatus, recording apparatus, their control method, control program, and record medium
US20070226261A1 (en) Information processing device, selection item priority giving program and selection item priority giving method
US20020047925A1 (en) Computer system and method for storing TV signals therein
US20070053659A1 (en) Reproducing apparatus, method for controlling reproducing apparatus, content recording medium, data structure, control program, computer-readable recording medium storing control program
US20020095531A1 (en) Disc playback system and display unit
US20050080500A1 (en) Audio device and playback method in audio device
US8370846B2 (en) Task execution device and method
US20040148604A1 (en) Method of and system for assessing progress of a task
US20060104611A1 (en) Flexible conflict resolution in scheduled recording of broadcast content

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060510

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080430

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090106

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090309

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090526

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090623

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120703

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120703

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees