JP4247962B2 - レベルシフティング回路およびアクティブマトリックスドライバ - Google Patents

レベルシフティング回路およびアクティブマトリックスドライバ Download PDF

Info

Publication number
JP4247962B2
JP4247962B2 JP2003048355A JP2003048355A JP4247962B2 JP 4247962 B2 JP4247962 B2 JP 4247962B2 JP 2003048355 A JP2003048355 A JP 2003048355A JP 2003048355 A JP2003048355 A JP 2003048355A JP 4247962 B2 JP4247962 B2 JP 4247962B2
Authority
JP
Japan
Prior art keywords
stage
transistor
level shifting
output
shifting circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003048355A
Other languages
English (en)
Other versions
JP2003330434A (ja
Inventor
アンドリュー カーンズ グラハム
ジェームズ ブラウン クリストファー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of JP2003330434A publication Critical patent/JP2003330434A/ja
Application granted granted Critical
Publication of JP4247962B2 publication Critical patent/JP4247962B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Description

【0001】
【発明の属する技術分野】
本発明は、レベルシフティング回路、およびそのような回路を含むアクティブマトリクスドライバに関する。
【0002】
【従来の技術】
従来、この種のレベルシフティング回路は、例えば、電源電圧よりも実質的に振幅が低い入力信号に応答する必要があるデジタル金属酸化物半導体回路において必要とされる。レベルシフティング回路は、例えば、通常約1〜5ボルトの振幅を有する低電圧信号でインターフェース接続される(interface with)必要があるが、例えば、通常約10〜20ボルトの実質的により高い電源電圧で動作する絶縁体上シリコン(SOI)回路で用いられる。このような構成の具体例としては、ポリシリコン薄膜トランジスタ(TFT)で製造されたフラットパネルアクティブマトリクスディスプレイ用のモノリシックドライバ回路がある。この他、レベルシフティング回路は、例えば、TTLおよびCMOS等の異なる論理ファミリ間のインターフェースの用途に用いられる。
【0003】
図1は、ソースが接地接続されており、ドレインがpチャネルトランジスタ3および4のドレインにそれぞれ接続されたnチャネルトランジスタ1および2を備えた公知のタイプのレベルシフティング回路を示す。トランジスタ3および4のソースは、電力供給線vddに接続されたソースを有するpチャネルトランジスタ5および6のドレインにそれぞれ接続される。トランジスタ1および3のドレインが、トランジスタ6のゲート、および相補型出力部!OUTに接続される一方、トランジスタ2および4のドレインは、トランジスタ5のゲート、および出力部OUTに接続される。トランジスタ1および3のゲートが入力部INに接続される一方、トランジスタ2および4のゲートは相補型入力部!INに接続される。
【0004】
このような構成は、出力電圧スイング(output voltage swing)が入力電圧スイングよりも大きくなるように、デジタル入力信号をレベルシフトすることが可能であるが、この構成は、入力信号と同様のレベルの閾値電圧を有するトランジスタに対して許容性がない。例えば、ポリシリコントランジスタは約3ボルトの閾値を有し得るため、このような回路は、接地に対して約3ボルトの閾値よりも実質的に大きなより高いレベルを有する入力信号でのみ動作し得る。
【0005】
図2は、高いトランジスタ閾値電圧により高い許容性を有する他の公知のレベルシフティング回路を示す。このタイプの構成は、差動電流ミラー感度増幅器(differential current mirror sense amplifier)として公知であり、例えば、非特許文献1に開示されている。この回路は、相補型入力端子INBおよびINにそれぞれ接続されたゲートおよびテール電流源(tail current source)に接続されたソースを有する一対の差動nチャネルトランジスタ7および8を備える。テール電流源は、バイアス電圧源Vbiasに接続されたゲートおよび電力供給線vssに接続されたソースを有するnチャネルトランジスタ9を備える。トランジスタ7および8のドレインは、さらなる供給線vdddに接続されたpチャネルトランジスタ10および11によって形成された電流ミラーに接続され、トランジスタ7のドレインは回路の出力部OUTを形成する。しかしながら、このタイプの回路は、特に、一つの論理レベルがシフトされないデジタル論理信号に対して、高度のレベルシフティングを行うことが不可能である。
【0006】
特許文献1は、ポリシリコン集積技術により適した図3に示す他の公知のタイプのレベルシフターを開示している。この回路は、入力部INに接続されたソース、およびpチャネルトランジスタ13のドレインに接続されたドレインを有するnチャネルトランジスタ12を備える。pチャネルトランジスタ13のソースは供給線vdddに接続される。他のチャネルトランジスタ14は、供給線vssに接続されたソース、トランジスタ12のゲートに接続されたゲート、およびpチャネルトランジスタ15のドレインに接続されたドレインを有する。nチャネルトランジスタ14のゲートおよびドレインは相互に接続されており、pチャネルトランジスタ15のソースは供給線vdddに接続される。トランジスタ13および15のゲートは供給線vssに接続される。トランジスタ12および13のドレインは、トランジスタ16および17を備えており、その出力部がレベルシフティング回路の出力部OUTを形成する従来の相補型トランジスタインバータに接続される。
【0007】
この構成の不利な点は、消費電流が比較的に高いことである。詳細には、トランジスタ14および15は、供給線vdddと供給線vssとの間に連続的に電流を伝導する経路を形成する。また、トランジスタ12のソースへの入力信号が論理ローレベルの信号である場合、供給線の間にはトランジスタ12および13を介したさらなる経路が存在する。レベルシフティング回路の入力信号と出力信号との間の位相遅れを避けるためには、回路は高速で動作しなければならない。これには比較的に大きな電流が必要であり、結果的に消費電力が比較的に大きくなる。
【0008】
特許文献2は、比較的に低い消費電力で高速に動作することが可能なレベルシフティング回路を開示している。図4は、nチャネルトランジスタ18およびpチャネルトランジスタ19を備えたそのような回路の一例を示す。トランジスタ18は、ソースおよびゲートが信号入力部INおよびイネーブル入力部ENにそれぞれ接続される一方で、ドレインが出力端子OUTに接続される。トランジスタ19は、供給線vssに接続されたゲート、他の供給線vdddに接続されたソース、および出力端子OUTに接続されたドレインを有する。
【0009】
イネーブル入力部ENのイネーブル信号がアクティブである場合、トランジスタ18のゲートは供給線vssに対して、その閾値電圧よりも高い電圧にバイアスされる。トランジスタ19はオンになるようにバイアスされるが、トランジスタ18よりも導電性が「弱い」。入力部INの入力信号が(供給線vssの電位またはその近傍で)ローレベルにある場合、トランジスタ18はオンになり、トランジスタ19よりも強く導電を行うため、出力がローレベルに引かれる。反対に、入力信号がより高いレベルにある場合、トランジスタ18はオフになり、出力部OUTがトランジスタ19によって供給線vdddの電圧へと引かれる。回路がディセーブルされると、トランジスタ18はオフになり、出力部OUTがトランジスタ19によって供給線vdddの電圧へと引かれる。
【0010】
図5は、イネーブル入力部ENがトランジスタ19のゲートおよびプルダウントランジスタ21に接続された出力部を有するインバータ20の入力部にも接続されている、図4に示すレベルシフティング回路の改変形態を示す。この場合、回路がディセーブルされると、トランジスタ19はオフになり、プルダウントランジスタ21が供給線vssの電圧へと出力部OUTを引く。
【0011】
図6は、特許文献2のレベルシフティング回路の他の形態を示す。トランジスタ18のゲートは、供給線vssに接続されたソースを有するnチャネルトランジスタ22のゲートおよびドレインに接続される。トランジスタ22のソースおよびドレインは、供給線vdddに接続されたソースならびにトランジスタ19のゲートおよびイネーブル入力部ENに接続されたゲートを有するpチャネルトランジスタ23のドレインに接続される。イネーブル入力部ENは、プルダウントランジスタ21のゲート、およびトランジスタ22をまたがって接続された他のプルダウントランジスタ24のゲートに接続される。
【0012】
この構成によって、「パスゲート(pass gate)」トランジスタ18のより正確なバイアシングが提供され、より高度なレベルシフティングが提供される。この回路がイネーブルされると、トランジスタ22および23は、トランジスタ18のゲートをその閾値電圧よりも少し上へとバイアスする。回路がディセーブルされると、プルダウントランジスタ24はオンになり、トランジスタ18および22のゲートが供給線vssの電圧へと引かれるため、トランジスタ18および22はオフになる。
【0013】
電圧レベルがシフトされる入力信号が比較的小さなマーク対スペース比(MSR)を有し、同期要件として入力信号の一つのエッジのみが正確なタイミングを維持することを必要とする用途が多数存在する。例えば、そのような用途の一つには、このような回路が図7に示すような垂直および水平同期信号のレベルをシフトするために用いられるアクティブマトリクスディスプレイがある。特許文献2に開示されたレベルシフティング回路は良好な性能を発揮するが、最適な解決手段を提供し得ない。なぜなら、このような回路は、入来する同期パルスに応答するために永続的にイネーブルされている必要があるからである。
【0014】
特許文献3は、出力電圧の立上がり時間および立下がり時間を独立して制御するMOSFET事前駆動回路(MOSFET predrive circuit)を開示している。この回路は、第1の電圧スイングを有する入力信号を第2の電圧スイングを有する出力電圧に変換する第1の電圧レベルシフティング回路、ならびに出力信号の立上がり時間および立下がり時間を制御する第2の段を備える。
【0015】
特許文献4は、直列接続された2つのレベルシフティング段を有する集積回路レベルシフティング事前駆動回路を開示している。このレベルシフティング回路は、それぞれが異なるDCバイアス電圧を提供する3つのバイアス供給回路を用いる。第1の段は、最も低いバイアス電圧から中間のバイアス電圧へと入力信号電圧をシフトする。第2の段は、中間のバイアス電圧から最も高いバイアス電圧へと信号電圧をシフトする。この構成は、あらゆる単一のデバイスの誘電層をわたる応力(stress)が低減するように、デバイス間の電圧スイングを分散させる。
【0016】
【非特許文献1】
エヌ.ウエストおよびケイ.エシュラジアン(N.WestおよびK.Eshragian)の「プリンシパル オブ COMOS 設計(Principal of CMOS Design)」、アディソン ウェスリー(Adison Wesley)、1993
【0017】
【特許文献1】
米国特許第5729154号
【0018】
【特許文献2】
英国特許第2360405号
【0019】
【特許文献3】
米国特許第6268755号
【0020】
【特許文献4】
米国特許第6087881号
【0021】
【発明が解決しようとする課題】
上記従来の構成では、前述したように、レベルシフティング回路の入力信号と出力信号との間の位相遅れを避けるために回路は高速に動作しなければならず、結果的に消費電力が大きくなる。
【0022】
本発明は、上記従来の問題を解決し、上記従来技術と比較すると、高速動作が可能であり、消費電力がより少ないレベルシフティング回路およびこれを用いたアクティブマトリクスドライバを提供することを目的とする。
【0023】
【課題を解決するための手段】
本発明の第1の局面に従って、第1のイネーブル入力部、第1の電圧スイングを有する入力信号を受け取る第1の信号入力部、第1の電圧スイングよりも大きな第2の電圧スイングを有する第1の出力信号を提供する第1の出力部、イネーブル時の第1の消費電力、および第1の切換え速度を有する第1のレベルシフティング段、ならびに第1の出力部に接続された第2のイネーブル入力部、入力信号を受け取る第2の信号入力部、第1の電圧スイングよりも大きな第3の電圧スイングを有する第2の出力信号を提供する第2の出力部、イネーブル時の第2の消費電力、およびディセーブル時の第3の消費電力を有し、第2の消費電力は、第1および第3の消費電力の各々よりも大きく、第1の切換え速度よりも速い第2の切換え速度を有する第2のレベル切換え段を備えたレベルシフティング回路が提供される。
【0024】
本明細書中において用いられる「電圧スイング」という用語は、信号の最大電圧と最小電圧との差を意味する。本明細書中において用いられる「切換え速度」という用語は、信号が所定の許容性の範囲内の極値を切り換えるために要する時間の逆数(reciprocal)を指す。
【0025】
入力信号は、第1の電圧レベルと第2の電圧レベルとの間をスイングしてもよく、第1の段および第2の段は、第2の電圧レベルのみをシフトするように構成されてもよい。第1の電圧レベルは接地電位であってもよい。
【0026】
第3の消費電力は実質的にゼロに等しくてもよい。
【0027】
第2の段は、第2の段がディセーブルされると第2の出力部を所定の状態(例えば、ハイレベル、ローレベル、またはハイインピーダンス)に設定する設定手段を備えてもよい。設定手段は、第2のイネーブル入力部に接続された制御電極を有するプルアップトランジスタまたはプルダウントランジスタを備えてもよい。
【0028】
第1のイネーブル入力部は、第1の段を永続的にイネーブルするために接続されてもよい。
【0029】
第1の信号入力および第2の信号入力は差動入力であってもよい。
【0030】
上記回路は、第2の出力部に接続された同期入力部およびクロック信号を受け取るクロック入力部を有する順次論理回路を備えてもよい。論理回路は、第2の出力信号およびクロック信号と同期する出力パルスを生成するように構成されてもよい。各出力パルスは、クロック信号のパルス幅またはパルス周期と実質的に等しいパルス幅を有してもよい。
【0031】
論理回路は、第2の出力部に接続されたデータ入力部およびクロック信号を受け取るように接続されたクロック入力部を有するD型ラッチ部を備えてもよい。論理回路は、第2の出力部に接続された第1の入力部およびラッチ部の反転出力部に接続された第2の入力部を有するANDゲートを備えてもよい。
【0032】
上記回路は、論理回路のクロック入力部に接続された第3の出力部を有する第3のレベルシフティング段、クロック信号を受け取る第3の信号入力部、および第2の出力信号に応答する第3のイネーブル入力部を備えてもよい。第3のイネーブル入力部は第2の出力部に接続されてもよい。
【0033】
あるいは、第3のイネーブル入力部は、第2の出力信号に論理回路の出力信号を補うことにより得られた論理和を受け取るように構成されてもよい。
【0034】
第1の段、第2の段、および第3の段のうちの少なくとも第1の段および第2の段の各々は、第1の伝導タイプの第1のトランジスタを備えたサブステージを備えてもよく、第1の伝導タイプの第1のトランジスタは、上記段の信号入力部に接続された共通端子、および第1の電力供給線に接続された共通端子を有する、第1のタイプとは逆の第2の伝導タイプの第2のトランジスタの出力端子に接続された出力端子を有してもよい。第1のトランジスタの出力端子は、少なくとも一つのインバータを介して段の出力部に接続されてもよい。第1のトランジスタの制御端子は段のイネーブル入力部に接続されてもよい。第2のトランジスタの制御端子は第2の電力供給線に接続されてもよい。
【0035】
サブステージは、第1のタイプの伝導タイプの第3のトランジスタ、および第2の伝導タイプの第4のトランジスタを備えてもよく、第3のトランジスタは、第1のトランジスタの制御端子に接続された制御端子および出力端子を有し、第4のトランジスタは、電力供給線に接続された共通端子、第3のトランジスタの出力端子に接続された出力端子、および第2のトランジスタの制御端子および上記段のイネーブル入力部に接続された制御端子を有してもよい。第3のトランジスタの共通端子は第2の電力供給線に接続されてもよい。相補型信号入力部の場合、第3のトランジスタの共通端子は、上記段の相補型信号入力部に接続されてもよい。
【0036】
第2の段および第3の段のうちの少なくとも第2の段のサブステージは、第1のトランジスタの出力端子と、第2または第3のイネーブル入力部に接続された制御端子を有する第2の電力供給線または上記第2の電力供給線との間に接続されたプルダウントランジスタを備えてもよい。
【0037】
本明細書中において用いられる用語は、一般に、共通端子および出力端子がトランジスタを介してメインの伝導経路に接続され、制御端子と共通端子の間の電圧または制御端子と共通端子の間を流れる電流が共通端子と出力端子の間のメインの伝導経路の伝導を制御するようなトランジスタの端子を指す。電界効果型トランジスタの場合、共通端子はソース端子であり、出力端子はドレイン端子であり、制御端子はゲート端子である。
【0038】
上記または各トランジスタは、例えば、ポリシリコン薄膜トランジスタ等の金属酸化物半導体トランジスタ(MOS)であってもよい。
【0039】
本発明の第2の局面に従って、本発明の第1の局面による回路を備えたアクティブマトリクスドライバが提供される。
【0040】
よって、高速動作が可能であり、比較的に消費電力が少ないレベルシフティング回路を提供することができる。このような構成は、第2の段が比較的に低いデューティサイクルでイネーブルされるため、マーク対スペース比が小さいレベルシフティング信号に特に適している。第2の段では、必要時のみ消費電力が比較的に高くなり、第1の段はそのような高速で動作する必要がないため、さらに消費電力が低くなる。この構成は、入力信号がパルスであり、各パルスの一つのエッジのみに対して同期する必要がある場合に特に適している。
【0041】
このような回路のさらなる利点は、MOSによって実現される場合には、熱い電子、および酸化物の充填等の他の影響による、個々のデバイスのゲート誘電体の経時的な劣化が低減されることである。回路の第1の段は、消費電流が比較的に少ない。第2の段は消費電流が多いが、この段のデバイスは実質的にオンされる時間が低減されている。それゆえ、いずれの単一のデバイスにかかる応力も低減される。
【0042】
このようなレベルシフティング回路によって、例えば、アクティブマトリクスドライバにおいて制御信号として直接用いられる信号を生成する低消費電力構成が提供される。
【0043】
【発明の実施の形態】
添付の図面を参照して、本発明のレベルシフティング回路およびこれを用いたアクティブマトリクスドライバの実施形態について説明する。
【0044】
図面において、同様の参照符号は同様の部材を示す。
【0045】
一般性を欠くことなく例示目的のみで以下に記載する本発明の実施形態は、入力信号の論理ハイレベルを上げる一方で、信号の共通した接地論理レベルを実質的に変化させないレベルシフティング回路に関する。例えば、入力信号は0ボルト(VSS)と3ボルト(VHH)とを切り換えるデジタル論理信号であり得、出力信号は、0ボルトと15ボルト(VDD)とを切り換えるデジタル論理信号であり得る。
【0046】
図8に示すレベルシフティング回路は、第1のレベルシフティング段30、および第2のレベルシフティング段31を備える。第1の段30は、レベルシフティング回路のイネーブル入力部ENに接続されたイネーブル入力部EN1を有する。イネーブル入力部ENが接地接続されているために第1の段30が永続的にイネーブルされているように示されているが、これは必要不可欠ではない。第1の段30は、レベルシフティング段の信号入力部INに接続された第1の入力部を有する。入力部INは、比較的に電圧スイングが少ないデジタル信号を受け取り、レベルシフティング回路は、VHHからVDDへと上側の論理レベルを上げる必要がある。
【0047】
第2の段31は、第1の段30の出力部OUT1に接続された第2のイネーブル入力部EN2を有する。第2の段31はまた、入力部INに接続された信号入力部を有する。第2の段31の出力部OUT2は、レベルシフティング回路の出力部OUTに接続される。第1の段30は、低速低電力レベルシフターを備える。第2の段31は、第1の段30の出力部に従ってイネーブルまたはディセーブルされる高速高電力レベルシフターを備える。第1の段30は、入力信号パルスの第1のエッジを捉える(capture)ように永続的にイネーブルされているように示されている。
【0048】
図9は、レベルシフティング回路が「アクティブハイ」入力デジタル信号に対して動作している際に発生する波形を示す。「アクティブロー」入力デジタル信号に対しても同様の動作が行われ得るが、詳細には示さない。
【0049】
入力部INの入力信号が論理ローレベルである場合、永続的にイネーブルされている第1の段30の出力部OUT1は論理ローレベルにあるため、第2の段31がディセーブルされる。第1の段31は高速に動作するように比較的高い電流で動作するが、ディセーブルされると、はるかに低い電流(例えば、ゼロ電流)を消費する。第1の段30はこのような高い切換え速度を提供する必要がないため、第2の段31よりも実質的に低い電流で動作する。
【0050】
パルスの立上がりが入力部INに達すると、第1の段30の出力部はシフトされた上側の論理レベルVDDに向かって立ち上がる。この出力信号が第2の段31のイネーブル閾値に達すると、第2の段31はイネーブルされ、その出力部OUT2は比較的迅速に上側の論理レベルVDDへと切り替わる。パルスが立下がりに達すると、第2の段31の出力部OUT2はより低い論理レベルへと迅速に切り換わる。第1の段30の出力部OUT1は、より低い論理レベルへとより遅く切り換わるため、第2の段31はパルスの立下がりを越えた後にディセーブルされる。それゆえ、出力パルスの立下りは、入力パルスの立下りと実質的に同期する。第2の段31は、次のパルスが入力部INに達するまでディセーブルされたままとなる。
【0051】
レベルシフティング回路の消費電力は、第1の段30の消費電力と、第2の段31の消費電力と入力信号のマーク対スペース比の積との和に等しい。低温ポリシリコン技術で実現される典型的なレベルシフティング回路では、第1の段30の消費電力は100lWであり、第2の段31の消費電力は、イネーブル時が2mWであり、ディセーブル時は実質的にゼロであり、入力信号の典型的なマーク対スペース比は0.05である。よって、レベルシフティング回路の平均消費電力は200lW(lはエル)である。従来または公知の回路構成を用いて同様の速度の動作を達成するためには、同等の回路では、約2mWの電力を消費する必要がある。従って、消費電力が約1オーダー分だけ低減される一方で、所望の速度の動作が達成され得る。
【0052】
入力信号マーク対スペース比の範囲にわたって省エネルギーが達成され得、各パルスの立下がりの伝搬遅延が、実質的に、特定の用途に必要とされる程度に低減され得る。アクティブハイパルスの立上がりの伝搬遅延を最小化するために、アクティブローパルスに作用するように設計されたレベルシフティング回路が用いられ得る。入力信号の(アクティブハイ)マーク対スペース比が過度に大きくないと仮定すると、消費電力の節約をなおも達成することができ、アクティブデバイスに対する応力が低減される。
【0053】
図10に示すレベルシフティング回路は、相補型入力部INおよびINBを有する点、および段30および31の各々が相補型信号入力部を有する点のみが図8に示すレベルシフティング回路と異なる。その動作は同じであるが、図10の回路は、所与のレベルの入力電圧スイングに対してより大きな出力電圧スイングを提供することが可能である。それゆえ、約1ボルト等の非常に低い電圧スイングの入力信号で確実な(robust)動作を得ることが可能である。
【0054】
図11は、図8に示すレベルシフティング回路の回路構成の具体例を示す。第1の段30は前述した図3に示すタイプの段であるが、トランジスタ13および15のゲートがイネーブル入力部ENに接続されるように改変されている。イネーブル信号が論理ハイレベルにある場合、トランジスタ13および15は、第1の段をディセーブルするようにオフにされる。イネーブル信号が論理ローレベルにある場合、トランジスタ13および15はオンにされ、第1の段は前述したように動作する。
【0055】
第2の段は、前述した図6に示すようなレベルシフターを備える。しかしながら、レベルシフトされた出力信号が電源電圧および接地電位と実質的に等しい上側および下側電圧を有することを確実にするために、第2の段はまた、トランジスタ33、34、35、および36を含む直列接続された相補型インバータを備える。
【0056】
図12は、アクティブロー入力信号で動作する点で図11に示すレベルシフティング回路と異なる他のレベルシフティング回路をさらに詳細に示す。第1の段30は、トランジスタ37および38を備えるさらなるインバータがトランジスタ16および17を備えたインバータと第2の段31のイネーブル入力部との間に接続される点で図11に示す段と異なる。トランジスタ16および17を備えたインバータの出力部は、本実施形態ではpチャネルプルアップトランジスタを備えるトランジスタ21のゲートに接続される。
【0057】
図13は、アクティブロー入力信号での動作する他の回路を示す。この回路は、第1の段30および第2の段31の各々のメインレベルシフティングサブステージが前述した図4に示すタイプの回路を備える点で図12に示す回路と異なる。よって、第1の段30は、その後に図12に示すような2つのインバータが続く、トランジスタ18および19を備えるレベルシフティングサブステージを備える。同様に、第2の段31は、図12に示すような2つのインバータが後に続く、トランジスタ18’および19’を含むサブステージを備える。第1および第2の段の出力部は、OUT1およびOUT2で示す。
【0058】
図14は、アクティブロー入力信号での動作する回路であり、入力部INおよびINBで相補入力信号を受け取るように構成された点で図12に示す回路と異なる回路を示す。トランジスタ14および22のソースは、相補型入力部INBに接続される。
【0059】
図15は、例えば、アクティブマトリクスドライバで用いられる制御信号を生成するためにレベルシフティングを実施する回路構成を示す。この回路構成は、図8および図10〜図14に示すタイプのうちのいずれかのタイプの二段レベルシフター40を含み、この二段レベルシフター40は、より低い論理レベルVSSとより高い論理レベルVHHとを切り換える同期信号SYNCを受け取るように構成された信号入力部INを有する。二段レベルシフター40は、VSSとVDDとを切り換える出力部OUT2にレベルシフトされた信号を供給する。これらの信号は、VSSとVDDとを切り換えるクロック信号DCKを受け取るクロック入力部を有する順次論理回路41の同期入力部に供給される。
【0060】
図16に示す波形は、図15に示す回路構成の動作を示す。回路41からの2つのタイプの出力パルスは、OUT(1)およびOUT(2)で示される。両方の場合において、出力パルスの立上がりは、クロック信号DCKおよび同期信号SYNC INの両方の立上がりと同期する。1クロックパルス幅の幅を有する出力パルスはOUT(1)に示し、1クロック周期の幅を有する出力パルスはOUT(2)に示す。このような出力パルスは、アクティブマトリクスドライバでは制御信号として直接用いられ得る。
【0061】
図17は、上側レベルがVHHからVDDへとシフトされるように、一段レベルシフター42がクロック信号DCKをレベルシフトするために提供される点で図15に示す回路構成と異なる回路構成を示す。レベルシフター42は、二段レベルシフター40の第1の段の出力部OUT1に接続されたイネーブル入力部を有する。例えば、一段レベルシフター42は、前述した図4〜図6のうちのいずれか一つに示すタイプのレベルシフターであり得る。よって、一段レベルシフター42は、高速タイプであり、二段レベルシフター40の第2の段と同期してイネーブルされる。
【0062】
図17の回路構成の動作を図18の波形図で示す。二段レベルシフター40は、前述したように、図18においてDSLS INと示すアクティブロー同期信号で動作する。二段シフター40の第1の段によって生成されるイネーブル信号は、DSLS OUT1で示す。一段レベルシフターの入力部に供給されるクロックパルスは、SSLS INで示し、この段の出力部はSSLS OUTで示す。順次論理回路41の出力部の回路構成の出力部はOUTで示す。
【0063】
よって、高速動作に必要とされる比較的に高出力の一段レベルシフター42は、必要時にのみイネーブルされる。よって、図17の回路構成は、図15の回路構成よりも消費電力が少ない。
【0064】
図17に示す実施形態の順次論理回路41の具体的な形態を図19により詳細に示す。一段レベルシフター42の出力部は、相補型クロック入力部CKBに接続され、かつインバータ43を介して、D型ラッチ部44の直接クロック入力部CKに接続される。D型ラッチ部44の相補型出力部QBは、NANDゲート45の第1の入力部に接続される。NANDゲート45の第2の入力部は二段レベルシフタ40の出力部OUT2、およびD型ラッチ部44のデータ入力部に接続される。ゲート45の出力部は、クロックパルス幅と等しいパルス幅を有する出力信号OUT(1)を供給するインバータ46の入力部に接続される。
【0065】
図20は、図19に示す順次論理回路41をクロック信号DCKの周期と等しいパルス幅を有する出力信号OUT(2)を提供するように改変した形態を示す。この場合、一段レベルシフター42の出力部はD型ラッチ部44の直接クロック入力部CKに供給され、インバータ43によって反転されて相補型クロック入力部CKBに供給される。
【0066】
図21は、プロセス変動の影響から保護するために、図20に示す構成とは異なる回路構成を示す。詳細には、プロセス変動のために、第1の段が予想よりも速く動作する場合、一段レベルシフター42は順次論理回路41から正確な出力パルスを生成するほど十分に長い間アクティブになり得ない。この問題を克服するために、二段レベルシフター40の第1の段の出力部は、インバータ47を介して、NORゲート48の第1の入力部に接続される。NORゲート48の入力部はインバータ46の出力部に接続され、出力部は一段レベルシフター42のイネーブル入力部に接続される。
【0067】
この構成によって、インバータ46の出力部の出力パルスが第2の遷移を行うまで、イネーブルの状態に保つように一段レベルシフター42がラッチされる。それゆえ、この回路構成は、プロセス変動によって生じる不正確な動作に影響されにくい。
【0068】
図22は、液晶画素(図示せず)を制御するアクティブマトリクス50およびアクティブマトリクスドライバを含むフラットパネル型アクティブマトリクス液晶ディスプレイを概略的に示す。このドライバは、データ線ドライバ51、走査線ドライバ52、ディスプレイコントローラ53、および制御信号インターフェース54を備える。ディスプレイコントローラ53は、より高い電圧スイングで動作し、レベルシフティングを必要としないタイミング信号およびデータ信号を受け取る。制御信号インターフェース54は、電圧スイングがより少ないため、レベルシフティングを必要とする制御信号を受け取る。よって、制御信号インターフェース54は、一つ以上のレベルシフティング回路、または図8〜図21のうちのいずれかに示す回路構成を含む。よって、図7に示す垂直および水平同期信号等の入来する低電圧レベル制御信号はレベルシフトされ、ディスプレイの動作を制御するためにディスプレイコントローラ53ならびにラインドライバ51および52で用いられ得る。
【0069】
【発明の効果】
以上により、本発明は、従来と比較すると、高速動作が可能であり、消費電力がより少ないレベルシフティング回路およびこれを用いたアクティブマトリクスドライバを提供することを可能とする。
【図面の簡単な説明】
【図1】公知のタイプのレベルシフティング回路の回路図である。
【図2】公知のタイプのレベルシフティング回路の回路図である。
【図3】公知のタイプのレベルシフティング回路の回路図である。
【図4】公知のタイプのレベルシフティング回路の回路図である。
【図5】公知のタイプのレベルシフティング回路の回路図である。
【図6】公知のタイプのレベルシフティング回路の回路図である。
【図7】例えば、フラットパネルディスプレイのアクティブマトリックスドライバ用の公知のタイプの垂直同期信号および水平同期信号を示す波形図である。
【図8】本発明の実施形態を構成するレベルシフティング回路のブロック概略図である。
【図9】図8の回路の動作を示す波形図である。
【図10】本発明の第2の実施形態を構成するレベルシフティング回路のブロック概略図である。
【図11】図8に示すタイプの回路の回路図である。
【図12】図10に示すタイプの回路の回路図である。
【図13】図10に示すタイプの回路の回路図である。
【図14】図10に示すタイプの回路の回路図である。
【図15】本発明の第3の実施形態を構成する回路のブロック概略図である。
【図16】図15の回路の動作を示す波形図である。
【図17】本発明の第4の実施形態を構成する回路のブロック概略図である。
【図18】図17の回路の動作を示す波形図である。
【図19】図17に示すタイプの回路の回路図である。
【図20】図17に示すタイプの回路の回路図である。
【図21】図17に示すタイプの回路の回路図である。
【図22】アクティブマトリックスディスプレイ、および本発明の実施形態を構成するレベルシフティング回路を備えたアクティブマトリックスドライバのブロック概略図である。
【符号の説明】
30 レベルシフター段
31 レベルシフター段

Claims (27)

  1. レベルシフティング回路であって、
    第1のレベルシフティング段であって、
    第1のイネーブル入力部と、
    第1の電圧スイングを有する入力信号を受け取る第1の信号入力部と、
    該第1の電圧スイングよりも大きな第2の電圧スイングを有する第1の出力信号を提供する第1の出力部と、
    イネーブル時の第1の消費電力と、
    第1の切換え速度とを有する、第1のレベルシフティング段と、
    第2のレベル切換え段であって、
    該第1の出力部に接続された第2のイネーブル入力部と、
    該入力信号を受け取る第2の信号入力部と、
    該第1の電圧スイングよりも大きな第3の電圧スイングを有する第2の出力信号を提供する第2の出力部と、
    イネーブル時の第2の消費電力と、
    ディセーブル時の第3の消費電力とを有し、該第2の消費電力は、該第1および第3の消費電力の各々よりも大きく、
    該第1の切換え速度よりも速い第2の切換え速度を有する、第2のレベル切換え段と、
    を備えたレベルシフティング回路。
  2. 前記入力信号は、第1の電圧レベルと第2の電圧レベルとの間をスイングし、前記第1の段および第2の段は、該第2の電圧レベルのみをシフトするように構成される、請求項1に記載のレベルシフティング回路。
  3. 前記第1の電圧レベルは接地電位である、請求項2に記載のレベルシフティング回路。
  4. 前記第3の消費電力はゼロに等しい、請求項1〜3のいずれかに記載のレベルシフティング回路。
  5. 前記第2の段は、該第2の段がディセーブルされると前記第2の出力部を所定の状態に設定する設定手段を備える、請求項1〜4のいずれかに記載のレベルシフティング回路。
  6. 前記設定手段は、前記第2のイネーブル入力部に接続された制御電極を有するプルアップトランジスタまたはプルダウントランジスタを備える、請求項5に記載のレベルシフティング回路。
  7. 前記第1のイネーブル入力部は、前記第1の段を永続的にイネーブルするために接続される、請求項1〜6のいずれかに記載のレベルシフティング回路。
  8. 前記第1の信号入力および第2の信号入力は差動入力である、請求項1〜7のいずれかに記載のレベルシフティング回路。
  9. 前記第2の出力部に接続された同期入力部およびクロック信号を受け取るクロック入力部を有する順次論理回路をさらに備える、請求項1〜8のいずれかに記載のレベルシフティング回路。
  10. 前記論理回路は、前記第2の出力信号および前記クロック信号と同期する出力パルスを生成するように構成される、請求項9に記載のレベルシフティング回路。
  11. 各出力パルスは、前記クロック信号のパルス幅またはパルス周期と等しいパルス幅を有する、請求項10に記載のレベルシフティング回路。
  12. 前記論理回路は、前記第2の出力部に接続されたデータ入力部および前記クロック信号を受け取るように接続されたクロック入力部を有するD型ラッチ部を備える、請求項9〜11のいずれかに記載のレベルシフティング回路。
  13. 前記論理回路は、前記第2の出力部に接続された第1の入力部および前記ラッチ部の反転出力部に接続された第2の入力部を有するANDゲートを備える、請求項12に記載のレベルシフティング回路。
  14. 前記論理回路のクロック入力部に接続された第3の出力部を有する第3のレベルシフティング段、前記クロック信号を受け取る第3の信号入力部、および前記第2の出力信号に応答する第3のイネーブル入力部をさらに備える、請求項9〜13のいずれかに記載のレベルシフティング回路。
  15. 前記第3のイネーブル入力部は前記第2の出力部に接続される、請求項14に記載のレベルシフティング回路。
  16. 前記第3のイネーブル入力部は、前記第2の出力信号に前記論理回路の出力信号を補うことにより得られた論理和を受け取るように構成される、請求項14に記載のレベルシフティング回路。
  17. 前記第1の段、第2の段、および第3の段のうちの少なくとも該第1の段および該第2の段の各々は、第1の伝導タイプの第1のトランジスタを備えたサブステージを備え、該第1の伝導タイプの第1のトランジスタは、該段の信号入力部に接続された共通端子、および第1の電力供給線に接続された共通端子を有し、該第1のタイプとは逆の第2の伝導タイプの第2のトランジスタの出力端子に接続された出力端子を有する、請求項1〜16のいずれかに記載のレベルシフティング回路。
  18. 前記第1のトランジスタの出力端子は、少なくとも一つのインバータを介して前記段の出力部に接続される、請求項17に記載のレベルシフティング回路。
  19. 前記第1のトランジスタの制御端子は前記段のイネーブル入力部に接続される、請求項17または18に記載のレベルシフティング回路。
  20. 前記第2のトランジスタの制御端子は第2の電力供給線に接続される、請求項17〜19のいずれかに記載のレベルシフティング回路。
  21. 前記サブステージは、前記第1のタイプの伝導タイプの第3のトランジスタ、および前記第2の伝導タイプの第4のトランジスタを備え、該第3のトランジスタは、前記第1のトランジスタの制御端子に接続された制御端子および出力端子を有し、該第4のトランジスタは、前記電力供給線に接続された共通端子、該第3のトランジスタの出力端子に接続された出力端子、および前記第2のトランジスタの制御端子および前記段のイネーブル入力部に接続された制御端子を有する、請求項17または18に記載のレベルシフティング回路。
  22. 前記第3のトランジスタの共通端子は第2の電力供給線に接続される、請求項21に記載のレベルシフティング回路。
  23. 前記第3のトランジスタの共通端子は、前記段の相補型信号入力部に接続される、請求項21に記載のレベルシフティング回路。
  24. 前記第2の段および第3の段のうちの少なくとも該第2の段のサブステージは、前記第3のトランジスタの出力端子と、前記第2または第3のイネーブル入力部に接続された制御端子を有する第2の電力供給線または前記電力供給線との間に接続されたプルダウントランジスタを備える、請求項21〜23のいずれかに記載のレベルシフティング回路。
  25. 前記トランジスタまたは各トランジスタは金属酸化物半導体トランジスタである、請求項6および請求項17〜24のいずれかに記載のレベルシフティング回路。
  26. 前記トランジスタまたは各トランジスタはポリシリコン薄膜トランジスタである、請求項25に記載のレベルシフティング回路。
  27. 請求項1〜26のいずれかに記載の回路を備えたアクティブマトリクスドライバ。
JP2003048355A 2002-03-14 2003-02-25 レベルシフティング回路およびアクティブマトリックスドライバ Expired - Fee Related JP4247962B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB0205948A GB2386484A (en) 2002-03-14 2002-03-14 Level shifting and active matrix driver
GB0205948.3 2002-03-14

Publications (2)

Publication Number Publication Date
JP2003330434A JP2003330434A (ja) 2003-11-19
JP4247962B2 true JP4247962B2 (ja) 2009-04-02

Family

ID=9932905

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003048355A Expired - Fee Related JP4247962B2 (ja) 2002-03-14 2003-02-25 レベルシフティング回路およびアクティブマトリックスドライバ

Country Status (6)

Country Link
US (1) US6806734B2 (ja)
JP (1) JP4247962B2 (ja)
KR (1) KR100514029B1 (ja)
CN (1) CN1260888C (ja)
GB (1) GB2386484A (ja)
TW (1) TWI234927B (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6873186B2 (en) * 2003-07-11 2005-03-29 Matsushita Electric Industrial Co., Ltd. Level shift circuit
US7251740B2 (en) * 2004-01-23 2007-07-31 Intel Corporation Apparatus coupling two circuits having different supply voltage sources
JP2006121654A (ja) * 2004-09-21 2006-05-11 Renesas Technology Corp レベル変換回路
KR100734263B1 (ko) * 2005-06-14 2007-07-02 삼성전자주식회사 동기화회로
US7368948B2 (en) * 2005-07-15 2008-05-06 Infineon Technologies Ag Integrated receiver circuit
US7265600B2 (en) * 2005-10-04 2007-09-04 International Business Machines Corporation Level shifter system and method to minimize duty cycle error due to voltage differences across power domains
KR101281926B1 (ko) 2006-06-29 2013-07-03 엘지디스플레이 주식회사 액정표시장치
US7432746B2 (en) * 2006-07-31 2008-10-07 Agere Systems, Inc. CMOS buffer with complementary outputs having reduced voltage swing
US7564290B2 (en) * 2007-10-09 2009-07-21 International Business Machines Corporation Design structure for a high-speed level shifter
JP5489957B2 (ja) * 2010-11-24 2014-05-14 株式会社東芝 半導体スイッチ
US8324933B2 (en) * 2011-02-18 2012-12-04 International Business Machines Corporation Implementing dual speed level shifter with automatic mode control
US8964453B2 (en) * 2012-06-28 2015-02-24 Synopsys, Inc. SRAM layouts
TWI581404B (zh) * 2012-08-10 2017-05-01 半導體能源研究所股份有限公司 半導體裝置以及該半導體裝置的驅動方法
CN103795397A (zh) * 2012-10-31 2014-05-14 晨星软件研发(深圳)有限公司 电位转换器以及运算放大器
CN107623518A (zh) * 2017-09-26 2018-01-23 北京集创北方科技股份有限公司 电平转换电路和应用电平转换电路的方法
CN113327546B (zh) * 2020-02-28 2022-12-06 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
KR20220088129A (ko) 2020-12-18 2022-06-27 주식회사 엘엑스세미콘 더미회로를 포함하는 레벨시프터 및 그 제조방법
CN115376457A (zh) 2021-05-18 2022-11-22 厦门天马显示科技有限公司 配置成输出输出信号的电路及移位寄存器
CN115248999A (zh) 2021-06-21 2022-10-28 台湾积体电路制造股份有限公司 控制时钟信号的方法和装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69434906T2 (de) * 1993-11-29 2007-08-30 Fujitsu Ltd., Kawasaki Integrierte Halbleiterschaltung und Abschlussvorrichtung
US5828231A (en) * 1996-08-20 1998-10-27 Xilinx, Inc. High voltage tolerant input/output circuit
US6268755B1 (en) * 1997-11-04 2001-07-31 Texas Instruments Incorporated MOSFET predrive circuit with independent control of the output voltage rise and fall time, with improved latch immunity
US6087881A (en) * 1998-07-23 2000-07-11 International Business Machines Corporation Integrated circuit dual level shift predrive circuit
GB2349996A (en) * 1999-05-12 2000-11-15 Sharp Kk Voltage level converter for an active matrix LCD
US6191636B1 (en) * 1999-09-22 2001-02-20 Cypress Semiconductor Corp. Input buffer/level shifter

Also Published As

Publication number Publication date
KR100514029B1 (ko) 2005-09-13
CN1260888C (zh) 2006-06-21
GB2386484A (en) 2003-09-17
KR20030074450A (ko) 2003-09-19
CN1445930A (zh) 2003-10-01
US20030173995A1 (en) 2003-09-18
TW200306706A (en) 2003-11-16
GB0205948D0 (en) 2002-04-24
JP2003330434A (ja) 2003-11-19
US6806734B2 (en) 2004-10-19
TWI234927B (en) 2005-06-21

Similar Documents

Publication Publication Date Title
JP4247962B2 (ja) レベルシフティング回路およびアクティブマトリックスドライバ
US7245153B2 (en) Level shift circuit having timing adjustment circuit for maintaining duty ratio
US8598934B2 (en) Level shifter circuit and display driver circuit
US20080191777A1 (en) Level shifter capable of high speed operation and high-speed level shifting method
US7872499B2 (en) Level shift circuit, and driver and display system using the same
JP3791890B2 (ja) 電圧レベルシフタ
JP2000236234A (ja) スタティッククロックパルス発振器、空間光変調器、およびディスプレイ
US20090160848A1 (en) Level shift circuit, and driver and display system using the same
JP3580532B2 (ja) 電圧レベルシフタおよびポリシリコンディスプレイ
US7652506B2 (en) Complementary signal generating circuit
US6518790B2 (en) Semiconductor integrated circuit having circuit for transmitting input signal
JP3208296B2 (ja) 多値電圧出力回路および液晶駆動回路
US20140021999A1 (en) Level shifting circuitry
US20100321360A1 (en) Differential signal receiving circuit and display apparatus
US7133487B2 (en) Level shifter
US7378876B2 (en) Complementary output inverter
JP3396448B2 (ja) ドライバ回路
JPH11150452A (ja) レベル変換回路および液晶表示装置
KR101704507B1 (ko) 고전압 트랜지스터 수가 감소된 cmos 레벨 시프터
US20230170885A1 (en) Voltage conversion circuit and memory
KR20000077011A (ko) 레지스터 및 래치 회로
JPH04175010A (ja) 出力バッファ回路
KR100223763B1 (ko) 저잡음 출력버퍼회로
JPH10200384A (ja) 遅延回路
JP3425926B2 (ja) 出力回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050810

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090109

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090109

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120123

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130123

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130123

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees