JP4140575B2 - 画像変形装置,画像変形回路及び画像変形方法 - Google Patents

画像変形装置,画像変形回路及び画像変形方法 Download PDF

Info

Publication number
JP4140575B2
JP4140575B2 JP2004224209A JP2004224209A JP4140575B2 JP 4140575 B2 JP4140575 B2 JP 4140575B2 JP 2004224209 A JP2004224209 A JP 2004224209A JP 2004224209 A JP2004224209 A JP 2004224209A JP 4140575 B2 JP4140575 B2 JP 4140575B2
Authority
JP
Japan
Prior art keywords
image
image data
pixel
address
read address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004224209A
Other languages
English (en)
Other versions
JP2006048140A (ja
Inventor
彰博 高島
裕司 山内
英之 清水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2004224209A priority Critical patent/JP4140575B2/ja
Priority to US11/184,799 priority patent/US7528841B2/en
Priority to CNB200510087884XA priority patent/CN100354896C/zh
Publication of JP2006048140A publication Critical patent/JP2006048140A/ja
Application granted granted Critical
Publication of JP4140575B2 publication Critical patent/JP4140575B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/04Texture mapping

Description

本発明は、テクスチャマッピングによって画像を変形する装置,回路及び方法に関する。
コンピュータグラフィックス分野においては、仮想3次元空間上における画像の変形手法として、ポリゴンと呼ばれる三角形の組み合わせで構成した物体形状(モデル)を作成し、そのモデルに画像を貼り付けるテクスチャマッピングという手法を用いている。ここで、仮想3次元空間において、モデルがカメラ視点より遠方にある場合には、モデルが縮小される。
このとき、あらかじめ同じ画像を段階的(離散的)に低解像度にしたテクスチャデータを用意し、モデルの縮小率に近いテクスチャデータをモデルに貼り付けることでエイリアシングの少ないテクスチャマッピングを行っている。一般に本手法による画像のアンチエイリアシング方法をミップマップ方式と呼び、段階的に低解像度にしたテクスチャデータをミップマップ画像と呼ぶ。
画像が縮小されていないオリジナル状態のときの縮小率を1.0、及び縮小した時を0.0〜0.999…と定義すると、ミップマップ方式では、テクスチャデータとして、縮小率が1.0,0.5,0.25,0.125,0.0625…といった具合に有限回数で、かつ、1/2(2のべき乗分の1)毎に縮小した画像データをメモリに用意する。その後、モデルの縮小率が、例えば0.75であれば、縮小率が1.0と0.5のミップマップデータをメモリから読み出し、さらにこれらのミップマップデータを1/2ずつの重み付けで直線補間することで縮小率0.75のテクスチャデータを算出する(例えば、特許文献1参照)。
特開2002−83316号公報(段落番号0004)
しかし、従来のようにミップマップ方式によってアンチエイリアシングを行うことには、次の(1)〜(3)のような問題点があった。
(1)モデルの縮小率がミップマップデータの縮小率以外の場合、前述した通り、2枚のミップマップデータを直線補間するので、最適なアンチエイリアス処理が行えない。このため、出力画像にエイリアスが発生したり、ボケが生じる。
(2)入力画像に対して1/2毎に縮小されたテクスチャデータを用意する必要があるので、処理時間が長くなるとともに回路規模が大きくなる。
(3)入力画像+(入力画像の1/2の画像)+(入力画像の1/4の画像)+(入力画像の1/8の画像)+…、といったように、入力画像の約2倍の量がテクスチャデータ量となるので、大容量のメモリが必要になる。
本発明は、上述の点に鑑み、テクスチャマッピングによって画像を変形する際に、モデルの縮小率にかかわらずエイリアスの少ない高画質な出力画像を得、且つ、処理時間の短縮や回路規模の小型化やメモリの容量を削減を実現することを課題としてなされたものである。
この課題を解決するために、本発明に係る画像変形装置は、画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出するモデリング手段と、モデリング手段で算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、各ピクセルの座標から、モデルに画像を貼り付けるためのリードアドレスを設定するリードアドレス設定手段と、モデリング手段で算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換するプリフィルタ係数変換手段と、入力した画像データを、プリフィルタ係数変換手段で変換されたプリフィルタ係数でフィルタリングするプリフィルタ処理手段と、プリフィルタ処理手段でフィルタリングされた画像データが書き込まれる画像記憶手段と、リードアドレス設定手段で設定されたリードアドレスに応じて画像記憶手段から画像データを読み出す読出し手段とを備えたことを特徴とする。
この画像変形装置では、画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標が算出された後、各ポリゴンの頂点の座標が各ピクセルの座標に変換されて、各ピクセルの座標から、モデルに画像を貼り付けるためのリードアドレスが設定される。
また、このモデルについて、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数が算出された後、このプリフィルタ係数が各ピクセルの位置でのプリフィルタ係数に変換される。
そして、入力した画像データが、各ピクセルの位置でのプリフィルタ係数でフィルタリングされて画像記憶手段に書き込まれた後、設定されたリードアドレスに応じて画像記憶手段から読み出されることによって、モデルへの画像の貼付け(画像の変形)が行われる。
このように、この画像変形装置によれば、入力した画像データを、モデルの各ピクセル位置での縮小率に応じたプリフィルタ係数でプリフィルタリングしたものがテクスチャデータとして用いられる。これにより、モデルの縮小率に応じた最適なプリフィルタリングが行われるので、モデルの縮小率にかかわらずエイリアスの少ない高画質な出力画像が得られる。
また、テクスチャデータをモデルの縮小率に応じて1つだけ用意すればよいので、処理時間を短縮できるとともに回路規模を小型化することができる。
そして、このようにテクスチャデータが1つだけであり、入力した画像データの量がテクスチャデータの量となるので、メモリ(画像記憶手段)の容量を削減することができる。
なお、この画像変形装置において、一例として、プリフィルタ処理手段には画像データが入力され、リードアドレス設定手段で設定されたリードアドレスが書き込まれるとともに、画像データから分離された垂直同期信号に同期して1フレーム毎にリードアドレスが読み出されるアドレス記憶手段をさらに備え、読出し手段は、このアドレス記憶手段から読み出されるリードアドレスに応じて画像記憶手段から画像データを読み出すことが好適である。
それにより、入力するビデオデータに対してリアルタイムにテクスチャマッピングを行うことができるようになる。
次に、本発明に係る画像変形回路は、単一の基板上に搭載されており、画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出するモデリング手段と、モデリング手段で算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、各ピクセルの座標から、モデルに画像を貼り付けるためのリードアドレスを設定するリードアドレス設定手段と、モデリング手段で算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換するプリフィルタ係数変換手段と、入力した画像データを、プリフィルタ係数変換手段で変換されたプリフィルタ係数でフィルタリングするプリフィルタ処理手段と、プリフィルタ処理手段でフィルタリングされた画像データが書き込まれる画像記憶手段と、リードアドレス設定手段で設定されたリードアドレスに応じて画像記憶手段から画像データを読み出す読出し手段とを備えたことを特徴とする。
なお、この画像変形回路において、一例として、プリフィルタ処理手段には画像データが入力され、リードアドレス設定手段で設定されたリードアドレスが書き込まれるとともに、画像データから分離された垂直同期信号に同期して1フレーム毎にリードアドレスが読み出されるアドレス記憶手段をさらに備え、読出し手段は、このアドレス記憶手段から読み出されるリードアドレスに応じて画像記憶手段から画像データを読み出すことが好適である。
また、本発明に係る画像変形方法は、画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出する第1のステップと、第1のステップで算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、各ピクセルの座標から、モデルに画像を貼り付けるためのリードアドレスを設定する第2のステップと、第1のステップで算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換する第3のステップと、入力した画像データを、第3のステップで変換されたプリフィルタ係数でフィルタリングする第4のステップと、第4のステップでフィルタリングされた画像データを画像記憶手段に書き込む第5のステップと、第2のステップで設定されたリードアドレスに応じて画像記憶手段から画像データを読み出す第6のステップとを有することを特徴とする。
なお、この画像変形方法において、一例として、設定したリードアドレスをアドレス記憶手段に書き込むステップと、画像データから分離された垂直同期信号に同期して1フレーム毎にアドレス記憶手段からリードアドレスを読み出すステップと、アドレス記憶手段から読み出されるリードアドレスに応じて画像記憶手段から画像データを読み出すステップと、をさらに含むことが好適である。
これらの回路,方法によれば、前述の本発明に係る画像変形装置について説明したのと全く同様にして、テクスチャマッピングによって画像を変形する際に、モデルの縮小率にかかわらずエイリアスの少ない高画質な出力画像を得ることができ、且つ、処理時間の短縮や回路規模の小型化やメモリの容量を削減を実現することができる。
本発明によれば、テクスチャマッピングによって画像を変形する際に、モデルの縮小率にかかわらずエイリアスの少ない高画質な出力画像を得ることができ、且つ、処理時間の短縮や回路規模の小型化やメモリの容量を削減を実現できるという効果が得られる。
また、入力するビデオデータに対してリアルタイムにテクスチャマッピングを行うことができるという効果も得られる。
以下、本発明を図面を用いて具体的に説明する。図1は、本発明に係る画像変形装置の構成例を示すブロック図である。この画像変形装置1は、筐体に収納された単体としての装置であり、大別してアドレス処理ブロック2とビデオ処理ブロック3とで構成されている。
アドレス処理ブロック2は、モデルの縮小や変形を行うブロックであり、イーサネット(イーサネット:Ethernetは登録商標)経由で通信を行うためのネットワークインタフェース4と、モデリング部5と、テクスチャアドレス用DDA(Digital Differential Analyzer=デジタル微分回路)6と、フィルタ係数用DDA7と、アドレスバッファ8とで構成されている。
ビデオ処理ブロック3は、アドレス処理ブロック2で変形されたモデルに画像を貼り付けるためにアンチエイリアスを行うブロックであり、H方向プリフィルタ9と、HVスキャンコンバータ10と、V方向プリフィルタ11と、テクスチャメモリコントローラ12と、テクスチャメモリ13と、インターポレーション部14と、同期分離部15とで構成されている。
この画像変形装置1は、テレビ放送局においてノンリニア編集システムの一部であるエフェクタ(画像に特殊効果を施す装置)として用いられており、アドレス処理ブロック2がイーサネットで編集端末(編集用ソフトウェアをインストールしたコンピュータ)21に接続されるとともに、ビデオ処理ブロック3がビデオストレージ(例えばVTRまたはAVサーバー)22及びモニター23に接続されている。
編集端末21では、オペレータの操作に基づき、画像を貼り付ける対象となるモデルと、変形させようとする画像(ビデオデータ)とが指定される。図2は、編集端末21で指定されるモデルの一例を示す。斜め方向から見た立方体の側面(斜線で描いた面)が、モデル31として指定されている。
図1に示すように、編集端末21からは、この指定されたモデルの形状を示すデータ(ワイヤーフレームデータ)が、画像変形装置1のアドレス処理ブロック2に送られる。
また、編集端末21からは、この指定されたビデオデータの読出しを指示するコマンドが、ビデオストレージ22に送られる。ビデオストレージ22からは、このコマンドに従って読み出されたビデオデータが、画像変形装置1のビデオ処理ブロック3に送られる。
アドレス処理ブロック2内では、モデリング部5が、編集端末21から送られたワイヤーフレームデータに基づき、モデルを複数のポリゴンに分割する。そして、各ポリゴンの頂点のテクスチャ座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出する。図3(a)は、図2に示したモデル(立方体の側面)を複数のポリゴン32に分割した様子を示し、図3(b)は、このうちの1つのポリゴン32の頂点A,B,Cのテクスチャ座標(s1,t1,q1),(s2,t2,q2),(s3,t3,q3)を示す。
図1に示すように、モデリング部5で算出されたテクスチャ座標のデータは、テクスチャアドレス用DDA6に送られる。テクスチャアドレス用DDA6は、図4に示すように、各ポリゴンの頂点A,B,Cのテクスチャ座標(s1,t1,q1),(s2,t2,q2),(s3,t3,q3)を、直線補間により、各サブピクセルPs(ビデオストレージ22内のビデオデータよりも高解像度なピクセル)のテクスチャ座標(s,t,q)に変換する。そして、u=s/q,v=t/qの計算を行うことにより、各サブピクセルのテクスチャアドレス(u,v)を設定する。このテクスチャアドレス(u,v)は、アドレスバッファ8に書き込まれる。
モデリング部5で算出されたプリフィルタ係数は、フィルタ係数用DDA7に送られる。フィルタ係数用DDA7は、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を、直線補間により、各ピクセル(ビデオストレージ22内のビデオデータと同じ解像度のピクセル)の位置での縮小率に応じたプリフィルタ係数に変換する。フィルタ係数用DDA7で変換されたプリフィルタ係数は、ビデオ処理ブロック3内のH方向プリフィルタ9及びV方向プリフィルタ11に送られる。
ビデオ処理ブロック3内では、H方向プリフィルタ9が、ビデオストレージ22から送られたビデオデータを、フィルタ係数用DDA7からのプリフィルタ係数でピクセル毎に画面水平方向にフィルタリングする。
H方向プリフィルタ9でフィルタリングされたビデオデータは、HVスキャンコンバータ10に送られる。HVスキャンコンバータ10は、内部のメモリに1フレーム分の画像データを書き込んだ後そのメモリから画面垂直方向に各ピクセルのデータを読み出すことにより、ビデオデータをスキャンコンバートする。
HVスキャンコンバータ10でスキャンコンバートされたビデオデータは、V方向プリフィルタ11に送られる。V方向プリフィルタ11は、フィルタ係数用DDA7からのプリフィルタ係数で、ビデオデータをピクセル毎に垂直方向にフィルタリングする。
V方向プリフィルタ11でフィルタリングされたビデオデータは、テクスチャメモリコントローラ12を介してテクスチャメモリ13に書き込まれる。
また、ビデオ処理ブロック3内では、同期分離部15が、ビデオストレージ22から送られたビデオデータから、垂直同期信号を分離してアドレス処理ブロック2内のアドレスバッファ8に送る。アドレスバッファ8からは、この垂直同期信号に同期して、1フレーム毎に各サブピクセルのテクスチャアドレス(u,v)が読み出されてビデオ処理ブロック3内のテクスチャメモリコントローラ12に送られる。
テクスチャメモリコントローラ12は、アドレスバッファ8からの各サブピクセルのテクスチャアドレス(u,v)をリードアドレスとして、テクスチャメモリ13から、それぞれそのサブピクセルの近傍の複数(4つあるいは8つ)のピクセルのデータを読み出す。
テクスチャメモリ13から読み出されたデータは、テクスチャメモリコントローラ12からインターポレーション部14に送られる。インターポレーション部14は、各サブピクセルの近傍の複数のピクセルのデータを直線補間することにより、それぞれそのサブピクセルのデータを生成する。 図5は、サブピクセルのデータの生成例を示す。この例では、テクスチャメモリ13からサブピクセルPsの近傍の4つのピクセルP0〜P3のデータD0〜D3が読み出されており、サブピクセルPsと各ピクセルP0〜P3との距離に応じた重み付け係数K0〜K3でデータD0〜D3を直線補間することにより、サブピクセルPsのデータDsが生成される。
図1に示すように、インターポレーション部14で生成された各サブピクセルのデータは、画像変形装置1からモニター23に送られて、モニター23に表示される。
この画像変形装置1では、画像の貼付け対象となるモデルについて、モデリング部5によってポリゴンの頂点の座標が算出された後、テクスチャアドレス用DDA6により、各ポリゴンの頂点の座標が各ピクセルの座標に変換されて、各ピクセルの座標から、モデルに画像を貼り付けるためのリードアドレスであるテクスチャアドレスが設定される。
また、このモデルについて、モデリング部5によって各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数が算出された後、このプリフィルタ係数がフィルタ係数用DDA7によって各ピクセルの位置でのプリフィルタ係数に変換される。
そして、入力したビデオデータが、H方向プリフィルタ9及びV方向プリフィルタ11によって各ピクセルの位置でのプリフィルタ係数でフィルタリングされてテクスチャメモリ13に書き込まれた後、設定されたテクスチャアドレスに応じてテクスチャメモリ13から読み出されることによって、モデルへの画像の貼付け(画像の変形)が行われる。
このように、この画像変形装置1によれば、入力した画像データを、モデルの各ピクセル位置での縮小率に応じたプリフィルタ係数でプリフィルタリングしたものがテクスチャデータとして用いられる。これにより、モデルの縮小率に応じた最適なプリフィルタリングが行われるので、段階的(離散的)な縮小率のテクスチャデータを用意するミップマップ方式と違って、モデルの縮小率にかかわらずエイリアスの少ない高画質な出力画像が得られる。
また、テクスチャデータをモデルの縮小率に応じて1つだけ用意すればよいので、入力画像に対して1/2毎に縮小されたテクスチャデータを用意するミップマップ方式と比較して、処理時間を短縮できるとともに回路規模を小型化することができる。
そして、このようにテクスチャデータが1つだけであり、入力した画像データの量がテクスチャデータの量となるので、テクスチャデータ量が入力画像の約2倍の量となるミップマップ方式と比較して、メモリ(テクスチャメモリ13)の容量を削減することができる。
さらに、この画像変形装置1によれば、テクスチャアドレスが、アドレスバッファ8に書き込まれた後、入力するビデオデータから分離された垂直同期信号に同期して1フレーム毎にアドレスバッファ8から読み出されてテクスチャメモリコントローラ12に送られるので、入力するビデオデータに対してリアルタイムにテクスチャマッピングを行うことができる。
なお、以上の例ではビデオデータを画像変形装置1に入力させているが、これに限らず、静止画データやコンピュータグラフィックによって作成したデータを画像変形装置1に入力させるようにしてもよい。静止画データを入力させる場合には、リアルタイム性は必要なくなるので、アドレスバッファ8を省略し、テクスチャアドレス用DDA6で設定されたテクスチャアドレスを直接テクスチャメモリコントローラ12に送るようにしてよい。
また、以上の例では、編集端末1とイーサネットで接続される単体の装置としての画像変形装置1について説明した。しかし、別の例として、この画像変形装置1と同一の構成要素を単一の基板上に搭載した画像変形回路を製作し、その画像変形回路を編集端末1のスロットに装着するようにしてもよい。
また、以上の例では、ノンリニア編集システムの一部であるエフェクタに本発明を適用している。しかし、これに限らず、本発明は、例えばコンピュータゲーム機にも適用してよい。
本発明に係る画像変形装置の構成例を示すブロック図である。 画像を貼り付ける対象となるモデルを例示する図である。 ポリゴン及びその頂点のテクスチャ座標を示す図である。 各サブピクセルのテクスチャ座標を示す図である。 サブピクセルのデータの生成例を示す図である。
符号の説明
1 画像変形装置、 2 アドレス処理ブロック、 3 ビデオ処理ブロック、 4 ネットワークインタフェース、 5 モデリング部、 6 テクスチャアドレス用DDA、 7 フィルタ係数用DDA、 8 アドレスバッファ、 9 H方向プリフィルタ、 10 HVスキャンコンバータ、 11 V方向プリフィルタ、 12 テクスチャメモリコントローラ、 13 テクスチャメモリ、 14 インターポレーション部、 15 同期分離部

Claims (12)

  1. 画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出するモデリング手段と、
    前記モデリング手段で算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、前記各ピクセルの座標から、前記モデルに画像を貼り付けるためのリードアドレスを設定するリードアドレス設定手段と、
    前記モデリング手段で算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換するプリフィルタ係数変換手段と、
    入力される画像データを、前記プリフィルタ係数変換手段で変換されたプリフィルタ係数でフィルタリングするプリフィルタ処理手段と、
    前記プリフィルタ処理手段でフィルタリングされた画像データが書き込まれる画像記憶手段と、
    前記リードアドレス設定手段で設定されたリードアドレスが書き込まれるとともに、前記画像データから分離された垂直同期信号に同期して1フレーム毎にリードアドレスが読み出されるアドレス記憶手段と、
    前記アドレス記憶手段から読み出されるリードアドレスに応じて前記画像記憶手段から画像データを読み出す読出し手段と、
    を備える画像変形装置。
  2. 請求項に記載の画像変形装置において、
    前記アドレス記憶手段から読み出されるリードアドレスに応じて前記画像記憶手段から複数個の近傍の画像データが読み出され、当該画像データを用いて、前記リードアドレスの画像データを生成するインターポレーション手段
    をさらに備える画像変形装置。
  3. 請求項に記載の画像変形装置において、
    前記複数個の近傍の画像データは、4個又は8個の画像データであ
    像変形装置。
  4. 請求項に記載の画像変形装置において、
    前記リードアドレス設定手段における、前記各ピクセルの座標は、前記入力される画像データよりも高解像度であり、
    前記プリフィルタ係数変換手段における、前記各ピクセルの位置は、前記入力される画像データと同じ解像度であ
    像変形装置。
  5. 単一の基板上に搭載されており、
    画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出するモデリング手段と、
    前記モデリング手段で算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、前記各ピクセルの座標から、前記モデルに画像を貼り付けるためのリードアドレスを設定するリードアドレス設定手段と、
    前記モデリング手段で算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換するプリフィルタ係数変換手段と、
    入力した画像データを、前記プリフィルタ係数変換手段で変換されたプリフィルタ係数でフィルタリングするプリフィルタ処理手段と、
    前記プリフィルタ処理手段でフィルタリングされた画像データが書き込まれる画像記憶手段と、
    前記リードアドレス設定手段で設定されたリードアドレスが書き込まれるとともに、前記画像データから分離された垂直同期信号に同期して1フレーム毎にリードアドレスが読み出されるアドレス記憶手段と、
    前記アドレス記憶手段から読み出されるリードアドレスに応じて前記画像記憶手段から画像データを読み出す読出し手段と、
    を備える画像変形回路。
  6. 請求項に記載の画像変形回路において、
    前記アドレス記憶手段から読み出されるリードアドレスに応じて前記画像記憶手段から複数個の近傍の画像データが読み出され、当該画像データを用いて、前記リードアドレスの画像データを生成するインターポレーション手段
    さらに備える画像変形回路。
  7. 請求項に記載の画像変形回路において、
    前記複数個の近傍の画像データは、4個又は8個の画像データである
    画像変形回路。
  8. 請求項に記載の画像変形回路において、
    前記リードアドレス設定手段における、前記各ピクセルの座標は、前記入力される画像データよりも高解像度であり、
    前記プリフィルタ係数変換手段における、前記各ピクセルの位置は、前記入力される画像データと同じ解像度であ
    像変形回路。
  9. 画像の貼付け対象となるモデルについて、各ポリゴンの頂点の座標を算出するとともに、各ポリゴンの頂点の位置での縮小率に応じたプリフィルタ係数を算出する第1のステップと、
    前記第1のステップで算出された各ポリゴンの頂点の座標を各ピクセルの座標に変換し、前記各ピクセルの座標から、前記モデルに画像を貼り付けるためのリードアドレスを設定する第2のステップと、
    前記第2のステップで設定されたリードアドレスをアドレス記憶手段に書き込む第3のステップと、
    前記第1のステップで算出されたプリフィルタ係数を、各ピクセルの位置でのプリフィルタ係数に変換する第のステップと、
    入力される画像データを、前記第のステップで変換されたプリフィルタ係数でフィルタリングする第のステップと、
    前記第のステップでフィルタリングされた画像データを画像記憶手段に書き込む第のステップと、
    前記画像データから分離された垂直同期信号に同期して1フレーム毎に前記アドレス記憶手段からリードアドレスを読み出す第7のステップと、
    前記第7のステップで読み出されたリードアドレスに応じて前記画像記憶手段から画像データを読み出す第のステップと、
    を有する画像変形方法。
  10. 請求項に記載の画像変形方法において、
    前記アドレス記憶手段から読み出されるリードアドレスに応じて前記画像記憶手段から複数個の近傍の画像データが読み出され、当該画像データを用いて、インターポレーションにより、前記リードアドレスの画像データを生成する第のステップ
    をさらに含む画像変形方法。
  11. 請求項10に記載の画像変形方法において、
    前記複数個の近傍の画像データは、4個又は8個の画像データである
    画像変形方法。
  12. 請求項11に記載の画像変形方法において、
    前記第2のステップにおける、前記各ピクセルの座標は、前記入力される画像データよりも高解像度であり、
    前記第のステップにおける、前記各ピクセル位置は、前記入力される画像データと同じ解像度であ
    像変形方法。
JP2004224209A 2004-07-30 2004-07-30 画像変形装置,画像変形回路及び画像変形方法 Expired - Fee Related JP4140575B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004224209A JP4140575B2 (ja) 2004-07-30 2004-07-30 画像変形装置,画像変形回路及び画像変形方法
US11/184,799 US7528841B2 (en) 2004-07-30 2005-07-20 Image transformation apparatus, image transformation circuit and image transformation method
CNB200510087884XA CN100354896C (zh) 2004-07-30 2005-08-01 图像转换设备、图像转换电路及图像转换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004224209A JP4140575B2 (ja) 2004-07-30 2004-07-30 画像変形装置,画像変形回路及び画像変形方法

Publications (2)

Publication Number Publication Date
JP2006048140A JP2006048140A (ja) 2006-02-16
JP4140575B2 true JP4140575B2 (ja) 2008-08-27

Family

ID=35731616

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004224209A Expired - Fee Related JP4140575B2 (ja) 2004-07-30 2004-07-30 画像変形装置,画像変形回路及び画像変形方法

Country Status (3)

Country Link
US (1) US7528841B2 (ja)
JP (1) JP4140575B2 (ja)
CN (1) CN100354896C (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI367457B (en) * 2006-07-03 2012-07-01 Nippon Telegraph & Telephone Image processing method and apparatus, image processing program, and storage medium for storing the program
US8896505B2 (en) * 2009-06-12 2014-11-25 Global Oled Technology Llc Display with pixel arrangement
MX2019007976A (es) * 2017-01-03 2019-11-25 Walmart Apollo Llc Aparato y metodo de reserva de entrega.
CN111008928B (zh) * 2019-11-26 2024-03-29 杭州小影创新科技股份有限公司 一种实现图像雨滴滴落、划动波纹特效的方法及系统

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW348239B (en) * 1996-06-28 1998-12-21 Cirrus Logic Inc Embedding a transparency enable bit as part of a resizing bit block transfer operation
US6226012B1 (en) * 1998-04-02 2001-05-01 Nvidia Corporation Method and apparatus for accelerating the rendering of graphical images
US6771835B2 (en) * 2000-06-12 2004-08-03 Samsung Electronics Co., Ltd. Two-dimensional non-linear interpolation system based on edge information and two-dimensional mixing interpolation system using the same
JP4487400B2 (ja) 2000-09-08 2010-06-23 ソニー株式会社 画像変形装置及びその画像変形方法
EP1282078A1 (fr) * 2001-08-02 2003-02-05 Koninklijke Philips Electronics N.V. Dispositif de traitement graphique d'objet vidéo
JP3775580B2 (ja) * 2001-11-21 2006-05-17 ソニー株式会社 画像処理装置および方法、記録媒体、並びにプログラム
JP2005516313A (ja) * 2002-02-01 2005-06-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ エッジエイリアス除去のためのテクスチャフィルタリングの使用

Also Published As

Publication number Publication date
US20060022989A1 (en) 2006-02-02
US7528841B2 (en) 2009-05-05
JP2006048140A (ja) 2006-02-16
CN1728183A (zh) 2006-02-01
CN100354896C (zh) 2007-12-12

Similar Documents

Publication Publication Date Title
JP4462132B2 (ja) 画像特殊効果装置,グラフィックスプロセッサ,プログラム
JP4071422B2 (ja) モーションブラー画像描画方法及び描画装置
EP1803096B1 (en) Flexible antialiasing in embedded devices
JP3190762B2 (ja) デジタルビデオ特殊効果装置
GB2578769A (en) Data processing systems
JP5195592B2 (ja) 映像処理装置
JP2005122361A (ja) 画像処理装置及び方法、コンピュータプログラム、記録媒体
US20230153958A1 (en) Ai frame engine for mobile edge
US8134557B2 (en) Image processing apparatus and image processing method
US7528841B2 (en) Image transformation apparatus, image transformation circuit and image transformation method
EP2346240B1 (en) Image processing method and device, and imaging apparatus using the image processing device
TWI238978B (en) Two-dimensional image rendering processing method and device, and computer-readable medium thereof
JP2012199608A (ja) 画像処理装置及び画像処理方法
JPH09259290A (ja) 描画方法
JP2001022948A (ja) 画像処理装置および画像処理方法、並びに記録媒体
WO2007122768A1 (ja) 描画処理装置
JP4670185B2 (ja) 画像生成装置、画像処理装置およびそれらの方法
JP2002099926A (ja) 画像処理装置、受信装置およびそれらの方法
JPH10187124A (ja) 描画装置および描画方法
JPH10320569A (ja) 画像処理装置および方法、並びにレンダリング装置および方法
JP4087010B2 (ja) 画像処理装置
JP2796900B2 (ja) 画像の補間装置
JPH11339069A (ja) 画像合成装置および画像合成方法
JPH10126686A (ja) 画像特殊効果装置
JPH0944695A (ja) テクスチャマッピング方法およびテクスチャマッピング装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080206

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080219

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080421

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080520

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080602

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110620

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110620

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120620

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees