JP3916854B2 - 配線基板、半導体装置およびパッケージスタック半導体装置 - Google Patents

配線基板、半導体装置およびパッケージスタック半導体装置 Download PDF

Info

Publication number
JP3916854B2
JP3916854B2 JP2000194732A JP2000194732A JP3916854B2 JP 3916854 B2 JP3916854 B2 JP 3916854B2 JP 2000194732 A JP2000194732 A JP 2000194732A JP 2000194732 A JP2000194732 A JP 2000194732A JP 3916854 B2 JP3916854 B2 JP 3916854B2
Authority
JP
Japan
Prior art keywords
semiconductor device
wiring board
semiconductor
semiconductor chip
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000194732A
Other languages
English (en)
Other versions
JP2002016182A (ja
Inventor
博行 十楚
靖樹 福井
祐司 矢野
誠治 石原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=18693508&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP3916854(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000194732A priority Critical patent/JP3916854B2/ja
Priority to US09/873,338 priority patent/US6731013B2/en
Priority to TW090114157A priority patent/TW516194B/zh
Priority to KR10-2001-0033941A priority patent/KR100430861B1/ko
Publication of JP2002016182A publication Critical patent/JP2002016182A/ja
Application granted granted Critical
Publication of JP3916854B2 publication Critical patent/JP3916854B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06551Conductive connections on the side of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1052Wire or wire-like electrical connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18165Exposing the passive side of the semiconductor or solid-state body of a wire bonded chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Description

【0001】
【発明の属する技術分野】
本発明は、特に、高密度実装に適した、ほぼチップサイズにまで小型化された半導体装置、およびそのための配線基板、並びに、上記半導体装置を複数有するパッケージスタック半導体装置に関するものである。
【0002】
【従来の技術】
近年、電子機器の小型化の要求に対応するものとして、また、組立工程の自動化に適合するものとして、QFP(Quad Flat Package)型やBGA(Ball Grid Allay)型のCSP(Chip Size Package)式半導体装置が広く用いられている。
【0003】
これらの半導体装置においては、その中に搭載されている半導体チップ(半導体素子)の信号処理の高速化・高機能化により、外部接続用端子の数がより多く必要になってきている。このような場合、各外部接続用端子を半導体装置の底面に2次元的にそれぞれ配置したBGA型が多く採用されている。
【0004】
このBGA型の半導体装置の一つに、半導体チップの回路形成面を上にして、半導体チップと配線基板とをワイヤボンド方式にて結線し、上記配線基板上の配線パターンを経由して、上記半導体チップを外部接続用端子と導通させているものが、従来、知られている。
【0005】
そのような従来の樹脂封止型半導体装置としては、特開平9−121002号公報に開示されたものが知られている。このような構造の半導体装置は、図20に示すように、Cu箔により配線パターンが形成された、配線基板67上に半導体チップ52を搭載し、半導体チップ52と配線基板67とをAuワイヤ53により接続し、トランスファーモールド法により封止して樹脂封止部61を形成し、外部接続用端子60として、はんだボールをリフロー処理によりランド部56上に形成したものである。
【0006】
また、このような半導体装置の内、携帯機器等へのメモリ等の付加価値や容量の増大のために、1つの半導体装置内に複数の半導体チップを搭載した半導体装置が知られている。例えば、複数個の半導体チップを横に配列し搭載したマルチチップモジュールがあるが、半導体チップを横に並べて配列するために搭載する半導体チップの総面積よりも小さな半導体装置の作製は不可能である。
【0007】
そこで、複数個の半導体チップを積層させ、1つの半導体装置内に搭載することにより実装密度を高めている構造の半導体装置(以下、スタックドパッケージという)が知られている。
【0008】
このようなスタックドパッケージとしては、特開平11−5221号公報に開示されたものが挙げられる。上記スタックドパッケージは、図21に示すように、電気絶縁性を有する配線基板67上に各半導体チップ52a、52bを表面側に搭載し、上記配線基板67の裏面側のランド部56上にマトリックス状に外部接続用端子60をそれぞれ備えた、半導体チップ52a、52bとほぼ同サイズのCSP構造を有するものである。
【0009】
このような構造の半導体装置の製造方法は以下の通りである。まず、配線基板67上に第一の半導体チップ52bを、その回路形成面を上にしてダイボンドし、その上に第二の半導体チップ52aをダイボンドする。その後、各半導体チップ52a、52bと配線基板67のターミナル部55とをワイヤボンド法によるAuワイヤ53で接続する。さらに、各半導体チップ52a、52bおよびAuワイヤ53をトランスファーモールド法による樹脂封止部61により封止し、外部接続用端子60として、はんだボールをリフローによりランド部56上に形成して、前記半導体装置が得られる。
【0010】
上記の半導体装置に搭載する半導体チップ52a、52bの種類および外部接続用端子60の引き出し位置等から、前述の半導体装置のように1層の配線パターンを有する配線基板67では、配線引回しが不可能になることがあるから、図22に示すように、両面にCuからなる配線パターンをそれぞれ有する、多層の配線基板68が使用されることがある。
【0011】
多層の配線基板68では、基材である絶縁基板63の半導体チップ2の搭載面(以下、A面という)側だけではなく、外部接続用端子60の形成面(以下、B面という)にも配線パターンが形成され、通常、ソルダーレジスト57によって保護されている。
【0012】
【発明が解決しようとする課題】
ところが、上記従来では、図23に示すように、半導体チップ52とターミナル部55とをワイヤボンドにより接続する時に、上記ターミナル部55に対し絶縁基板63の厚さ方向に接続のために荷重を印加すると、上記絶縁基板63が変形することにより、十分な荷重を上記ターミナル部55に印加できず、ワイヤボンド性が低下して、半導体チップ52とターミナル部55との間において電気的な接続不良を生じ易いという問題を生じている。
【0013】
すなわち、図20に示すように、片面のみに配線パターンを有する配線基板67の場合、通常、配線基板67のB面は、配線パターンおよび配線パターンの保護のためのソルダーレジストが形成されていないので、平坦なものである。
【0014】
よって、片面のみに配線パターンを有する配線基板67の場合、上記B面が、平坦であるから、ワイヤボンドを行うときに、ワイヤボンダーのステージ上に上記B面を下にして置き、ターミナル部55に対し荷重を印加しても、荷重が十分にステージにて支持されるので、荷重位置の配線基板67が変形することは防止されている。
【0015】
一方、図22に示す半導体装置に用いる多層の配線基板68の場合には、配線基板68のB面にも配線パターンが形成され、その上にソルダーレジスト57が塗布されている。このような場合、B面上には配線パターンの有無、ソルダーレジスト57の有無により凸部が生じる。
【0016】
配線基板68における絶縁基板63の基板厚が0.2mm以上程度と比較的厚い場合には、この凸部の形成は何ら問題にならない。しかし、基板厚が0.2mm未満、特に0.1mm以下になると、絶縁基板63の剛性が低下してくるために、半導体装置の組立時に以下のような問題が生じる。
【0017】
具体的には、絶縁基板63上に半導体チップ52をダイボンドして搭載した後、ワイヤボンド法によって、半導体チップ52と配線基板68のターミナル部55との間の電気的接続を行う。
【0018】
このとき、この絶縁基板63のA面に配置された半導体チップ52の裏面となる、B面上に凸部があると、図23に示すように、ワイヤボンド時に矢印(絶縁基板63の厚さ方向)の方向に荷重をワイヤボンド用のターミナル部55に印加すると、絶縁基板63が厚さ方向に変形する。これにより、上記従来では、ワイヤボンド時に十分な荷重を印加できなくなり、ワイヤボンド性が低下して、半導体チップ52と配線基板68間の電気的な接続不良を生じ易いという問題を招来している。
【0019】
【課題を解決するための手段】
本発明の配線基板は、以上の課題を解決するために、絶縁基板の第一面の周辺部に、複数それぞれ並設され、ワイヤボンド法により接続されるターミナル部と、絶縁基板に、外部接続用端子のランド部と、上記第一面と第一面の反対面である第二面とに、ターミナル部とランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴としている。
【0020】
本発明の他の配線基板は、以上の課題を解決するために、絶縁基板の第一面の周辺部に、複数それぞれ並設され、ワイヤボンド法により接続されるターミナル部と、上記第一面に、外部接続用端子のランド部と、上記第一面の反対面である第二面に、半導体装置間接続用ランド部と、上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴としている。
【0021】
本発明のさらに他の配線基板は、以上の課題を解決するために、絶縁基板の第一面の周辺部に、複数それぞれ並設された、フリップチップ接続用のターミナル部と、上記第一面に、外部接続用端子のランド部と、上記第一面の反対面である第二面に、半導体装置間接続用ランド部と、上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、接続信頼性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴としている。
【0022】
本発明のさらに他の配線基板は、以上の課題を解決するために、絶縁基板の中央部に半導体チップ搭載用の貫通孔部と、絶縁基板の第一面の周辺部に、複数それぞれ並設され、半導体チップに対しワイヤボンド法により接続されるターミナル部と、上記第一面に、外部接続用端子のランド部と、上記第一面の反対面である第二面に半導体装置間接続用ランド部と、上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴としている。
【0023】
上記構成によれば、ターミナル部とランド部とを電気的に接続するための配線パターンを第一面と第二面とにそれぞれ設けたことにより、例えば、入出力端子の数が多い半導体チップを搭載した場合でも、ターミナル部とランド部とを、上記各配線パターンにより確実に接続でき、その上、上記構成では、絶縁基板の周辺部に、複数それぞれ並設されたターミナル部へのワイヤボンド時やフリップチップ接続時にターミナル部が絶縁基板の厚さ方向に荷重されて押圧されても、ターミナル部に対面した位置に上記第二面に設けられた配線パターンと同じ高さに設けられた支持パターンにより支持されて、上記絶縁基板の変形を軽減できるので、ワイヤボンド時やフリップチップ接続時の荷重を確保でき、従来より、ワイヤボンドやフリップチップ接続での接続信頼性を向上できる。
【0024】
上記の貫通孔部を有する配線基板においては、半導体チップ搭載用に、耐熱性のフィルムが、貫通孔部における第二面側の開口を覆うように設けられていてもよい。上記構成によれば、上記フィルムにより、半導体チップを貫通孔部に搭載し易くなる。
【0025】
上記の貫通孔部を有する配線基板においては、半導体チップ搭載用に、金属箔が、貫通孔部における第二面側の開口を覆うように設けられていてもよい。上記構成によれば、上記金属箔により、半導体チップを貫通孔部に搭載し易くなると共に、上記金属箔によって、半導体チップの裏面側の保護、電磁波遮蔽および放熱性向上を図れる。
【0026】
上記配線基板においては、支持パターンの形状は、ターミナル部の形状に対応していることが望ましい。上記構成によれば、ワイヤボンド時やフリップチップ接続時における、支持パターンによる絶縁基板の変形を、より確実に回避することが可能となる。
【0027】
上記配線基板では、支持パターンは、ランド部と接続されていてもよい。上記構成によれば、支持パターンを配線パターンとしても用いることができて、配線基板の作製を簡素化できる。
【0028】
上記配線基板においては、配線パターンを多層にて有していてもよい。上記構成によれば、配線パターンを多層にて有することにより、例えば、半導体チップの入出力端子の数が増大化しても、ターミナル部とランド部との間での配線パターンでの接続を確保できる。
【0029】
上記配線基板では、支持パターンは、並設された各ターミナル部に沿って帯状に形成されていることが望ましい。上記構成によれば、各ターミナル部に対するワイヤボンド時やフリップチップ接続時における、絶縁基板の支持パターンでの支持をより確実化できて、ワイヤボンドやフリップチップ接続での接続信頼性を向上できる。上記配線基板においては、絶縁基板の厚さは、0.2mm未満であってもよい。上記構成によれば、絶縁基板の厚さが0.2mm未満と薄いときに、上記支持パターンを設けることによる上述した効果をより明確に発揮できる。
【0030】
本発明の半導体装置は、前記の課題を解決するために、ワイヤボンド法により接続されるターミナル部を備えた上記配線基板に対し半導体チップが搭載され、配線基板と半導体チップとの間の電気的接続を行うボンディングワイヤ部が設けられ、上記半導体チップの回路形成面および上記ボンディングワイヤ部を封止する樹脂封止部が設けられ、半導体チップを外部と接続するための導電部材がランド部上に形成されていることを特徴としている。
【0031】
上記の構成によれば、ターミナル部に対応した位置に支持パターンを有する配線基板を用いたことにより、ボンディングワイヤ部によるワイヤボンドの接続信頼性を向上できて、信頼性を改善することができる。
【0032】
本発明の他の半導体装置は、前記の課題を解決するために、フリップチップ接続される上記配線基板に対し、半導体チップが、配線基板と半導体チップとの間をフリップチップ接続により電気的に接続して搭載され、上記半導体チップの回路形成面を封止する樹脂封止部が設けられ、半導体チップを外部と接続するための導電部材がランド部上に形成されていることを特徴としている。
【0033】
上記の構成によれば、ターミナル部に対応した位置に支持パターンを有する配線基板を用いたことにより、フリップチップ接続の接続信頼性を向上できて、信頼性を改善することができる。
【0034】
上記半導体装置においては、半導体チップが複数個、平面的にまたは立体的に配線基板上に搭載されていてもよい。上記構成によれば、絶縁基板の両面に配線パターンを有しているので、半導体チップを複数備えて、上記各半導体チップの入出力端子の数が増大しても、容易に対応でき、かつ、上記各半導体チップの外部との電気的接続に関する信頼性を向上できる。
【0035】
本発明のさらに他の半導体装置は、前記の課題を解決するために、絶縁基板の第一面に、半導体チップと接続されるターミナル部と、絶縁基板に、外部接続用端子のランド部と、上記第一面と第一面の反対面である第二面とに、ターミナル部とランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有する配線基板が設けられ、ランド部上に形成される外部接続用端子部による接続部の設定された高さに基づく大きさの補強用突出部が、1個または複数個、配線基板におけるランド部が形成された表面で、上記ランド部を配置していない外周辺部に形成されていることを特徴としている。
【0036】
上記構成によれば、複数の半導体装置を互いに、配線基板の厚さ方向に積層して、隣り合う各半導体装置間を外部接続用端子により互いに電気的に接続したとき、上記補強用突出部を設けたことにより、上記両者間での電気的接続を維持できるので、各半導体装置間での接続信頼性を向上できる。
【0037】
本発明のパッケージスタック半導体装置は、前記の課題を解決するために、上記半導体装置が、複数、はんだ接合により互いに積層されていることを特徴としている。
【0038】
上記構成によれば、半導体装置を、複数、例えば、配線基板の厚さ方向に互いに重ね合わせ、各半導体装置の外部接続用端子をはんだ接合により接続することにより、各半導体装置を互いに積層させて接続することができる。
【0039】
その上、上記構成では、ワイヤボンドの接続信頼性が向上した配線基板を有する半導体装置を用いているので、接続信頼性を向上できる。
【0040】
上記パッケージスタック半導体装置においては、外部に露出する半導体装置の外部接続用端子における、はんだの融点は、他の半導体装置の外部接続用端子における、はんだの融点より低く設定されていてもよい。
【0041】
上記構成によれば、各半導体装置を積層して互いに電気的に接続するときには、他の半導体装置の外部接続用端子における、はんだの融点に合わせてリフロー処理することにより、上記接続が可能となる。一方、外部接続用端子が外部に露出する半導体装置の外部接続用端子を、例えば外部の実装基板との電気的な接続には、他の半導体装置の外部接続用端子における、はんだの融点より低い温度設定でできるので、他の各半導体装置間でのはんだの溶融を抑制できて、それらの間での電気的接続を確保できる。
【0042】
上記パッケージスタック半導体装置では、互いに隣り合う半導体装置間の空隙に、固定用樹脂が注入されていてもよい。上記構成によれば、固定用樹脂により、各半導体装置の変形や振動を抑制できて、より信頼性を改善できる。
【0043】
上記パッケージスタック半導体装置においては、各半導体装置の外部接続用端子の配置は、少なくとも共通する外部接続用端子については互いの位置を考慮して設定されていることが望ましい。
【0044】
上記構成によれば、少なくとも共通する外部接続用端子については互いの位置を考慮して設定することにより、互いに積層される各半導体装置間の電気的な接続を確実化でき、かつ、作製を容易化できる。
【0045】
上記パッケージスタック半導体装置においては、少なくとも2つの各半導体装置の外形寸法は、互いに異なるように設定されていてもよい。
【0046】
上記構成によれば、外形寸法の大きな半導体装置には、入出力端子数の多いロジック回路用の半導体チップを配し、上記半導体装置より外形寸法の小さい半導体装置には、入出力端子数の少ないメモリー回路用の半導体チップを配することができる。
【0047】
上記パッケージスタック半導体装置では、外部接続用端子が外部に露出する半導体装置の外形寸法は、他の半導体装置の外形寸法より大きいことが好ましい。
【0048】
上記構成によれば、外部接続用端子が外部に露出する半導体装置には、入出力端子数が多い、ロジック回路用の半導体チップを配し、他の半導体装置には、入出力端子数がロジック回路用の半導体チップより少ないメモリー回路用の半導体チップを配することができる。
【0049】
これにより、上記構成では、端子数を多く設定できる、外形寸法の大きい半導体装置を外部に露出して配置できるので、互いに積層された各半導体装置と外部との電気的接続を確実できる。
【0050】
【発明の実施の形態】
本発明の実施の各形態について図1ないし図19に基づいて説明すれば、以下の通りである。
【0051】
〔第一の実施の形態〕
図1に本発明の第一の実施の形態に係る半導体装置の断面図、図2に上記半導体装置に用いた、本発明に係る第一の実施の形態の配線基板のA面〔図2(a)を参照〕、およびB面〔図2(b)を参照〕の配線パターンを示す。
【0052】
本第一の実施の形態に係る半導体装置は、図1に示すように、上記配線基板1と、半導体チップ2と、Auワイヤ(ボンディングワイヤ部)3と、ソルダーレジスト7と、外部接続用端子部10と、樹脂封止部11とを有するものである。上記半導体チップ2としては、例えば、CPU(Central Processing Unit)やメモリ等の集積回路(LSI:Large Scaled Integrated circuit)が挙げられる。
【0053】
上記半導体チップ2は、配線基板1上にダイボンドにより搭載されている。Auワイヤ3は、ワイヤボンド法により配線基板1上のターミナル部5と半導体チップ2とを電気的接続を行うものである。樹脂封止部11は、トランスファーモールド法により、上記半導体チップ2およびAuワイヤ3を封止樹脂によって覆うことにより保護するためのものである。
【0054】
外部接続用端子部(導電部材)10は、半導体チップ2の搭載部位の面(以下、A面13aという)とは反対面(以下、B面13bという)に形成された、後述するランド部6上に、はんだボールをリフロー処理により形成してなるものである。
【0055】
上記配線基板1には、図1および図2に示すように、例えば、基材厚0.06mmのガラスエポキシ材からなる絶縁基板13に対し、半導体チップ2を外部と接続するための、導電性のランド部6が複数、上記半導体チップ2の入出力端子の数に合わせて、例えばマトリクス状に、それぞれ、B面13b上に形成されている。
【0056】
また、配線基板1には、半導体チップ2の搭載部位の面である、A面13aの周辺部に、半導体チップ2の上面端子と電気的に接続される、ワイヤボンド用の導電性、例えばCu箔からなるターミナル部5が、複数、半導体チップ2の入出力端子の数に合わせて、それぞれ、並設されている。
【0057】
さらに、配線基板1のA面13a上には、ランド部6と、それに対応するターミナル部5とをそれぞれ電気的に接続するための配線パターン4が、導電性金属箔、例えばCu箔により形成されている。このため、配線パターン4の先端部と、ランド部6とを電気的に接続するために、上記先端部とランド部との間の絶縁基板13にスルーホール部8が形成されており、そのスルーホール部8に、銀や金等によるメッキまたは導電性ペーストが充填された接続部17が形成されている。
【0058】
また、配線基板1における、A面13aの反対面であるB面13b上には、A面13a上での配線パターン4では配線しきれない、ランド部6と、それに対応するターミナル部5とをそれぞれ電気的に接続するための配線パターン4’が、導電性金属箔、例えばCu箔により形成されている。
【0059】
この配線パターン4’を、A面13a上の配線パターン4を介して、対応するランド部6に接続するために、絶縁基板13には、スルーホール部8aが、上記配線パターン4’に応じて穿設されている。このスルーホール部8aでは、図示しないが、導電体、例えばCuからなるハトメや、上記メッキや導電性ペースト等により、スルーホール部8aに達する配線パターン4および配線パターン4’を互いに電気的に接続するようになっている。よって、A面13aの配線パターン4は、前記ターミナル部5から、上記スルーホール部8aを介して対応するランド部6への配線パターンも含むものとなっている。
【0060】
そして、配線基板1では、絶縁基板13のB面13b上における、各ターミナル部5が形成されている位置に相対する位置(対面する位置)に、ランド部6や配線パターン4’の高さに基づく高さ、より好ましくは同じ高さを有する支持パターン9が、二辺部の全ターミナル部5と一辺部毎にそれぞれ相対する略帯状のダミーパターンとして形成されている。また、上記支持パターン9を、B面13b上に形成された凸部の内、最もB面13b上にて高いものに応じて、より好ましくは合わせて形成してもよい。
【0061】
このような支持パターン9は、配線パターン4’をエッチング等により形成するときに、A面13a上のターミナル部5を形成するためのエッチングパターンを援用して、同時に作製でき、かつ、高さを合わせることも容易にできることから、ランド部6や配線パターン4’と同様な素材であることが好ましい。
【0062】
このような配線基板1は、絶縁基板13のA面13a上に、半導体チップ2を搭載し、その半導体チップ2の上面(下面は絶縁基板13にダイボンドされる)の回路形成面の各入出力端子(図示せず)と、絶縁基板13の各ターミナル部5とがワイヤボンド法を用いたAuワイヤ3によりそれぞれ電気的に接続されるものである。
【0063】
通常、ワイヤボンド法は、ワイヤボンダーのステージ上に配線基板1を吸着により固定したり、クランパーによる挟持によって配線基板1を押圧して固定したりすることにて行われる。配線基板1が十分な剛性を有しているときは、配線基板1のB面13bに配線パターン4’等による凹凸があり十分な固定ができなくとも、ワイヤボンド接続のときに配線基板1に対し荷重を印加した場合に、上記配線基板1が変位することは防止されており、十分に電気的接続信頼性の高いワイヤボンド接続が得られる。
【0064】
一方、本第一の実施の形態に記載の配線基板1のように、絶縁基板13の基板厚が、例えば0.06mmと薄く、上記絶縁基板13の剛性が小さい場合には、各ターミナル部5の部分を十分に固定できないと、ワイヤボンド法により荷重を絶縁基板13上の各ターミナル部5に対し印加したとき、上記絶縁基板13が厚さ方向に変位し、荷重不良のため十分なワイヤボンド接続が得られない。
【0065】
このような配線基板1でも、片面つまりA面13aにのみ配線パターン4が形成されている場合、B面13bが平坦であるため、上記配線基板1の絶縁基板13の厚さが薄い場合でも、ワイヤボンダーへの絶縁基板13の固定が十分にできるため、ワイヤボンド性の低下は回避されている。
【0066】
しかしながら、本第一の実施の形態では、配線基板1の基板厚は薄く、かつ、B面13b上にも配線パターン4’等が形成されているため、配線基板1のB面13b上に凹凸が生じている。仮に、配線基板1の全域を固定できないとしても、ワイヤボンドされるターミナル部5に相対するB面13bは最低限固定する必要がある。
【0067】
そこで、本発明に係る配線基板1は、各ターミナル部5に相対する位置のB面13bに、B面13b上に形成された配線パターン4’等の高さを考慮して形成された支持パターン9を有しているので、上記のようなワイヤボンド時において、上記荷重を上記支持パターン9にて支えることができて、荷重時の絶縁基板13の変形(弾性変形または塑性変形)を防止できる。
【0068】
このことから、上記配線基板1では、ワイヤボンド時に荷重を、設定値に正確に印加できるので、Auワイヤ3とターミナル部5との電気的な接続を確実化できる。
【0069】
なお、配線基板1において、ターミナル部5に相対するB面13bの位置に形成される支持パターン9は、押圧位置での絶縁基板13の変形を防止するように上記絶縁基板13をワイヤボンダーのステージ上で支持できるものであればよく、前述のダミーパターンに限定されるものではなく、ランド部6と接続させた配線パターン4’を用いてもよく、また、図2(c)に示すように、形成された支持パターン9は、複数に、例えば、各ターミナル部5の配列に応じて分割されて形成されていてもよい。
【0070】
〔第二の実施の形態〕
図3に、本発明に係る第二の実施の形態の半導体装置の断面図(a)、上面図(b)、下面図(c)を示す。本第二の実施の形態の半導体装置は、図3に示すように、配線基板1上の各ターミナル部5に対し、半導体チップ2を、例えば異方性導電膜19により、フリップチップ接続して、配線基板1と半導体チップ2との間を電気的に接続し、かつ互いに固定したものである。
【0071】
上記半導体装置では、外部接続用端子部10は、半導体チップ2の搭載面と同一面つまりA面13aの外部接続用端子の各ランド部6上に、はんだボールをリフロー接続して形成されている。このため、A面13aには、各ターミナル部5と、各ランド部6とを電気接続するための各配線パターン4が形成されている。
【0072】
本第二の実施の形態に係る配線基板1には、例えば0.1mm以下のガラスエポキシ材からなる絶縁基板13のB面13b上に、半導体装置間の接続用に、半導体装置間接続用ランド部6’が、上記各ランド部6の対面する位置に、それぞれ形成されている。上記の対面する、ランド部6と、半導体装置間接続用ランド部6’とは、スルーホール部8の接続部17を介して、電気的に互いに接続されている。よって、相対する位置にある各ランド部6、6’は、それぞれ、同じ電気信号を有するように配線されている。
【0073】
また、配線基板1では、絶縁基板13における、半導体チップ2をフリップチップ接続する領域の反対側の面であるB面13bに、フリップチップ接続時の圧力が半導体チップ2と配線基板1の各ターミナル部5との間の各接続点に十分にかかるように、前述と同様な支持パターン9が、半導体装置間接続用ランド部6’を考慮、つまりその高さを考慮して形成されており、よって、フリップチップ接続時における、上記B面13bの平坦性を確保している。
【0074】
これにより、上記構成は、上記支持パターン9を設けたことによって、半導体チップ2と配線基板1の各ターミナル部5との電気的な接続を確実化できるものとなっている。
【0075】
〔第三の実施の形態〕
図4に、本発明の第三の実施の形態に係る半導体装置の断面図(a)、上面図(b)、下面図(c)を示す。なお、上記の第二および第三の各実施の形態と同様な機能を有する部材については、同一の部材番号を付与して、それらの説明を必要がないかぎり省いた。
【0076】
本第三の実施の形態の半導体装置では、図4、図6および図7に示すように、半導体チップ2の搭載用としての、貫通孔部13cが形成された配線基板1と、半導体チップ2をAuワイヤ3により接続され、Auワイヤ3および半導体チップ2の回路形成面が樹脂封止部11により封止され、外部接続用端子部10は、樹脂封止面と同一面に形成されている。
【0077】
図4に示す第三の実施の形態に係る半導体装置の製造方法を以下に図5に基づいて説明する。まず、絶縁基板13のほぼ中央部に、半導体チップ2の搭載用の、略矩形に穿設された貫通孔部13cを形成した配線基板1を用いる。このような貫通孔部13cを有する配線基板1の片面に対し、接着剤面を備えたフィルム12を上記接着剤面により貼り付ける。
【0078】
続いて、上記貫通孔部13cの部分のフィルム12上に半導体チップ2を搭載する。このとき、半導体チップ2の各入出力端子の形成面の反対面(以下、背面という)が上記接着面に接着されている。
【0079】
その後、ワイヤボンド法により、半導体チップ2と絶縁基板13のターミナル部5との間をAuワイヤ3によって電気的に接続し、半導体チップ2の回路形成面とAuワイヤ3とを覆うように樹脂封止した樹脂封止部11を形成する。
【0080】
外部接続用端子のランド部6上に、はんだペースト印刷後、リフローを実施し、外部接続用端子部10を形成する。次に、ダイシング切断装置を用いて、個々の半導体装置に分割する。個片に分割後、ピックアップしてトレイに収納する。
【0081】
以下、上記工法をさらに具体的に説明する。図5に本第三の実施の形態に係る半導体装置の製造工程の各工程を示す。図6に上記半導体装置に用いる両面配線の配線基板1の断面図を、図7に両面の配線パターン4の例を示す。
【0082】
配線基板1の絶縁基板13は、厚さ0.06mm〜0.1mmのガラスクロス入りエポキシ材で、半導体チップ搭載部分である貫通孔部13cをルーター・金型等で穴あけ加工する。
【0083】
上記配線基板1は、Cuからなる各配線パターン4、4’を両面に有し、両面の、互いに対応する各配線パターン4、4’はスルーホール部8の接続部17によって接続されている。さらに、絶縁基板13における、各ターミナル部5の形成面に、外部接続用端子であるランド部6が、その反対面に、半導体装置間接続用ランド部6’がそれぞれ形成されている。
【0084】
そして、ワイヤボンド用の各ターミナル部5が形成されている反対側の面には、前述と同様な支持パターン9を配置し、ワイヤボンド性を向上させている。
【0085】
ランド部6は、例えば、0.5mmピッチで配列され、その径が0.2mm〜0.3mmである。両面の各ランド部6、6’間の接続を行うスルーホール部8は、図6中に示すように、ランド部6下にあるパッドオン構造でもよいし、ランド部6と別の位置に配置し配線パターン4により接続を行った構造でもよい。上記各ランド部6、6’およびワイヤボンド用のターミナル部5以外の配線は、ソルダーレジスト7が塗布され保護されている。配線基板1の仕上がり厚さは、0.1mm〜0.2mm程度となる。
【0086】
次に、上記半導体装置の製造方法について説明すると、図5に示すように、上記絶縁基板13の両面に各配線パターン4、4’を有する配線基板1の、半導体チップ搭載用の貫通孔部13cに、半導体チップ2を搭載できるように予めフィルム12を貼り付けておき、上記貫通孔部13c内のフィルム12上に半導体チップ2を搭載する。フィルム12は、半導体装置の組立の各工程での熱履歴に対して十分な耐熱性を有するものが望ましい。また、フィルム12は、半導体チップ2を固定し、また、絶縁基板13に容易に貼り付けるために、片面に接着成分を備えたものが望ましい〔図5(a)参照〕。
【0087】
次に、配線基板1と、半導体チップ2との間をワイヤボンド法すなわちAuワイヤ3により接続する。半導体装置を薄型にするために、超低ループのワイヤボンド法を用いる。ワイヤボンド法を用いると半導体チップ2と配線基板1との接続に柔軟性を備えさせることができる。
【0088】
フリップチップボンディング法やシングルポイントボンディング法等の他の接続方法を用いたときは、半導体チップ2の種類毎に配線基板1の設計を行う必要があるが、ワイヤボンド法を用いるとチップシュリンク等による半導体チップ2のパッドピッチの変更や、メモリ等の端子配列が標準化された半導体チップ2等で、新たな基板設計を行う必要が無い〔図5(b)参照〕。
【0089】
次に、半導体チップ2およびAuワイヤ3を樹脂封止して樹脂封止部11を形成する。従来より用いられているトランスファーモールド法を用いて、半導体チップ2の回路形成面を片面封止する。封止方法は特にトランスファーモールド法でなくてもよく、ポッティングにより描画法やスクリーンマスクを用いた印刷法で実施してもよい〔図5(c)参照〕。
【0090】
外部接続用端子部10の形成は、配線基板1のモールド封止面と同一の面上のランド部6上に、はんだペーストを印刷後、リフローにより半球状に形成させて成される。また、外部接続用端子部10の形成は、はんだペーストの代わりに、はんだボールを用いて、通常のBGAと同様のボール搭載法で実施してもよい〔図5(d)参照〕。
【0091】
外部接続用端子部10の形成後、ダイシングにより半導体装置を個片化する〔図5(e)参照〕。半導体装置を個片化する方法は、ダイシング法に限定されるものではなく、ルーターや金型による切断も可能である。また、配線基板1の個々の半導体装置装置間に予めスリットを形成しておき、そのスリットから切断する方法も有効である。本第三の実施の形態の半導体装置においては、外部接続用端子部10の厚みを0.1mm〜0.15mm程度に設定することで、厚み約0.2mm〜0.3mmでの製造が可能である。
【0092】
〔第四の実施の形態〕
本発明に係る第四の実施の形態としての積層半導体装置(以下、パッケージスタック半導体装置という)について以下に説明する。
【0093】
本第二および第三の実施の各形態に係る半導体装置は、ランド部6や半導体装置間接続用ランド部6’を配線基板1の両面に露出してそれぞれ有するために、半導体チップ2のサイズや種類に関係なく、半導体装置の外形サイズおよび外部接続用端子部10の配置を、互いに考慮して、例えば統一することにより、各半導体装置を互いに積層し、各半導体装置間を電気的に接続することで、2個以上の各半導体装置を、1個の前記パッケージスタック半導体装置として使用することができる。
【0094】
上記パッケージスタック半導体装置は、図8に示すように、最上段に位置する半導体装置211 から順に外部接続用端子部10を上(投入口に向けて)にして、各半導体装置211 〜213 をパッケージスタック化用トレイ14に収納し、リフロー処理により、互いに、はんだ接続されたものである。このようなパッケージスタック半導体装置は、このまま1個の積層半導体装置として使用してもよいし、リフロー接続後に、はんだ接続部以外の半導体装置211 〜213 間の空隙部に、後述する固定用の樹脂を注入することで、より信頼性の高いものとすることが可能になる。
【0095】
また、予め、各半導体装置211 …の組立時、パッケージスタック半導体装置の何段目として使用されるかが決まっている場合には、最下段(つまり、外部接続用端子部10が露出していて、外部と接続される半導体装置)に使用される半導体装置21N (Nは積層数)の外部接続用端子部10には通常用いられるSn−Pbのはんだを使用し、2段目以上に使用される各半導体装置211 〜21N-1 には、上記Sn−Pbのはんだの融点より、高融点のはんだを使用するのが好ましい。
【0096】
これにより、各半導体装置21…を積層して互いに電気的に接続するときのリフロー処理を、高融点のはんだに合わせた温度条件で実施し、最下段の半導体装置21N への実装基板搭載時のリフロー処理を通常の条件で実施することで、各半導体装置211 〜21N-1 間の接続を行っているはんだの溶融・流失を最小限に抑制できる。
【0097】
また、図9に示すように、半導体装置21…を個片化する前にフレーム状態の集合半導体装置22のまま、半導体装置21…の積層を行うこともできる。このまま個片に、図9中破線にて示した切断線にて切断してもよいし、個片化を行う前に各フレーム間に固定用の樹脂の注入を行うと、切断部分に各半導体装置21…間の空隙が無くなり、より安定した切断に効果的である。
【0098】
上記半導体装置21を4個使用し、パッケージスタックを行ったパッケージスタック半導体装置の断面図を図10(a)に示す。また、図10(b)に固定用樹脂15を注入した形態の断面図を示す。同じ半導体チップ2を搭載した半導体装置21を互いに積層した場合、各半導体装置21…の外部接続用端子部10の配列を、チップセレクト用端子を除いて、同じ位置に設定しておくと、上段の半導体装置21の信号を下段の半導体装置21の半導体装置間接続用ランド部6’を介して外部基板と接続できる。
【0099】
パッケージスタック半導体装置として使用するとき、それぞれの半導体装置21を識別するために、各半導体装置21…にチップセレクト用端子をそれぞれ設けることが望ましい。
【0100】
配線基板1に、互いに積層する半導体装置21…の数と同じ数以上のチップセレクト用端子を、配線基板1に配置しておくと、ワイヤ接続の変更のみで同一の配線基板1を用いて製造した半導体装置21同士での積層が可能である。図11(b)に4段の積層の場合の一例を示す(仮に、最下段の半導体装置21より順に第1段、第2段…とする)。
【0101】
同じタイプの半導体チップ2を有する半導体装置21をパッケージスタックする場合は積層毎に新たな基板設計を行う必要が無く、ワイヤボンド位置の変更のみで積層位置を変えることができる。ワイヤボンド法以外のフリップチップ接続法やインナーリードボンド法等を用いて半導体チップ2と配線基板1との間の電気的接続を行う方法では、ワイヤボンド法のように同じ配線基板1を用いて接続端子を変更することはできない。
【0102】
一方、配線基板1側のチップセレクト端子接続用のターミナル部5付近の配線23を、図11(a)のように設定すると、各半導体装置21…の配線基板1に切欠部や貫通穴部を設け、配線23を切断することで、パッケージスタック位置を設定することができる。
【0103】
半導体装置21をチップセレクトAとして使用するときには、図中のターミナル部5Aにワイヤボンドを行い、C部の配線23を切断する。一方、チップセレクトBとして使用するときにも、ターミナル部5Aに接続し、D部の配線23を切断する。これにより、同一の半導体チップ2と配線基板1を用いて作製した半導体装置21同士を積層させても、電気的、外観的共に判別可能になる。配線基板1への切欠部や貫通穴部の加工は、配線基板1への加工時に行ってもよいし、半導体装置21を個片化させるときに行ってもよいし、半導体装置21の個片化後に行ってもよい。
【0104】
このような配線基板1を用いると、積層する各半導体装置21の個数より少ない端子数でチップの識別が可能になり、ワイヤボンドのためのターミナル部5の数を減らすことが可能になる。また、半導体装置21の外観も異なるために容易に識別が可能になる。
【0105】
チップサイズが大きく異なるが、端子の配列が似通ったチップが存在するとき、図12に示すような配線基板1を用い、チップ搭載部の貫通孔部13cの大きさを変えることにより、新たな基板設計を省いて、同一の配線基板1に対する、用いることができる半導体チップ2の種類を増加させることが可能となる。
【0106】
半導体チップ2のサイズが小さいときは、図中の中央の実線内を、貫通孔部13cとして穴あけ加工し、配線基板1の内側のワイヤボンド用のターミナル部5を用いる。一方、半導体チップ2のサイズが大きい場合には、上記実線で示した貫通孔部13cの外形寸法より大きい外形寸法を有する、破線内を貫通孔部13cとして穴あけ加工し外側のターミナル部5を用いればよい。
【0107】
図13に示すように、配線基板1において、外部接続用端子部10のためのランド部6を配置していない外周辺部に、ランド部6上に形成される外部接続用端子部10による接続部の、設定された大きさ(高さ)に基づく、大きさの補強用端子(補強用突出部)16を、1個または複数個配置しておくと、積層後の半導体装置21間および半導体装置21と実装基板との間の接続信頼性の向上に有効である。
【0108】
次に、ロジック回路のための半導体チップ2と、メモリー回路のための半導体チップ2のように、外部接続用端子部10の数が大きく異なり、それらの外形寸法も相違する場合の積層形態を図14(a)ないし図14(c)に示す。上記積層形態に関する、図14(a)は正面図、図14(b)は側面図、図14(c)は上面図である。
【0109】
ロジック回路のための半導体チップ2と、メモリー回路のための半導体チップ2との組み合わせのように、端子配列や端子数が大きく異なる各半導体チップ2を互いに積層するときは、例えば図7に示す配線基板1と、それより外形寸法の大きな、例えば図16に示すような配線基板1を組み合わせて用いればよい。
【0110】
ロジック回路のための半導体チップ2は、外部接続用端子部10の数が、メモリー回路のための半導体チップ2と比較して多くなるために、図15に示すように、上記半導体チップ2を有する半導体装置においては、四辺部にそれぞれ外部接続用端子部10が有する配線基板1が用いられる。四辺部の内、二辺部の各外部接続用端子部10は、ロジック回路専用の端子として、残りの二辺部の各外部接続用端子部10は、メモリー回路とロジック回路の共通の外部接続用端子部10およびメモリー回路専用の外部接続用端子部10とする。
【0111】
パッケージスタック後の半導体装置の構造は、図14(a)ないし図14(c)に示すように、最下段にロジック回路のための半導体チップ2を有する配線基板1の半導体装置214 を、2段目以上は、メモリー回路のための半導体チップ2を有する配線基板1の各半導体装置211 〜213 を、互いに積層させて有するものとなる。メモリー回路のための配線基板1の外部接続用端子部10は、ロジック回路の配線基板1を介して外部の実装基板と接続される。
【0112】
本発明に係る半導体装置の他の製造方法として、配線基板1の、半導体チップ搭載部の貫通孔部13cの片側(B面13b側)の開口を、配線パターン4に用いるのと同じCu箔20でふさいだ配線基板1を用いたものが挙げられる。この配線基板1の断面図を図16(b)に示す。上述した製造方法で使用したフィルム12に代えて、Cu箔20を用いる。また、このCu箔20は、ワイヤボンド用のターミナル部5の裏面にも配置され、ワイヤボンド性向上のための役割も果たしている。
【0113】
まず、貫通孔部13cのCu箔20上に半導体チップ2を搭載し、半導体チップ2と配線基板1のターミナル部5とをワイヤボンド法であるAuワイヤ3により接続した後、半導体チップ2の回路形成面およびAuワイヤ3を樹脂により封止する。続いて、前述と同様に外部接続用端子であるランド部6に対し、リフロー処理により、外部接続用端子部10を形成する。
【0114】
その後、フレーム状の配線基板1をダイシング接続用のフィルムに貼り付け、切断を行う。ダイシング切断により個片化された半導体装置の半導体チップ2の裏面には、Cu箔20が残ることになる。このようなCu箔20は、フィルム12の取り付けを省けるという、半導体装置の組み立て上のメリットだけではなく、半導体チップ2の裏面側の保護、電磁波遮蔽および放熱性向上等の効果を発揮するものである。
【0115】
本発明に係る半導体装置のさらに他の製造方法として、チップ供給装置付きワイヤボンダーを用いる方法を例えば図5に基づいて説明する以下の通りである。まず、上記製造方法では、ワイヤボンダーのステージ部に固定された配線基板1の、半導体チップ搭載位置の貫通孔部13cのステージ露出部分に半導体チップ2を供給し、真空吸着により半導体チップ2をステージに固定し、ワイヤボンドを実施する。上記半導体装置に用いる半導体チップ2の厚さは、例えば150μm以下と薄いため、ワイヤボンド以降の樹脂封止までの工程での搬送は、Auワイヤ3による支持のみで可能である。
【0116】
上記の第一ないし第三の実施の各形態においては、配線基板1の材質として、ガラスエポキシ材を用いた例を挙げたが、これに限定されるものではなく、例えばポリイミド、BT(ビスマレイド・トリアジン)レジン、アラミド等の樹脂を用いることもできる。
【0117】
〔第五の実施の形態〕
図17に、本発明の第五の実施の形態に係る半導体装置の断面図を示す。上記半導体装置は、上記の第三の実施の形態に係る半導体装置内に、2つの各半導体チップ2a、2bを搭載した構造を有するものである。上記半導体装置では、用いる各半導体チップ2a、2bの厚さは、上記第三の実施の形態に示した半導体チップ2の厚さより薄いものを用いている。
【0118】
第五の実施の形態に係る半導体装置では、前記第三の実施の形態と同様に、第一の半導体チップ2aをフィルム12上に搭載した後、裏面に熱圧着タイプのフィルムを貼り付けた第二の半導体チップ2bを、第一の半導体チップ2aの回路形成面にダイボンドした後、各半導体チップ2a、2bをワイヤボンド法のAuワイヤ3により配線基板1と接続を行い、樹脂封止、外部接続用端子部10の取り付け、切断を行う。
【0119】
第二の半導体チップ2bは、配線基板1に対し直接ワイヤボンドしてもよいし、第二の半導体チップ2bから第一の半導体チップ2aにワイヤボンドし、第一の半導体チップ2aを介して配線基板1との電気的接続を行ってもよい。このような積層は、2段に限定されず、3段目以降も同等な方法で実施可能である。
【0120】
また、半導体チップ2は積層するのではなく、図18のように2次元的に平面上に並設するように配置してもよいし、図19のように、平面上に並設された各半導体チップ2a、2cに対し、さらに他の半導体チップ2b、2dを積層してもよい。また、本発明で用いる配線基板1において、配線パターン4の層数は、2層に限定されることはなく、それ以上の多層になっている配線基板1を用いてもよい。
【0121】
【発明の効果】
本発明の配線基板は、以上のように、絶縁基板の周辺部上に、ワイヤボンドやフリップチップ接続用のターミナル部が、複数それぞれ並設され、上記ターミナル部の形成面とは反対面の、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド時等の接続信頼性を向上させるための支持パターンが、上記反対面に設けられた配線パターンと同じ高さに形成されている構成である。
【0122】
それゆえ、上記構成は、ワイヤボンド時等にターミナル部が押圧されても、支持パターンにより絶縁基板の変形が軽減されるので、従来より、ワイヤボンド等での接続信頼性を向上できるという効果を奏する。
【0123】
本発明の半導体装置は、以上のように、上記配線基板を有する構成である。それゆえ、上記構成は、従来より、ワイヤボンドやフリップチップ接続での接続信頼性を向上できる薄型の半導体装置を提供できるという効果を奏する。
【0124】
本発明のパッケージスタック半導体装置は、以上のように、上記半導体装置を積層した構成である。それゆえ、上記構成は、露出しているランド部上に形成された外部接続用端子を用いて、各半導体装置を互いに積層しても、各半導体装置間の電気的な接続を確実化できるという効果を奏する。
【図面の簡単な説明】
【図1】本発明に係る第一の実施の形態に関する配線基板およびそれを用いた半導体装置の断面図である。
【図2】上記配線基板の両面に関する説明図であって、(a)は、A面での配置の説明図を示し、(b)は、B面での配置の説明図を示し、(c)は、B面での配置の変形例を示す説明図を示す。
【図3】本発明に係る第二の実施の形態の配線基板およびそれを用いた半導体装置の説明図であって、(a)は断面図、(b)は上面図、(c)は下面図を示す。
【図4】本発明に係る第三の実施の形態の配線基板およびそれを用いた半導体装置の説明図であって、(a)は断面図、(b)は上面図、(c)は下面図を示す。
【図5】上記半導体装置の製造工程を示す各工程図である。
【図6】上記半導体装置に用いる配線基板の概略断面図である。
【図7】上記配線基板の説明図であって、(a)は上面図、(b)は下面図である。
【図8】本発明に係るパッケージスタック半導体装置の説明図である。
【図9】上記パッケージスタック半導体装置の製造方法を示す説明図である。
【図10】上記パッケージスタック半導体装置の他の例を示す説明図であって、(a)は半導体装置を4層に積層したものの概略断面図であり、(b)は上記各半導体装置間に固定用樹脂を注入したもの概略断面図である。
【図11】上記パッケージスタック半導体装置において、各半導体装置のチップセレクトの様子を示す説明図であって、(a)は、半導体装置にセレクト用の配線を示す、上記半導体装置の要部平面図であり、(b)は、上記半導体装置においてターミナル部にチップセレクト機能を付与した例を示す上記半導体装置の要部平面図である。
【図12】上記配線基板の他の変形例を示す概略平面図である。
【図13】上記配線基板のさらに他の変形例を示す概略平面図である。
【図14】上記パッケージスタック半導体装置の他の変形例を示す説明図であって、(a)は正面図、(b)は側面図、(c)は平面図である。
【図15】上記パッケージスタック半導体装置に用いる配線基板の平面図である。
【図16】上記配線基板のさらに他の変形例を示す説明図であって、(a)は正面図、(b)は、上記(a)の矢視断面図である。
【図17】上記半導体装置のさらに他の変形例の断面図である。
【図18】上記半導体装置のさらに他の変形例の断面図である。
【図19】上記半導体装置のさらに他の変形例の断面図である。
【図20】従来の半導体装置の断面図である。
【図21】従来の他の半導体装置の断面図である。
【図22】従来のさらに他の半導体装置の断面図である。
【図23】上記半導体装置のワイヤボンド時の絶縁基板の変形を示す断面図である。
【符号の説明】
1 配線基板
2 半導体チップ
3 Auワイヤ
4 配線パターン
4’ 配線パターン
5 ターミナル部
6 ランド部
6’ 半導体装置間接続用ランド部
7 ソルダーレジスト
8 スルーホール部
9 支持パターン
10 スタックドパッケージ
11 樹脂封止部
12 フィルム
13 絶縁基板
13a A面(第一面)
13b B面(第二面)
13c 貫通孔部
14 パッケージスタック化用トレイ
20 Cu箔

Claims (21)

  1. 絶縁基板の第一面の周辺部に、複数それぞれ並設され、ワイヤボンド法により接続されるターミナル部と、
    絶縁基板に、外部接続用端子のランド部と、
    上記第一面と第一面の反対面である第二面とに、ターミナル部とランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、
    上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴とする配線基板。
  2. 絶縁基板の第一面の周辺部に、複数それぞれ並設され、ワイヤボンド法により接続されるターミナル部と、
    上記第一面に、外部接続用端子のランド部と、
    上記第一面の反対面である第二面に、半導体装置間接続用ランド部と、
    上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、
    上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴とする配線基板。
  3. 絶縁基板の第一面の周辺部に、複数それぞれ並設された、フリップチップ接続用のターミナル部と、
    上記第一面に、外部接続用端子のランド部と、
    上記第一面の反対面である第二面に、半導体装置間接続用ランド部と、
    上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、
    上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、接続信頼性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴とする配線基板。
  4. 絶縁基板の中央部に半導体チップ搭載用の貫通孔部と、
    絶縁基板の第一面の周辺部に、複数それぞれ並設され、半導体チップに対しワイヤボンド法により接続されるターミナル部と、
    上記第一面に、外部接続用端子のランド部と、
    上記第一面の反対面である第二面に半導体装置間接続用ランド部と、
    上記第一面と第二面とに、ターミナル部とランド部および半導体装置間接続用ランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有し、
    上記第二面における、上記各ターミナル部にそれぞれ対面した位置に、ワイヤボンド性を向上させるための支持パターンが、上記第二面に設けられた配線パターンと同じ高さに形成されていることを特徴とする配線基板。
  5. 半導体チップ搭載用に、耐熱性のフィルムが、貫通孔部における第二面側の開口を覆うように設けられていることを特徴とする請求項4記載の配線基板。
  6. 半導体チップ搭載用に、金属箔が、貫通孔部における第二面側の開口を覆うように設けられていることを特徴とする請求項4記載の配線基板。
  7. 支持パターンの形状は、ターミナル部の形状に対応していることを特徴とする請求項1ないし6の何れかに記載の配線基板。
  8. 支持パターンは、ランド部と接続されていることを特徴とする請求項1ないし7の何れかに記載の配線基板。
  9. 配線パターンを多層にて有していることを特徴とする請求項1ないし8の何れかに記載の配線基板。
  10. 支持パターンは、並設された各ターミナル部に沿って帯状に形成されている請求項1ないし9の何れか1項に記載の配線基板。
  11. 絶縁基板の厚さは、0.2mm未満である請求項1ないし10の何れか1項に記載の配線基板。
  12. 請求項1、2、4、5または6記載の配線基板に対し半導体チップが搭載され、
    配線基板と半導体チップとの間の電気的接続を行うボンディングワイヤ部が設けられ、
    上記半導体チップの回路形成面および上記ボンディングワイヤ部を封止する樹脂封止部が設けられ、
    半導体チップを外部と接続するための導電部材がランド部上に形成されていることを特徴とする半導体装置。
  13. 請求項3記載の配線基板に対し、半導体チップが、配線基板と半導体チップとの間をフリップチップ接続により電気的に接続して搭載され、
    上記半導体チップの回路形成面を封止する樹脂封止部が設けられ、
    半導体チップを外部と接続するための導電部材がランド部上に形成されていることを特徴とする半導体装置。
  14. 半導体チップが複数個、平面的にまたは立体的に配線基板上に搭載されていることを特徴とする請求項12または13記載の半導体装置。
  15. 絶縁基板の第一面に、半導体チップと接続されるターミナル部と、
    絶縁基板に、外部接続用端子のランド部と、
    上記第一面と第一面の反対面である第二面とに、ターミナル部とランド部とを電気的に接続するためにそれぞれ設けられた配線パターンとを有する配線基板が設けられ、
    ランド部上に形成される外部接続用端子部による接続部の設定された高さに基づく大きさの補強用突出部が、1個または複数個、配線基板におけるランド部が形成された表面で、上記ランド部を配置していない外周辺部に形成されていることを特徴とする半導体装置。
  16. 請求項12ないし15の何れかに記載の半導体装置が、複数、はんだ接合により互いに積層されていることを特徴とするパッケージスタック半導体装置。
  17. 外部に露出する半導体装置の外部接続用端子における、はんだの融点は、他の半導体装置の外部接続用端子における、はんだの融点より低く設定されていることを特徴とする請求項16記載のパッケージスタック半導体装置。
  18. 互いに隣り合う半導体装置間の空隙に、固定用樹脂が注入されていることを特徴とする請求項16または17記載のパッケージスタック半導体装置。
  19. 各半導体装置の外部接続用端子の配置は、少なくとも共通する外部接続用端子については互いの位置を考慮して設定されていることを特徴とする請求項16ないし18の何れかに記載のパッケージスタック半導体装置。
  20. 少なくとも2つの各半導体装置の外形寸法は、互いに異なるように設定されていることを特徴とする請求項16ないし19の何れかに記載のパッケージスタック半導体装置。
  21. 外部接続用端子が外部に露出する半導体装置の外形寸法は、他の半導体装置の外形寸法より大きいことを特徴とする請求項20記載のパッケージスタック半導体装置。
JP2000194732A 2000-06-28 2000-06-28 配線基板、半導体装置およびパッケージスタック半導体装置 Expired - Lifetime JP3916854B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2000194732A JP3916854B2 (ja) 2000-06-28 2000-06-28 配線基板、半導体装置およびパッケージスタック半導体装置
US09/873,338 US6731013B2 (en) 2000-06-28 2001-06-05 Wiring substrate, semiconductor device and package stack semiconductor device
TW090114157A TW516194B (en) 2000-06-28 2001-06-12 Wiring substrate, semiconductor device and package stack semiconductor device
KR10-2001-0033941A KR100430861B1 (ko) 2000-06-28 2001-06-15 배선기판, 반도체장치 및 패키지 스택 반도체장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000194732A JP3916854B2 (ja) 2000-06-28 2000-06-28 配線基板、半導体装置およびパッケージスタック半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005016156A Division JP2005150771A (ja) 2005-01-24 2005-01-24 配線基板、半導体装置およびパッケージスタック半導体装置

Publications (2)

Publication Number Publication Date
JP2002016182A JP2002016182A (ja) 2002-01-18
JP3916854B2 true JP3916854B2 (ja) 2007-05-23

Family

ID=18693508

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000194732A Expired - Lifetime JP3916854B2 (ja) 2000-06-28 2000-06-28 配線基板、半導体装置およびパッケージスタック半導体装置

Country Status (4)

Country Link
US (1) US6731013B2 (ja)
JP (1) JP3916854B2 (ja)
KR (1) KR100430861B1 (ja)
TW (1) TW516194B (ja)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3951091B2 (ja) * 2000-08-04 2007-08-01 セイコーエプソン株式会社 半導体装置の製造方法
WO2002103793A1 (fr) * 2001-06-07 2002-12-27 Renesas Technology Corp. Dispositif a semi-conducteurs et procede de fabrication associe
JP2003007921A (ja) * 2001-06-19 2003-01-10 Sanyo Electric Co Ltd 回路装置およびその製造方法
JP3925615B2 (ja) * 2001-07-04 2007-06-06 ソニー株式会社 半導体モジュール
JP2003204027A (ja) * 2002-01-09 2003-07-18 Matsushita Electric Ind Co Ltd リードフレーム及びその製造方法、樹脂封止型半導体装置及びその製造方法
US7262074B2 (en) * 2002-07-08 2007-08-28 Micron Technology, Inc. Methods of fabricating underfilled, encapsulated semiconductor die assemblies
US7064426B2 (en) 2002-09-17 2006-06-20 Chippac, Inc. Semiconductor multi-package module having wire bond interconnect between stacked packages
EP1547141A4 (en) * 2002-09-17 2010-02-24 Chippac Inc SEMICONDUCTOR MULTIPLE CAPACITY MODULE WITH WIRE BOND CONNECTION BETWEEN STACKED CAPSULES
JP4027820B2 (ja) * 2003-03-06 2007-12-26 シャープ株式会社 半導体装置及びその製造方法
JP4339032B2 (ja) * 2003-07-02 2009-10-07 パナソニック株式会社 半導体装置
KR100574947B1 (ko) * 2003-08-20 2006-05-02 삼성전자주식회사 Bga 패키지, 그 제조방법 및 bga 패키지 적층 구조
JP4308608B2 (ja) * 2003-08-28 2009-08-05 株式会社ルネサステクノロジ 半導体装置
JP2005079365A (ja) * 2003-09-01 2005-03-24 Oki Electric Ind Co Ltd 基板フレーム及びこれを用いた半導体装置の製造方法
KR100547354B1 (ko) * 2003-09-04 2006-01-26 삼성전기주식회사 에지 본딩용 메탈 패턴이 형성된 반도체 칩을 구비한bga 패키지 및 그 제조 방법
JP4471735B2 (ja) * 2004-05-31 2010-06-02 三洋電機株式会社 回路装置
JP2005347353A (ja) * 2004-05-31 2005-12-15 Sanyo Electric Co Ltd 回路装置およびその製造方法
US7187068B2 (en) 2004-08-11 2007-03-06 Intel Corporation Methods and apparatuses for providing stacked-die devices
JP2006108284A (ja) * 2004-10-04 2006-04-20 Sharp Corp 半導体パッケージ
JP2006196709A (ja) * 2005-01-13 2006-07-27 Sharp Corp 半導体装置およびその製造方法
US7371676B2 (en) * 2005-04-08 2008-05-13 Micron Technology, Inc. Method for fabricating semiconductor components with through wire interconnects
US7589407B2 (en) * 2005-04-11 2009-09-15 Stats Chippac Ltd. Semiconductor multipackage module including tape substrate land grid array package stacked over ball grid array package
JP4704800B2 (ja) * 2005-04-19 2011-06-22 エルピーダメモリ株式会社 積層型半導体装置及びその製造方法
US7393770B2 (en) * 2005-05-19 2008-07-01 Micron Technology, Inc. Backside method for fabricating semiconductor components with conductive interconnects
US8796836B2 (en) 2005-08-25 2014-08-05 Micron Technology, Inc. Land grid array semiconductor device packages
JP2007103423A (ja) * 2005-09-30 2007-04-19 Renesas Technology Corp 半導体装置及びその製造方法
US7307348B2 (en) * 2005-12-07 2007-12-11 Micron Technology, Inc. Semiconductor components having through wire interconnects (TWI)
TWI283056B (en) * 2005-12-29 2007-06-21 Siliconware Precision Industries Co Ltd Circuit board and package structure thereof
US7659612B2 (en) 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
WO2007148782A1 (ja) * 2006-06-22 2007-12-27 Dai Nippon Printing Co., Ltd. 樹脂封止型半導体装置とその製造方法、半導体装置用基材および積層型樹脂封止型半導体装置
JP2008091222A (ja) * 2006-10-02 2008-04-17 National Institute Of Advanced Industrial & Technology 接続ソケット
JP2008171927A (ja) * 2007-01-10 2008-07-24 Renesas Technology Corp 半導体装置
KR100871709B1 (ko) * 2007-04-10 2008-12-08 삼성전자주식회사 칩 스택 패키지 및 그 제조방법
KR20090041756A (ko) * 2007-10-24 2009-04-29 삼성전자주식회사 접착층을 갖는 프린트 배선 기판 및 이를 이용한 반도체패키지
KR101472900B1 (ko) * 2007-12-06 2014-12-15 페어차일드코리아반도체 주식회사 몰디드 리드리스 패키지 및 그 제조방법
US7855439B2 (en) * 2008-08-28 2010-12-21 Fairchild Semiconductor Corporation Molded ultra thin semiconductor die packages, systems using the same, and methods of making the same
US7829988B2 (en) * 2008-09-22 2010-11-09 Fairchild Semiconductor Corporation Stacking quad pre-molded component packages, systems using the same, and methods of making the same
US8794322B2 (en) * 2008-10-10 2014-08-05 Halliburton Energy Services, Inc. Additives to suppress silica scale build-up
JPWO2010052942A1 (ja) * 2008-11-06 2012-04-05 イビデン株式会社 電子部品内蔵配線板及びその製造方法
US8314499B2 (en) * 2008-11-14 2012-11-20 Fairchild Semiconductor Corporation Flexible and stackable semiconductor die packages having thin patterned conductive layers
US9219029B2 (en) * 2011-12-15 2015-12-22 Stats Chippac Ltd. Integrated circuit packaging system with terminals and method of manufacture thereof
US8629567B2 (en) 2011-12-15 2014-01-14 Stats Chippac Ltd. Integrated circuit packaging system with contacts and method of manufacture thereof
US8623711B2 (en) 2011-12-15 2014-01-07 Stats Chippac Ltd. Integrated circuit packaging system with package-on-package and method of manufacture thereof
KR101923535B1 (ko) * 2012-06-28 2018-12-03 삼성전자주식회사 패키지 온 패키지 장치 및 이의 제조 방법
US8916422B2 (en) * 2013-03-15 2014-12-23 United Test And Assembly Center Ltd. Semiconductor packages and methods of packaging semiconductor devices
KR102108325B1 (ko) * 2013-10-14 2020-05-08 삼성전자주식회사 반도체 패키지
KR20160014862A (ko) * 2014-07-29 2016-02-12 삼성전자주식회사 어레이 레지스터 및 반도체 메모리 모듈
WO2016080333A1 (ja) * 2014-11-21 2016-05-26 株式会社村田製作所 モジュール
JP6939568B2 (ja) * 2016-01-15 2021-09-22 ソニーグループ株式会社 半導体装置および撮像装置
TWI804103B (zh) * 2021-12-14 2023-06-01 南茂科技股份有限公司 薄膜覆晶封裝結構

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5467252A (en) * 1993-10-18 1995-11-14 Motorola, Inc. Method for plating using nested plating buses and semiconductor device having the same
JPH07273243A (ja) * 1994-03-30 1995-10-20 Toshiba Corp 半導体パッケージ
KR100194130B1 (ko) * 1994-03-30 1999-06-15 니시무로 타이죠 반도체 패키지
US5581122A (en) * 1994-10-25 1996-12-03 Industrial Technology Research Institute Packaging assembly with consolidated common voltage connections for integrated circuits
JPH08288316A (ja) * 1995-04-14 1996-11-01 Citizen Watch Co Ltd 半導体装置
JP3176542B2 (ja) 1995-10-25 2001-06-18 シャープ株式会社 半導体装置及びその製造方法
US6127724A (en) * 1996-10-31 2000-10-03 Tessera, Inc. Packaged microelectronic elements with enhanced thermal conduction
JPH1139245A (ja) 1997-07-15 1999-02-12 Toshiba Corp 半導体デバイス制御装置および半導体デバイス制御方法
KR19990039245A (ko) * 1997-11-11 1999-06-05 유무성 다중 도금층을 가진 기판의 제조방법
JP3638771B2 (ja) * 1997-12-22 2005-04-13 沖電気工業株式会社 半導体装置
JP3481444B2 (ja) 1998-01-14 2003-12-22 シャープ株式会社 半導体装置及びその製造方法
JP3481117B2 (ja) * 1998-02-25 2003-12-22 富士通株式会社 半導体装置及びその製造方法
JP2002319648A (ja) * 2001-04-20 2002-10-31 Hitachi Ltd 半導体装置およびその製造方法

Also Published As

Publication number Publication date
TW516194B (en) 2003-01-01
KR20020001536A (ko) 2002-01-09
US20020000327A1 (en) 2002-01-03
KR100430861B1 (ko) 2004-05-10
JP2002016182A (ja) 2002-01-18
US6731013B2 (en) 2004-05-04

Similar Documents

Publication Publication Date Title
JP3916854B2 (ja) 配線基板、半導体装置およびパッケージスタック半導体装置
US8710647B2 (en) Semiconductor device having a first conductive member connecting a chip to a wiring board pad and a second conductive member connecting the wiring board pad to a land on an insulator covering the chip and the wiring board
US6414381B1 (en) Interposer for separating stacked semiconductor chips mounted on a multi-layer printed circuit board
KR100621991B1 (ko) 칩 스케일 적층 패키지
KR100477020B1 (ko) 멀티 칩 패키지
KR100744151B1 (ko) 솔더 넌-엣 불량을 억제하는 구조의 패키지 온 패키지
US6982485B1 (en) Stacking structure for semiconductor chips and a semiconductor package using it
US6731014B2 (en) Semiconductor package substrate, semiconductor package
US6781240B2 (en) Semiconductor package with semiconductor chips stacked therein and method of making the package
US20020096785A1 (en) Semiconductor device having stacked multi chip module structure
US20070176269A1 (en) Multi-chips module package and manufacturing method thereof
KR20050009846A (ko) 스택 반도체 칩 비지에이 패키지 및 그 제조방법
US20040188818A1 (en) Multi-chips module package
JP3892259B2 (ja) 半導体装置の製造方法
JPWO2003012863A1 (ja) 半導体装置及びその製造方法
US7307352B2 (en) Semiconductor package having changed substrate design using special wire bonding
KR100673379B1 (ko) 적층 패키지와 그 제조 방법
JP2005150771A (ja) 配線基板、半導体装置およびパッケージスタック半導体装置
KR100650049B1 (ko) 멀티 칩 패키지를 이용하는 적층 패키지
KR100610916B1 (ko) 반도체패키지
KR100762871B1 (ko) 칩크기 패키지 제조방법
KR20070019359A (ko) 밀봉 수지 주입용 개구부를 구비하는 양면 실장형 기판 및그를 이용하는 멀티 칩 패키지의 제조방법
KR100351925B1 (ko) 적층형 반도체 패키지
KR20210069754A (ko) 멀티칩 반도체 패키지
KR20030047403A (ko) 볼 그리드 어레이형 적층 패키지

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040513

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040824

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041021

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20041124

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050124

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20050124

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20050127

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20050218

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070207

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 3916854

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100216

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110216

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120216

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120216

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130216

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130216

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140216

Year of fee payment: 7

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term