JP3476064B2 - DC stabilized power supply circuit - Google Patents

DC stabilized power supply circuit

Info

Publication number
JP3476064B2
JP3476064B2 JP02472699A JP2472699A JP3476064B2 JP 3476064 B2 JP3476064 B2 JP 3476064B2 JP 02472699 A JP02472699 A JP 02472699A JP 2472699 A JP2472699 A JP 2472699A JP 3476064 B2 JP3476064 B2 JP 3476064B2
Authority
JP
Japan
Prior art keywords
transistor
voltage
output
circuit
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP02472699A
Other languages
Japanese (ja)
Other versions
JP2000222050A (en
Inventor
孝一 花房
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to JP02472699A priority Critical patent/JP3476064B2/en
Publication of JP2000222050A publication Critical patent/JP2000222050A/en
Application granted granted Critical
Publication of JP3476064B2 publication Critical patent/JP3476064B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention
【0001】[0001]
【発明の属する技術分野】本発明は、直流電圧を安定化
する直流安定化電源回路に関するもので、特に、低電圧
動作時の入出力間電圧差を改善した直流安定化電源回路
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a stabilized DC power supply circuit that stabilizes a DC voltage, and more particularly to a stabilized DC power supply circuit that improves the voltage difference between input and output during low voltage operation.
【0002】[0002]
【従来の技術】図6に、従来使用されている直流安定化
電源回路の回路図を示す。従来使用されている直流安定
化電源回路は、直流電圧が入力される入力端子INと、
直流電圧が出力される出力端子OUTと、入力端子IN
にエミッタが接続されるとともに出力端子OUTにコレ
クタが接続されたPNP型トランジスタQ1と、出力端
子OUTとグランドとの間に直列に接続される抵抗R
1,R2と、入力端子INとグランドとの間に接続され
基準電圧Vfを出力する基準電圧回路1と、抵抗R1,
R2の接続ノードに負の入力端子が接続されるとともに
正の入力端子に基準電圧Vfが入力されるアンプ2と、
トランジスタQ1のベースにコレクタが接続されるとと
もにアンプ2の出力端子にベースが接続されたNPN型
トランジスタQ2とを有する。又、トランジスタQ2の
エミッタが接地され、アンプ2は入力端子INとグラン
ド間に接続されてバイアス電圧がかけられる。
2. Description of the Related Art FIG. 6 shows a circuit diagram of a conventional DC stabilized power supply circuit. A conventional DC stabilized power supply circuit has an input terminal IN to which a DC voltage is input,
An output terminal OUT for outputting a DC voltage and an input terminal IN
And a resistor R connected in series between the output terminal OUT and the ground, and a PNP transistor Q1 having an emitter connected to the output terminal OUT and a collector connected to the output terminal OUT.
1, R2, a reference voltage circuit 1 connected between the input terminal IN and the ground to output a reference voltage Vf, and a resistor R1,
An amplifier 2 having a negative input terminal connected to a connection node of R2 and a reference voltage Vf input to a positive input terminal;
The transistor Q1 has a collector connected to the base and an NPN transistor Q2 having a base connected to the output terminal of the amplifier 2. The emitter of the transistor Q2 is grounded, the amplifier 2 is connected between the input terminal IN and the ground, and a bias voltage is applied.
【0003】このような構成の直流安定化電源回路は、
入力端子INに設定出力電圧より低い電圧が入力される
と、このとき、抵抗R1,R2の接続ノードに現れる電
圧が基準電圧Vfより低いので、アンプ2によりトラン
ジスタQ2が導通状態となる。このトランジスタQ2が
導通すると、トランジスタQ1のベース電流が流れるよ
うになるので、トランジスタQ1が導通状態となり、出
力端子OUTに出力電圧が現れる。
A DC stabilized power supply circuit having such a configuration is
When a voltage lower than the set output voltage is input to the input terminal IN, the voltage appearing at the connection node of the resistors R1 and R2 is lower than the reference voltage Vf at this time, so that the transistor Q2 is turned on by the amplifier 2. When the transistor Q2 becomes conductive, the base current of the transistor Q1 starts to flow, so that the transistor Q1 becomes conductive and an output voltage appears at the output terminal OUT.
【0004】このように出力電圧が出力され、出力電圧
が安定状態になると、抵抗R1,R2の接続ノードに現
れる電圧に負帰還をかけるとともに基準電圧Vfとアン
プ2で比較してトランジスタQ2のベース電流を調整す
ることによって、トランジスタQ1のエミッタ電流を調
整する。
When the output voltage is output in this way and the output voltage becomes stable, negative feedback is applied to the voltage appearing at the connection node of the resistors R1 and R2, and the reference voltage Vf is compared with the amplifier 2 and the base of the transistor Q2 is compared. By adjusting the current, the emitter current of transistor Q1 is adjusted.
【0005】更に、このような直流安定化電源回路に、
トランジスタQ1のベースにベースが接続されるととも
に出力端子OUTにエミッタが接続されたPNP型トラ
ンジスタQ3と、このトランジスタQ3のコレクタにコ
レクタが接続されるとともにエミッタが接地されたNP
N型トランジスタQ4と、トランジスタQ4とカレント
ミラー回路を構成するNPN型トランジスタQ5によっ
て、トランジスタQ1の入出力間電圧を制限するための
出力飽和防止回路3が構成される。
Further, in such a DC stabilized power supply circuit,
A PNP transistor Q3 having a base connected to the base of the transistor Q1 and an emitter connected to an output terminal OUT, and an NP having a collector connected to the collector of the transistor Q3 and an emitter grounded
The N-type transistor Q4 and the NPN-type transistor Q5 that forms a current mirror circuit with the transistor Q4 form an output saturation prevention circuit 3 for limiting the input-output voltage of the transistor Q1.
【0006】この出力飽和防止回路3を備えた直流安定
化電源回路は、入力端子INにかける入力電圧を立ち上
げたときに、出力端子OUTに現れる出力電圧が安定状
態に達していないので、トランジスタQ1に過剰のコレ
クタ電流を流そうとする。このようなトランジスタQ1
の飽和状態を防ぐために、出力電圧が所定の電圧値とな
ったとき、トランジスタQ3が導通し、このトランジス
タQ3に応じてトランジスタQ4,Q5を導通させる。
このように、トランジスタQ3,Q4,Q5を導通させ
ることによって、アンプ2から流れるトランジスタQ2
へのベース電流を制限し、これにより、トランジスタQ
1に流れるコレクタ電流を制限する。
In the stabilized DC power supply circuit provided with the output saturation prevention circuit 3, when the input voltage applied to the input terminal IN is raised, the output voltage appearing at the output terminal OUT has not reached a stable state. Attempts to pass an excessive collector current to Q1. Such a transistor Q1
In order to prevent the saturation state of the transistor Q3, the transistor Q3 becomes conductive when the output voltage reaches a predetermined voltage value, and the transistors Q4 and Q5 are made conductive in accordance with the transistor Q3.
In this way, by turning on the transistors Q3, Q4, Q5, the transistor Q2 flowing from the amplifier 2
Limit the base current to the
Limit the collector current flowing to 1.
【0007】又、上記のような直流安定化電源回路以外
に、その出力端子に流れる電流量を制限する電流制限回
路を備えた直流安定化電源回路が、特開平5−4053
4号公報に提供されている。この特開平5−40534
号公報で提供される直流安定化電源回路の内部構成を示
すブロック図を図7に示す。
In addition to the above-described DC stabilized power supply circuit, a DC stabilized power supply circuit having a current limiting circuit for limiting the amount of current flowing through its output terminal is disclosed in Japanese Patent Laid-Open No. 5-4053.
No. 4 publication. This Japanese Patent Laid-Open No. 5-40534
FIG. 7 is a block diagram showing the internal configuration of the DC stabilized power supply circuit provided in the publication.
【0008】特開平5−40534号公報における直流
安定化電源回路は、入力端子にエミッタが接続されると
ともにコレクタが出力端子と接続されたPNP型トラン
ジスタQ11と、トランジスタQ11のベース電流の量
を調整することによってトランジスタQ11のコレクタ
電流を制御する駆動回路100と、トランジスタQ11
のコレクタからの分電流を検知して出力電流が検知した
値より大きくならないように駆動回路100を制御する
電流制限回路101とを有する直流安定化電源回路に、
トランジスタQ11のベースにベースが接続されるとと
もにトランジスタQ11のコレクタにエミッタが接続さ
れたPNP型トランジスタQ12を設ける。更に、この
トランジスタQ12は、コレクタが電流制限回路101
に接続される。
The stabilized DC power supply circuit disclosed in Japanese Patent Laid-Open No. 5-40534 adjusts the amount of base current of a PNP transistor Q11 having an emitter connected to an input terminal and a collector connected to an output terminal, and a transistor Q11. Drive circuit 100 that controls the collector current of transistor Q11 by
And a current limiting circuit 101 that controls the drive circuit 100 so that the output current does not become larger than the detected value by detecting the partial current from the collector of
A PNP transistor Q12 having a base connected to the base of the transistor Q11 and an emitter connected to the collector of the transistor Q11 is provided. Further, the collector of the transistor Q12 is the current limiting circuit 101.
Connected to.
【0009】このようなトランジスタQ12を設けるこ
とによって、入力端子に入力される電圧が出力端子から
の出力電圧が安定する電圧より低いとき、トランジスタ
Q11に流れる電流が少ないので、トランジスタQ11
のコレクタからの分電流を検知する電流制限回路101
によって、駆動回路100がトランジスタQ11のベー
ス電流を増加させるための動作するように制御される。
このため、トランジスタQ11のコレクタ電流が一気に
増加し飽和電流が流れる。このときトランジスタQ12
のエミッタ電圧がベース電圧より大きくなり、トランジ
スタQ12が導通する。このように、トランジスタQ1
2が導通すると、そのコレクタ電流が電流制限回路10
1に流れ込み、駆動回路100がトランジスタQ11の
ベース電流を減少させるための動作するように電流制限
回路101によって制御される。
By providing such a transistor Q12, when the voltage input to the input terminal is lower than the voltage at which the output voltage from the output terminal is stable, the current flowing through the transistor Q11 is small, so that the transistor Q11 is provided.
Current limit circuit 101 for detecting the partial current from the collector of the
The driving circuit 100 is controlled to operate so as to increase the base current of the transistor Q11.
Therefore, the collector current of the transistor Q11 increases at once and a saturation current flows. At this time, the transistor Q12
Becomes higher than the base voltage, and the transistor Q12 becomes conductive. Thus, the transistor Q1
When 2 becomes conductive, its collector current is changed to the current limiting circuit 10
1 and the drive circuit 100 is controlled by the current limiting circuit 101 to operate to reduce the base current of the transistor Q11.
【0010】[0010]
【発明が解決しようとする課題】しかしながら、図6及
び図7に示す直流安定化電源回路のように、トランジス
タQ1,Q11に流れる飽和電流を制限する出力飽和防
止回路を設けたとき、入力端子と出力端子間に接続され
るトランジスタQ1,Q11のエミッタ・コレクタ間電
圧が、前記出力飽和防止回路を設けていないときに比べ
て大きくなる。これは、トランジスタの特性によるもの
で、トランジスタのコレクタ電流が同じ大きさであると
き、そのベース電流を小さくすると、エミッタ・コレク
タ間電圧が大きくなる。そのため、出力飽和防止回路に
よってトランジスタQ1,Q11のベース電流が小さく
なるので、そのエミッタ・コレクタ間電圧が大きくな
る。
However, when the output saturation prevention circuit for limiting the saturation current flowing in the transistors Q1 and Q11 is provided as in the DC stabilized power supply circuit shown in FIGS. 6 and 7, when the output saturation prevention circuit is provided, The emitter-collector voltage of the transistors Q1 and Q11 connected between the output terminals becomes larger than that when the output saturation prevention circuit is not provided. This is due to the characteristics of the transistor. When the collector currents of the transistors are the same, the base-current of the transistor is reduced, the emitter-collector voltage is increased. Therefore, the output saturation prevention circuit reduces the base currents of the transistors Q1 and Q11, which increases the emitter-collector voltage.
【0011】よって、直流安定化電源回路において、そ
の入力端子にかかる電圧と出力端子にかかる電圧との差
が、前記出力飽和防止回路を設けたときの方が大きくな
る。このことは、出力電流値と入出力端子間電圧差を示
した図3のグラフからも明らかである。このような入出
力端子間電圧差は、入力端子に電圧を供給する電源がバ
ッテリーなどの2次電池であり、この2次電池がかなり
使用されてその供給する電圧値が低くなったときに問題
が生じる。即ち、飽和防止回路を設けてその入出力端子
間電圧差が大きくなると、入力端子にかかる入力電圧が
低いため、充分な出力電圧を出力することができなくな
る。
Therefore, in the DC stabilized power supply circuit, the difference between the voltage applied to the input terminal and the voltage applied to the output terminal is larger when the output saturation prevention circuit is provided. This is also clear from the graph of FIG. 3 showing the output current value and the voltage difference between the input and output terminals. Such a voltage difference between the input and output terminals is a problem when the power supply for supplying the voltage to the input terminal is a secondary battery such as a battery, and when the secondary battery is used for a long time and the supplied voltage value becomes low. Occurs. That is, when the saturation prevention circuit is provided and the voltage difference between the input and output terminals becomes large, the input voltage applied to the input terminal is low, and it becomes impossible to output a sufficient output voltage.
【0012】又、出力端子にかかる出力電圧が安定状態
になったときには、前記出力飽和防止回路はその必要性
がなくなるので、この出力飽和防止回路を用いたために
生じる入出力端子間電圧差による消費電力が無効電力と
なり、携帯型電話機などの消費電力を抑制する必要のあ
る電気電子機器には、重要な問題となる。
Further, when the output voltage applied to the output terminal is in a stable state, the output saturation prevention circuit eliminates the need for it. Therefore, the output saturation prevention circuit consumes power due to the voltage difference between the input and output terminals. The power becomes reactive power, which is an important problem for electric and electronic devices such as mobile phones that need to reduce power consumption.
【0013】このような問題を鑑みて、本発明は、出力
電圧が安定状態であるときは、出力飽和防止回路が解除
された状態となるような直流安定化電源回路を提供する
ことを目的とする。又、入力電圧が低いときにおいて
も、出力飽和防止回路が解除された状態となるような直
流安定化電源回路を提供することを目的とする。
In view of the above problems, it is an object of the present invention to provide a stabilized DC power supply circuit in which the output saturation prevention circuit is released when the output voltage is stable. To do. It is another object of the present invention to provide a stabilized DC power supply circuit in which the output saturation prevention circuit is released even when the input voltage is low.
【0014】[0014]
【課題を解決するための手段】請求項1に記載の直流安
定化電源回路は、直流電圧が入力される入力端子と、直
流電圧を出力する出力端子と、前記入力端子に入力電極
が接続されるとともに前記出力端子に出力電極が接続さ
れたトランジスタと、前記出力端子にかかる電圧を分圧
した電圧を前記トランジスタの制御電極に負帰還して前
記トランジスタを流れる電流量を調整するトランジスタ
制御回路と、前記トランジスタを流れる電流が所定値以
上になったとき前記トランジスタを流れる電流量を抑制
する出力飽和防止回路と有し、入力された直流電圧を安
定化して出力する直流安定化電源回路において、前記出
力飽和防止回路をON/OFFするスイッチ手段を、該
出力飽和防止回路内に設け、前記出力端子から出力され
る電圧が安定状態まで立ち上がるときに、前記スイッチ
手段をONとして出力飽和防止回路をONの状態にする
とともに、前記出力端子から出力される電圧が安定状態
となったときに、前記スイッチ手段をOFFとして前記
出力飽和防止回路をOFFの状態にして無効電流を低減
することを特徴とする。
According to a first aspect of the present invention, there is provided a DC stabilized power supply circuit, wherein an input terminal to which a DC voltage is input, an output terminal for outputting a DC voltage, and an input electrode connected to the input terminal. A transistor having an output electrode connected to the output terminal, and a transistor control circuit for negatively feeding back a voltage obtained by dividing the voltage applied to the output terminal to the control electrode of the transistor to adjust the amount of current flowing through the transistor. A stabilized direct current power supply circuit for stabilizing and outputting an input direct current voltage, the output saturation prevention circuit suppressing an amount of current flowing through the transistor when the current flowing through the transistor exceeds a predetermined value, Switch means for turning ON / OFF the output saturation prevention circuit is provided in the output saturation prevention circuit, and the voltage output from the output terminal is in a stable state. When you stand up in, the switch
As well as the output saturation prevention circuit means as ON state of ON, when the voltage output from the output terminal becomes a stable state, a state of OFF the output saturation prevention circuit said switching means is turned OFF To reduce reactive current
Characterized in that it.
【0015】請求項2に記載の直流安定化電源回路は、
直流電圧が入力される入力端子と、直流電圧を出力する
出力端子と、前記入力端子に第1電極が接続されるとと
もに、前記出力端子に第2電極が接続される第1トラン
ジスタと、前記出力端子にかかる電圧を分圧する抵抗か
ら成る分圧回路と、該分圧回路から与えられる電圧を所
定の基準電圧と比較し増幅した電圧を出力する差動増幅
回路と、前記第1トランジスタの制御電極に第2電極が
接続されるとともに、前記差動増幅回路の出力側に制御
電極が接続され、更にその第1電極が第1電圧に接続さ
れた前記第1トランジスタと逆極性の第2トランジスタ
と、前記出力端子に第1電極が接続されるとともに前記
第1トランジスタの制御電極に制御電極が接続された前
記第1トランジスタと同一極性の第3トランジスタと、
前記差動増幅回路の出力側に第2電極が接続されるとと
もに、第1電極が前記第1電圧に接続された前記第2ト
ランジスタと同一極性の第4トランジスタと、該第4ト
ランジスタとカレントミラー回路を構成するとともに、
第1電極が前記第1電圧に接続され、そのカレントミラ
ー回路の入力側トランジスタとして動作する前記第2ト
ランジスタと同一極性の第5トランジスタと、前記第3
トランジスタの第2電極と、前記第5トランジスタの第
2電極との間に接続されるスイッチ手段とを有し、該ス
イッチ手段が、前記第3トランジスタと前記第4トラン
ジスタと前記第5トランジスタとから構成される出力飽
和防止回路のON/OFF動作を行い、前記出力端子か
ら出力される電圧が安定状態まで立ち上がるときに、前
記スイッチ手段をONとして、前記出力飽和防止回路を
ONの状態にするとともに、前記出力端子から出力され
る電圧が安定状態となったときに、前記スイッチ手段を
OFFとして、前記出力飽和防止回路をOFFの状態に
して無効電流を低減することを特徴とする。
A stabilized DC power supply circuit according to a second aspect of the present invention is
Input terminal to which DC voltage is input and DC voltage is output
When the first electrode is connected to the output terminal and the input terminal,
By the way, the first transformer in which the second electrode is connected to the output terminal
Resistor that divides the voltage applied to the output terminal and the output terminal
A voltage divider circuit and a voltage applied from the voltage divider circuit.
Differential amplification that outputs a voltage that is amplified by comparison with a fixed reference voltage
A circuit and a second electrode on the control electrode of the first transistor
Connected and controlled on the output side of the differential amplifier circuit
The electrodes are connected and the first electrode is connected to a first voltage.
Second transistor having a polarity opposite to that of the first transistor
The first electrode is connected to the output terminal and
Before the control electrode is connected to the control electrode of the first transistor
A third transistor having the same polarity as the first transistor,
When the second electrode is connected to the output side of the differential amplifier circuit,
At the same time, the second electrode whose first electrode is connected to the first voltage is
A fourth transistor having the same polarity as the transistor, and the fourth transistor
While configuring a transistor and a current mirror circuit,
The first electrode is connected to the first voltage and its current mirror
Circuit that operates as an input-side transistor of a circuit
A fifth transistor having the same polarity as the transistor, and the third transistor
The second electrode of the transistor and the fifth electrode of the fifth transistor
Switch means connected between the two electrodes,
Switch means includes the third transistor and the fourth transistor.
Output composed of a transistor and the fifth transistor
Performs ON / OFF operation of the sum prevention circuit, and
When the voltage output from the
The output saturation prevention circuit is turned on by turning on the switch means.
Turned on and output from the output terminal
The switch means when the voltage becomes stable.
Turn off the output saturation prevention circuit.
It is characterized by reducing the reactive current.
【0016】請求項3に記載の直流安定化電源回路は、
直流電圧が入力される入力端子と、直流電圧を出力する
出力端子と、前記入力端子に入力電極が接続されるとと
もに前記出力端子に出力電極が接続されたトランジスタ
と、前記出力端子にかかる電圧を分圧した電圧を前記ト
ランジスタの制御電極に負帰還して前記トランジスタを
流れる電流量を調整するトランジスタ制御回路と、前記
トランジスタを流れる電流が所定値以上になったとき前
記トランジスタを流れる電流量を抑制する出力飽和防止
回路と有し、入力された直流電圧を安定化して出力する
直流安定化電源回路において、前記出力飽和防止回路内
に、該出力飽和防止回路をON/OFFするスイッチ手
段と、該出力飽和防止回路内を流れる電流を調整する電
流調整回路と、を設け、前記出力端子から出力される電
圧が安定状態まで立ち上がるときに、前記スイッチ手段
をONとして出力飽和防止回路をONの状態にするとと
もに、前記出力端子から出力される電圧が安定状態とな
ったときに、前記スイッチ手段をOFFとして前記出力
飽和防止回路をOFFの状態にすることを特徴とする。
The stabilized DC power supply circuit according to claim 3 is
Input terminal to which DC voltage is input and DC voltage is output
When the input terminal is connected to the output terminal and the input terminal,
A transistor whose output electrode is connected to the output terminal
And a voltage obtained by dividing the voltage applied to the output terminal
The transistor is negatively fed back to the control electrode of the transistor.
A transistor control circuit for adjusting the amount of current flowing,
When the current flowing through the transistor exceeds a specified value
Output saturation prevention that suppresses the amount of current flowing through the transistor
It has a circuit and stabilizes the input DC voltage and outputs it.
In the DC stabilized power supply circuit, inside the output saturation prevention circuit
And a switch for turning the output saturation prevention circuit on and off.
Stage and a power supply for adjusting the current flowing in the output saturation prevention circuit.
Flow adjusting circuit, and the electric current output from the output terminal is provided.
When the pressure rises to a stable state, the switch means
And the output saturation prevention circuit is turned on.
In addition, the voltage output from the output terminal is not stable.
Output, the switch means is turned off when the output
It is characterized in that the saturation prevention circuit is turned off.
【0017】請求項4に記載の直流安定化電源回路は、
直流電圧が入力される入力端子と、直流電圧を出力する
出力端子と、前記入力端子に第1電極が接続されるとと
もに、前記出力端子に第2電極が接続される第1トラン
ジスタと、前記出力端子にかかる電圧を分圧する抵抗か
ら成る分圧回路と、該分圧回路から与えられる電圧を所
定の基準電圧と比較し増幅した電圧を出力する差動増幅
回路と、前記第1トランジスタの制御電極に第2電極が
接続されるとともに、前記差動増幅回路の出力側に制御
電極が接続され、更にその第1電極が第1電圧に接続さ
れた前記第1トランジスタと逆極性の第2トランジスタ
と、前記出力端子に第1電極が接続されるとともに前記
第1トランジスタの制御電極に制御電極が接続された前
記第1トランジスタと同一極性の第3トランジスタと、
前記差動増幅回路の出力側に第2電極が接続されるとと
もに、第1電極が前記第1電圧に接続された前記第2ト
ランジスタと同一極性の第4トランジスタと、該第4ト
ランジスタとカレントミラー回路を構成するとともに、
第1電極が前記第1電圧に接続され、そのカレントミラ
ー回路の入力側トランジスタとして動作する前記第2ト
ランジスタと同一極性の第5トランジスタと、前記第3
トランジスタの第2電極と、前記第5トランジスタの第
2電極との間に接続されるスイッチ手段と、前記第4ト
ランジスタの第1電極と前記第1電圧との間に設けられ
る電流調整回路と、を有し、前記スイッチ手段が、前記
第3トランジスタと前記第4トランジスタと前記第5ト
ランジスタとから構成される出力飽和防止回路のON/
OFF動作を行うとともに、前記電流調整回路が前記第
4トランジスタを流れる電流を調整し、前記出力端子か
ら出力される電圧が安定状態まで立ち上がるときに、前
記スイッチ手段をONとして、前記出力飽和防止回路を
ONの状態にするとともに、前記出力端子から出力され
る電圧が安定状態となったときに、前記スイッチ手段を
OFFとして、前記出力飽和防止回路をOFFの状態に
する特徴とする。
A stabilized DC power supply circuit according to a fourth aspect is
Input terminal to which DC voltage is input and DC voltage is output
When the first electrode is connected to the output terminal and the input terminal,
By the way, the first transformer in which the second electrode is connected to the output terminal
Resistor that divides the voltage applied to the output terminal and the output terminal
A voltage divider circuit and a voltage applied from the voltage divider circuit.
Differential amplification that outputs a voltage that is amplified by comparison with a fixed reference voltage
A circuit and a second electrode on the control electrode of the first transistor
Connected and controlled on the output side of the differential amplifier circuit
The electrodes are connected and the first electrode is connected to a first voltage.
Second transistor having a polarity opposite to that of the first transistor
The first electrode is connected to the output terminal and
Before the control electrode is connected to the control electrode of the first transistor
A third transistor having the same polarity as the first transistor,
When the second electrode is connected to the output side of the differential amplifier circuit,
At the same time, the second electrode whose first electrode is connected to the first voltage is
A fourth transistor having the same polarity as the transistor, and the fourth transistor
While configuring a transistor and a current mirror circuit,
The first electrode is connected to the first voltage and its current mirror
Circuit that operates as an input-side transistor of a circuit
A fifth transistor having the same polarity as the transistor, and the third transistor
The second electrode of the transistor and the fifth electrode of the fifth transistor
Switch means connected between the two electrodes;
Provided between the first electrode of the transistor and the first voltage
A current adjusting circuit,
The third transistor, the fourth transistor, and the fifth transistor
ON / OFF of the output saturation prevention circuit consisting of a transistor
While performing the OFF operation, the current adjustment circuit
Adjust the current flowing through the 4 transistors, and
When the voltage output from the
The output saturation prevention circuit is turned on by turning on the switch means.
Turned on and output from the output terminal
The switch means when the voltage becomes stable.
Turn off the output saturation prevention circuit.
It is a feature to do.
【0018】請求項5に記載の直流安定化電源回路は、
請求項4に記載の直流安定化電源回路において、前記電
流調整回路が、複数の抵抗と複数のスイッチによって構
成され、この複数のスイッチを切り換えて、前記第4ト
ランジスタの第1電極にかかる電圧を変更することによ
って、該第4トランジスタの制御電極及び第1電極間の
電圧を変更して該第4トランジスタを流れる電流を調整
することを特徴とする。
The stabilized DC power supply circuit according to claim 5 is
The stabilized DC power supply circuit according to claim 4 , wherein
The current regulation circuit consists of multiple resistors and multiple switches.
The fourth switch is formed by switching the plurality of switches.
By changing the voltage on the first electrode of the transistor
Between the control electrode and the first electrode of the fourth transistor
Adjust the current through the fourth transistor by changing the voltage
It is characterized by doing.
【0019】請求項6に記載の直流安定化電源回路は、
請求項1〜請求項5のいずれかに記載の直流安定化電源
回路において、前記入力端子にかかる電圧が低下したと
き、前記出力飽和防止回路をOFFにするために前記ス
イッチ手段を制御する入力電圧監視回路を有することを
特徴とする。
The stabilized DC power supply circuit according to claim 6 is
The stabilized DC power supply circuit according to claim 1 , wherein the voltage applied to the input terminal is lowered.
Switch to turn off the output saturation prevention circuit.
Having an input voltage monitoring circuit for controlling the switch means
Characterize.
【0020】[0020]
【発明の実施の形態】本発明の第1の実施形態につい
て、図面を参照して説明する。図1は、本実施形態で使
用する直流安定化電源回路の回路図である。尚、本実施
形態で使用する直流安定化電源回路において、従来使用
されている直流安定化電源回路内のものと同様の目的で
使用される回路部は、図6に示した記号と同じ記号を付
し、その詳細な説明は省略する。
BEST MODE FOR CARRYING OUT THE INVENTION A first embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a circuit diagram of a stabilized DC power supply circuit used in this embodiment. In the stabilized DC power supply circuit used in the present embodiment, the circuit portion used for the same purpose as that in the conventional stabilized DC power supply circuit has the same symbol as that shown in FIG. And detailed description thereof will be omitted.
【0021】本実施形態で使用される直流安定化電源回
路は、トランジスタQ3のコレクタとトランジスタQ4
のコレクタとの間にスイッチ5が設けられる。又、出力
飽和防止回路3’は、トランジスタQ3,Q4,Q5と
スイッチ5によって構成される。
The stabilized direct current power supply circuit used in this embodiment has a collector of the transistor Q3 and a transistor Q4.
A switch 5 is provided between the collector and the collector. The output saturation prevention circuit 3'is composed of transistors Q3, Q4, Q5 and a switch 5.
【0022】このような構成の直流安定化電源回路によ
ると、入力端子INに入力される入力電圧が立ち上がる
とき、スイッチ5の接点が接続されて出力飽和防止回路
3’が接続された状態となる。このとき、従来の直流安
定化電源回路と同様に、出力飽和防止回路3’が出力ト
ランジスタQ1の飽和電圧を下げるように、アンプ2よ
り流れるトランジスタQ2のベース電流の一部がトラン
ジスタQ5のコレクタ電流として流れて、トランジスタ
Q1のコレクタ・エミッタ間電圧を調整する。このよう
にして、出力端子OUTに現れる出力電圧が安定状態
(3Vとする。)になると、この直流安定化電源回路が
設けられた電気電子機器全体を制御する主制御部によっ
て、スイッチ5が開放状態になる。
According to the stabilized DC power supply circuit having such a configuration, when the input voltage input to the input terminal IN rises, the contact of the switch 5 is connected and the output saturation prevention circuit 3'is connected. . At this time, part of the base current of the transistor Q2 flowing from the amplifier 2 is part of the collector current of the transistor Q5 so that the output saturation prevention circuit 3 ′ lowers the saturation voltage of the output transistor Q1 as in the conventional DC stabilized power supply circuit. And adjusts the collector-emitter voltage of the transistor Q1. In this way, when the output voltage appearing at the output terminal OUT reaches a stable state (3 V), the switch 5 is opened by the main control unit that controls the entire electric / electronic device provided with this DC stabilized power supply circuit. It becomes a state.
【0023】このように、スイッチ5が開放状態になる
と、出力飽和防止回路3’が前記直流安定化電源回路か
ら切断された状態となる。このとき、図3のグラフから
明らかなように、出力飽和防止回路3’が接続されてい
るときと比べて、その入出力端子間電圧差が小さくなる
ので、無効となる電圧が減少するとともに、無効電力の
消費も減少する。
In this way, when the switch 5 is opened, the output saturation prevention circuit 3'is disconnected from the DC stabilized power supply circuit. At this time, as is clear from the graph of FIG. 3, the voltage difference between the input and output terminals becomes smaller than that when the output saturation prevention circuit 3 ′ is connected, so that the ineffective voltage decreases and Reactive power consumption is also reduced.
【0024】しかしながら、図4のグラフのように、入
力電圧が3Vより低いときは、入力端子に流れる電流量
が、出力飽和防止回路3’のないときの方が大きい。よ
って、入力端子に印加する入力電圧INを立ち上げはじ
めて、出力端子OUTにかかる出力電圧が3Vの安定状
態に達するまでは、出力飽和防止回路3’を接続する必
要があるので、スイッチ5の接点が接続される。
However, as shown in the graph of FIG. 4, when the input voltage is lower than 3V, the amount of current flowing through the input terminal is larger when the output saturation prevention circuit 3'is not provided. Therefore, since it is necessary to connect the output saturation prevention circuit 3 ′ until the output voltage applied to the output terminal OUT reaches a stable state of 3 V after starting to raise the input voltage IN applied to the input terminal, the contact of the switch 5 Are connected.
【0025】本発明の第2の実施形態について、図面を
参照して説明する。図2は、本実施形態で使用する直流
安定化電源回路の回路図である。尚、本実施形態で使用
する直流安定化電源回路において、第1の実施形態で使
用されている直流安定化電源回路内のものと同様の目的
で使用される回路部は、図1に示した記号と同じ記号を
付し、その詳細な説明は省略する。
A second embodiment of the present invention will be described with reference to the drawings. FIG. 2 is a circuit diagram of the stabilized DC power supply circuit used in this embodiment. In the stabilized DC power supply circuit used in this embodiment, the circuit section used for the same purpose as that in the stabilized DC power supply circuit used in the first embodiment is shown in FIG. The same symbols as the symbols are given, and detailed description thereof is omitted.
【0026】本実施形態で使用される直流安定化電源回
路は、第1の実施形態における直流安定化電源回路に、
抵抗R3,R4及びスイッチ6,7を新たに設け、スイ
ッチ6,7をトランジスタQ5のエミッタに並列に接続
するとともに、このスイッチ6,7に他端が接地された
抵抗R3,R4を、それぞれ接続する。
The DC stabilized power supply circuit used in this embodiment is the same as the DC stabilized power supply circuit in the first embodiment.
Resistors R3 and R4 and switches 6 and 7 are newly provided, the switches 6 and 7 are connected in parallel to the emitter of the transistor Q5, and the resistors R3 and R4 whose other ends are grounded are connected to the switches 6 and 7, respectively. To do.
【0027】このような構成の直流安定化電源回路によ
ると、スイッチ6,7を接続又は開放することによっ
て、トランジスタQ5のエミッタにかかる電圧を変更す
ることができる。又、トランジスタQ4,Q5は、カレ
ントミラー回路を形成しているので、トランジスタQ5
のベースにかかる電圧はトランジスタQ4によって定め
られ一定となる。よって、トランジスタQ5のベース・
エミッタ間電圧を変更することができるので、トランジ
スタQ5を流れるエミッタ電流を調整することができ
る。
According to the stabilized DC power supply circuit having such a configuration, the voltage applied to the emitter of the transistor Q5 can be changed by connecting or disconnecting the switches 6 and 7. Since the transistors Q4 and Q5 form a current mirror circuit, the transistor Q5
The voltage applied to the base of is fixed by the transistor Q4. Therefore, the base of transistor Q5
Since the voltage between the emitters can be changed, the emitter current flowing through the transistor Q5 can be adjusted.
【0028】このように、トランジスタQ5を流れるエ
ミッタ電流を調整することによって、アンプ2からトラ
ンジスタQ2のベースに流れる電流を調整することがで
きる。このとき、図3、図4のように、入出力端子間電
圧差の値及び入力電流値がスイッチ5によって出力飽和
防止回路3''をONにしたときの値とOFFにしたとき
の値の間の値となる。よって、トランジスタQ5に接続
する抵抗R3,R4を変えることで、出力端子OUTに
かかる電圧が3Vで安定するまでに消費する無効電力が
小さくなるように調整することができる。
As described above, by adjusting the emitter current flowing through the transistor Q5, the current flowing from the amplifier 2 to the base of the transistor Q2 can be adjusted. At this time, as shown in FIGS. 3 and 4, the value of the voltage difference between the input and output terminals and the input current value are different between the value when the output saturation prevention circuit 3 ″ is turned on by the switch 5 and the value when it is turned off. It becomes a value between. Therefore, by changing the resistors R3 and R4 connected to the transistor Q5, the reactive power consumed until the voltage applied to the output terminal OUT stabilizes at 3V can be adjusted to be small.
【0029】本発明の第3の実施形態について、図面を
参照して説明する。図5は、本実施形態で使用する直流
安定化電源回路の回路図である。尚、本実施形態で使用
する直流安定化電源回路において、第1の実施形態で使
用されている直流安定化電源回路内のものと同様の目的
で使用される回路部は、図1に示した記号と同じ記号を
付し、その詳細な説明は省略する。
A third embodiment of the present invention will be described with reference to the drawings. FIG. 5 is a circuit diagram of the stabilized DC power supply circuit used in this embodiment. In the stabilized DC power supply circuit used in this embodiment, the circuit section used for the same purpose as that in the stabilized DC power supply circuit used in the first embodiment is shown in FIG. The same symbols as the symbols are given, and detailed description thereof is omitted.
【0030】本実施形態で使用される直流安定化電源回
路は、第1の実施形態における直流安定化電源回路にお
いて、出力電圧が安定状態にあるとき、入力端子INに
かかる入力電圧が低下したか否かを監視するとともに、
その入力電圧が低下すると、スイッチ5をOFFにする
入力電圧監視回路4が設けられる。
The DC stabilized power supply circuit used in the present embodiment is the same as the DC stabilized power supply circuit in the first embodiment. When the output voltage is stable, is the input voltage applied to the input terminal IN lowered? While monitoring whether or not
An input voltage monitoring circuit 4 is provided to turn off the switch 5 when the input voltage drops.
【0031】このような構成の直流安定化電源回路の入
力端子に接続される電源が、例えば携帯型電話機などの
電気電子機器に用いられる2次電池であり、長期にわた
って使用したためにその出力電圧が低くなった電源であ
るとき、入力端子INにかかる入力電圧が低くなったこ
とを、入力電圧監視回路4によって検知される。このよ
うに、入力電圧監視回路4で入力端子に印加される入力
電圧が低くなったことを検知すると、スイッチ5を開放
するように入力電圧監視回路4によって制御される。そ
のため、出力飽和防止回路3’が前記直流安定化電源回
路から切断された状態となる。
The power supply connected to the input terminal of the DC stabilized power supply circuit having such a structure is, for example, a secondary battery used in electric and electronic equipment such as a mobile phone, and the output voltage thereof is long-term use. When the power source is lowered, the input voltage monitoring circuit 4 detects that the input voltage applied to the input terminal IN is lowered. In this way, when the input voltage monitoring circuit 4 detects that the input voltage applied to the input terminal is low, the input voltage monitoring circuit 4 controls the switch 5 to open. Therefore, the output saturation prevention circuit 3'is in a state of being disconnected from the DC stabilized power supply circuit.
【0032】よって、出力飽和防止回路3’が接続され
た状態において、その入出力端子間電圧差が大きいため
に出力端子OUTに充分な出力電圧が表れないような状
態のときであっても、上記のように出力飽和防止回路
3’を直流電源安定化回路から切断して入出力端子間電
圧差を下げることによって、出力端子OUTに充分な出
力電圧がかかるようにすることができる。
Therefore, even when the output saturation prevention circuit 3'is connected, even when the output terminal OUT does not show a sufficient output voltage due to a large voltage difference between its input and output terminals, As described above, by disconnecting the output saturation prevention circuit 3'from the DC power supply stabilization circuit to reduce the voltage difference between the input and output terminals, a sufficient output voltage can be applied to the output terminal OUT.
【0033】本発明の直流安定化電源回路は、出力端子
にかかる電圧が安定状態になったとき、出力飽和防止回
路内に設けられたスイッチを開放状態にして、出力飽和
防止回路をOFFの状態にすることによって、トランジ
スタの制御電極を流れる電流を大きくするとともに、そ
第1電極及び第2電極間の電圧を低くして、入出力端
子間電圧差を小さくすることができるので、出力電圧が
安定状態の時に出力飽和防止回路がONの状態のままで
使用されるときより消費される電力を抑制することがで
きる。
In the stabilized direct current power supply circuit of the present invention , when the voltage applied to the output terminal becomes stable, the switch provided in the output saturation prevention circuit is opened and the output saturation prevention circuit is turned off. By increasing the current flowing through the control electrode of the transistor, the voltage between the first electrode and the second electrode of the transistor can be lowered, and the voltage difference between the input and output terminals can be reduced. It is possible to suppress power consumption more than when the output saturation prevention circuit is used in the ON state in the stable state.
【0034】本発明の直流安定化電源回路は、入力電圧
監視回路で入力端子に印加される入力電圧が低くなった
ことを検知し、スイッチ手段を制御することによって、
出力飽和防止回路をOFFの状態とする。よって、接続
される電源が2次電池であり、長期にわたって使用した
ためにその出力電圧が低くなった電源が入力端子に接続
されて、入力端子にかかる電圧が低下したとき、出力飽
和防止回路を直流電源安定化回路から切断して入出力端
子間電圧差を下げることによって、出力端子に充分な出
力電圧がかかるようにすることができる。
In the stabilized DC power supply circuit of the present invention , the input voltage monitoring circuit detects that the input voltage applied to the input terminal has become low, and controls the switch means.
The output saturation prevention circuit is turned off. Therefore, when the power supply to be connected is a secondary battery and the power supply whose output voltage has become low due to long-term use is connected to the input terminal and the voltage applied to the input terminal drops, the output saturation prevention circuit is set to DC. By disconnecting from the power supply stabilizing circuit to reduce the voltage difference between the input and output terminals, a sufficient output voltage can be applied to the output terminal.
【0035】本発明の直流安定化電源回路は、第4トラ
ンジスタを流れる電流を調整することによって、差動増
幅回路から流れる第2トランジスタの制御電極を流れる
電流を調整することができるので、第1トランジスタ
流れる電流及び第1トランジスタの第1電極及び第2電
極間の電圧を調整して、出力端子にかかる電圧が安定状
態になるまで直流安定化電源回路で消費される無効電力
を最小限に抑制することができる。
The DC stabilized power supply circuit of the present invention can adjust the current flowing through the fourth transistor to adjust the current flowing through the control electrode of the second transistor flowing from the differential amplifier circuit. because, the first transistor
The flowing current and the first electrode and the second electrode of the first transistor.
By adjusting the voltage between the electrodes, it is possible to minimize the reactive power consumed by the DC stabilized power supply circuit until the voltage applied to the output terminal becomes stable.
【図面の簡単な説明】[Brief description of drawings]
【図1】第1の実施形態で使用する直流安定化電源回路
の内部構造を示す回路図。
FIG. 1 is a circuit diagram showing an internal structure of a stabilized DC power supply circuit used in a first embodiment.
【図2】第2の実施形態で使用する直流安定化電源回路
の内部構造を示す回路図。
FIG. 2 is a circuit diagram showing an internal structure of a stabilized DC power supply circuit used in a second embodiment.
【図3】出力電流と入出力端子間電圧差との関係を示す
グラフ。
FIG. 3 is a graph showing the relationship between the output current and the voltage difference between the input and output terminals.
【図4】入力電圧と入力バイアス電流の関係を示すグラ
フ。
FIG. 4 is a graph showing a relationship between an input voltage and an input bias current.
【図5】第3の実施形態で使用する直流安定化電源回路
の内部構造を示す回路図。
FIG. 5 is a circuit diagram showing an internal structure of a stabilized DC power supply circuit used in a third embodiment.
【図6】従来の直流安定化電源回路の内部構成を示す回
路図。
FIG. 6 is a circuit diagram showing an internal configuration of a conventional DC stabilized power supply circuit.
【図7】従来の直流安定化電源回路の内部構成を示すブ
ロック図。
FIG. 7 is a block diagram showing an internal configuration of a conventional DC stabilized power supply circuit.
【符号の説明】[Explanation of symbols]
1 基準電圧回路 2 アンプ 3 出力飽和防止回路 4 入力電圧監視回路 5,6,7 スイッチ 100 駆動回路 101 電流制限回路 1 Reference voltage circuit 2 amplifier 3 Output saturation prevention circuit 4 Input voltage monitoring circuit 5,6,7 switch 100 drive circuit 101 Current limiting circuit
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G05F 1/445,1/56,1/613 G05F 1/618 ─────────────────────────────────────────────────── ─── Continuation of the front page (58) Fields surveyed (Int.Cl. 7 , DB name) G05F 1 / 445,1 / 56,1 / 613 G05F 1/618

Claims (6)

    (57)【特許請求の範囲】(57) [Claims]
  1. 【請求項1】 直流電圧が入力される入力端子と、直流
    電圧を出力する出力端子と、前記入力端子に入力電極が
    接続されるとともに前記出力端子に出力電極が接続され
    たトランジスタと、前記出力端子にかかる電圧を分圧し
    た電圧を前記トランジスタの制御電極に負帰還して前記
    トランジスタを流れる電流量を調整するトランジスタ制
    御回路と、前記トランジスタを流れる電流が所定値以上
    になったとき前記トランジスタを流れる電流量を抑制す
    る出力飽和防止回路と有し、入力された直流電圧を安定
    化して出力する直流安定化電源回路において、 前記出力飽和防止回路をON/OFFするスイッチ手段
    を、該出力飽和防止回路内に設け、 前記出力端子から出力される電圧が安定状態まで立ち上
    がるときに、前記スイッチ手段をONとして出力飽和防
    止回路をONの状態にするとともに、 前記出力端子から出力される電圧が安定状態となったと
    きに、前記スイッチ手段をOFFとして前記出力飽和防
    止回路をOFFの状態にして無効電流を低減することを
    特徴とする直流安定化電源回路。
    1. An input terminal for receiving a DC voltage, an output terminal for outputting a DC voltage, a transistor having an input electrode connected to the input terminal and an output electrode connected to the output terminal, and the output. A transistor control circuit that adjusts the amount of current flowing through the transistor by negatively feeding back a voltage obtained by dividing the voltage applied to the terminal to the control electrode of the transistor, and the transistor when the current flowing through the transistor exceeds a predetermined value. In a stabilized DC power supply circuit which has an output saturation prevention circuit for suppressing the amount of flowing current and stabilizes and outputs an input DC voltage, switch means for turning ON / OFF the output saturation prevention circuit is provided. provided in the circuit, when the voltage output from the output terminal rises to a stable state, leaving the switch means as oN Decreases with the saturation preventing circuit state to ON, when the voltage output from the output terminal becomes a stable state, the reactive current and the output saturation prevention circuit said switching means is turned OFF in the OFF state A stabilized DC power supply circuit characterized by:
  2. 【請求項2】 直流電圧が入力される入力端子と、 直流電圧を出力する出力端子と、 前記入力端子に第1電極が接続されるとともに、前記出
    力端子に第2電極が接続される第1トランジスタと、 前記出力端子にかかる電圧を分圧する抵抗から成る分圧
    回路と、 該分圧回路から与えられる電圧を所定の基準電圧と比較
    し増幅した電圧を出力する差動増幅回路と、 前記第1トランジスタの制御電極第2電極が接続され
    るとともに、前記差動増幅回路の出力側に制御電極が接
    続され、更にその第1電極第1電圧に接続された前記
    第1トランジスタと逆極性の第2トランジスタと、 前記出力端子に第1電極が接続されるとともに前記第1
    トランジスタの制御電極に制御電極が接続された前記第
    1トランジスタと同一極性の第3トランジスタと、 前記差動増幅回路の出力側に第2電極が接続されるとと
    もに、第1電極が前記 第1電圧に接続された前記第2ト
    ランジスタと同一極性の第4トランジスタと、 該第4トランジスタとカレントミラー回路を構成すると
    ともに、第1電極が前記第1電圧に接続され、そのカレ
    ントミラー回路の入力側トランジスタとして動作する
    記第2トランジスタと同一極性の第5トランジスタと、 前記第3トランジスタの第2電極と、前記第5トランジ
    スタの第2電極との間に接続されるスイッチ手段とを有
    し、 該スイッチ手段が、前記第3トランジスタと前記第4
    ランジスタと前記第5トランジスタとから構成される出
    力飽和防止回路のON/OFF動作を行い、 前記出力端子から出力される電圧が安定状態まで立ち上
    がるときに、前記スイッチ手段をONとして、前記出力
    飽和防止回路をONの状態にするとともに、 前記出力端子から出力される電圧が安定状態となったと
    きに、前記スイッチ手段をOFFとして、前記出力飽和
    防止回路をOFFの状態にして無効電流を低減すること
    を特徴とする直流安定化電源回路。
    2. An input terminal for inputting a DC voltage, an output terminal for outputting a DC voltage, a first electrode connected to the input terminal, and a second electrode connected to the output terminal . a transistor, a voltage divider circuit comprising a voltage from the frequency pressure resistance according to the output terminal, a differential amplifier circuit for outputting a comparison amplified voltage a voltage applied from voltage dividing circuit with a predetermined reference voltage, the first together with a second electrode connected to the control electrode of the first transistor, the differential control electrode on the output side of the amplifier circuit is connected, which is further connected a first electrode to the first voltage the
    Wherein a second transistor of the first transistor and the opposite polarity, together with the first electrode is connected to the output terminal first
    The control electrode of the transistor is connected to the control electrode .
    1 and the third transistor of the same polarity as the transistor, the with a second electrode connected to the output side of the differential amplifier circuit, the second bets first electrode connected to the first voltage
    A fourth transistor of the same polarity and transistors, as well as constituting the fourth transistor and the current mirror circuit, a first electrode connected to the first voltage, before operating as an input side transistor of the current mirror circuit
    Note that it has a fifth transistor having the same polarity as the second transistor, a second electrode of the third transistor, and switch means connected between the second electrode of the fifth transistor, and the switch means, When the output saturation prevention circuit including the third transistor, the fourth transistor, and the fifth transistor is turned on / off, and the voltage output from the output terminal rises to a stable state, the switch means is provided. as oN, while the output saturation prevention circuit state to oN, when the voltage output from the output terminal becomes a stable state, the switch means as OFF, the output saturation prevention circuit OFF state A stabilized direct current power supply circuit characterized by reducing the reactive current .
  3. 【請求項3】 直流電圧が入力される入力端子と、直流3. An input terminal to which a DC voltage is input, and a DC
    電圧を出力する出力端子と、前記入力端子に入力電極がAn output terminal that outputs a voltage and an input electrode on the input terminal
    接続されるとともに前記出力端子に出力電極が接続されAnd the output electrode is connected to the output terminal
    たトランジスタと、前記出力端子にかかる電圧を分圧しVoltage between the transistor and the output terminal
    た電圧を前記トランジスタの制御電極に負帰還して前記The negative voltage to the control electrode of the transistor
    トランジスタを流れる電流量を調整するトランジスタ制Transistor control that adjusts the amount of current flowing through the transistor
    御回路と、前記トランジスタを流れる電流が所定値以上The current flowing through the control circuit and the transistor is above a specified value.
    になったとき前記トランジスタを流れる電流量を抑制すSuppresses the amount of current flowing through the transistor when
    る出力飽和防止回路と有し、入力された直流電圧を安定It has an output saturation prevention circuit that stabilizes the input DC voltage.
    化して出力する直流安定化電源回路において、In the stabilized DC power supply circuit that outputs after converting, 前記出力飽和防止回路内に、In the output saturation prevention circuit, 該出力飽和防止回路をON/OFFするスイッチ手段Switch means for turning on / off the output saturation prevention circuit
    と、When, 該出力飽和防止回路内を流れる電流を調整する電流調整Current adjustment for adjusting the current flowing in the output saturation prevention circuit
    回路と、を設け、And a circuit, 前記出力端子から出力される電圧が安定状態まで立ち上The voltage output from the output terminal rises to a stable state.
    がるときに、前記スイッチ手段をONとして出力飽和防When this happens, the switch means is turned on to prevent output saturation.
    止回路をONの状態にするとともに、While turning on the stop circuit, 前記出力端子から出力される電圧が安定状態となったとWhen the voltage output from the output terminal becomes stable
    きに、前記スイッチ手段をOFFとして前記出力飽和防First, the switch means is turned off to prevent the output saturation.
    止回路をOFFの状態にすることを特徴とする直流安定DC stability characterized by turning off the stop circuit
    化電源回路。Power circuit.
  4. 【請求項4】 直流電圧が入力される入力端子と、4. An input terminal to which a DC voltage is input, 直流電圧を出力する出力端子と、An output terminal that outputs a DC voltage, 前記入力端子に第1電極が接続されるとともに、前記出While the first electrode is connected to the input terminal,
    力端子に第2電極が接続される第1トランジスタと、A first transistor having a second electrode connected to the force terminal, 前記出力端子にかかる電圧を分圧する抵抗から成る分圧A voltage divider composed of a resistor for dividing the voltage applied to the output terminal
    回路と、Circuit, 該分圧回路から与えられる電圧を所定の基準電圧と比較Compare the voltage supplied from the voltage divider circuit with a predetermined reference voltage
    し増幅した電圧を出力する差動増幅回路と、And a differential amplifier circuit that outputs the amplified voltage, 前記第1トランジスタの制御電極に第2電極が接続されThe second electrode is connected to the control electrode of the first transistor.
    るとともに、前記差動増幅回路の出力側に制御電極が接In addition, the control electrode is connected to the output side of the differential amplifier circuit.
    続され、更にその第1電極が第1電圧に接続された前記And a first electrode of which is connected to a first voltage
    第1トランジスタと逆極性の第2トランジスタと、A second transistor having a polarity opposite to that of the first transistor; 前記出力端子に第1電極が接続されるとともに前記第1The first electrode is connected to the output terminal and the first electrode is connected to the first electrode.
    トランジスタの制御電極に制御電極が接続された前記第The control electrode of the transistor is connected to the control electrode.
    1トランジスタと同一極性の第3トランジスタと、A third transistor having the same polarity as one transistor, 前記差動増幅回路の出力側に第2電極が接続されるととWhen the second electrode is connected to the output side of the differential amplifier circuit,
    もに、第1電極が前記第1電圧に接続された前記第2トAt the same time, the second electrode whose first electrode is connected to the first voltage is
    ランジスタと同一極性の第4トランジスタと、A fourth transistor of the same polarity as the transistor, 該第4トランジスタとカレントミラー回路を構成するとIf a current mirror circuit is constructed with the fourth transistor
    ともに、第1電極が前記第1電圧に接続され、そのカレIn both cases, the first electrode is connected to the first voltage,
    ントミラー回路の入力側トランジスタとして動作する前Before operating as the input side transistor of the front-mirror circuit
    記第2トランジスタと同一極性の第5トランジスタと、A fifth transistor having the same polarity as the second transistor, 前記第3トランジスタの第2電極と、前記第5トランジThe second electrode of the third transistor and the fifth transistor
    スタの第2電極との間に接続されるスイッチ手段と、Switch means connected between the second electrode of the star and 前記第4トランジスタの第1電極と前記第1電圧との間Between the first electrode of the fourth transistor and the first voltage
    に設けられる電流調整回路と、A current adjusting circuit provided in を有し、Have 前記スイッチ手段が、前記第3トランジスタと前記第4The switch means includes the third transistor and the fourth transistor.
    トランジスタと前記第5トランジスタとから構成されるComprised of a transistor and the fifth transistor
    出力飽和防止回路のON/OFF動作を行うとともに、ON / OFF operation of the output saturation prevention circuit, 前記電流調整回路が前記第4トランジスタを流れる電流Current flowing through the fourth transistor by the current adjusting circuit
    を調整し、Adjust 前記出力端子から出力される電圧が安定状態まで立ち上The voltage output from the output terminal rises to a stable state.
    がるときに、前記スイッチ手段をONとして、前記出力When turning on, the switch means is turned on to output the output.
    飽和防止回路をONの状態にするとともに、While turning on the saturation prevention circuit, 前記出力端子から出力される電圧が安定状態となったとWhen the voltage output from the output terminal becomes stable
    きに、前記スイッチ手The switch hand 段をOFFとして、前記出力飽和Turn off the stage to saturate the output
    防止回路をOFFの状態にする特徴とする直流安定化電DC stabilizing power supply characterized by turning off the protection circuit
    源回路。Source circuit.
  5. 【請求項5】 前記電流調整回路が、 複数の抵抗と複数
    のスイッチによって構成され、この複数のスイッチを切
    り換えて、前記第4トランジスタの第1電極にかかる電
    圧を変更することによって、該第4トランジスタの制御
    電極及び第1電極間の電圧を変更して該第4トランジス
    タを流れる電流を調整することを特徴とする請求項4
    記載の直流安定化電源回路。
    Wherein said current adjusting circuit is constituted by a plurality of resistors and a plurality of switches, by switching the plurality of switches, by changing the voltage applied to the first electrode of the fourth transistor, the fourth Control of transistor
    The voltage between the electrode and the first electrode is changed to change the fourth transistor.
    The regulated DC power supply circuit according to claim 4 , wherein a current flowing through the controller is adjusted.
  6. 【請求項6】 前記入力端子にかかる電圧が低下したと
    き、前記出力飽和防止回路をOFFにするために前記ス
    イッチ手段を制御する入力電圧監視回路を有することを
    特徴とする請求項1〜請求項5のいずれかに記載の直流
    安定化電源回路。
    When 6. A voltage applied to the input terminals is lowered, claims 1, characterized in that it comprises an input voltage monitoring circuit for controlling said switching means to the OFF the output saturation prevention circuit 5. The stabilized DC power supply circuit according to any one of 5 above.
JP02472699A 1999-02-02 1999-02-02 DC stabilized power supply circuit Expired - Fee Related JP3476064B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02472699A JP3476064B2 (en) 1999-02-02 1999-02-02 DC stabilized power supply circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02472699A JP3476064B2 (en) 1999-02-02 1999-02-02 DC stabilized power supply circuit

Publications (2)

Publication Number Publication Date
JP2000222050A JP2000222050A (en) 2000-08-11
JP3476064B2 true JP3476064B2 (en) 2003-12-10

Family

ID=12146171

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02472699A Expired - Fee Related JP3476064B2 (en) 1999-02-02 1999-02-02 DC stabilized power supply circuit

Country Status (1)

Country Link
JP (1) JP3476064B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1542357B1 (en) * 2003-12-12 2006-11-29 Freescale Semiconductor, Inc. A power amplifier module and a time division multiple access radio

Also Published As

Publication number Publication date
JP2000222050A (en) 2000-08-11

Similar Documents

Publication Publication Date Title
US5307025A (en) Audio power amplifier with noise prevention at turn-on and turn-off
JP3526267B2 (en) Stabilized power supply circuit
US7102440B2 (en) High output current wideband output stage/buffer amplifier
US5537081A (en) No turn-on pop noise amplifier
EP0468760A1 (en) Amplifier having two operating modes
JP3263418B2 (en) Power circuit
US4321554A (en) Time-delayed, variable output current limiting means for power amplifiers
JP3476064B2 (en) DC stabilized power supply circuit
JP3323998B2 (en) Power supply
US5410242A (en) Capacitor and resistor connection in low voltage current source for splitting poles
US4105944A (en) Quiescent biasing of r-f power transistors for other than class A operation
US8610484B2 (en) Bipolar transistor anti-saturation clamp using auxiliary bipolar stage, and method
JP2001504300A (en) Subscriber line interface circuit
JPH0712128B2 (en) amplifier
US4764733A (en) Asymmetrical dual input amplifier
JPH1097328A (en) Stabilized power circuit and power unit using the same
JP3425961B2 (en) Control circuit device
US5627890A (en) Telephone line interface circuit
JP3423694B2 (en) Circuit device for stabilizing the operating point of a transistor
CN209805958U (en) active dummy load circuit and electronic equipment
JP2905671B2 (en) Stabilized power supply circuit
JP3338274B2 (en) Power amplifier circuit
JP2834929B2 (en) Amplifier circuit
US4799027A (en) Low-frequency amplifier
JP2555789Y2 (en) Constant voltage power supply circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130926

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees