JP3475036B2 - テレビジョン受像機のドーミング防止回路 - Google Patents

テレビジョン受像機のドーミング防止回路

Info

Publication number
JP3475036B2
JP3475036B2 JP04879497A JP4879497A JP3475036B2 JP 3475036 B2 JP3475036 B2 JP 3475036B2 JP 04879497 A JP04879497 A JP 04879497A JP 4879497 A JP4879497 A JP 4879497A JP 3475036 B2 JP3475036 B2 JP 3475036B2
Authority
JP
Japan
Prior art keywords
proportional
voltage
signal
detection signal
television receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP04879497A
Other languages
English (en)
Other versions
JPH10248022A (ja
Inventor
吉邦 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP04879497A priority Critical patent/JP3475036B2/ja
Publication of JPH10248022A publication Critical patent/JPH10248022A/ja
Application granted granted Critical
Publication of JP3475036B2 publication Critical patent/JP3475036B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Picture Signal Circuits (AREA)
  • Television Receiver Circuits (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明はテレビジョン受像機の
ドーミング防止回路に関し、特にたとえば出力映像の高
輝度部が所定面積以上存在することを示す高輝度検出信
号に基づいて出力映像の輝度を制御する、テレビジョン
受像機のドーミング防止回路に関する。
【0002】
【従来の技術】従来のこの種のカラーテレビジョン受像
機のドーミング防止回路の一例が、平成7年9月13日
付で出願公告された特公平7−85573号公報[H0
4N5/14,5/16,5/59]に開示されてい
る。この従来技術は、輝度信号に基づいてCRTに表示
される映像の高輝度部を検出し、その高輝度部が所定面
積以上のとき輝度レベルを徐々に下げることによって、
ドーミングを防止しようとするものである。
【0003】
【発明が解決しようとする課題】しかし、ドーミングの
起こり易さは電子ビームの大きさに比例する一方で、電
子ビームは図6に示すようにカソード電圧すなわち輝度
信号に対してガンマ特性を有するため、輝度信号を検出
する方法ではドーミングを確実に防止することはできな
かった。
【0004】
【課題を解決するための手段】この発明に従うテレビジ
ョン受像機のドーミング防止回路は、出力映像の高輝度
部が所定面積以上存在することを示す高輝度検出信号に
基づいて出力映像の輝度を制御するテレビジョン受像機
のドーミング防止回路において、受像管の導電膜から電
子ビームに比例する比例電流を取り出す取出手段、およ
び比例電流に基づいて高輝度検出信号を生成する生成手
段を備え、取出手段は導電膜とアースとの間に介挿され
た抵抗を含み、生成手段は、比例電流に対応する比例電
圧を生成する比例電圧生成手段、および比例電圧に基づ
いて高輝度検出信号を生成する信号生成手段を含み、比
例電圧生成手段は、抵抗の端子電圧を検出する端子電圧
検出手段、および端子電圧にバイアス電圧を印加して比
例電圧を生成する印加手段を含むことを特徴とする
【0005】
【課題を解決するための手段】この発明は、出力映像の
高輝度部が所定面積以上存在することを示す高輝度検出
信号に基づいて出力映像の輝度を制御するテレビジョン
受像機のドーミング防止回路において、受像管の導電膜
から電子ビームに比例する比例電流を取り出す取出手
段、および比例電流に基づいて高輝度検出信号を生成す
る生成手段を備えることを特徴とする、テレビジョン受
像機のドーミング防止回路である。
【0006】
【作用】たとえばCRTの導電膜とアースとの間に抵抗
が介挿され、これによって電子ビームに比例する比例電
流が取り出される。この比例電流がそれに応じた比例電
圧に変換され、この比例電圧に基づいて高輝度検出信号
が生成される。すなわち、CRTから出力される映像の
高輝度部が所定面積以上のとき高輝度検出信号が得られ
る。たとえばコントラストコントロール回路は、この高
輝度検出信号に従って輝度レベルを調整し、これによっ
てドーミングが防止される。
【0007】
【発明の効果】この発明によれば、電子ビームに比例す
る比例電流に基づいて高輝度検出信号が生成されるた
め、電子ビームの大きさに比例して発生するドーミング
を確実に防止することができる。この発明の上述の目
的,その他の目的,特徴および利点は、図面を参照して
行う以下の実施例の詳細な説明から一層明らかとなろ
う。
【0008】
【実施例】図1を参照して、この実施例のテレビジョン
受像機10は輝度信号および色信号を受けRGB信号を
生成する集積回路12を含む。集積回路12において
は、色復調回路14が色信号を復調して色差信号を生成
し、コントラストコントロール回路16が輝度信号のコ
ントラストを調整する。色差信号およびコントラストが
調整された輝度信号はRGBマトリクス回路18に与え
られ、これによってRGB信号が生成される。このRG
B信号は、ブライトコントロール回路20に与えられ、
これによってブライトが調整されたRGB信号が得られ
る。ドライブ回路22はブライトが調整されたRGB信
号に応じてカソード電圧を制御し、RGB信号に比例し
た電子ビームを放出する。これによって、所望の映像が
CRT24に表示される。
【0009】このとき、電子ビームに比例しかつ平滑さ
れたビーム電流がフライバックトランス26の2次側で
得られ、そのビーム電流に従って、ブライトコントロー
ル回路20およびコントラストコントロール回路16の
それぞれが、ブライトおよびコントラストを調整する。
詳しく説明すると、大きな電子ビームが放出されると、
電源VCCからフライバックトランス26の2次側に、コ
ンデンサCによって平滑された大きなビーム電流が流れ
る。このため、抵抗R1とフライバックトランス26と
の接続点の電位が低下し、その電圧低下に応答してブラ
イトコントロール回路20およびコントラストコントロ
ール回路16がブライトレベルおよびコントラストレベ
ルを急速に低下させる。これによっていわゆるABL(A
utomaticBright Level)制御およびACL(Automatic Co
ntrast Level)制御が実行される。
【0010】コントラストコントロール回路16にはま
た、ドーミング防止回路27に含まれる制御信号発生回
路28から出力された制御信号も与えられる。すなわ
ち、CRT24の画面上に所定面積以上の高輝度部が発
生した場合、制御信号発生回路28は第2比較器36か
らの高輝度検出信号を受け、レベルが緩やかに低下する
制御信号を出力する。コントラストコントロール回路1
6はその制御信号に従ってコントラストを低減させ、こ
れによってドーミングが防止される。
【0011】高輝度検出信号は、CRT24の導電膜2
4aから取り出されるかつ電子ビームに比例する比例電
流に基づいて生成される。すなわち、電子ビームが放出
されると、アースから導電膜24aに向かって流れる比
例電流が電流取出およびI−V変換回路30によって取
り出され、かつその比例電流がそれに対応する比例電圧
に変換される。CRT24に、図2(A)に示すように
一部に高輝度部を含む映像が表示されると、電流取出お
よびI−V変換回路30から図2(B)に実線で示すよ
うに変化する比例電圧が出力される。その比例電圧は、
第1比較器32によって図2(B)において破線で示す
第1基準電圧Vf1 と比較される。第1比較器30は、
比例電圧≧Vf1 のときハイレベルとなり、比例電圧<
Vf1 のときローレベルとなる第1比較信号を出力する
ため、この例では第1比較信号は図2(C)に示すよう
に変化する。
【0012】充放電回路34は第1比較信号がハイレベ
ルのとき緩やかに充電を行い、第1比較信号がローレベ
ルのとき急速に放電を行う。このため、充放電回路34
からは図2(D)に実線で示す電圧信号が出力され、そ
れが第2比較器36で図2(E)に破線で示す第2基準
電圧Vf2 と比較される。第2比較器36もまた、充放
電回路出力≧Vf2 のときハイレベルとなり、充放電回
路出力<Vf2 のときローレベルとなる第2比較信号を
出力するため、第2比較信号は図2(E)に示すように
変化する。
【0013】図2(D)および(E)からわかるよう
に、高輝度部が検出される毎に充放電回路34の出力が
低下し、高輝度部が所定面積以上であると判明した時
点、すなわち図2(A)および図2(B)に示す映像信
号S5が走査された時点で、充放電回路34の出力電圧
が基準電圧Vf2 を下回り、第2比較器36はローレベ
ルの第2比較信号を高輝度検出信号として出力する。制
御信号発生回路28は図4(A)に示す第2比較信号に
対して図4(B)に示すような制御信号を発生する。す
なわち、第2比較信号がローレベルとなった時点で出力
レベルを徐々に低下させ、第2比較信号がローレベルか
らハイレベルに戻ると出力レベルを急速に立ち上げる。
【0014】ドーミングは高輝度部が現れると直ちに発
生するのではなく、高輝度部が同じ位置に所定時間以上
存在したときに突然現れるものであるため、このように
徐々に低下する制御信号によってコントラストを低下さ
せることによって、映像に視覚上不自然な輝度変化を与
えることなくドーミングを防止することができる。ま
た、高輝度部が消滅したときは映像全体の内容が切り換
わっているため、制御信号を急速に立ち上げても視覚上
不自然を感じることはない。
【0015】垂直変調電圧作成回路38は、図3(A)
に示すような1V周期の鋸波電圧を有する垂直パルスに
基づいて、図3(B)に示すようなパラボラ波電圧を生
成する。また、水平変調電圧作成回路40は、図3
(C)に示すように1H周期で立ち上がる水平パルスに
基づいて、図3(D)に示すような、正弦波の所定レベ
ル以上をスライスした電圧を出力する。垂直変調電圧作
成回路38および水平変調電圧作成回路40のそれぞれ
で作成された電圧は、加算器42で互いに加算され、こ
れによって図3(E)に示すような第1基準電圧Vf1
が得られる。これによって、ドーミングの発生し易い画
面の周辺において高輝度部の検出感度を高めることがで
きる。
【0016】電流取出およびI−V変換回路30は図5
に示すように構成される。CRT24の導電膜24aと
アースとの間には抵抗R2が介挿され、導電膜24aと
抵抗R2との接続点にトランジスタT1のベースが接続
される。トランジスタT1のコレクタは抵抗R4を介し
て+10Vの電圧源に接続され、エミッタは抵抗R3を
介して−10Vの電圧源に接続される。トランジスタT
1のコレクタはまた、コレクタが抵抗R6を介して+1
0Vの電圧源に接続されかつエミッタが抵抗R5を介し
てアースされたトランジスタT2のベースに接続され
る。また、トランジスタT2のコレクタはトランジスタ
T3のベースと接続される。トランジスタT3のコレク
タは+10Vの電圧源と接続され、エミッタは、抵抗R
7を介してアースされるとともに、直接第1比較器と接
続される。
【0017】CRT24において電子ビームが放出され
ると、それに比例した比例電流がアースから導電膜24
aに流れる。この比例電流に従って抵抗R2の端子電圧
すなわちトランジスタT1のベース電圧が低下し、トラ
ンジスタT1のコレクタ電圧がベース電圧に応じて上昇
する。具体的には、抵抗R3およびR4はたとえばR
3:R4=6:4の抵抗比をもっており、抵抗R2に比
例電流が流れないとき、すなわちトランジスタT1のベ
ース電圧が0Vのときでも、トランジスタT1のコレク
タに正電圧が現れる。抵抗R2に比例電流が流れたとき
は、トランジスタT1のコレクタにはベース電圧が0V
のときよりも大きな正電圧が現れる。つまり、トランジ
スタT1のベース電圧が図示するようにグランドレベル
からパルス状に立ち下がると、トランジスタT1のコレ
クタには、図示するようにグランドレベルよりも正の領
域でパルス状に立ち上がる電圧が得られる。
【0018】このコレクタ電圧はトランジスタT2のベ
ースに与えられるが、トランジスタT2のエミッタは抵
抗R5を介してアースされているため、トランジスタT
2のコレクタには、ベース電圧の変化に応じてグランド
レベルより正の領域でパルス状に立ち下がる電圧が現れ
る。この電圧は、トランジスタT3でインピーダンス変
換された後、トランジスタT3のエミッタから比例電圧
として第1比較器32に出力される。このようにしてト
ランジスタT1のベース電圧に所定のバイアス電圧が印
加された比例電圧が、第1比較器32の比較に用いられ
る。
【0019】この実施例によれば、電子ビームに比例す
る電流に基づいて高輝度検出信号を生成するようにした
ため、ドーミングの発生を確実に防止することができ
る。なお、集積回路12としては、ソニー株式会社製の
集積回路“CXA2025AS”を用いることができ
る。
【図面の簡単な説明】
【図1】この発明の一実施例を示すブロック図である。
【図2】図1実施例の動作の一部を示すタイミング図で
ある。
【図3】図1実施例の動作の他の一部を示すタイミング
図である。
【図4】図1実施例の動作のその他の一部を示すタイミ
ング図である。
【図5】電流取出およびI−V変換回路を示す回路図で
ある。
【図6】カソード電圧に対するビーム電圧特性を示すグ
ラフである。
【符号の説明】
10 …テレビジョン受像機 16 …コントラストコントロール回路 24 …CRT 24a …導電膜 27 …ドーミング防止回路 28 …高輝度検出信号発生回路 30 …電流取出およびI−V変換回路 32 …第1比較器 34 …充放電回路 36 …第2比較器
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/14 - 5/217 H04N 5/66 - 5/74 H04N 5/57 - 5/59 G09G 1/00 G09G 5/00 - 5/42

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】出力映像の高輝度部が所定面積以上存在す
    ることを示す高輝度検出信号に基づいて前記出力映像の
    輝度を制御するテレビジョン受像機のドーミング防止回
    路において、 受像管の導電膜から電子ビームに比例する比例電流を取
    り出す取出手段、および 前記比例電流に基づいて前記高輝度検出信号を生成する
    生成手段を備え 前記取出手段は前記導電膜とアースとの間に介挿された
    抵抗を含み、 前記生成手段は、前記比例電流に対応する比例電圧を生
    成する比例電圧生成手段、および前記比例電圧に基づい
    て前記高輝度検出信号を生成する信号生成手段を含み、 前記比例電圧生成手段は、前記抵抗の端子電圧を検出す
    る端子電圧検出手段、および前記端子電圧にバイアス電
    圧を印加して前記比例電圧を生成する印加手段を含む
    とを特徴とする、テレビジョン受像機のドーミング防止
    回路。
  2. 【請求項2】前記信号生成手段は、前記比例電圧を第1
    基準レベルと比較する第1比較手段、前記第1比較手段
    の第1比較結果に応じて充放電を行う充放電手段、前記
    充放電手段の出力と第2基準レベルとを比較し所定レベ
    ルの第2比較結果を前記高輝度検出信号とする第2比較
    手段を含む、請求項記載のテレビジョン受像機のドー
    ミング防止回路。
JP04879497A 1997-03-04 1997-03-04 テレビジョン受像機のドーミング防止回路 Expired - Fee Related JP3475036B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04879497A JP3475036B2 (ja) 1997-03-04 1997-03-04 テレビジョン受像機のドーミング防止回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04879497A JP3475036B2 (ja) 1997-03-04 1997-03-04 テレビジョン受像機のドーミング防止回路

Publications (2)

Publication Number Publication Date
JPH10248022A JPH10248022A (ja) 1998-09-14
JP3475036B2 true JP3475036B2 (ja) 2003-12-08

Family

ID=12813147

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04879497A Expired - Fee Related JP3475036B2 (ja) 1997-03-04 1997-03-04 テレビジョン受像機のドーミング防止回路

Country Status (1)

Country Link
JP (1) JP3475036B2 (ja)

Also Published As

Publication number Publication date
JPH10248022A (ja) 1998-09-14

Similar Documents

Publication Publication Date Title
US6373533B1 (en) Image quality correction circuit for video signals
US4369466A (en) Video signal processing circuit
JPH0145276B2 (ja)
RU2130235C1 (ru) Устройство для регулировки яркости и контраста в телевизионном приемнике
US4587554A (en) CRT drive control circuit
US5555026A (en) Method and apparatus for stabilizing a video state of a video display having a picture-in-picture function
US3735029A (en) Method and apparatus for maintaining the beam current of an image-display device within controlled limits
US5313294A (en) Beam current limiting arrangement having a peak amplitude, responsive threshold
JP3569297B2 (ja) ビデオ表示偏向装置
CA2082243C (en) Contrast beam current limiting arrangement with secondary brightness beam current limiting provisions
EP0393977B1 (en) Video control circuit
JP3475036B2 (ja) テレビジョン受像機のドーミング防止回路
JP3398003B2 (ja) テレビジョン受像機
US4166281A (en) Video image highlight suppression circuit with delayed compensation
EP0551379B1 (en) Beam current limiting arrangement having a peak amplitude responsive threshold
JP3049506B2 (ja) ビーム電流制御回路
JP2894703B2 (ja) テレビジョン受信機およびテレビジョン受信方法
JP2000244769A (ja) 黒レベル補正回路
JP3341953B2 (ja) カソード電流検出回路及びカソード電流検出方法
JP2537959B2 (ja) 映像信号振幅制限装置
JPH04127678A (ja) 2画面テレビジョン受像機
JP2752149B2 (ja) コントラスト制御回路
KR910006192Y1 (ko) 자동휘도 제한 (abl) 보상회로 장치
KR800000206B1 (ko) 자동휘도 제한회로
JPH0785573B2 (ja) カラーテレビジョン受像機のドーミング防止回路

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030826

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070919

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080919

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees