JP3460989B2 - Display device - Google Patents

Display device

Info

Publication number
JP3460989B2
JP3460989B2 JP2001094034A JP2001094034A JP3460989B2 JP 3460989 B2 JP3460989 B2 JP 3460989B2 JP 2001094034 A JP2001094034 A JP 2001094034A JP 2001094034 A JP2001094034 A JP 2001094034A JP 3460989 B2 JP3460989 B2 JP 3460989B2
Authority
JP
Grant status
Grant
Patent type
Prior art keywords
liquid crystal
electrode
scanning signal
pixel
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2001094034A
Other languages
Japanese (ja)
Other versions
JP2002014321A (en )
Inventor
久和 中村
和彦 津田
雅宏 清水
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Abstract

PROBLEM TO BE SOLVED: To provide a display device having active elements capable of realizing low power consumption while keeping favorable display quality. SOLUTION: A liquid crystal panel 2 is provided with scanning signal lines 31... for supplying scanning signals to gate electrodes 20... of TFT 14..., and data signal lines 32... for supplying data signals to data electrodes 24... of the TFT 14. Then, auxiliary capacitance electrode pads 27a... for forming the auxiliary capacitance and auxiliary capacitance wirings 33... are arranged so as almost not to be capacitance-coupled with the scanning signal lines 31.... In this state, a display rewrite frequency is set to 30 Hz or lower, for example, 6 Hz which is a tenth of 60 Hz, and a period for selecting each one of the scanning signal lines 31... is made to 0.7 msec, a non-selecting period is made to 166.3 msec. The pixels are driven so that the polarity of the data signals to be supplied to the data signal lines 32... is reversed by every scanning signal, and also a reversed data signal is inputted to each pixel every time when it is rewrittern.

Description

【発明の詳細な説明】 【0001】 【発明の属する技術分野】本発明は、アクティブ素子を用いた表示装置の低消費電力化に関するものである。 BACKGROUND OF THE INVENTION [0001] [Technical Field of the Invention The present invention relates to power consumption of a display device using an active element. 【0002】 【従来の技術】近年、ワードプロセッサ、ラップトップ型パーソナルコンピュータ、ポケットテレビなどへの液晶表示装置の応用が急速に進展している。 [0002] In recent years, a word processor, a laptop personal computer, the application of a liquid crystal display device to such as a pocket TV are rapidly advancing. 特に、液晶表示装置の中でも外部から入射した光を反射させて表示を行う反射型液晶表示装置は、バックライトが不要であるため消費電力が少なく薄型であって、軽量化が可能であることから注目されている。 In particular, reflective liquid crystal display device which performs display by reflecting light incident from the outside among the liquid crystal display device, since a low power consumption thin because a backlight is not required, it is possible to weight Attention has been paid. 【0003】従来の反射型液晶表示装置は、単純マルチプレックス駆動方式と、TFT(Thin Film Transistor) A conventional reflective type liquid crystal display device, a simple multiplex driving method, TFT (Thin Film Transistor)
などのアクティブ素子を使用したアクティブ駆動方式とに大別される。 It is roughly divided into an active drive type using an active element such. 単純マルチプレックス駆動方式では、2 In a simple multiplex driving system, 2
型程度の大きさで消費電力が10mW〜15mW程度と十分に小さいものの、明るさおよびコントラストが低く、応答速度が小さいなど表示品位に問題がある。 Although power consumption type about the size is sufficiently small as about 10MW~15mW, brightness and contrast is low, there are problems such as display quality response speed is low. 一方、TFTなどを使用したアクティブ駆動方式では、明るさおよびコントラストが高く、応答速度も大きく表示品位は十分である。 On the other hand, in the active driving method using such TFT, high brightness and contrast, large display quality the response speed is sufficient. 【0004】 【発明が解決しようとする課題】しかしながら、アクティブ駆動方式の液晶表示装置は、消費電力は2型程度の大きさでも100mW〜150mW程度であり、十分に満足できるほど小さいものではなかった。 [0004] The present invention is, however, the liquid crystal display device of active drive system, the power consumption is 100mW~150mW about also about the size of type 2, it was not small enough to be satisfactory . 【0005】具体的には、アクティブ素子を用いたアクティブマトリクス型の液晶表示素子を有する液晶表示装置では、良好な動画表示を得るために、画素のそれぞれに電荷を書き込む周期を決定する書き換え周波数、すなわち1画面を書き換える周波数を一般に60Hzとしている。 [0005] Specifically, in the liquid crystal display device having an active matrix type liquid crystal display device using an active element, in order to obtain a good movie display, refresh rate to determine a period for writing an electric charge to each pixel, that is, the 60Hz frequency of rewriting one screen to the public. アクティブ駆動方式の液晶表示装置において60 In the liquid crystal display device of active drive type 60
Hzのような高周波数で画面の書き換えを行っているのは、一般に、CRTが一瞬だけ発光する蛍光体を用いながら人間の目の残像効果を利用して1画面を表示するインパルス型表示を行うのに、静止画を表示する場合でも高速に画面を書き換える必要があることから、この高速の書き換えに従ったものである。 We are doing a high frequency rewriting of the screen, such as Hz is generally carried out an impulse-type display using the afterimage effect of the human eye to view one screen while using a phosphor CRT emits light only for a moment though, it is necessary to rewrite the screen at a high speed even when displaying a still image, it is in accordance with the rewriting of this fast. 【0006】また、アクティブ駆動方式の液晶表示装置においては、上記高速の書き換えに加えて、表示のチラツキを低減するために1走査信号線ごとにデータ信号の電圧極性を反転している。 [0006] In the liquid crystal display device of the active driving method, in addition to the rewriting of the high-speed, and reversing the voltage polarity of the data signals for each scan signal line in order to reduce the display flicker. 従って、走査信号ドライバの消費電力およびデータ信号ドライバの消費電力が増大していた。 Therefore, the power consumption of the power and data signal driver of the scan signal driver was increased. 【0007】また、このような液晶表示装置の消費電力を削減するために、本件出願人が、いわゆるCsオンゲート構造の液晶表示装置に対して書き換え周波数を30 Further, in order to reduce the power consumption of the liquid crystal display device, the present applicant, the rewriting frequency to the liquid crystal display device of a so-called Cs on-gate structure 30
Hz以下の低周波数として駆動した結果、表示にチラツキが発生した。 Hz results of driving a following low frequency, flicker occurs in display. このように、低消費電力化を達成するために、Csオンゲート構造で単に書き換え周波数を低下させただけでは表示品位が低下してしまうことが分かった。 Thus, in order to achieve low power consumption, it was found that the display quality deteriorates only simply reduces the rewriting frequency Cs on-gate structure. 【0008】これに対して、これまでも十分な低消費電力化と良好な表示品位とのための研究開発が精力的に行われており、例えばTFT液晶ドライバの消費電力を低減する手法としてマルチフィールド駆動法が提案されている。 [0008] Multi-hand, so far research has been vigorously conducted for even a sufficiently low power consumption and excellent display quality, for example, as a method for reducing the power consumption of the TFT LCD driver field driving method has been proposed. これは、一画面の走査を走査信号線の1本おきもしくは複数本おきとして複数回に分割して行い、1回の走査中はデータ信号線の電圧の極性反転を行わないことにより、データ信号線ドライバの消費電力の低減を行うものである。 This was divided scanning of one screen into a plurality of times as every other or plural intervals of the scanning signal lines, in a single scan by not performing the polarity reversal of the voltage of the data signal line, a data signal it is performed to reduce the power consumption of the line driver. また、各ラインで発生する明るさの変化、 In addition, the change in brightness that occur in each line,
すなわちチラツキを、隣接する反対極性のラインのチラツキで相殺することにより全体としてチラツキのない表示を実現することも目的としている。 That flicker, which also aims to realize a display with no flicker overall by offset by flickering of the line of polarity opposite to that adjacent. 【0009】しかしながら、上述したマルチフィールド駆動を行ってもラインごとにチラツキは発生しており、 However, the flicker is generated in each line even if a multi-field driving described above,
隣接するラインで相殺しても実際にはチラツキが知覚され、視認性が著しく低下する。 Offset actually flicker even if the perceived adjacent lines, the visibility is significantly decreased. また、低消費電力化も十分とは言えない。 In addition, it can not be said that low power consumption can be enough. さらに、マルチフィールド駆動方式では一画面を複数枚のサブフィールドに分割し、走査を走査信号線の1本おきもしくは複数本おきに行うために、 Further, dividing one screen into a plurality of sub-fields in a multi-field driving method, in order to perform scanning on every other or plural intervals of the scanning signal lines,
一旦画像をフレームメモリに蓄積した後、駆動する走査信号線に対応する信号を読み出す必要があり、回路構成が複雑化することは避けられない。 After once storing the image in the frame memory, it is necessary to read out the signal corresponding to the scanning signal line to be driven, it is unavoidable that the circuit configuration becomes complicated. 従って、周辺回路が大型化してコストアップにつながるという欠点を有している。 Therefore, it has the disadvantage that increasing the cost peripheral circuit in size. 【0010】低消費電力化に限って言えば、例えば特開平6−342148号公報に開示されている方式のように、液晶パネルに強誘電性液晶を用いてメモリ性を持たせ、駆動周波数(リフレッシュレート)を小さくして消費電力を削減することができる。 [0010] As far as power consumption, for example as in the method disclosed in JP-A-6-342148, to have a memory effect by using a ferroelectric liquid crystal in the liquid crystal panel, driving frequency ( it is possible to reduce power consumption by reducing the refresh rate). しかし、この方法では、強誘電性液晶が基本的に2値(白黒)表示であるために階調表示ができず、自然画の表示ができない。 However, in this method, the ferroelectric liquid crystal can not be gradation display in order to be essentially binary (black and white) display can not display a natural image. さらに、強誘電性液晶をパネル化するには高度なパネル作成技術が要求されるため、今日に至るまで実用化に至っていない。 Furthermore, since the high panel fabrication technology is required to panel the ferroelectric liquid crystal, not put to practical use to date. 【0011】このように、従来の液晶表示装置では低消費電力化と高表示品位とを両立させることができなかった。 [0011] Thus, it was not possible to achieve both low power consumption and high display quality in the conventional liquid crystal display device. それゆえ、低消費電力化と高表示品位とを両立させることのできるアクティブマトリクス型の表示装置が望まれている。 Thus, an active matrix display device that can achieve both low power consumption and high display quality is desired. 【0012】本発明は、上記従来の問題点に鑑みなされたものであり、その目的は、良好な表示品位を保ったまま低消費電力化を達成することのできるアクティブ素子を有する表示装置を提供することにある。 [0012] The present invention has been made in view of the above conventional problems, and its object is the display equipment having an active element that can be achieved while power consumption maintaining good display quality It is to provide. 【0013】 【課題を解決するための手段】本発明の表示装置は、上記の課題を解決するために、走査信号ドライバから走査信号が供給される走査信号線と、データ信号ドライバからデータ信号が交流駆動で供給されるデータ信号線と、 [0013] The display device of the present invention SUMMARY OF THE INVENTION To solve the above problems, the scanning signal lines a scanning signal from the scanning signal driver is supplied, the data signal from the data signal driver a data signal line to be supplied with alternating current drive,
上記走査信号線および上記データ信号線に接続されるとともに、上記走査信号および上記データ信号に基づいて、アクティブ素子が周期的に選択状態となって表示状態を決定する電荷が上記アクティブ素子を介して所定の電気容量に書き込まれる画素とを備えたアクティブマトリクス型の表示素子を有する表示装置において、上記画素のそれぞれには上記電気容量に対する補助容量が、上記補助容量の電極が上記走査信号線との間に容量結合を略生じない位置となるように設けられ、 上記表示素子 Is connected to the scanning signal lines and the data signal line, based on the scan signal and the data signal, charges for determining a display state active element is a cyclically selected state through the active element in the display device having an active matrix display device having a pixel to be written to a predetermined capacitance, each of the pixel auxiliary capacitance to the electric capacitance, the auxiliary capacitance electrode and the scanning signal line It provided so as to be substantially caused no positional capacitive coupling between, the display element
が、上記走査信号の供給に伴って上記走査信号線から上 But above the the scanning signal lines in accordance with the supply of the scan signal
記電気容量の電圧に加わるノイズによる上記電圧の変動 Variations in the voltage due to noise added to the voltage of the serial capacitance
を、上記表示状態にチラツキが知覚されない値以下に抑 A depression below flicker is not perceived value to the display state
制するように構成され、上記電荷を書き込む周期を決定する書き換え周波数を30Hz以下に設定することが可能な周波数設定手段をさらに有していることを特徴としている。 Is configured to win, it is characterized in that it further comprises a frequency setting means capable of setting the rewriting frequency of determining the period for writing the charge to 30Hz or less. 【0014】上記の発明によれば、所定の電気容量に対する補助容量の電極が走査信号線との間に容量結合を略生じない位置となるように補助容量を設け、表示素子 According to the invention, only setting the auxiliary capacitor to be substantially caused no positional capacitive coupling between the electrode scanning signal lines of the auxiliary capacitance for a given capacitance, the display device
が、所定の電気容量の電圧に走査信号線からノイズが加 But the noise from a scanning signal line to a voltage of a predetermined electric capacity pressurized
わっても、このノイズによる上記電気容量の電圧の変動 Even Wow, variation in the voltage of the electric capacitance due to the noise
を、表示状態にチラツキが知覚されない値以下に抑制す And to suppress the following not flicker is perceived in the display state value
るように構成されているので、この状態で周波数設定手段により上記電気容量の電荷、すなわち表示素子の画面を30Hz以下の書き換え周波数で書き換える設定を行えば、従来のようにCsオンゲート構造で補助容量を形成していた場合と異なり、1ライン上の走査信号線など走査信号線の電位変動による上記電気容量の電極の電位変動は生じなくなり、画素の表示状態は安定し、チラツ Which is configured to so that the charge of the capacitance by the frequency setting means in this state, i.e. by performing the setting for rewriting the screen of the display device in the following rewrite frequency 30 Hz, the conventional auxiliary capacity Cs on-gate structure as in Unlike that formed the potential variation of the electric capacitance of the electrode due to the potential variation such as the scanning signal lines a scanning signal line on the one line Ri no longer occur, the display state of the pixel is stable, flickering
キのない安定した表示品位が得られる。 Key with no stable display quality can be obtained. 【0015】30Hz以下の低周波数駆動とすることによって、走査信号の周波数が減少して走査信号ドライバの消費電力が十分に削減されるとともに、データ信号の極性反転周波数が減少し、データ信号ドライバの消費電力が十分に削減される [0015] By a 30Hz or lower frequency drive, with power consumption of the scanning signal driver frequency is reduced in the scanning signal is sufficiently reduced, it reduces the polarity inversion frequency of the data signal, the data signal driver power consumption is sufficiently reduced. 【0016】この結果、良好な表示品位を保ったまま低消費電力化を達成することのできるアクティブ素子を有する表示装置を提供することができる [0016] As a result, it is possible to provide a display device having an active element that can be achieved while power consumption maintaining good display quality. 【0017】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容 量に対する補助容量が、上記補助容量の Auxiliary capacitor for the electric capacity in the, the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成されるとともに上記電気容量に対する補助容量が設けられる液晶表示素子であり、上記液晶表示素子の画素電圧保持率を、上記電気容量をC LC 、上記補助容量をC CS 、上記アクティブ素子の非選択期間をT、上記書き換え周波数における非選択期間T後の液晶電圧保持率をHr(T)、書き込み直後の上記画素電極と上記対向電極との電位差をV、上記アクティブ素子の非選択時の抵抗値をR、V 1 =V−{V・(1−Hr(T))×C LC /(C Possible frequency setting and further comprising means, a liquid crystal display device in which the auxiliary capacitance to the capacitance is provided with the liquid crystal is formed interposed between the display device is the electric capacity pixel electrode and the counter electrode , and the pixel voltage holding ratio of the liquid crystal display device, the capacitance C LC, the auxiliary capacitance C CS, non-selection period T, the liquid crystal voltage after the non-selection period T in the refresh rate of the active element the retention Hr (T), a potential difference between the pixel electrode and the counter electrode immediately after the write V, and the resistance value at the time of non-selection of the active elements R, V 1 = V- {V · (1-Hr ( T)) × C LC / ( C
LC +C CS )}として、 P=V 1・exp[−T/{(C LC +C CS )・R}]/ As LC + C CS)}, P = V 1 · exp [-T / {(C LC + C CS) · R}] /
V と表したときに、P≧0.9であることを特徴としている。 When expressed by V, it is characterized by a P ≧ 0.9. 【0018】上記の発明によれば、 所定の電気容量に対 According to the invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0019】 30Hz以下の低周波数駆動とすることに [0019] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0020】 この結果、良好な表示品位を保ったまま低 [0020] The low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0021】 また、前記表示素子が液晶表示素子であって、選択期間中に印加された画素の電圧、すなわち画素電極と対向電極との間に液晶が介在して形成される電気容量の電圧が、非選択期間を通して90%以上の電圧保持率で保持されるので、画素電極の電位変動がほとんど生じない。 Further, the display element is a liquid crystal display device, the voltage of the capacitance which the liquid crystal is formed interposed between the voltage of the pixel that is applied during the selection period, i.e. the pixel electrode and the counter electrode , since it is held by the voltage holding ratio of 90% or more throughout the non-selection period, the potential variation of the pixel electrode hardly occurs. これにより、特にチラツキのない安定した表示品位が得られる。 Thus, a stable display quality is obtained particularly without flickering. 【0022】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容量に対する補助容量が、上記補助容量の Auxiliary capacitance to the capacitance in the is the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極は、少なくとも、自身が属する画素のラインと走査方向に沿った一定の向きに隣接するラインの画素の走査信号線と対向する箇所が存在するように配置されていることを特徴としている。 Possible frequency setting and further comprising means, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the pixel electrode, at least, is characterized in that it is located so as portions facing the scanning signal line of the pixel of the line adjacent to the certain direction along the line and the scanning direction of the pixels belonging exists. 【0023】上記の発明によれば、 所定の電気容量に対 According to the invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0024】 30Hz以下の低周波数駆動とすることに [0024] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少し て走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0025】 この結果、良好な表示品位を保ったまま低 [0025] The low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0026】 また、前記表示素子が液晶表示素子であって、画素電極には少なくとも、走査方向を液晶表示素子の上下方向とした場合の1ライン上や1ライン下など、 Further, the display element is a liquid crystal display device, the pixel electrode is at least, the scanning direction such as 1-line or on one line of a case of the vertical direction of the liquid crystal display element,
自身が属する画素のラインと走査方向に沿った一定の向きに隣接するラインの画素の走査信号線と対向する箇所を設けるので、前記電気容量の電荷を書き換えるたびにデータ信号の極性反転を行うにあたって、該画素電極と、上記一定の向きに隣接するラインの画素の走査信号線との間に、画素電極面と平行な方向の成分を有する電界が発生しない。 Since itself provide a portion facing the scanning signal line of the pixel of the line adjacent to the certain direction along the line and the scanning direction of the pixels belonging, when the polarity inversion of a data signal each time to rewrite the charge of the capacitance , a pixel electrode, between the scanning signal line of the pixel of the line adjacent to the certain direction, an electric field having a direction parallel to the component and the pixel electrode surface does not occur. 従って、画素電極のエッジにリバースチルトドメインに起因するディスクリネーションが発生するのを抑制することができる。 Therefore, it is possible to prevent the disclination is generated due to the reverse tilt domain in the edge of the pixel electrode. 【0027】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容量に対する補助容量が、上記補助容量の Auxiliary capacitance to the capacitance in the is the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極は非光透過型の電極であり、少なくとも、自身が属する画素のラインと上記一定の向きに隣接するラインの画素のアクティブ素子と対向する箇所が存在するように配置されていることを特徴としている。 Possible frequency setting and further comprising means, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the pixel electrode is light non-transmissive a type of electrodes, at least, is characterized in that it is located as an active element facing the location of the pixels of the line adjacent to the line and the fixed orientation of the pixels belonging exists. 【0028】上記の発明によれば、 所定の電気容量に対 According to the invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0029】 30Hz以下の低周波数駆動とすることに [0029] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0030】 この結果、良好な表示品位を保ったまま低 [0030] low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0031】 また、前記表示素子が液晶表示素子であって、非光透過型の画素電極には少なくとも、走査方向を液晶表示素子の上下方向とした場合の1ライン上や1ライン下など、自身が属する画素のラインと上記一定の向きに隣接するラインの画素のアクティブ素子と対向する箇所を設けるので、画素電極はアクティブ素子を遮光する。 Further, the display element is a liquid crystal display device, the pixel electrode of the light non-transmissive of at least a scanning direction such as 1-line or on one line of a case of the vertical direction of the liquid crystal display device, itself since provision of the active element and the facing portion of the pixel of the line which is adjacent to the line and the fixed orientation of the pixels belonging, the pixel electrodes shield the active element. これにより、アクティブ素子への光の回り込みが減少し、非選択期間におけるアクティブ素子の抵抗値の低下が防止される。 Thus, diffraction of light to the active element is reduced, reduction in the resistance of the active element in the non-selection period can be prevented. 従って、画素を30Hz以下の書き換え周波数で駆動しても、電荷保持不良による明るさの変動が緩和され、よりチラツキのない表示を得ることができる Therefore, even when driving the pixel in the following rewrite frequency 30 Hz, it is possible to change brightness of the charge retention failure is reduced to obtain a more flicker-free display. 【0032】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容量に対する補助容量が、上記補助容量の Auxiliary capacitance to the capacitance in the is the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記液晶表示素子は、上記画素電極の配向処理起点に近い側のエッジの少なくとも一部と表示面側から対向する遮光層を有していることを特徴としている。 Possible frequency setting and further comprising means, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the liquid crystal display device, the It is characterized by having a light shielding layer opposing at least a portion the display surface side of the edges at the near side of the alignment treatment origin of pixel electrodes. 【0033】上記の発明によれば、 所定の電気容量に対 According to the invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0034】 30Hz以下の低周波数駆動とすることに [0034] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0035】 この結果、良好な表示品位を保ったまま低 [0035] low while this result, maintaining a good display quality
消費電力化を達成することのできる アクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0036】 また、前記表示素子が液晶表示素子であって、画素電極の上記エッジを遮光膜で覆うので、液晶表示素子を30Hz以下の書き換え周波数で交流駆動した場合に、画素電極のエッジに発生するリバースチルトドメインによるディスクリネーションを隠すことができ、 Further, the display element is a liquid crystal display device, since covering the edge of the pixel electrode in the light-shielding film, when the AC drive the liquid crystal display device in the following refresh rate 30 Hz, generated at the edge of the pixel electrode you can hide the disclination due to the reverse tilt domain,
均一な表示を得ることができる。 It is possible to obtain a uniform display. 【0037】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容量に対する補助容量が、上記補助容量の Auxiliary capacitance to the capacitance in the is the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極の配向処理部と接する箇所のうち、上記アクティブ素子との電気的コンタクト部分を除いた箇所の表面段差が0.6μm以下であることを特徴としている。 Possible frequency setting and further comprising means, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the alignment processing unit of the pixel electrode of the portion in contact with, the surface level difference of a portion except for the electrical contact portion between the active element is characterized in that at 0.6μm or less. 【0038】上記の発明によれば、 所定の電気容量に対 [0038] According to this invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0039】 30Hz以下の低周波数駆動とすることに [0039] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0040】 この結果、良好な表示品位を保ったまま低 [0040] low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0041】 また、前記表示素子が液晶表示素子であって、画素電極に配向膜を形成した場合に、画素内で配向膜の膜厚むらが抑えられるため、画素内での配向乱れがなくなり、よりチラツキのない、均一な表示を得ることができる。 Further, the display element is a liquid crystal display device, in the case of forming an alignment film on the pixel electrode, since the film thickness unevenness of the alignment film is suppressed in the pixel, there is no alignment disorder in the pixel, more flicker-free, it is possible to obtain a uniform display. 【0042】 また、本発明の表示装置は、上記の課題を解決するために、 走査信号ドライバから走査信号が供給 Further, the display device of the present invention, in order to solve the above problems, the scanning signal from the scanning signal driver supplies
される走査信号線と、データ信号ドライバからデータ信 A scanning signal line that is, the data signal from the data signal driver
号が交流駆動で供給されるデータ信号線と、上記走査信 A data signal line No. is supplied by an AC drive, the scanning signal
号線および上記データ信号線に接続されるとともに、上 Route and is connected to the data signal line, the upper
記走査信号および上記データ信号に基づいて、アクティ Serial based on the scanning signal and the data signal, Akti
ブ素子が周期的に選択状態となって表示状態を決定する Determining a display state blanking element becomes a periodically selected
電荷が上記アクティブ素子を介して所定の電気容量に書 Writing a predetermined capacitance charges through the active element
き込まれる画素とを備えたアクティブマトリクス型の表 Table of active matrix type having a pixel to be written can
示素子を有する表示装置において、上記画素のそれぞれ In the display device having a示素Ko, each of the pixel
には上記電気容量に対する補助容量が、上記補助容量の Auxiliary capacitance to the capacitance in the is the auxiliary capacitor
電極が上記走査信号線との間に容量結合を略生じない位 Position the electrodes does not occur substantially capacitive coupling between the scanning signal line
置となるように設けられ、上記電荷を書き込む周期を決 Provided such that the location, determine the period of writing the charge
定する書き換え周波数を30Hz以下に設定することが To set a refresh rate for the constant to 30Hz or less
可能な周波数設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極の配向処理起点に近い側のエッジ付近が透明電極で形成されていることを特徴としている。 Further comprises a frequency setting means capable, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, an alignment process starting point of the pixel electrode near the edges at the near side of the is characterized in that it is formed of a transparent electrode. 【0043】上記の発明によれば、 所定の電気容量に対 [0043] According to this invention, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態 で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0044】 30Hz以下の低周波数駆動とすることに [0044] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0045】 この結果、良好な表示品位を保ったまま低 [0045] low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0046】 また、前記表示素子が液晶表示素子であって、液晶表示素子を30Hz以下の書き換え周波数で交流駆動した場合に、画素電極のエッジに発生するリバースチルトドメインによるディスクリネーションが透明電極上で発生するため、反射光に対するディスクリネーションラインの影響がなくなり、均一な表示を行うことができる。 [0046] Also, the display element is a liquid crystal display device, a liquid crystal when the display device was an AC driven by the following rewrite frequency 30 Hz, the disclination on the transparent electrode due to the reverse tilt domain generated in the edge of the pixel electrode in order to generate, there is no influence of disclination lines with respect to the reflection light, it is possible to perform uniform display. 【0047】 【発明の実施の形態】〔実施の形態1〕 本発明の表示装置を具現する一実施の形態について図1 [0047] For PREFERRED EMBODIMENTS [Embodiment 1] an embodiment embodying the display device of the present invention FIG. 1
ないし図11 、図26および図27に基づいて説明すれば、以下の通りである。 To 11, it will be described with reference to FIGS. 26 and 27, is as follows. 【0048】まず、Csオンゲート構造の液晶表示装置に対して書き換え周波数を30Hz以下の低周波数として駆動すると、表示にチラツキが発生する理由を、本件出願人が調べたところ、次のことが分かった。 [0048] First, when driving the refresh rate to the liquid crystal display device of the Cs on-gate structure as the following low-frequency 30 Hz, the reason why the flicker is generated in the display, where the applicant has studied and found the following: . 【0049】アクティブ素子を有した液晶表示素子における画素の補助容量電極が、その画素の1ライン上の走査信号線上で形成された、いわゆるCsオンゲート構造である場合、該1ライン上の走査信号線への走査信号印加時に上記画素の画素電極電位が大きく変動する。 The auxiliary capacitance electrodes of the pixel in the liquid crystal display device having an active element, which is formed by the scanning signal line on one line of the pixel, when a so-called Cs-on-gate structure, the scanning signal line on the one line the pixel electrode potential of the pixel varies significantly during the scan signal applied to. 一般に書き換え周波数が30Hz以上であると画素電極電位の変動による液晶分子の応答は平均化されて知覚されないが、書き換え周波数を30Hz以下にすると液晶分子の応答が知覚されてチラツキが発生し、表示品位が著しく損なわれることとなる。 In general it is the response of the liquid crystal molecules due to the variation of certain the pixel electrode potential rewriting frequency is 30Hz or more not perceived are averaged, flicker occurs when the rewriting frequency 30Hz or less the response of the liquid crystal molecules are perceived, display quality so that the is significantly impaired. また、従来はアクティブ素子の抵抗値、液晶材料の抵抗値・誘電率、画素ごとの補助容量が30Hz以下の書き換え周波数に対して最適設計がなされておらず、30Hz以下の駆動におけるチラツキには、電荷保持不良に起因する画素電極電位の変動分も含まれていた。 Further, the conventional resistance value of the active element, the resistance value-dielectric constant of the liquid crystal material, the optimum design is not made for rewriting the frequency of the auxiliary capacity following 30Hz each pixel, the flicker in the following drive 30Hz, also included variation in the pixel electrode potential due to charge retention failure. 従って、低消費電力化を達成するために、Csオンゲート構造で単に書き換え周波数を低下させただけでは表示品位が低下してしまうことが分かった。 Therefore, in order to achieve low power consumption, it was found that the display quality deteriorates only simply reduces the rewriting frequency Cs on-gate structure. 【0050】本発明の表示装置は、上記のチラツキの発生理由に基づいて提供されるものである。 The display device of the present invention, and is provided based on the occurrence reason for the above flicker. 【0051】図3に、本実施の形態に係る表示装置としての液晶表示装置1のシステムブロック図を示す。 [0051] Figure 3 shows a system block diagram of a liquid crystal display device 1 as a display device according to this embodiment. 液晶表示装置1は、液晶パネル2、ゲートドライバ3、ソースドライバ4、コントロールIC5、画像メモリ6、および同期クロック発生回路7を備えている。 The liquid crystal display device 1 includes a liquid crystal panel 2, a gate driver 3, a source driver 4, the control IC 5, the image memory 6 and the synchronization clock generating circuit 7,. 表示素子、 Display element,
さらには液晶表示素子としての液晶パネル2の構成の詳細については後で詳述する。 Further it will be described later in detail of the liquid crystal panel 2 of a configuration of a liquid crystal display device. 走査信号ドライバとしてのゲートドライバ3は液晶パネル2の各走査信号線に、選択期間と非選択期間とのそれぞれに応じた電圧の走査信号を出力する。 The gate driver 3 serving as a scanning signal driver to the scanning signal lines of the liquid crystal panel 2, and outputs a scan signal having a voltage corresponding to each of the selection period and non-selection period. データ信号ドライバとしてのソースドライバ4は液晶パネル2の各データ信号線に、選択されている走査信号線上にある画素のそれぞれに供給する画像データをデータ信号として交流駆動で出力する。 The source driver 4 serving as a data signal driver to the data signal lines of the liquid crystal panel 2, and outputs an AC driving image data supplied to each pixel located on the scanning signal line that is selected as the data signal. コントロールIC5は、コンピュータなどの内部にある画像メモリ6に蓄えられている画像データを受け取り、ゲートドライバ3にゲートスタートパルス信号GSPおよびゲートクロック信号GCKを配信し、ソースドライバ4にRGBの階調データ、ソーススタートパルス信号SP、 Control IC5 receives image data stored in the image memory 6 on the interior, such as a computer, delivers the gate start pulse signal GSP and the gate clock signal GCK to the gate driver 3, RGB grayscale data to the source driver 4 , a source start pulse signal SP,
およびソースクロック信号SCKを配信する。 And to deliver the source clock signal SCK. 【0052】周数設定手段としての同期クロック発生回路7は、コントロールIC5が画像メモリ6から画像データを読み出すための同期クロックや、出力するゲートスタートパルス信号GSP、ゲートクロック信号GC [0052] synchronizing signal generating circuit 7 as a division number setting means, a synchronous clock and for control IC5 reads image data from the image memory 6, the output to a gate start pulse signal GSP, a gate clock signal GC
K、ソーススタートパルス信号SP、およびソースクロック信号SCKを生成するための同期クロックを発生する。 K, to generate a synchronizing clock for generating the source start pulse signal SP and the source clock signal SCK,. 本実施の形態では、上記各信号を液晶パネル2の画面の書き換え周波数に合わせるための、同期クロックの周波数設定をここで行うようにしている。 In this embodiment, as performed for matching the signals to rewrite frequency of the liquid crystal panel 2 screen, the frequency setting of the synchronous clock here. ゲートスタートパルス信号GSPの周波数は上記書き換え周波数に相当し、同期クロック発生回路7では少なくとも1つの書き換え周波数を30Hz以下に設定することができ、また、30Hz以上をも含めて任意の複数通りの書き換え周波数を設定することができるようになっている。 Frequency of the gate start pulse signal GSP corresponds to the rewriting frequency, it is possible to set the synchronization clock generating circuit at least one refresh rate at 7 to 30Hz or less, and rewriting any plurality of types, including more than 30Hz thereby making it possible to set the frequency. 【0053】同図では、同期クロック発生回路7が外部から入力される周波数設定信号M1・M2に応じて書き換え周波数の設定を変えるようになっている。 [0053] In the figure, it adapted to change the setting of the refresh rate depending on the frequency setting signal M1 · M2 to synchronizing signal generating circuit 7 is input from the outside. 周波数設定信号の数は任意でよいが、例えばこのように2種類の周波数設定信号M1・M2があるとすると、表1に示すように書き換え周波数を4通りに設定することができる。 The number of frequency setting signal is arbitrary but, for example, and thus there are two types of frequency setting signal M1 · M2, can be set to four kinds rewriting frequency as shown in Table 1. 【0054】 【表1】 [0054] [Table 1] 【0055】なお、書き換え周波数の設定はこの例のように同期クロック発生回路7に複数の周波数設定信号が入力されるようになっていてもよいし、同期クロック発生回路7に書き換え周波数調整用のボリュームや選択用のスイッチなどが備えられていてもよい。 [0055] Incidentally, the refresh rate set may be adapted to a plurality of frequency setting signal is inputted to the synchronizing signal generating circuit 7 as in this example, for rewriting frequency adjustment sync clock generator 7 such as a switch for the volume and selection may be provided. もちろん使用者が設定しやすいように液晶表示装置1の筐体外周面に書き換え周波数調整用のボリュームや選択用のスイッチなどが備えられていてもよい。 Of course, such as volume or switch for selection for rewriting frequency adjustment as a user is likely to set in the casing outer peripheral surface of the liquid crystal display device 1 may be provided. 同期クロック発生回路7 Synchronous clock generation circuit 7
は少なくとも外部からの指示に応じて書き換え周波数の設定が変えられる構成であればよい。 It may be any configuration settings rewriting frequency in response to an instruction from at least outside is changed. あるいは、表示する画像に合わせて自動で書き換え周波数が切り換わるように設定することも可能である。 Alternatively, it is also possible to configure the switched rewriting frequency automatically according to the image to be displayed. 【0056】ゲートドライバ3は、コントロールIC5 [0056] The gate driver 3, control IC5
から受け取ったゲートスタートパルス信号GSPを合図に液晶パネル2の走査を開始し、ゲートクロック信号G Starts scanning of the liquid crystal panel 2 to signal the gate start pulse signal GSP received from, the gate clock signal G
CKに従って各走査信号線に順次選択電圧を印加していく。 We will sequentially applied selection voltage to the scanning signal lines in accordance with CK. ソースドライバ4は、コントロールIC5から受け取ったソーススタートパルス信号SPを基に、送られてきた各画素の階調データをソースクロック信号SCKに従ってレジスタに蓄え、次のソーススタートパルス信号SPに従って液晶パネル2の各データ信号線に階調データを書き込む。 The source driver 4, based on the source start pulse signal SP received from the control IC 5, stored tone data of each pixel is sent to the register according to the source clock signal SCK, the liquid crystal panel 2 according to the following source start pulse signal SP writing gradation data to the respective data signal lines. 【0057】次に、図2に液晶パネル2の断面構成を示す。 [0057] Next, a sectional structure of the liquid crystal panel 2 in FIG. 同図は後述する図1のA−A断面図に相当する。 This figure corresponds to the A-A sectional view of FIG. 1 to be described later. 液晶パネル2はアクティブマトリクス型で反射型の液晶パネルであり、2枚のガラス基板11・12にネマチック液晶などの液晶層13が挟持され、ガラス基板12上にアクティブ素子としてのTFT14…が形成された基本構成を有している。 The liquid crystal panel 2 is a liquid crystal panel of a reflective-type active matrix type, the two glass substrates 11, 12 of the liquid crystal layer 13, such as a nematic liquid crystal is sandwiched, are TFT 14 ... it is formed as an active element on the glass substrate 12 and it has a basic structure. なお、本実施の形態ではアクティブ素子としてTFTを用いるが、MIM(Metal Insulator Note that using a TFT as an active element in the present embodiment but, MIM (Metal Insulator
Metal) などの2端子素子や、3端子素子としてTFT Metal) 2 and terminal devices, such as, TFT as a 3-terminal element
以外のFETなどを用いることもできる。 Or the like can also be used other than the FET. TFT14やその他のFETは、走査信号によって選択期間にゲートに選択電圧が印加されることによってソース・ドレイン間が導通して選択状態となる。 TFT14 and other FET is selected voltage to the gate during the selection period by a scanning signal is selected by conduction between the source and drain by being applied. 2端子素子は後述するような構成において、一方の端子に走査信号による電圧が印加され、他方の端子に液晶を介してデータ信号に応じた電圧が印加され、選択期間に走査信号による印加電圧とデータ信号による印加電圧とによって両端子が導通して選択状態となる。 The two-terminal element in a configuration to be described later, a voltage due to the scanning signal to one terminal applied, a voltage corresponding to the data signal through the liquid crystal to the other terminal is applied, and the voltage applied by the scanning signal to the selection period by the voltage applied by the data signal in the selected state and conducts both terminals. 【0058】ガラス基板11の上面には、入射光の状態を制御するための位相差板15、偏光板16、および反射防止膜17がこの順で設けられている。 [0058] the upper surface of the glass substrate 11, a phase difference plate 15 for controlling the state of the incident light, the polarizing plate 16, and the antireflection film 17 are provided in this order. ガラス基板1 Glass substrate 1
1の下面には、RGBのカラーフィルタ18、および対向電極としての透明共通電極19がこの順で設けられている。 On the lower surface of the 1, RGB color filters 18 and the transparent common electrode 19 as a counter electrode, are provided in this order. カラーフィルタ18によりカラー表示が可能となっている。 And has a color display can be by the color filter 18. 【0059】各TFT14においては、ガラス基板12 [0059] In each TFT14, glass substrate 12
上に設けられた走査信号線の一部をゲート電極20とし、その上にゲート絶縁膜21が形成されている。 A part of the scanning signal lines provided above the gate electrode 20, the gate insulating film 21 is formed thereon. ゲート絶縁膜21を挟んでゲート電極20と対向する位置にi型アモルファスシリコン層22が設けられ、i型アモルファスシリコン層22のチャネル領域を挟むようにn i-type amorphous silicon layer 22 is provided at a position facing the gate electrode 20 across the gate insulating film 21, so as to sandwich the channel region of the i-type amorphous silicon layer 22 n
+型アモルファスシリコン層23・23が形成されている。 + -type amorphous silicon layer 23, 23 is formed. 一方のn +型アモルファスシリコン層23の上面にはデータ信号線の一部をなすデータ電極24が形成され、他方のn +型アモルファスシリコン層23の上面からゲート絶縁膜21の平坦部上面にわたってドレイン電極25が引き出されて形成されている。 The upper surface of one n + -type amorphous silicon layer 23 data electrode 24 forming a part of the data signal lines are formed, the drain over the flat upper surface of the gate insulating film 21 from the upper surface of the other n + -type amorphous silicon layer 23 electrode 25 is formed is drawn. ドレイン電極2 Drain electrode 2
5の引き出し開始箇所と反対側の一端は、後述する図1 Opposite end the extraction start position of 5, FIG. 1 to be described later
に示すように補助容量配線33と対向する矩形の補助容量用電極パッド27aと接続されている。 And it is connected to the rectangular storage capacitor electrode pad 27a facing the storage capacitor line 33 as shown in. TFT14… TFT14 ...
の上面には層間絶縁膜26が形成されており、層間絶縁膜26の上面には反射電極27b…が設けられている。 Of which is formed an interlayer insulating film 26 on the upper surface, the reflective electrode 27b ... are provided on the upper surface of the interlayer insulating film 26.
反射電極27b…は周囲光を用いて反射型表示を行うための反射部材である。 Reflective electrodes 27b ... is a reflective member for performing reflective display using ambient light. 反射電極27b…による反射光の方向を制御するために、層間絶縁膜26の表面には微細な凹凸が形成されている。 To control the direction of light reflected by the reflective electrode 27b ..., on the surface of the interlayer insulating film 26 is formed fine irregularities. 【0060】さらに、各反射電極27bは、層間絶縁膜26に設けたコンタクトホール28を通じてドレイン電極25と導通している。 [0060] Further, each reflective electrode 27b is electrically connected to the drain electrode 25 through a contact hole 28 provided in the interlayer insulating film 26. すなわち、データ電極24から印加されてTFT14により制御される電圧は、ドレイン電極25からコンタクトホール28を介して反射電極27bに印加され、反射電極27bと透明共通電極19 That is, the voltage which is controlled by being applied from the data electrodes 24 TFT 14 is applied to the reflective electrode 27b from the drain electrode 25 through the contact hole 28, the reflective electrode 27b and the transparent common electrode 19
との間の電圧によって液晶層13が駆動される。 The liquid crystal layer 13 is driven by a voltage between the. すなわち、補助容量用電極パッド27aと反射電極27bとは互いに導通し、また反射電極27bと透明共通電極19 That is, the auxiliary capacitor electrode pad 27a and the reflective electrode 27b electrically connected to each other, also the reflective electrode 27b and the transparent common electrode 19
との間に液晶が介在している。 Liquid crystal is interposed between the. このように、補助容量用電極パッド27aと反射電極27bとは画素電極27を構成しており、表示状態を決定する電荷が選択状態にあるTFT14を介して書き込まれる電気容量(後述する液晶容量C LC )が、画素電極27と透明共通電極19との間に液晶が介在して形成されている。 Thus, the auxiliary capacitor electrode pad 27a and the reflective electrode 27b constitute a pixel electrode 27, the liquid crystal capacitor C charges to determine the display state capacitance (described later written through TFT14 in a selected state LC) is a liquid crystal is formed interposed between the common electrode 19 transparent pixel electrode 27. 透過型の液晶表示装置の場合は、上記各電極に相当するように配置された画素電極が透明電極となる。 For transmissive liquid crystal display device, pixel electrodes arranged to correspond to the respective electrode is a transparent electrode. また、図2の液晶パネルは透明共通電極19が画素電極27とは異なるガラス基板12上に設けられたものであるが、本実施の形態ではこれに限らず、共通電極が画素電極と同一基板上に設けられるいわゆるIPS(In Plane Switching) モードの構造の液晶パネルであってもよい。 Further, the liquid crystal panel of Fig. 2 in which the transparent common electrode 19 provided on the glass substrate 12 different from the pixel electrode 27 is not limited thereto in the present embodiment, the same substrate as the pixel electrode is a common electrode so-called IPS (in Plane Switching) of the structure of the mode may be a liquid crystal panel provided thereon. 【0061】さらに液晶パネル2には、図2のうち液晶層13より下方の部分を上方から見た図1に示すように、TFT14のゲート電極20に走査信号を供給する走査信号線31…と、TFT14のデータ電極24にデータ信号を供給するデータ信号線32…とがガラス基板12上に直交するように設けられている。 [0061] Furthermore the liquid crystal panel 2, as shown in FIG. 1 viewed lower portion than the liquid crystal layer 13 of FIG. 2 from above, the scanning signal line 31 ... for supplying a scanning signal to the gate electrode 20 of the TFT14 , and the data signal line 32 ... for supplying a data signal to the data electrodes 24 of the TFT14 is provided so as to be perpendicular on the glass substrate 12. そして、補助容量用電極パッド27a…のそれぞれと対向する補助容量配線33…が設けられている。 Then, the auxiliary capacitor electrode pad 27a ... respectively opposed to the auxiliary capacitor line 33 ... are provided. 一対の補助容量用電極パッド27aと補助容量配線33とは、後述する画素において前記電気容量(液晶容量C LC )に対する補助容量(後述する補助容量C CS )を形成する電極である。 The pair of auxiliary capacitor electrode pad 27a and the auxiliary capacitance line 33, is an electrode to form the auxiliary capacitance (auxiliary capacitance C CS to be described later) with respect to the capacitance in the pixel to be described later (liquid crystal capacitance C LC). 補助容量配線33…は走査信号線31…以外の位置で、すなわち走査信号線31…の位置を避けて、一部がゲート絶縁膜21を挟んで補助容量用電極パッド27a…と対をなすようにガラス基板12上に走査信号線31…と平行に設けられており、補助容量用電極パッド27a…とともに、走査信号線31…との間に容量結合が略生じないようになっている。 Storage capacitor lines 33 ... at the position of 31 ... other than the scanning signal lines, i.e. scanning signal line 31 ... to avoid the position of such a portion forms a gate insulating film 21 interposed therebetween auxiliary capacitor electrode pad 27a ... and pairs It provided in parallel on the glass substrate 12 scanning signal lines 31 ... and with the auxiliary capacitor electrode pad 27a ..., so that no substantially occur capacitive coupling between the scanning signal line 31 ... are in. この場合に限らず、補助容量用電極パッド27a…および補助容量配線33…は走査信号線31…との間に容量結合を略生じない位置となるように設けられていればよい。 This is not limited to the case, the auxiliary capacitor electrode pad 27a ... and the auxiliary capacitance lines 33 ... may be provided so a position not substantially cause capacitive coupling between the scanning signal line 31 .... なお、反射電極27b…と走査信号線31…との間の容量結合は、当然、無視することができるほど小さい。 Incidentally, the capacitive coupling between the reflecting electrode 27b ... and the scanning signal line 31 ..., of course, small enough to be neglected. 【0062】液晶パネル2を上方から見て、隣接する走査信号線31・31および隣接するデータ信号線32・ [0062] Look at the liquid crystal panel 2 from above, the data signal lines 32 for scanning signal lines 31, 31 and adjacent the adjacent &
32でおよそ囲まれる区画の、ガラス基板11・12、 Approximately compartment surrounded by 32, the glass substrate 11, 12,
液晶層13、TFT14、位相差板15、偏光板16、 Liquid crystal layer 13, TFT 14, a phase difference plate 15, polarizing plate 16,
反射防止膜17、カラーフィルタ18、透明共通電極1 Antireflection film 17, the color filter 18, a transparent common electrode 1
9、層間絶縁膜26、画素電極27、および補助容量配線33は1つの画素を構成する要素である。 9, an interlayer insulating film 26, the pixel electrode 27 and the auxiliary capacitance line 33, is an element constituting one pixel. 各画素は、 Each pixel,
走査信号線31…の内の1つおよびデータ信号線32… One of the scanning signal line 31 ... and of the data signal line 32 ...
のうちの1つに接続されており、走査信号およびデータ信号に基づいて、TFT14が周期的に選択状態となって表示状態を決定する電荷がTFT14を介して所定の電気容量(後述する液晶容量C LC )に書き込まれる。 Is connected to one of, based on the scan signal and the data signal, a liquid crystal capacitor charge TFT14 to determine the display state becomes cyclically selected state to a predetermined capacitance (described later via the TFT14 written in C LC). なお、同図では補助容量用電極パッド27a…と補助容量配線33…との位置関係が明確になるように反射電極2 In the drawing the auxiliary capacitor electrode pad 27a ... and reflection so that the position relationship between the auxiliary capacitance line 33 ... and becomes clear electrode 2
7b…の図示を一部省略してある。 7b ... are omitted part in the drawing of. また、図2における層間絶縁膜26の表面の凹凸は図1では図示していない。 Further, unevenness of the surface of the interlayer insulating film 26 in FIG. 2 are not shown in FIG. 【0063】なお、アクティブ素子にMIMなどの2端子素子を用いる場合には、図1の各TFT14の位置に2端子素子を設けてデータ信号線32に相当するデータ信号線と画素電極27に相当する画素電極との間に直列に接続する。 [0063] In the case of using the two-terminal element such as MIM the active elements, corresponding to the data signal line and the pixel electrode 27 corresponding to the data signal line 32 provided with a two-terminal device to the position of each TFT14 in FIG. 1 connected in series between the pixel electrodes. そして、走査信号線31に相当する各走査信号線を2端子素子とは接続せずに、液晶層13に相当する液晶層を介して補助容量電極パッド27aに相当する補助容量電極パッドと対向するように画素ごとに設けられた対向電極(透明電極)に接続する。 Then, the scanning signal line corresponding to the scanning signal line 31 without connecting the two-terminal device, opposed to the storage capacitor electrode pad corresponding to the storage capacitor electrode pad 27a via a liquid crystal layer corresponding to the liquid crystal layer 13 connected to the counter electrode (transparent electrode) which is provided for each pixel so. この場合の1 In this case 1
つの画素は、隣接する走査信号線および隣接するデータ信号線でおよそ囲まれる区画の、TFT14…を用いる場合の前記液晶パネル2と対応する要素により構成されている。 One pixel of compartments approximately surrounded by the scanning signal line and the adjacent data signal lines adjacent, and is configured by the corresponding element and the liquid crystal panel 2 in the case of using the TFT 14 .... また、3端子素子としてTFT以外のFETを用いる場合の構成については電気的接続はTFT14… Further, electrical connection configuration in the case of using the FET other than TFT as a three terminal element TFT 14 ...
を用いる場合と同様であるので、説明を省略する。 Are the same as in the case of using, the description thereof is omitted. 【0064】アクティブ素子に3端子素子を用いる上記の構成の液晶パネル2における、1画素についての等価回路を図4(a)・(b)に示す。 [0064] in the liquid crystal panel 2 of the above configuration using a 3-terminal element to the active element, an equivalent circuit for one pixel in FIG. 4 (a) · (b). 同図(a)は、透明共通電極19と反射電極27bとで液晶層13を挟持することにより形成した液晶容量C LCと、補助容量用電極パッド27aと補助容量配線33とでゲート絶縁膜21 FIG (a), a transparent common electrode 19 and the reflection between the electrode 27b and the liquid crystal capacitance C LC formed by sandwiching a liquid crystal layer 13, the auxiliary capacitor electrode pad 27a and the auxiliary capacitance line 33 and the gate insulating film 21
を挟持することにより形成した補助容量C CSとをTFT Auxiliary capacitance C CS and a TFT formed by sandwiching the
14に接続し、透明共通電極19および補助容量配線3 Connect to 14, transparent common electrode 19 and the auxiliary capacitor line 3
3を一定の直流電位とした等価回路である。 3 is a equivalent circuit in which a constant DC potential. 同図(b) FIG. (B)
は、上記液晶容量C LCの透明共通電極19にバッファを介して交流電圧Vaを印加し、上記補助容量C CSの補助容量配線33にバッファを介して交流電圧Vbを印加するようにした等価回路である。 Is a transparent common electrode 19 of the liquid crystal capacitor C LC through the buffer by applying an alternating voltages Va, the equivalent circuit which is adapted to apply an AC voltage Vb via a buffer to the storage capacitor wiring 33 of the auxiliary capacitance C CS it is. 交流電圧Vaと交流電圧Vbとは電圧振幅が等しく、位相が揃っている。 AC voltage equal voltage amplitude and Va and an AC voltage Vb, are aligned in phase. 従って、この場合は透明共通電極19の電位と補助容量配線33の電位とは互いに同位相で振動する。 Therefore, in this case, the potential and the potential of the auxiliary capacitance line 33 of the transparent common electrode 19 vibrate in the same phase with each other. また、同図(a)のように液晶容量C LCと補助容量C CSとが並列に接続されている構成で、一定の直流電位に代えてバッファを介した共通の交流電圧を印加する場合もある。 Further, a configuration in which a liquid crystal capacitor C LC as shown in FIG. (A) and the auxiliary capacitance C CS are connected in parallel, even when applying a common AC voltage through the buffer instead of the constant DC potential is there. 【0065】これらの等価回路において、走査信号線3 [0065] In these equivalent circuits, the scanning signal line 3
1に選択電圧を印加してTFT14をON状態とし、データ信号線32から液晶容量C LCと補助容量C CSとにデータ信号を印加する。 By applying a selection voltage to 1 the TFT14 an ON state, and applies the data signals from the data signal line 32 to the auxiliary capacitance C CS to the liquid crystal capacitance C LC. 次に、走査信号線31に非選択電圧を印加してTFT14をOFF状態とすることにより、画素は液晶容量C LCと補助容量C CSとに書き込まれた電荷を保持する。 Then, by the TFT14 the OFF state by applying a non-selection voltage to the scanning signal line 31, the pixel holds the charge written in the storage capacitance C CS to the liquid crystal capacitance C LC. ここで、前述したように画素の補助容量C CSを形成する補助容量配線33を走査信号線31 Here, the scanning signal line auxiliary capacitor line 33 which forms an auxiliary capacitance C CS of the pixel as described above 31
との間に容量結合を略生じない位置となるように設けているので、上記容量結合を無視して等価回路を図示している。 Since it is provided so as to be substantially caused no positional capacitive coupling between illustrates an equivalent circuit to ignore the capacitive coupling. この状態で同期クロック発生回路7により液晶容量C LCの電荷、すなわち液晶パネル2の画面を30Hz 30Hz charge, i.e. the screen of the liquid crystal panel 2 of the liquid crystal capacitor C LC a synchronizing signal generating circuit 7 in this state
以下の書き換え周波数で書き換える設定を行えば、従来のようにCsオンゲート構造で補助容量を形成していた場合と異なり、図1における1ライン上の走査信号線3 By performing the setting is rewritten in the following rewriting frequency, different from the case that formed the auxiliary capacity Cs on-gate structure as in the prior art, the scanning signal line 3 on one line in FIG. 1
1など走査信号線の電位変動による液晶容量C LCの電極である画素電極27の電位変動は抑制される。 Potential variation of the pixel electrode 27 is an electrode of the liquid crystal capacitor C LC by potential variation of 1 such as the scanning signal lines is suppressed. アクティブ素子が2端子素子である場合も同様である。 If the active element is a two-terminal device is the same. 【0066】30Hz以下の低周波数駆動とすることによって、走査信号の周波数が減少して走査信号ドライバの消費電力が十分に削減されるとともに、データ信号の極性反転周波数が減少し、データ信号ドライバ、図1の構成の場合はソースドライバ4の消費電力が十分に削減される。 [0066] By a 30Hz or lower frequency drive, with power consumption of the scanning signal driver frequency of the scanning signal is reduced is sufficiently reduced, the polarity inversion frequency of the data signal is decreased, the data signal driver, the power consumption of the source driver 4 in the configuration of FIG. 1 is sufficiently reduced. また、画素電極27の電位変動が抑制されることによって、チラツキのない安定した表示品位が得られる。 Furthermore, by the potential variation of the pixel electrode 27 is suppressed, flicker-free stable display quality is obtained. 【0067】次に、サイズを対角0.1m、走査信号線31を240本、データ信号線32を320×3本とした液晶パネル2の特性を解析した結果について説明する。 Next, size diagonal 0.1 m, this scanning signal line 31 240, the results of analysis of the characteristics of the liquid crystal panel 2 with the data signal lines 32 and 320 × 3 present will be described. 【0068】図5(a)・(b)は、前記液晶層13に用いた液晶(メルク社製ZLI-4792)について、書き込み時間を一定(例えば100μsec)に固定したときの液晶電圧保持率Hrの駆動周波数(書き換え周波数)依存性を測定した結果である。 [0068] FIG. 5 (a) · (b), the liquid crystal (Merck ZLI-4792) was used in the liquid crystal layer 13, the liquid crystal voltage holding ratio Hr when fixing the write time constant (e.g., 100 .mu.sec) it is a drive frequency (refresh rate) results of measurement of the dependency. 同図(b)は同図(a)のうち駆動周波数が0Hz〜5Hzの領域を拡大した図である。 FIG (b) is a view driving frequency is enlarged area of ​​0Hz~5Hz of FIG (a). また、図6は、TFT14のOFF抵抗値と、T Also, FIG. 6, the OFF resistance of the TFT 14, T
FT14のゲート電極20の電位、すなわち走査信号線31の電位との関係を測定した結果である。 The potential of the gate electrode 20 of FT14, i.e. the result of measuring the relation between the potential of the scanning signal line 31. 液晶電圧保持率HrおよびTFT14のOFF抵抗値が十分でないと、液晶容量C LCと補助容量C CSとに書き込まれた電荷がTFT14の非選択期間に漏れてしまい、図7に示すように画素電極27の電位が変動して、反射電極27b When OFF resistance value of the liquid crystal voltage holding ratio Hr and TFT 14 is not sufficient, the charge that has been written to the liquid crystal capacitor C LC and the storage capacitance C CS is leaks in the non-selection period of the TFT 14, the pixel electrode as shown in FIG. 7 27 potential varies, the reflective electrode 27b
からの反射光強度が変動する。 Reflected light intensity from fluctuates. 【0069】画素電極27の電位、および反射電極27 [0069] the potential of the pixel electrode 27, and the reflective electrode 27
bからの反射光強度が関係する画素電圧保持率Pは、 P=V 1・exp[−T/{(C LC +C CS )・R}]/V (1) で表される。 the pixel voltage holding ratio P of the reflected light intensity is related from b is expressed by P = V 1 · exp [-T / {(C LC + C CS) · R}] / V (1). ただし、 V 1 =V−{V・(1−Hr(T))×C LC /(C LC However, V 1 = V- {V · (1-Hr (T)) × C LC / (C LC +
CS )} T:TFT14の非選択期間Hr(T):図5において、ある駆動周波数における時間T後の液晶電圧保持率V:書き込み直後の画素電極27と透明共通電極19との電位差R:図6におけるTFT14のOFF抵抗値である。 C CS)} T: non-selection period of the TFT 14 Hr (T): 5, the liquid crystal voltage holding ratio after the time T at the driving frequency with V: potential difference between the pixel electrode 27 immediately after writing and the transparent common electrode 19 R: it is OFF resistance of TFT14 in FIG. 1・exp[−T/{(C LC +C CS )・ V 1 · exp [-T / { (C LC + C CS) ·
R}]は、書き込んでから時間T後の画素電極27と透明共通電極19との電位差である。 R}] is a potential difference between the pixel electrode 27 and the transparent common electrode 19 after the time after writing T. 【0070】例えばT=180msecとしたときの液晶電圧保持率Hr(T)、TFT14の非選択時の抵抗値すなわちOFF抵抗値R、液晶容量C LC 、および補助容量C CSを表2のように設定して画素電圧保持率Pを式(1)から計算すると、99.7%となる。 [0070] For example a liquid crystal voltage holding ratio when the T = 180msec Hr (T), when not selected in the resistance value, that is OFF resistance R of the TFT 14, the liquid crystal capacitance C LC, and a storage capacitance C CS as shown in Table 2 calculating the pixel voltage holding ratio P from equation (1) set, a 99.7%. 【0071】 【表2】 [0071] [Table 2] 【0072】そこで、画素電圧保持率Pとチラツキの知覚限界について詳細な検討を行った。 [0072] Therefore, we detailed studies about perception limit of the pixel voltage holding ratio P and flicker. 図8(a)に示すように、内側に透明電極43を形成したガラス基板42 As shown in FIG. 8 (a), a glass substrate 42 to form a transparent electrode 43 on the inside
を2枚向かい合わせ、さらに透明電極43・43の間に液晶層44を挟持したチラツキ評価用セル41を作製した。 The opposed two, to produce a flicker evaluation cell 41 which sandwiches liquid crystal layer 44 between more transparent electrodes 43, 43. そして、このチラツキ評価用セル41の2つの透明電極43・43間に、信号発生装置45から電圧を印加した。 Then, between two transparent electrodes 43, 43 of the flicker evaluation cell 41, a voltage is applied from the signal generator 45. 信号発生装置45から出力される電圧波形を同図(b)に示す。 A voltage waveform outputted from the signal generator 45 shown in FIG. (B). 同図においてVsを2V、非選択期間T 2V and Vs in the figure, the non-selection period T
を32msec(約30Hz)〜167msec(約6 The 32msec (about 30Hz) ~167msec (about 6
Hz)の間で変化させてVeを変化させる。 Varied between Hz) changing the Ve by. チラツキ評価用セル41は初めVsの電圧に充電されるが、徐々に電圧が低下してVeとなる。 While flicker evaluation cell 41 is charged to a voltage of the first Vs, the voltage gradually becomes Ve decreases. 次に、−Vsの電圧を印加するとチラツキ評価用セル41の明るさが変化するが、 Next, the brightness of the flickering evaluation cell 41 by applying a voltage of -Vs is changed,
このときの明るさの変化、すなわちチラツキを目視で確認する。 Changes in brightness at this time, that is, visually observed flicker. 【0073】ここで、Ve/Vsが実際の液晶表示装置1における画素電圧保持率Pに相当する。 [0073] Here, equivalent to the pixel voltage holding ratio P at Ve / Vs is an actual liquid crystal display device 1. 画素電圧保持率Pとチラツキの発生状況について詳細に観察したところ、表3に示すような結果が得られた。 It was observed in detail occurrence of pixel voltage holding ratio P and flicker, results as shown in Table 3 were obtained. 【0074】 【表3】 [0074] [Table 3] 【0075】なお、○:チラツキが知覚されない、 △:チラツキがやや知覚される、 ×:チラツキが知覚される、 である。 [0075] It should be noted, ○: flickering is not perceived, △: flickering is somewhat perceived, ×: flickering is perceived, it is. 【0076】これにより、画面の書き換え周波数を30 [0076] As a result, the rewriting frequency of the screen 30
Hz以下としても特にチラツキのない安定した表示品位の液晶パネル2を得るためには、画素電圧保持率P≧ Hz particular even less to obtain a liquid crystal panel 2 of the flicker-free stable display quality, the pixel voltage holding ratio P ≧
0.9として画素電極27…の電位変動がほとんど生じないようにすればよいことが分った。 Pixel electrodes 27 potential variation of it was found that it is sufficient to hardly 0.9. 【0077】以上の構成の液晶表示装置1で低周波数駆動を行った場合の走査信号波形、データ信号波形、画素電極27の電位、および反射電極27bからの反射光強度を図9(a)ないし(e)に示す。 [0077] The above configuration scanning signal waveform when a low frequency drive was carried out in the liquid crystal display device 1 of the data signal waveform, the potential of the pixel electrode 27, and the reflected light intensity from the reflective electrode 27b to Figures 9 (a) It is shown in (e). 画面の書き換え周波数は60Hzの10分の1である6Hzとした。 Rewriting frequency of the screen was 6Hz is one tenth of 60 Hz. 詳しくは、6Hzに相当する書き換え周期167msecのうち、走査信号線31…の1本当たりの選択期間を0. Specifically, among the rewrite cycle 167msec corresponding to 6 Hz, the selection period per one scanning signal line 31 ... 0.
7msec、非選択期間を166.3msecとした。 7msec, the non-selection period was 166.3msec.
データ信号線32…に供給するデータ信号を1走査信号ごとに極性を反転させ、かつ、1つの画素には書き換えごとに極性反転したデータ信号が入力されるように駆動を行った。 The data signal supplied data signal line 32 ... for inverting the polarity for each scanning signal, and the single pixel was driven such polarity inverted data signal every rewriting is entered. 【0078】同図(a)は、注目している画素の走査信号線31よりも1ライン上の走査信号線31に出力される走査信号波形を、同図(b)は注目している画素(自段)の走査信号線31に出力される走査信号波形を、同図(c)は注目している画素のデータ信号線32に出力されるデータ信号波形を、同図(d)は注目している画素の画素電極27の電位を示す。 [0078] FIG. (A) is a scanning signal waveform outputted to the scanning signal line 31 on one line than the scanning signal lines 31 of the pixel of interest, FIG. (B) is focused pixel a scanning signal waveform outputted to the scanning signal line 31 (the stage), the same figure (c) shows a data signal waveform is output to the data signal line 32 of the pixel of interest, FIG. (d) of interest and shows the potential of the pixel electrode 27 of the pixel are. 同図(a)および(d)から分かるように、1ライン上の走査信号線31 As can be seen from FIG. (A) and (d), the scanning signal lines on one line 31
に選択電圧が印加されているときに、画素電極27の電位は安定している。 When the selection voltage is applied to, the potential of the pixel electrode 27 are stable. このとき反射電極27bからの反射光強度を測定したところ、同図(e)に示すように反射光強度の変化はほとんど確認されなかった。 The measured intensity of light reflected from the reflective electrode 27b at this time, a change in reflected light intensity as shown in FIG. (E) was not almost observed. また、目視による評価の結果でも、チラツキがなく均一で良好な表示品位が得られることが確認された。 Further, even in the result of the evaluation by visual observation, the flicker uniform good display quality without resulting was confirmed. 【0079】これに対し、図10に示すように1ライン上の走査信号線31'…に補助容量用電極パッド27 [0079] In contrast, the scanning signal lines 31 on one line as shown in FIG. 10 '... to the storage capacitor electrode pad 27
a'…を対向させて補助容量を形成する従来のCsオンゲート構造では、図11(a)ないし(e)の結果が得られた。 In the conventional Cs on-gate structure a '... a are opposed to form a storage capacitance, the results of from FIG. 11 (a) without (e) was obtained. 同図(a)および(d)から分かるように、1 As can be seen from FIG. (A) and (d), 1
ライン上の走査信号線31'に選択電圧が印加されているときに、画素電極27'の電位が大きく変動している。 'When the selection voltage is applied, the pixel electrode 27' the scanning signal line 31 on line potential of greatly fluctuates. この結果、同図(e)に示すように反射電極27 As a result, the reflective electrodes as shown in FIG. (E) 27
b'からの反射光強度も変動してしまい、目視による評価の結果でもチラツキが知覚された。 Reflected light intensity from b 'also fluctuates, flicker even result of the evaluation by visual observation was perceived. 【0080】そこで、走査信号による画素電極の電位変動とチラツキの知覚限界について詳細な検討を行った。 [0080] Therefore, we detailed studies about perception limit of the potential change and flickering of the pixel electrode by the scanning signal.
図8(a)に示すチラツキ評価用セル41に図26に示す波形の電圧を印加した。 The voltage of the waveform shown in FIG. 26 is applied to the flicker evaluation cell 41 shown in FIG. 8 (a). 図26において電圧V1は所定の階調を表示するために液晶層44(透明電極43・ Voltage V1 In FIG. 26 the liquid crystal layer 44 (the transparent electrode 43, in order to display a predetermined grayscale
43間)に印加される電圧であり、実際の液晶表示装置におけるドレイン−コモン間電圧(画素電極の電位)、 A voltage applied to 43 between), the drain in an actual liquid crystal display device - Common voltage (potential of the pixel electrode),
すなわち表示状態を決定する電荷が書き込まれる所定の電気容量の電圧に相当する。 That corresponds to a voltage of a predetermined electric capacity charge is written to determine the display state. また、電圧V1に重畳されているパルス電圧Vpが走査信号線の走査により発生して電圧V1に加わるノイズであり、パルス電圧Vpの重畳分が電圧V1の変動分である。 Further, a noise pulse voltage Vp is added to the voltage V1 applied to the voltage V1 generated by the scanning of the scanning signal lines, superposing portion of the pulse voltage Vp which is the fluctuation component of the voltage V1. 【0081】ここでパルス電圧Vpのパルス幅を50μ [0081] 50μ the pulse width of the pulse voltage Vp here
sec、電圧V1の変化周期Tc(所定の電気容量の電荷を書き換える周期に相当)を33.3msec〜16 sec, the change cycle of the voltage V1 Tc (corresponding to a period for rewriting the predetermined electric capacity charge) 33.3Msec~16
7msecの範囲でスイープし、電圧Vpの値を変化させてチラツキの状況を確認したところ表4に示すような結果となった。 Sweeping a range of 7 msec, it became the result shown by changing the value of the voltage Vp in Table 4 was confirmed flicker situation. 【0082】 【表4】 [0082] [Table 4] 【0083】なお、○:チラツキが知覚されない、 △:チラツキがやや知覚される、 ×:チラツキが知覚される、 である。 [0083] It should be noted, ○: flickering is not perceived, △: flickering is somewhat perceived, ×: flickering is perceived, it is. 【0084】同表より、画面の書き換え周波数を30H [0084] from the table, the rewrite frequency of the screen 30H
z以下としても(変化周期Tを33.3msec以上としても)、チラツキのない液晶パネルを得るには、走査に伴う画素電極の電位変動(所定の電気容量の電圧の変動)を3V以下とするのが好ましいことが分かる。 z as follows (also change period T as above 33.3 msec), to obtain a flicker-free liquid crystal panel, potential fluctuation of the pixel electrode with the scanning (variation in voltage of a predetermined capacitance) or less 3V it can be seen that is preferred. なお、通常の液晶パネルでは、画素電極と自身の画素に接続される走査信号線との間の容量結合は小さく、自身の画素の選択期間における走査に伴う画素電極の電位変動は2V以下、より詳しくは1V程度である。 In the conventional liquid crystal panel, small capacitive coupling between the scanning signal line connected to the pixels of the pixel electrode and its potential variation of the pixel electrode due to the scanning in the selection period of its pixels 2V or less, and more For more information is on the order of 1V. 従って、自身の画素に接続される走査信号線からの電圧V1の変動分によって、通常、チラツキが知覚されることはなく、 Thus, the variation of the voltage V1 from the scanning signal line connected to its own pixel, usually never flicker is perceived,
画素電極の電位変動を3V以下に抑えることは、特に非選択期間Tにおいて重要となる。 Suppressing the potential fluctuation of the pixel electrode below 3V, it is important, particularly in non-selection period T. 【0085】前述した液晶パネル2には、補助容量用電極パッド27a…および補助容量配線33…が走査信号線31…との間に容量結合が略生じない位置となるように設けられているので、選択期間はもちろん、非選択期間Tにおいても、走査信号の供給に伴って走査信号線3 [0085] The liquid crystal panel 2 described above, since the auxiliary capacitor electrode pad 27a ... and the auxiliary capacitance lines 33 ... are provided so that the positions not substantially occur capacitive coupling between the scanning signal line 31 ... , the selection period, of course, also in the non-selection period T, the scanning signal line 3 with the supply of the scan signal
1…から加わるノイズによって液晶容量C LCの電圧はほとんど変動しない。 Voltage of the liquid crystal capacitance C LC by noise added from 1 ... hardly varied. このように、液晶パネル2は、上記走査信号の供給に伴って走査信号線31…から液晶容量C LCの電圧に加わるノイズによる上記電圧の変動を、表示状態にチラツキが知覚されない値以下(ここでは3V Thus, the liquid crystal panel 2, the variation of the voltage due to noise added to the voltage of the liquid crystal capacitance C LC from the scanning signal line 31 ... with the supply of the scanning signal, the following is not flickering is perceived on the display state value (here In 3V
以下)に抑制するように構成されている。 It is configured to suppress below). 【0086】また、図10のように走査信号線31'に補助容量用電極パッド27a'を対向させて液晶容量C [0086] Further, the liquid crystal capacity 'auxiliary capacitor electrode pad 27a in' the scanning signal line 31 to be opposed as shown in FIG. 10 C
LCの補助容量C CSを形成するCsオンゲート構造の液晶パネルでは、補助容量C CSを介して画素電極27'の電位が変動し、その変動分ΔVpは、 ΔVp=ΔVg×C CS /(C CS +C LC +C GD +C SD ) (2) ただし、ΔVg:走査信号線電位変動値C GD :トランジスター部の走査信号線31'と画素電極27'とで形成される容量C SD :画素とデータ信号線とで形成される容量で決定される。 The liquid crystal panel of Cs on-gate structure to form the auxiliary capacitance C CS of LC, the potential of the pixel electrode 27 'via the auxiliary capacitance C CS varies, the variation? Vp is, ΔVp = ΔVg × C CS / (C CS + C LC + C GD + C SD) (2) However, [Delta] Vg: scanning signal line potential change value C GD: capacitance C SD is formed out scanning signal line 31 of the transistor unit 'and the pixel electrode 27' and: pixel and the data signal line It is determined by the capacitance formed by the. 一般にC LC ≫C GD 、C LC ≫C SDであり、 In general, C LC »C GD, is a C LC »C SD,
例えばΔVg=25Vの場合、C LCがC CSの10倍以上であれば、略ΔVp<3Vとなる。 For example, in the case of ΔVg = 25V, C LC is not less than 10 times the C CS, a substantially? Vp <3V. 従って、Csオンゲート構造の液晶パネルを有する液晶表示装置でも、走査信号線31'…に供給される走査信号に対応して、上記走査信号の供給に伴って走査信号線31'…から液晶容量C LCの電圧に加わるノイズによる上記電圧の変動を3 Therefore, Cs be a liquid crystal display device having a liquid crystal panel of the on-gate structure, 'in response to the scan signal supplied to ..., the scanning signal line 31 with the supply of the scan signal' scan signal line 31 a liquid crystal capacitor from ... C the variation of the voltage due to noise added to the voltage of the LC 3
V以下、すなわち表示状態にチラツキが知覚されない値以下に抑制するように構成されていれば、表示のチラツキをなくすことができる。 V or less, that if flicker in the display state is configured to suppress below not perceived value, it is possible to eliminate the flicker of the display. 【0087】本実施の形態の液晶パネル2のような、C [0087] such as a liquid crystal panel 2 of this embodiment, C
sオンコモン相当の構造の、TFT駆動の液晶パネルで、低周波駆動を行うことは、理想的には上記チラツキ評価用セル41(標準セル)に低周波の矩形波を印加することと同等である。 Of s Onkomon equivalent structure, the liquid crystal panel of TFT driving, by performing the low-frequency driving is ideally equivalent to applying a square wave of low frequency to the flicker evaluation cells 41 (standard cells) . 過去においては、液晶精製技術が十分ではなく液晶に含まれる不純物濃度が比較的高かった。 In the past, the concentration of impurities crystal purification techniques are included in the liquid crystal is not sufficient was relatively high. これは、液晶材料の抵抗値に対して低周波数の書き換えのための最適設計がなされていなかったことに相当する。 This corresponds to the optimum design for the rewriting of the low frequency has not been made to the resistance value of the liquid crystal material. そして、本件出願人がそのような液晶をチラツキ評価用セル41の液晶層44に用いて低周波の矩形波を印加すると印加電圧の極性反転時に液晶が応答し、フリッカー(チラツキ)が確認された。 Then, the liquid crystal responds at the polarity inversion of the applied voltage is applied a square wave of a low frequency by using the liquid crystal layer 44 of the present applicant flicker evaluation cells 41 such a liquid crystal, flicker was observed . これは、極性反転時に不純物イオンの移動に伴う電荷の授受が発生して電圧ドロップが起こったためと考えられる。 This is probably because the transfer of charge caused by the movement of impurity ions during the polarity reversal voltage drop occurred occurred. またチラツキは、Csオンゲート構造の方が、走査信号が一定条件の下に補助容量を介して画素電極電位に大きな変動を与えるため、Csオンコモン構造よりも大きく認められる。 The flicker, who Cs on-gate structure, since the scan signal has a great change in the pixel electrode potential via the auxiliary capacitor under certain conditions, observed greater than Cs Onkomon structure.
このような現象は現在でも「故意に不純物を混入させた液晶材料」や「管理状態の悪い液晶材料」あるいは「管理状態の悪いセル」を用いることで再現する。 This phenomenon is reproduced by using the still "deliberately liquid crystal material is mixed impurities" or "poor liquid crystal material administrative state" or "bad cells administrative state". 従って、 Therefore,
従来では、チラツキを不可視化するためには極性反転周波数を30Hz以上にすることが必然であったことが分かった。 Conventionally, in order to invisible flickering to the polarity inversion frequency than 30Hz has been found that was inevitable. 【0088】これに対して、現在の「高度に精製された液晶材料」を用い、かつ「高度にクリーン化された工程で作製されたセル」を用いると、30Hz以下で駆動してもチラツキは確認できない。 [0088] In contrast, with "highly purified liquid crystal material" current, and the use of "highly cleaned been steps fabricated cell", the flicker be driven at 30Hz or less It can not be confirmed. これは、液晶中の不純物の移動が無視できるほど小さく、極性反転に伴う電荷の授受が発生せず電圧ドロップが起こらないためと考えられる。 This smaller movement of impurities in the liquid crystal is negligible, transfer of charge due to the polarity inversion is considered to be due to the voltage drop does not occur does not occur. このように、30Hz以下でもチラツキを生じることなく駆動することができるということが、本件出願人によって初めて確認された。 Thus, it being able to drive without causing flicker even 30Hz or less, it was first confirmed by the applicant. また、液晶表示装置はC In addition, the liquid crystal display device C
RTとは異なって常に表示状態を保つ「ホールド型表示」を行うものであって、静止画を表示する場合は高速の電荷書き換えを行う必要がないにも関わらず、従来では前述したようにCRTの高速書き換えに従って、60 RT constantly kept display state different from the a and performs "hold-type display", when a still image is displayed despite it is not necessary to perform a high-speed charge rewriting, CRT as described above in the conventional in accordance with the high-speed rewriting of, 60
Hzのような高周波数で書き換えることしか行っていなかった。 Only it did not go be rewritten at high frequency, such as Hz. このように、従来では低周波駆動を行うという思想すらなく、本実施の形態の液晶表示装置1における液晶パネル2ようなCsオンコモン相当の構造や、その他の構造で、画素電極の電位変動を小さくした上で30 Thus, not even the idea of ​​the conventional performing low frequency driving, the structure and the liquid crystal panel 2 such Cs Onkomon equivalent in the liquid crystal display device 1 of this embodiment, in other structures, reducing the potential variation of the pixel electrode 30 on the in
Hz以下の低周波駆動を行うという発想には至るすべもなかった。 Was Sube even no leading to the idea of ​​performing the following low-frequency driving Hz. 【0089】次に、さらに液晶表示装置1の消費電力を測定したところ、画面の書き換え周期を16.7mse [0089] Next, when further measures the power consumption of the liquid crystal display device 1, 16.7Mse rewriting period of a screen
c(書き換え周波数60Hz)として駆動したときに1 c 1 when driven as (rewriting frequency 60Hz)
60mWであったのに対し、画面の書き換え周期を16 Whereas was 60 mW, the rewrite period of the screen 16
7msec(書き換え周波数6Hz)として駆動したときには40mWとなり、大きく低減することが確認された。 7 msec (rewriting frequency 6 Hz) next to 40mW is when driving as, be greatly reduced has been confirmed. 【0090】書き換え周波数を30Hz以下に設定する例として、図9では6Hzを挙げたが、書き換え周波数の好ましい範囲は0.5Hz以上30Hz以下である。 [0090] The rewriting frequency as an example of setting the 30Hz or less, has been given the 6Hz 9, a preferred range of rewriting frequency is 30Hz or less than 0.5 Hz.
図5(b)から分かるように、液晶電圧保持率Hrは約97%となる1Hzあたりから低下し、約92%となる0.5Hzより低くなると急激に低下する。 As can be seen from FIG. 5 (b), the liquid crystal voltage holding ratio Hr decreased from around 1Hz which is about 97%, decreases rapidly becomes lower than 0.5Hz be about 92%. 液晶電圧保持率Hrがあまり小さくなると、液晶層13やTFT1 When the liquid crystal voltage holding ratio Hr is too small, the liquid crystal layer 13 and TFT1
4の漏れ電流に起因して画素電極27の電位が変動して明るさが変化し、チラツキが生じることになる。 Due to 4 of the leakage current brightness varies with variation potential of the pixel electrode 27, so that the flicker occurs. また、 Also,
ここで議論している書き込みから1sec〜2sec後といった時間領域ではTFT14のOFF抵抗値は大きく変動することはない。 Here OFF resistance of TFT14 in time such post 1sec~2sec from writing under discussion region does not vary greatly. 従って、表示のチラツキは液晶電圧保持率Hrに大きく依存する。 Thus, display flicker is highly dependent on the liquid crystal voltage holding ratio Hr. 【0091】このことから、書き換え周波数を30Hz [0091] From this fact, 30Hz rewriting frequency
以下としながら、下限を0.5Hzとして画素電極27 While less, the pixel electrode 27 the lower limit as 0.5Hz
の電位変動を十分に抑制する。 Enough to suppress the potential fluctuation of. これにより、十分な低消費電力化と確実な画素のチラツキ防止とを達成することができる。 Thus, it is possible to achieve and the reliable pixels flicker prevention sufficiently low power consumption. さらに好ましくは、書き換え周波数を15H More preferably, 15H rewriting frequency
z以下として消費電力を極めて大きく低減しながら、下限を1Hzとして画素電極27の電位変動を極めて小さくなるように抑制する。 While very greatly reduce the power consumption as z below, very small so as to suppress the potential variation of the pixel electrode 27 a lower limit as 1 Hz. これにより、極めて大きな低消費電力化とより確実な画素のチラツキ防止とを達成することができる。 This makes it possible to achieve a more reliable pixel flickering prevent an extremely large power consumption. 【0092】また、前述したように、同期クロック発生回路7は書き換え周波数を複数通りに設定可能である。 [0092] Further, as described above, the synchronization clock generating circuit 7 is capable of setting a refresh rate to a plurality street.
従って、例えば静止画や動きの少ない画像を表示する場合には書き換え周波数を30Hz以下に設定して低消費電力化を図り、動画を表示する場合には書き換え周波数を30Hz以上に設定してスムーズな表示を確保するなど、表示する画像の状態に適した書き換え周波数の設定を行うことができる。 Thus, for example, when displaying a still image or an image with little motion will set the refresh rate to 30Hz or less achieving low power consumption, in the case of displaying a moving image by setting the refresh rate above 30Hz smooth etc. to ensure the display, it is possible to set the refresh rate suitable for the state of the image to be displayed. このような複数の書き換え周波数のそれぞれを、15Hz、30Hz、60Hzといったように最も低い書き換え周波数の整数倍の関係に設定すれば、全ての書き換え周波数に共通の基準同期信号を使用することができるのに加えて、書き換え周波数を切り換えた場合に供給するデータ信号の間引きあるいは追加を簡単に行うことができる。 Each of such plurality of refresh rate, 15 Hz, 30 Hz, is set to an integral multiple of the lowest refresh rate as such 60 Hz, it can be used a common reference synchronizing signal to all the rewrite frequency in addition, it is possible to easily perform the thinning or additional supplies data signal when switching the rewriting frequency. さらに、この例のように1 Furthermore, 1 as in this example
5Hzの2倍の30Hz、また15Hzの4倍の60H 2 times of 30Hz of 5Hz, also four times the 60H of 15Hz
zといったように書き換え周波数のそれぞれを、最も低い書き換え周波数の2の整数乗倍の関係に設定すれば、 Each rewriting frequency as such z, is set to the relationship of the second integer power of the lowest refresh rate,
最も低い周波数の論理信号を2の整数乗分の1で分周することにより周波数変換を行う通常の簡単な分周回路を用いて、書き換え周波数のそれぞれを生成することができる。 The logic signals of the lowest frequency using conventional simple frequency divider which performs frequency conversion by dividing by two integral power fraction of 1, it is possible to generate a respective refresh rate. 【0093】また、液晶表示装置1では、液晶パネル2 [0093] In addition, in the liquid crystal display device 1, the liquid crystal panel 2
の表示内容を異なる画像に更新する周期、すなわち各画素に異なる画像のデータを供給して表示状態の更新を行わせるためのデータ信号を供給する周期を決めるリフレッシュ周波数が設定される。 Period of updating the display contents on the different images, that the refresh frequency for determining the period for supplying the data signals for causing the display state is updated by supplying data of different image to each pixel is set. 書き換え周波数とリフレッシュ周波数との関係を以下のように特定することにより、液晶パネル2の特性を向上させることができる。 By specifying as follows the relationship between the refresh rate and the refresh frequency, it is possible to improve the characteristics of the liquid crystal panel 2. 【0094】例えば、複数種類の書き換え周波数のうち少なくとも最も低いものをリフレッシュ周波数の2以上の整数倍に設定すれば、そのように設定した書き換え周波数では前の更新から次の更新までの同一の表示内容に対して、書き換え周波数に基づいた各画素の選択回数が2以上の整数回となる。 [0094] For example, if set to two or more integral multiple of at least the lowest one refresh frequency among a plurality of types of rewriting frequency, display the same from such updated before the set rewrite frequency until the next update the contents, selecting the number of pixels based on the rewriting frequency is an integer of 2 or more times. リフレッシュ周波数を3Hzとすれば、図9の例において6Hzの書き換え周波数はリフレッシュ周波数の2倍となるので、前の更新から次の更新までに同じ画素に正極性のデータ信号と負極性のデータ信号とを1回ずつ供給することができる。 If the refresh frequency is 3 Hz, since rewriting frequency of 6Hz is twice the refresh frequency in the example of FIG. 9, before the positive polarity from the update to the same pixel before the next update of the data signal and the negative polarity data signal it is possible to supply the door once. 従って、 Therefore,
同一の表示内容に対して、交流駆動によって画素電極2 For the same display content, the pixel electrode 2 by the AC drive
7の電位の極性を反転させて表示することができ、液晶パネル2に用いられる液晶の信頼性が向上する。 7 by reversing the polarity of the potential of can be displayed, the reliability of the liquid crystal is improved for use in the liquid crystal panel 2. 【0095】また、同期クロック発生回路7を、リフレッシュ周波数の変更に合わせて、少なくとも最も低い書き換え周波数を、変更後のリフレッシュ周波数の2以上の整数倍に変更することができるようにすれば、リフレッシュ周波数を変更しても、そのように設定を変更した書き換え周波数では液晶パネル2での同一の表示内容に対して、交流駆動によって画素電極27の電位の極性を反転させて表示することができる。 [0095] Moreover, the synchronizing signal generating circuit 7, in accordance with the change of the refresh frequency, at least the lowest refresh rate, if so can be changed to two or more integral multiple of the refresh frequency of the changed refresh changing the frequency may be for the same display content of the liquid crystal panel 2 is a rewriting frequency setting has been changed as such, displays by reversing the polarity of the potential of the pixel electrode 27 by an alternating current drive. 従って、液晶パネル2に用いられる液晶の信頼性を容易に維持することができる。 Therefore, the reliability of the liquid crystal used in the liquid crystal panel 2 can be easily maintained. 例えば、リフレッシュ周波数を3Hzから4Hz For example, 4Hz the refresh frequency from 3Hz
に変更した場合、6Hz、15Hz、30Hzといった書き換え周波数を、8Hz、20Hz、40Hzといった書き換え周波数に変更することができるようになっている。 If you change the, 6 Hz, 15 Hz, the refresh rate, such as 30Hz, 8Hz, 20Hz, and is capable of changing the refresh rate, such as 40 Hz. さらに、上記条件を満たした状態で最も低い書き換え周波数を6Hzのように2以上の整数に設定すれば、リフレッシュ周波数が1Hz以上となって画面の表示内容を1秒間に1回以上更新することができるので、 Further, by setting the lowest refresh rate while satisfying the above conditions to the integer of 2 or more as 6 Hz, that refresh frequency is updated at least once is displayed on the screen becomes more 1Hz per second it is possible,
液晶パネル2の画面に時計を表示する場合に、秒表示を正確に1秒間隔で行うことができる。 When displaying a clock on the screen of the liquid crystal panel 2, the second display accurately can be performed at one second intervals. 【0096】以上に述べたように、本実施の形態の液晶表示装置1によれば、アクティブ素子を有する構成において、良好な表示品位を保ったまま低消費電力化を達成することができる。 [0096] As described above, according to the liquid crystal display device 1 of this embodiment can be achieved in the structure having an active element, while keeping power consumption maintaining good display quality. また、液晶表示装置1が反射電極2 The liquid crystal display device 1 is the reflective electrode 2
7b…を備え、バックライトを必要としない反射型液晶表示装置であることから、30Hz以下の駆動による低消費電力化の割合が大きい液晶表示装置となる。 7b ... equipped with, since it is a reflection type liquid crystal display device that requires no backlight, the ratio of power consumption becomes large liquid crystal display device according to the following driving 30 Hz. これは液晶パネルの裏面に反射部材が設けられている反射型液晶表示装置についても同様である。 This also applies to the reflection type liquid crystal display device in which the reflective member is provided on the back surface of the liquid crystal panel. 【0097】さらに、上記液晶表示装置1は、携帯電話、ポケットゲーム機、PDA(Personal Digital Assi [0097] In addition, the liquid crystal display device 1, mobile phone, pocket game machine, PDA (Personal Digital Assi
stants) 、携帯TV、リモートコントロール、ノート型パーソナルコンピュータ、その他の携帯端末など、携帯機器を初めとする各種の電子機器に搭載可能である。 stants), mobile TV, remote control, notebook personal computers, and other mobile devices, can be mounted in various electronic equipment such as mobile devices. バッテリー駆動される電子機器に搭載すれば、良好な表示品位を保ったままの低消費電力化が図れる液晶表示装置1を搭載していることにより、長時間駆動が容易になる。 If it mounted on electronic equipment to be battery powered, by being equipped with a liquid crystal display device 1 which attained the power consumption of the maintained to be a good display quality, long drive is facilitated. 【0098】なお、以上では走査信号線と容量結合が略生じないように設けられた補助容量用電極パッドと補助容量配線とにより所定の電気容量に対する補助容量が形成された表示素子の例について述べたが、本発明を実施するにあたって表示素子はこの例の構成に限定されるものではなく、補助容量C CS =0 として式(1)を満たせば補助容量配線を配置しない構成の表示素子(液晶表示素子)であってもよい。 [0098] Incidentally, described an example of a display device in which the auxiliary capacitance for a given capacitance by the auxiliary capacitance electrode pad provided so as not to cause substantially the capacitive coupling scanning signal lines and the storage capacitor lines are formed in the above and although the display device carrying out the present invention is not limited to the configuration of this embodiment, the auxiliary capacitance C CS = 0 as a display element in which not disposed storage capacitor line satisfies the equation (1) (liquid crystal it may be a display element). 例えば、補助容量C CS =0 の場合の表示素子として、図1の液晶パネル2から、ドレイン電極25…、補助容量用電極パッド27a…、および補助容量配線33…を取り除き、TFT14…の各ドレインを反射電極27bに接続した構成が挙げられる。 For example, as the display element when the auxiliary capacitance C CS = 0, the liquid crystal panel 2 of Figure 1, the drain electrode 25 ..., the auxiliary capacitor electrode pad 27a ..., and the auxiliary capacitance lines 33 ... was removed, TFT 14 ... drains of structure connected to the reflective electrode 27b and the like. 【0099】また、このような構成における1画素分の等価回路を図27に示す。 [0099] Further, an equivalent circuit for one pixel in such an arrangement in Figure 27. 同図の等価回路は、図4 The equivalent circuit of the figure, FIG. 4
(a)の等価回路から補助容量用電極パッド27aと補助容量配線33とで形成される補助容量C CSを取り除いたものに相当する。 Equivalent from the equivalent circuit of (a) to minus the auxiliary capacitance C CS formed by the auxiliary capacitor electrode pad 27a and the storage capacitor line 33. 本実施の形態において補助容量C CS Auxiliary capacitance C CS in this embodiment
=0 の場合でも式(1)で表される画素電圧保持率Pは99.5%となり、書き換え周波数を30Hz以下としもチラツキのない表示が得られる。 = Next 99.5% the pixel voltage holding ratio P represented by even 0 Equation (1), display no flicker rewriting frequency servants and 30Hz or less is obtained. 従って、このような構成を備えた表示装置においても、良好な表示品位を保ったまま低消費電力化を達成することができる。 Accordingly, even in a display device having such a configuration, it is possible to achieve a still lower power consumption maintaining good display quality. 【0100】また、画素電極と走査信号線との間に容量結合が無視できない程度に生じている場合にも、以下に示す条件を満たしていれば、液晶パネルが、走査信号の供給に伴って走査信号線から液晶容量C LCの電圧に加わるノイズの変動を、表示状態にチラツキが知覚されない値以下に抑制するように構成されていることになる。 [0100] Further, even when occurring to the extent that the capacitive coupling can not be ignored between the scanning signal line and the pixel electrode, if they meet the conditions described below, the liquid crystal panel, with the supply of the scan signal the variation of the noise added to the voltage of the liquid crystal capacitance C LC from the scanning signal line, so that flicker in the display state is configured to suppress below not perceived value. 前述の式(2)は補助容量用電極パッド27a'と走査信号線31'との間の容量(補助容量C CS )を介して画素電極27'にもたらされる電位の変動を記述したものである。 In which the aforementioned equation (2) described the variation in potential caused on the pixel electrode 27 'via the capacitance between the' scanning signal line 31 and the 'auxiliary capacitor electrode pad 27a (auxiliary capacitance C CS) . また、画素電極27'と走査信号線31'との間の容量は、電極間距離、電極間に存在する物質の誘電率、および電極が相対する面積によって変化する。 The capacitance between the 'scanning signal line 31 and the' pixel electrode 27, the distance between the electrodes, the dielectric constant of the material present between the electrodes, and the electrode is changed by opposing area. 従って、画素電極27'と走査信号線31'との間の結合容量をC GPとすると、結合容量C GPを考慮に入れた場合の画素電極27'にもたらされる電位の変動をも式(2) Therefore, when the coupling capacitance between the pixel electrode 27 'and the scanning signal lines 31' and C GP, also expression variation in potential caused on the pixel electrode 27 'when taking into account the coupling capacitance C GP (2 )
と同様の考え方で導出することができる。 It can be derived in a similar way of thinking and. 【0101】例えばCsオンゲート構造の場合には、結合容量C GPが補助容量C CSに含まれないとして式(2) [0102] For example, in the case of Cs on-gate structure, wherein the coupling capacitance C GP is not included in the auxiliary capacitance C CS (2)
の容量比の分子をC CS +C GPとし、分母をC CS +C GP The molecules of the volume ratio and C CS + C GP, the denominator C CS + C GP +
LC +C GD +C SDとした場合のΔVpが画素電極27' C LC + C GD + C ΔVp in the case of the SD pixel electrode 27 '
の電位変動分となる。 The potential variation of. また例えばCsオンコモン構造の場合には、式(2)の容量比の分子をC GPとし、分母をC CS +C GP +C LC +C GD +C SDとした場合のΔVpが画素電極の電位変動分となる。 Also for example, in the case of Cs Onkomon structure, the molecular volume ratio of the formula (2) and C GP,? Vp is the potential variation of the pixel electrode when the denominator was C CS + C GP + C LC + C GD + C SD . また例えば補助容量C CSが設けられない構造の場合には、(2)の容量比の分子をC GPとし、分母をC GP +C LC +C GD +C SDとした場合のΔVpが画素電極の電位変動分となる。 In the case of, for example, the auxiliary capacitance C CS is not provided structure, a molecular volume ratio of (2) and C GP, the potential variation of ΔVp pixel electrodes in a case where the denominator and C GP + C LC + C GD + C SD minute to become. 従って、上記のΔVpが一定値以下(前述の例では3V以下に相当)であれば、表示状態にチラツキが生じない。 Accordingly, the above ΔVp is equal or less constant value (corresponding to less than 3V in the above example), no flicker visible. 【0102】前述したように液晶パネル2の補助容量用電極パッド27a…および補助容量配線33…が走査信号線31…との間に容量結合が生じない位置となるように設けられている、ということは、上述の結合容量C GP [0102] is provided to the auxiliary capacitor electrode pad 27a of the liquid crystal panel 2 as described above ... and the auxiliary capacitance lines 33 ... is a position that does not cause capacitive coupling between the scanning signal line 31 ..., that it is, above the coupling capacitor C GP
の一部となるような容量が補助容量用電極パッド27a Electrode pads 27a capacitance such that a portion of the auxiliary capacitance
…および補助容量配線33…と走査信号線31…との間に生じず、走査に伴うΔVpが一定値以下となることを意味する。 ... and not caused between the auxiliary capacitance line 33 ... and the scanning signal line 31 ...,? Vp caused by the scanning means to be a predetermined value or less. また、前述したように液晶パネル2の反射電極27b…と走査信号線31…との間の容量結合が無視できるほど小さい、ということは、上述の結合容量C GP Furthermore, negligible capacitive coupling between the reflecting electrode 27b of the liquid crystal panel 2 ... and the scanning signal line 31 ... as described above, that is, the above-described coupling capacitance C GP
の一部となるような容量が反射電極27b…と走査信号線31…との間に生じず、走査に伴うΔVpが一定値以下となることを意味する。 Some become such capacity does not occur between the reflective electrode 27b ... and the scanning signal line 31 ...,? Vp caused by the scanning means to be a predetermined value or less. これにより、液晶パネル2の表示にチラツキが生じないことになる。 As a result, the no flicker in the display of the liquid crystal panel 2. 【0103】〔実施の形態2〕 本発明の表示装置を具現する他の実施の形態について図12ないし図20を用いて説明すれば以下の通りである。 [0103] is another embodiment 12 to be hereinafter described with reference to FIG. 20 of the embodiment of embodying a display device of the present invention [the second embodiment]. なお、前記実施の形態1で用いた構成要素と同一の機能を有する構成要素については同一の番号を付し、その説明を省略する。 Incidentally, the same reference numerals are given for components having the same functions as the components used in the first embodiment, description thereof will be omitted. 【0104】本実施の形態に係る表示装置は、実施の形態1で図3を用いて説明した液晶表示装置1における液晶パネル2を、図12および図13に示す、表示素子、 [0104] The display device according to this embodiment, the liquid crystal panel 2 of the liquid crystal display device 1 described with reference to FIG. 3 in the first embodiment, shown in FIGS. 12 and 13, a display device,
さらには液晶表示素子としての液晶パネル51に置き換えた液晶表示装置である。 Furthermore a liquid crystal display device is replaced with the liquid crystal panel 51 as the liquid crystal display device. 図13に液晶パネル51の断面構成を示す。 Figure 13 shows a cross-sectional configuration of the liquid crystal panel 51. 同図は後述する図12のB−B断面図に相当する。 This figure corresponds to section B-B of FIG 12 described later. 液晶パネル51はアクティブマトリクス型で反射型の液晶パネルであり、基本構成は液晶パネル2と同じである。 The liquid crystal panel 51 is a liquid crystal panel of a reflective-type active matrix type, the basic structure is the same as the liquid crystal panel 2. 最上層には液晶パネル2の反射防止膜17 Antireflection the uppermost layer of the liquid crystal panel 2 film 17
に代わって前方散乱板52が設けられている。 Forward scattering plate 52 in place of the provided. また、液晶パネル2の微細な凹凸のある層間絶縁膜26に代わって、上面が平坦な層間絶縁膜53が設けられている。 Further, instead of the interlayer insulating film 26 in the liquid crystal panel 2 with fine irregularities, the upper surface is provided with a flat interlayer insulating film 53. さらに、液晶パネル2の反射電極27b…に代わって平坦な反射電極54b…が設けられている。 Furthermore, the flat reflective electrode 54b ... are provided in place of the reflective electrode 27b of the liquid crystal panel 2 .... 補助容量用電極パッド27a…に代わる補助容量用電極パッド54a… Auxiliary capacitor electrode pad 54a in place of the auxiliary capacitor electrode pad 27a ... ...
と反射電極54b…とは、液晶パネル2のコンタクトホール28…とは異なる位置に設けられたコンタクトホール55…を介してつながり、導通している。 Reflective electrodes 54b ... and leads via a contact hole 55 ... provided in a position different from the liquid crystal panel 2 contact holes 28 ..., it is electrically connected to the. ここでは、 here,
補助容量用電極パッド54a…と反射電極54b…とを合わせて画素電極54としている。 And a pixel electrode 54 together with the auxiliary capacitor electrode pad 54a ... reflecting electrode 54b ... and. 【0105】図13の液晶パネル51のうち液晶層13 [0105] The liquid crystal layer 13 of the liquid crystal panel 51 in FIG. 13
より下方の部分を上方から見た状態を図12に示す。 FIG. 12 shows a state in which more viewed portions of the lower from above. 同図に示すように、各画素の反射電極54bは、走査方向を液晶パネル51の上下方向とした場合の1ライン上の画素を駆動する走査信号線31、および1ライン上の画素を駆動するTFT14の上方を覆うように配置されている。 As shown in the figure, the reflection electrode 54b of each pixel, a scanning direction for driving the one scanning signal line 31 for driving the pixels on the line, and one line above a pixel in the case where the vertical direction of the liquid crystal panel 51 It is disposed so as to cover the upper side of the TFT 14. また、コンタクトホール55は補助容量用電極パッド54aのうち、補助容量配線33と補助容量C CSを形成している箇所の上方に設けられている。 Further, the contact hole 55 of the auxiliary capacitor electrode pad 54a, are provided at an upper location which forms the storage capacitor line 33 auxiliary capacitance C CS. さらに、液晶パネル51には、矢印Jの方向に配向処理が施されている。 Further, the liquid crystal panel 51, are subjected alignment treatment in the direction of arrow J. 【0106】走査信号線31…のそれぞれにはほとんどの時間、非選択電圧が印加されている。 [0106] Most of the time the scanning signal line 31 ... each, non-selection voltage is applied. この非選択電圧は、アモルファスシリコンを使用したアクティブマトリクス液晶表示装置の場合、通常−10V程度である。 This non-selection voltage, in the case of an active matrix liquid crystal display device using the amorphous silicon, which is usually about -10 V. また、液晶材料の信頼性向上のため、一般に画素電極には通常1フィールドごとに極性が反転したデータ信号を印加する、すなわち同一の画素に対して交流駆動することが好ましい。 Moreover, because of the reliability of the liquid crystal material, generally normal to apply a data signal polarity is inverted for each field to the pixel electrode, i.e. it is preferable to AC driving for the same pixel. このような条件で30Hz以下の書き換え周波数で駆動を行うと、各画素の反射電極と1ライン上の画素を駆動する走査信号線とが対向しないように配置されている場合には、画素電極面と平行な方向の成分を有する電界が発生する。 Doing driven in such a condition in the following rewrite frequency 30 Hz, in the case where the scanning signal line that drives the pixel of the reflective electrode and the one line of pixels are arranged so as not to face the pixel electrode surface an electric field is generated with a direction parallel to the components and. しかも、データ信号が正極性のときと負極性のときとで電界強度に差が生じる。 Moreover, a difference in electric field strength occurs at the time the data signal is positive polarity when the negative polarity. この結果、画素電極のエッジにリバースチルトドメインに起因するディスクリネーションが発生し、チラツキが知覚されて表示品位を損なう場合がある。 As a result, disclination is generated due to the reverse tilt domain in the edge of the pixel electrode, there is a case where flickering impairs the display quality is perceived. 【0107】そこで本実施の形態では、このような場合を考慮して、各画素の反射電極54bを、1ライン上の画素を駆動する走査信号線31と対向する箇所が存在するように配置している。 [0107] Therefore, in this embodiment, in consideration of such a case, the reflective electrode 54b of each pixel, arranged so as portions facing the scanning signal line 31 for driving the pixels on one line is present ing. 従って、反射電極54bのデータ信号を書き換えるたびにデータ信号の極性反転を行う場合においても、該反射電極54bと1ライン上の画素の走査信号線31(該画素に接続される走査信号線3 Therefore, when the polarity inversion of a data signal each time to rewrite the data signal of the reflective electrode 54b is also the reflective electrode 54b and a scanning signal line 31 of a pixel on the line (scanning signal line 3 connected to the pixel
1)との間に、反射電極面と平行な方向の成分を有する電界が発生しない。 Between 1), an electric field is not generated with a reflective electrode in a direction parallel to the surface of the component. 従って、反射電極54bのエッジにリバースチルトドメインに起因するディスクリネーションが発生するのを抑制することができる。 Therefore, it is possible to prevent the disclination is generated due to the reverse tilt domain in the edge of the reflective electrode 54b. また、上記例では反射電極54bが1ライン上の画素を駆動する走査信号線31と対向するようにしたが、1ライン下の画素を駆動する走査信号線31と対向していてもよい。 Further, in the above example it was to be opposed to the scanning signal line 31 for driving the pixel of the reflective electrode 54b is on one line, or may be opposed to the scanning signal line 31 for driving the pixels of one line below. すなわち、反射電極54bは、1ライン上の画素や1ライン下の画素など、自身が属する画素のラインと走査方向に沿った一定の向きに隣接するラインの画素を駆動する走査信号線31と対向していればよい。 That is, the reflective electrode 54b is 1 such as a pixel of the pixel and one line below on line, facing the scanning signal line 31 for driving the pixels of the line adjacent to a certain orientation by itself along the line and the scanning direction of the pixels belonging it is sufficient to. 換言すれば、反射電極54bは、少なくとも、自身が属する画素と走査方向に沿った一定の向きに隣接する画素に接続される走査信号線31と対向する箇所が存在するように配置されていればよい。 In other words, the reflective electrode 54b is at least be arranged such that there are places facing the scanning signal line 31 connected to the pixels adjacent to the certain direction by itself along the pixel and the scanning direction belong good. なお、本実施の形態では、反射電極54b In the present embodiment, the reflective electrode 54b
を走査信号線31に対向させたが、この配置の反射電極54bをそのまま光透過型の画素電極に置き換えても同様の効果が得られる。 Although made to face the scanning signal line 31, the same effect can be obtained by replacing the reflective electrode 54b of this arrangement directly to the pixel electrode of the light transmission type. 【0108】さらに各画素の反射電極54bを、1ライン上の画素を駆動するTFT14と対向する箇所が存在するように配置している。 [0108] further reflective electrode 54b of each pixel, arranged so as TFT14 facing the portion for driving the pixels on one line is present. このような配置により、図1 Such an arrangement, FIG. 1
2に示すように走査信号線31の一部であるゲート電極20が走査信号線31の本体から分岐してTFT14まで延びているような場合でも、反射電極54bをゲート電極20と対向させることができる。 Even if the gate electrode 20 is a part of the scanning signal line 31 as shown in 2 as extending to TFT14 branches from the main body of the scanning signal line 31, is possible to a reflecting electrode 54b is opposed to the gate electrode 20 it can. 従って、反射電極54bとゲート電極20との間に反射電極面と平行な方向の成分を有する電界が発生せず、それだけ反射電極5 Therefore, the reflective electrode 54b and without electric field having a reflective electrode in a direction parallel to the surface of the component is generated between the gate electrode 20, the more reflective electrode 5
4bのエッジにリバースチルトドメインに起因するディスクリネーションが発生するのを抑制することができる。 Disclination due to the reverse tilt domain 4b of the edge can be suppressed. また、上記例では反射電極54bが1ライン上の画素を駆動するTFT14と対向するようにしたが、1ライン下の画素を駆動するTFT14と対向していてもよい。 Further, in the above example was adapted to face the TFT14 to the reflective electrode 54b drives the pixels on one line, or may be opposed to the TFT14 to drive the pixels of one line below. すなわち、反射電極54bは、自身が属する画素のラインと一定の向きに隣接するラインの画素を駆動するTFT14と対向していればよい。 That is, the reflective electrode 54b has only to face the TFT14 to drive the pixels of the line adjacent to the line with a constant orientation of the pixel to which it belongs. 換言すると、反射電極54bは、少なくとも、自身が属する画素と上記一定の向きに隣接する画素のTFT14と対向する箇所が存在するように配置されていればよい。 In other words, the reflective electrode 54b is at least may be arranged such that there are places facing the TFT14 of pixels adjacent to the pixel and the constant orientation to which it belongs. 【0109】また、このような配置により、TFT14 [0109] In addition, by such an arrangement, TFT14
のチャネル領域を反射電極54bという同一基板内のレイヤーで遮光することができるため、チャネル領域への光の回り込みが減少する。 Because of the channel region the reflective electrode 54b can be blocked by a layer of the same substrate, diffraction of light in the channel region is reduced. チャネル領域を遮光することによって、チャネル領域におけるキャリアの光励起が抑制され、非選択期間におけるTFT14の抵抗値の低下が防止される。 By shielding the channel region, the photoexcited carriers in the channel region is suppressed, lowering of the resistance of the TFT14 in the non-selection period can be prevented. これにより、画素を30Hz以下の書き換え周波数で駆動しても、電荷保持不良による明るさの変動が緩和され、よりチラツキのない表示を得ることができる。 Thus, even when driving the pixel in the following rewrite frequency 30 Hz, it is possible to change brightness of the charge retention failure is reduced to obtain a more flicker-free display. なお、本実施の形態では、反射電極54bをT In this embodiment, the reflective electrode 54b T
FT14に対向させたが、この配置の反射電極54bをそのまま非光透過型の他の画素電極に置き換えても同様の効果が得られる。 FT14 is made to face, the same effect can be obtained by replacing the reflective electrode 54b of this arrangement directly to the other pixel electrode of the light non-transmissive type. 【0110】また、本実施の形態では、図14に示すように、液晶パネル51の表示に有効なラインのうちの、 [0110] Further, in the present embodiment, as shown in FIG. 14, of the effective display of the liquid crystal panel 51 lines,
走査方向に沿った一定の向きの起点側端部のラインとしての最下段のラインのさらに下にダミーラインが設けられている。 Furthermore dummy line under the lowermost line is provided as a line of a starting point side end portion of the constant orientation along the scan direction. ダミーラインには、走査信号線31…および補助容量配線33…と同じ方向に延びるダミー走査信号線56、ダミー補助容量配線57が設けられている。 The dummy line, the scanning signal line 31 ... and the auxiliary capacitance lines 33 ... extending in the same direction as the dummy scanning signal line 56, the dummy subsidiary capacitance lines 57 are provided. さらにダミー走査信号線56とデータ信号線32…との交点にはそれぞれTFT58が設けられ、その各TFT5 Furthermore dummy scanning signal line 56 and the data signal line 32 ... Each of the intersections of the TFT58 is provided, each TFT5
8にドレイン電極25を介して接続される補助容量用電極パッド61aと、補助容量用電極パッド61aにコンタクトホール60を介して接続されるアクティブ素子遮光層としての反射電極61bとがさらに設けられている。 And an auxiliary capacitor electrode pad 61a which is connected via the drain electrode 25 to 8, and is further provided a reflective electrode 61b as an active element shielding layer which is connected via a contact hole 60 to the storage capacitor electrode pad 61a there. 最下段のラインの走査信号線31およびTFT14 Scanning signal lines of the lowermost line 31 and TFT14
…は、ダミー走査信号線56によって選択される反射電極61b…と対向している。 ... is reflected electrodes 61b ... facing selected by the dummy scanning signal line 56. このように、液晶パネル5 In this way, the liquid crystal panel 5
1には、走査方向に沿った上記一定の向きの起点側端部のラインからさらに外側に、アクティブ素子遮光層である反射電極61bを画素電極に用いる、表示に有効なラインの画素の構成を備えた画素のラインが設けられている。 The 1, further outside from the along the scanning direction constant orientation of the origin end of the line, using a reflective electrode 61b is an active element light shielding layer in the pixel electrodes, the arrangement of pixels in the effective line on the display line of pixels with are provided. 換言すれば、液晶パネル51には、上記一定の向きの起点側端部の画素と上記一定の向きとは逆向きに隣接して、アクティブ素子遮光層である反射電極61bを画素電極に用いる、表示に有効な画素の構成を備えた画素が設けられている。 In other words, the liquid crystal panel 51, and the fixed orientation origin side end portion of the pixel and the constant orientation of adjacent reversed, using a reflective electrode 61b is an active element light shielding layer in the pixel electrode, pixel having the structure of valid pixels in the display is provided. 【0111】反射電極61b…によって最下段のラインのTFT14…を遮光することができるので、非選択期間における該TFT14…の抵抗値の低下が防止される。 [0111] Since it is possible to shield TFT 14 ... the lowermost line by the reflective electrode 61b ..., reduction of the TFT 14 ... resistance of the non-selection period can be prevented. 従って、画素を30Hz以下の書き換え周波数で駆動しても、電荷保持不良による明るさの変動が緩和され、よりチラツキのない表示を得ることができる。 Therefore, even when driving the pixel in the following rewrite frequency 30 Hz, it is possible to change brightness of the charge retention failure is reduced to obtain a more flicker-free display. また、反射電極61b…は非光透過型の電極であって、反射電極54b…と同様にデータ信号線32…によってデータ信号が供給されるので、交流駆動が可能である。 Moreover, the reflective electrode 61b ... is an electrode of a non-light-transmitting, since the data signal is supplied similarly by the data signal line 32 ... and the reflective electrode 54b ..., it is possible to AC drive. 反射電極54b…の交流駆動を行うことにより、例えば反射電極54b…に電気的に接続されたTFT58…がO By performing a reflective electrode 54b ... AC driving of, for example, the reflective electrode 54b ... are electrically connected to the TFT 58 ... is O
FF状態であって反射電極54b…が電気的に浮いているときなどに、反射電極54b…にコントロールされない電荷が蓄積されて液晶に直流電圧が印加されることが避けられる。 Such as when the FF state is a by reflective electrodes 54b ... are electrically floating, is not reflected electrodes 54b controls ... the charges are accumulated DC voltage is avoided to be applied to the liquid crystal. 従って、反射電極54b…周辺の液晶の劣化が防止されて液晶材料の信頼性が向上し、ひいては表示画素部の信頼性が向上する。 Therefore, the reflective electrode 54b ... deterioration of the liquid crystal near is prevented to improve the reliability of the liquid crystal material, which in turn improves the reliability of the display pixel portion. なお、上記例では、反射電極61b…が最下段のラインのTFT14…を遮光するようになっているが、図14において液晶パネル51 In the above example, the reflection electrode 61b ... are adapted to shielding TFT 14 ... the lowermost line, the liquid crystal panel 51 in FIG. 14
を上下反転させた場合は、前述した隣接の向きを規定する”一定の向き”を上下反転させることになるので、最上段のラインのTFT14…を遮光することになる。 The If turned upside down, it means to vertically invert the "constant orientation" defines an orientation of the adjacent previously described, so that the shielding TFT 14 ... the uppermost line. このように、反射電極61b…は上記一定の向きの起点側端部のラインのTFT14…を遮光する、すなわち、表示に有効な画素のうち上記一定の向きの起点側端部の画素のTFT14…を遮光するものである。 Thus, the reflective electrode 61b ... are shielded TFT 14 ... a line of origin end of the constant orientation, i.e., the pixels in the fixed orientation of the origin end of the effective pixel in the display TFT 14 ... it is intended to shield the. 【0112】さらに、TFT58…はダミー走査信号線56から走査信号が供給されて選択状態となったときに、データ信号線32…から反射電極61b…にデータ信号を伝達する構成であるので、最下段のラインの画素も、それよりも上段のラインの画素と同様の構成となり、液晶パネル51の走査方向の構造の繰り返し連続性が保たれる。 [0112] Further, TFT 58 ... is when the selected state scanning signal from the dummy scanning signal line 56 is supplied, since it is configured to transmit the data signal from the data signal line 32 ... to the reflective electrode 61b ..., the outermost pixels of the lower line also, it becomes the same configuration as the pixels of the upper line than, repeated continuity of the scanning direction of the structure of the liquid crystal panel 51 is maintained. 従って、最下段のラインの画素とそれよりも上段のラインの画素との電圧印加状態が等しくなり、 Therefore, the voltage application state of the pixel than that of the pixel of the lowermost line upper line are equal,
液晶材料の信頼性が向上する。 Reliability of the liquid crystal material is improved. なお、上記例では液晶パネル51の表示に有効なラインのうちの最下段のラインのさらに下段にダミー走査信号線56が設けられているが、図14において液晶パネル51を上下反転させた場合は、表示に有効なラインのうちの最上段のラインのさらに上段にダミー走査信号線56が設けられることになる。 In the case but the dummy scanning signal line 56 to further lower the lowermost line of the effective line on the display of the liquid crystal panel 51 in the above example is provided, where the liquid crystal panel 51 is vertically reversed in FIG. 14 , so that the dummy scanning signal line 56 is provided further upper uppermost line among the effective display lines. このように、ダミー走査信号線56は、前述した一定の向きの起点側端部のラインからさらに外側に配置されるものである。 Thus, the dummy scanning signal line 56 is intended to be arranged further outside from the line of origin end of the constant orientation described above. 【0113】また、ダミーラインのTFT58…のそれぞれの上方には、TFT58を遮光する反射膜62が設けられている。 [0113] Further, the TFT 58 ... Each of the upper of the dummy line, reflection film 62 for shielding TFT 58 is provided. 反射膜62は反射電極54b・61bと同材料かつ同工程で製造される。 Reflective film 62 is produced by the reflective electrode 54b · 61b of the same material and the same step. ここでは1つのTFT Here, one of the TFT
58に対して1つのアイランド状の反射膜62を配したが、TFT58…の全てを遮光することができるよう、 58 arranged one island-shaped reflecting film 62 against, but to be able to shield all TFT 58 ... of,
反射膜62をダミー走査信号線56の方向につながった帯状のパターンとしてもよい。 It may be strip-shaped pattern which led the reflective film 62 in the direction of the dummy scanning signal line 56. また、電気的に絶縁されている必要もない。 Moreover, there is no electrically need to be insulated. 【0114】次に、図13のカラーフィルタ18には、 [0114] Next, the color filter 18 of FIG. 13,
図15(a)・(b)に示すような遮光層65…が備えられていてもよい。 Figure 15 (a) · (b) the is a light-shielding layer 65 ... as shown may be provided. 同図(a)は平面透視図であり、カラーフィルタ18は複数の赤のカラーフィルタ18 FIG (a) is a perspective plan view, a color filter 18 a plurality of red color filters 18
(R)のライン、緑のカラーフィルタ18(G)のライン、および青のカラーフィルタ18(B)のラインからなる。 (R) line, consisting of the line of the green color filter 18 (G) line, and blue color filters 18 (B). 遮光層65…のそれぞれは走査信号線31…と同一方向に配置されている。 Shielding layer 65 ... each are arranged in the scanning signal line 31 ... the same direction. 同図(b)は同図(a)のC C of FIG. (B) the figure (a)
−C断面図であり、遮光層65…はガラス基板11上に設けられている。 -C is a cross-sectional view, the light shielding layer 65 ... are provided on the glass substrate 11. さらにこの遮光層65…と反射電極5 Further the light-shielding layer 65 ... reflective electrode 5
4b…との位置関係を図16に示す。 The positional relationship 4b ... and shown in FIG. 16. 同図に示すように遮光層65…のそれぞれは反射電極54b…の配向処理起点に近い側のエッジと対向する位置(図12の矢印J Arrow J in position (FIG. 12, each light-shielding layer 65 ... of, as shown in FIG facing the side edge closer to the reflective electrode 54b ... aligning treatment origin of
を参照)に設けられている。 It is provided in the reference). 同図の例では各遮光層65 The light-shielding layer 65 in the example of FIG.
は同一ライン上に並んだ反射電極54b…の上記エッジ付近を5μm覆っている。 Covers 5μm reflective electrode 54b ... near the edge of the aligned on the same line. なお、各遮光層65は上記エッジの少なくとも一部と対向していればよい。 Incidentally, the light-shielding layer 65 only needs to face at least a portion of the edge. 【0115】このような遮光層65…を設けることにより、データ信号線32…に供給するデータ信号を1走査期間ごとに極性反転させた場合に、反射電極54b…のエッジに発生するリバースチルトドメインによるディスクリネーションラインを隠すことができ、均一な表示を行うことができる。 [0115] By providing such light shielding layers 65 ..., if obtained by polarity inverting the data signal and supplies the data signal line 32 ... in every scanning period, a reverse tilt domain occur reflective electrode 54b ... Edge can hide the disclination line by, it is possible to perform uniform display. この理由を以下に説明する。 The reason for this will be explained below. 1走査期間ごとにデータ信号の極性を反転する駆動を行うと、 Doing driving which inverts the polarity of the data signals for each scan period,
図17に示すように走査方向に隣接する反射電極54b Reflective electrode 54b which is adjacent to the scanning direction as shown in FIG. 17
・54b間に走査方向成分を有する横方向電界が発生し、反射電極54b…の配向処理起点に近い側のエッジにリバースチルトドメインによるディスクリネーションラインが発生する場合がある。 · 54b lateral electric field having a scanning direction component is generated between the disclination lines due to the reverse tilt domain to the edges at the near side of the reflective electrode 54b ... alignment treatment origin of may occur. 発生した場合、液晶パネル51を30Hz以上で駆動すると、このディスクリネーションラインは発生したまま移動しないので表示に大きな影響を与えないが、30Hz以下で駆動すると、反射電極54b…のエッジと共通透明電極19との間で液晶パネル51面の法線方向から傾斜して発生する斜め電界と、上記横方向電界とに、反射電極54b…の電圧極性によって非対称性が生じ、ディスクリネーションラインが移動する。 If this occurs, when driving the liquid crystal panel 51 at 30Hz or more, but does not have a significant effect on the display since the disclination line does not move while generating, when driven at 30Hz or less, the transparent common with the reflective electrode 54b ... Edge an oblique electric field generated tilted from the normal direction of the liquid crystal panel 51 side with the electrode 19, the and the transverse electric field, the asymmetry is caused by the reflective electrode 54b ... voltage polarity, disclination lines are moved to. 従って、移動するディスクリネーションラインを隠すことができるように、遮光層65…を設けた。 Thus, as can be hidden disclination line to move, it provided a light-shielding layer 65 .... 【0116】また、遮光層65…の中には、前述した図14の反射電極61b…の全面と対向するものも配置されている。 [0116] Further, in the light shielding layer 65 ... is arranged also utterly opposed reflective electrode 61b ... of Fig. 14 described above. これにより、表示と関係のない反射電極61 Thus, the display unrelated reflective electrode 61
b…からの反射光が液晶パネル51の表示面に戻ることによって表示が影響を受けるのを防止することができる。 b ... reflected light from it is possible to prevent the affected display by returning to the display surface of the liquid crystal panel 51. このように、図14の反射電極61b…に対応する遮光層65は反射光防止遮光層として機能する。 Thus, the light-shielding layer 65 corresponding to the reflective electrodes 61b ... in FIG. 14 functions as a reflection light prevention shielding layer. 【0117】次に、図13において、層間絶縁膜53の膜厚は3μmに設定されており、これにより下地のTF [0117] Next, in FIG. 13, the thickness of the interlayer insulating film 53 is set to 3 [mu] m, thereby underlying TF
T14…および各配線の段差を吸収して、層間絶縁膜5 T14 ... and absorb the step of the wiring, an interlayer insulating film 5
3の表面を平坦に、すなわち反射電極54b…を平坦にしている。 Flat the third surface, that is, the flat reflective electrode 54b .... このように層間絶縁膜53の表面および反射電極54b…を平坦にすることで、電界の歪みが発生しなくなる。 By thus flattening the ... surface and the reflective electrode 54b of the interlayer insulating film 53, electric field distortion is not generated. 反射電極54b…に表面段差が存在する場合、反射電極54b…上に配向膜を塗布すると表面段差に対応して配向膜に膜厚むらが生じることとなる。 If there is a surface step on the reflective electrode 54b ..., so that the thickness unevenness in the alignment layer corresponding to the surface level difference when applied to the alignment layer in the reflective electrode 54b ... on. このとき、配向膜は厚さ方向に分極するが、低周波数で駆動する場合には配向膜の分極方向が固定される。 At this time, the alignment film is polarized in the thickness direction, when driving at a low frequency polarization direction of the alignment film is fixed. 従って、 Therefore,
液晶に印加される電圧に上記分極の分のオフセットが生じ、膜厚むらがあると分極量が変化してオフセット量も変化する。 Minute offset of the polarization occurs in the voltage applied to the liquid crystal also changes the offset amount polarization is changed to have the film thickness unevenness. すなわち、画素内の各箇所で最適対向電圧が異なり、液晶分子が極性反転に対応して応答するときに明状態と暗状態とが部分的にスイッチングを行うことになる。 That is, unlike the optimum counter voltage at each point in the pixel, a bright state and a dark state when the liquid crystal molecules respond in response to the polarity reversal is possible to perform partial switching. これが、明るさの変化、すなわちチラツキとして知覚される場合がある。 This is a change in brightness, that is, if it is perceived as a flicker. 【0118】そこで、電極の表面段差の大きさとチラツキの発生状況との関係について詳細な検討を行った。 [0118] Therefore, we detailed study about the relationship between the occurrence of size and flickering of the surface level difference of the electrode. 図18(a)に、検討に用いたチラツキ評価用セル71の断面構成を示す。 In FIG. 18 (a), showing a cross-sectional view of a flicker evaluation cell 71 used in the study. チラツキ評価用セル71は、対向配置された2枚のガラス基板72・72の一方の上面にフォトレジストパターン73が形成され、その上に透明電極74、さらにその上に配向膜75が形成されるとともに、他方のガラス基板72の下面に平坦な透明電極74 Flicker evaluation cell 71 is the photoresist pattern 73 on one of the upper surface of the oppositely disposed two glass substrates 72, 72 are formed, the alignment film 75 is formed a transparent electrode 74, further thereon thereon together, the lower surface flat transparent electrode of the other glass substrate 72 74
および配向膜75が形成され、配向膜75・75の間に液晶層76が充填された構成である。 And an alignment film 75 is formed, a structure in which the liquid crystal layer 76 is filled between the alignment films 75 · 75. フォトレジストパターン73は、一方のガラス基板72にポジ型フォトレジスト(東京応化製OFPR-800)をスピンコート法にて塗布した後、フォトリソグラフィーによって段差を有するように形成した。 The photoresist pattern 73 is formed by applying to one of the glass substrates 72 positive photoresist (Tokyo Ohka OFPR-800) by spin coating, were formed with a step by photolithography. ここでスピンコート時の回転数を50 Here at 50 the number of revolutions of the time of spin coating
0rpm〜3000rpmで変化させて1.0μm〜 1.0μm~ is varied in 0rpm~3000rpm
0.1μmの範囲内の各種段差を得た。 It gives various steps in the range of 0.1 [mu] m. 配向膜75はP The alignment film 75 is P
VAをスピンコート法(800rpm)によって塗布した。 The VA was coated by spin coating method (800rpm). 【0119】上記の構成のチラツキ評価用セル71において、信号発生装置77から透明電極74・74間に電圧を印加した。 [0119] In the flicker evaluation cell 71 of the above structure, a voltage is applied between the signal generator 77 from the transparent electrode 74, 74. 同図(b)にこのときの電圧波形を示す。 In FIG. (B) shows the voltage waveform at this time. 段差のない平坦なセルの場合には配向膜に膜厚のばらつきはないが、段差がある場合には配向膜に膜厚むらが生じる。 Without variation in the thickness of the orientation film in the case of a flat cell without steps, the film thickness unevenness occurs in the alignment layer if there is a step. これによって分極むらが生じるため電界分布にむらが生じ、明るさが変化する、すなわちチラツキが知覚される。 This occurs uneven field distribution for the polarization unevenness, a change in brightness, i.e. flickering is perceived. 信号発生装置77から電圧が印加されている状態で、段差とチラツキの発生状況とについて観察したところ、表5に示す結果が得られた。 In a state in which a voltage from the signal generator 77 is applied, was observed for the occurrence of the step and flicker, the results shown in Table 5 were obtained. 【0120】 【表5】 [0120] [Table 5] 【0121】なお、○:チラツキが知覚されない、 △:チラツキがやや知覚される、 ×:チラツキが知覚される、 である。 [0121] It should be noted, ○: flickering is not perceived, △: flickering is somewhat perceived, ×: flickering is perceived, it is. 【0122】同表に示すように、表面段差が0.7μm [0122] As shown in the Table, the surface level difference is 0.7μm
でチラツキが目立たなくなり、0.6μm以下で完全に知覚されなくなることが確認された。 In flickering becomes inconspicuous, it can not be fully perceived in 0.6μm below has been confirmed. 従って、図13の反射電極54b…のそれぞれについて、TFT14との電気的コンタクト部分を除いた箇所、すなわちコンタクトホール55上に設けられた部分を除いた箇所の表面段差が0.6μm以下であるのが好ましいことが分かった。 Therefore, the reflective electrode 54b ... Each of FIG. 13, the portion excluding the electrical contact portion with the TFT 14, that is, the surface level difference of a portion except for the portion provided on the contact hole 55 is 0.6μm or less It was found to be preferable. この範囲であれば画素内で配向乱れがなく、よりチラツキのない均一な表示が得られる。 No orientation disorder in a pixel In this range, more flicker-free uniform display is obtained. 実際に図13の反射電極54b…のそれぞれについて段差を相シフト干渉顕微鏡で測定したところ、最大段差は0.2μmであった。 It was measured actually by the reflective electrode 54b ... of the phase shift interference microscope a step for each of the 13, the maximum difference in level was 0.2 [mu] m. 【0123】また液晶パネル51において、図19に示すように反射電極54b…のそれぞれの配向処理起点に近い側のエッジ付近を、透明電極81で形成することもできる。 [0123] In the liquid crystal panel 51, the side of the vicinity of the edge close to the reflective electrode 54b ... Each orientation treatment origin of, as shown in FIG. 19, may be formed of a transparent electrode 81. これにより、図17で説明したリバースチルトドメインによるディスクリネーションラインが透明電極81…上で発生するため、反射光に対するディスクリネーションラインの影響がなくなり、均一な表示を行うことができる。 Accordingly, since the disclination line by the reverse tilt domain described in FIG. 17 is generated in the transparent electrode 81 ... top, there is no influence of disclination lines with respect to the reflection light, it is possible to perform uniform display. 【0124】さらに液晶パネル51において、図20に示すように、TFT14…が配置されているガラス基板12側の配向処理方向を走査信号線31…と略平行(矢印Kの方向)にしてもよい。 [0124] Further in the liquid crystal panel 51, as shown in FIG. 20, may be TFT 14 ... is disposed for alignment treatment direction of the glass substrate 12 side are the scanning signal line 31 ... and substantially parallel (direction of arrow K) . これにより、ガラス基板1 As a result, the glass substrate 1
2側の液晶分子の配向方向が、図17で説明した横方向電界に対して垂直な面内に存在するようになり、液晶パネル51を30Hz以下の書き換え周波数で交流駆動した場合に、液晶分子に対する電界の歪みが対称となる。 When the alignment direction of liquid crystal molecules 2 side, which will be present in a plane perpendicular to the lateral electric field described in FIG. 17, and the AC drive the liquid crystal panel 51 in the following rewrite frequency 30 Hz, the liquid crystal molecules distortion of the electric field is symmetrical with respect to.
従って、リバースチルトドメインによるディスクリネーションラインの発生が緩和され、均一な表示を得ることができる。 Thus, disclination lines due to the reverse tilt domain is reduced, it is possible to obtain a uniform display. 【0125】以上のように、本実施の形態の液晶表示装置によれば、実施の形態1と同様に30Hz以下の書き込み周波数で駆動を行って低消費電力化を図ることができると同時に、配向状態の制御、ディスクリネーションの影響低減などにより、さらにチラツキのない、均一な表示を得ることができる。 [0125] As described above, according to the liquid crystal display device of the present embodiment, when it is possible to reduce power consumption by performing driving with similarly 30Hz following write frequency as that of the first embodiment at the same time, orientation control of the state, due to the impact reduction of disclination can be further free from flicker, obtaining a uniform display. 【0126】〔実施の形態3〕 本発明の表示装置を具現するさらに他の実施の形態について図21および図22を用いて説明すれば以下の通りである。 [0126] is further be hereinafter explained with reference to FIGS. 21 and 22 for another embodiment implementing a display device of the present invention [Third Embodiment]. なお、前記実施の形態1および2で用いた構成要素と同一の機能を有する構成要素については同一の番号を付し、その説明を省略する。 Incidentally, the same reference numerals are given for components having the same functions as the components used in the first and second embodiments, and description thereof is omitted. 【0127】本実施の形態に係る表示装置は、実施の形態1で図3を用いて説明した液晶表示装置1における液晶パネル2を、図21および図22に示す液晶パネル9 [0127] The display device according to this embodiment, the liquid crystal panel 2 of the liquid crystal display device 1 described with reference to FIG. 3 in the first embodiment, the liquid crystal panel 9 shown in FIGS. 21 and 22
1で置き換えた透過反射両用型の液晶表示装置である。 1 is a transmission-reflection combination type liquid crystal display device was replaced with.
図22のD−D断面図である図21に示すように、液晶パネル91は、液晶パネル2の反射防止膜17およびカラーフィルタ18が省略されるとともに、ガラス基板1 As shown in FIG. 21 is a D-D sectional view of FIG. 22, the liquid crystal panel 91, together with the anti-reflection film 17 and the color filter 18 of the liquid crystal panel 2 is omitted, the glass substrate 1
2の下面に位相差板15および偏光板16がこの順で設けられた構成である。 Retardation plate 15 and a polarizing plate 16 on the lower surface of the 2 is the configuration provided in this order. また、さらにその下方にバックライト92が設けられている。 Moreover, further the backlight 92 is provided thereunder. また、補助容量用電極パッド94a…はITOなどの透明電極で形成されている。 The auxiliary capacitor electrode pad 94a ... are formed of a transparent electrode such as ITO. 【0128】さらに、補助容量用電極パッド94a…の上方にある反射電極94b…の一部には、層間絶縁膜2 [0128] Further, the reflective electrode 94b ... part in the upper electrode pads 94a ... of the storage capacitor, an interlayer insulating film 2
6を貫通する光透過穴93が設けられている。 Light transmission hole 93 penetrating is provided a 6. この光透過穴93がバックライト92からの光の透過領域となっている。 The light transmitting hole 93 is in the transmission area of ​​the light from the backlight 92. 反射電極94b…によって光が反射される反射領域と、上記透過領域とはコンタクトホール28を介して導通していて同電位であり、液晶層13を駆動することが可能である。 A reflective region in which light is reflected by the reflective electrode 94b ..., and the transmission region have the same potential are conducted through a contact hole 28, it is possible to drive the liquid crystal layer 13. この液晶パネル91で偏光モードで表示を行う場合、反射領域と透過領域との位相差の整合性を図るために、透過領域の液晶層13の厚みd T 、および反射領域の液晶層13の厚みd Rとはd T ≒2d Rとするのが望ましい。 If the display is performed in polarization mode in the liquid crystal panel 91, in order to ensure consistency of the phase difference between the reflection region and the transmission region, the thickness of the liquid crystal layer 13 with a thickness d T, and the reflection region of the liquid crystal layer 13 in the transmissive region it is desirable and d R and d T ≒ 2d R. 【0129】また、図21に図22の液晶層13より下方の部分を上方から見た図を示す。 [0129] Also, it shows a view from the liquid crystal layer 13 a portion below from the top of FIG 22 FIG 21. 補助容量用電極パッド94aと反射電極94bとを合わせて画素電極94としている。 And a pixel electrode 94 together with the auxiliary capacitor electrode pad 94a and the reflective electrode 94b. 各補助容量用電極パッド94aは補助容量配線33と補助容量C CSを形成しながらTFT14の周囲に広範囲に形成されている。 Each auxiliary capacitor electrode pad 94a is extensively formed around the TFT14 while forming an auxiliary capacitance C CS and the auxiliary capacitor line 33. そして、矩形の光透過穴9 Then, a rectangular light transmitting hole 9
3が、反射電極94bおよび層間絶縁膜26のうち、補助容量用電極パッド94aの上方で、かつ走査信号線3 3, of the reflective electrode 94b and the interlayer insulating film 26, above the auxiliary capacitor electrode pad 94a, and the scanning signal line 3
1と補助容量配線33との上方を避けた位置に設けられている。 It is provided at a position avoiding the upper 1 and the auxiliary capacitance line 33. 【0130】上記の構成の液晶パネル91とすれば、実施の形態1で得られる効果に加えて、周囲光が多いときには反射型として、周囲光が少ないときにはバックライト92を点灯して透過型と併用して利用することができるようになる。 [0130] If the liquid crystal panel 91 of the above construction, in addition to the effects obtained in the first embodiment, as the reflection type when many ambient light, a transmissive lit backlight 92 when less ambient light in combination will be able to use. なお、実施の形態1の液晶パネル2において、反射板を半透明としても同様の効果が得られる。 In the liquid crystal panel 2 of the first embodiment, the same effect can be obtained the reflection plate as a semi-transparent. 【0131】〔実施の形態4〕 本発明の表示装置を具現するさらに他の実施の形態について図23ないし図25を用いて説明すれば以下の通りである。 [0131] it is further be hereinafter described with reference to FIGS. 23 to 25 for another embodiment implementing a display device of the present invention [Embodiment 4]. なお、前記実施の形態1ないし3で用いた構成要素と同一の機能を有する構成要素については同一の番号を付し、その説明を省略する。 Incidentally, the same reference numerals are given for components having the same functions as the components used in the first to third embodiments, and description thereof is omitted. 【0132】本実施の形態に係る表示装置は、表示素子としてアクティブマトリクス型の有機ELパネルを有する有機EL表示装置である。 [0132] The display device according to this embodiment is an organic EL display device having the organic EL panel of active matrix type as a display element. 有機ELパネルは図3の液晶表示装置1と同様に走査信号ドライバおよびデータ信号ドライバによって駆動される。 The organic EL panel is driven by the same scanning signal driver and a data signal driver and a liquid crystal display device 1 of FIG. 図23に有機ELパネルの一部の平面図を示す。 Figure 23 shows a plan view of part of an organic EL panel. 有機ELパネルには、走査信号ドライバから走査信号が供給される走査信号線101 The organic EL panel, the scanning signal lines a scanning signal from the scanning signal driver is supplied 101
…と、データ信号ドライバからデータ信号が供給されるデータ信号線102…とが、図1と同様にガラス基板上に直交するように設けられている。 ... and the data signal lines 102 ... and the data signal from the data signal driver is supplied, it is provided so as to be perpendicular likewise on a glass substrate as in FIG. 図23は有機ELパネルの1画素分の構成を示しており、1画素は、隣接する走査信号線101・101とデータ信号線102・1 Figure 23 shows the one pixel configuration of the organic EL panel, one pixel, the scanning signal lines 101, 101 adjacent the data signal lines 102 - 1
02とでおよそ囲まれた区画に相当する。 Equivalent to approximately enclosed compartment in the 02. 【0133】各画素には、走査信号線101から走査信号が供給されて周期的に選択状態となるアクティブ素子としての書き込み用トランジスタ111が、走査信号線101とデータ信号線102とが交差する辺りに設けられている。 [0133] Each pixel is around the scanning signal from the scanning signal line 101 is the writing transistor 111 as active elements to come into and cyclically selected is supplied, the scanning signal line 101 and the data signal lines 102 intersect It is provided to. 書き込み用トランジスタ111はTFTなどからなる。 Write transistor 111 is made of TFT. 同図ではTFTとし、そのゲート電極111 In FIG as TFT, a gate electrode 111
aが走査信号線101に接続されている。 a is connected to the scanning signal line 101. また、該TF In addition, the TF
Tのソース電極111bはデータ信号線102に接続されている。 The source electrode 111b of the T is connected to the data signal line 102. 該TFTのドレイン電極111cは引き出されて、後述する補助容量C CSの電極である補助容量用電極パッド112に接続されている。 The drain electrode 111c is pulled out of the TFT, are connected to the storage capacitor electrode pad 112 which is an electrode of the storage capacitor C CS to be described later. 【0134】また、補助容量用電極パッド112に隣接して後述の有機EL素子114の駆動用トランジスタ1 [0134] Further, the driving transistor 1 of the organic EL element 114 described later and adjacent to the auxiliary capacitance electrode pad 112
13が設けられている。 13 is provided. 駆動用トランジスタ113はT The driving transistor 113 T
FTなどからなる。 FT and the like. 同図ではTFTとし、そのゲート電極113aが補助容量用電極パッド112に接続されている。 In FIG as TFT, a gate electrode 113a is connected to the auxiliary capacitance electrode pad 112. TFTのチャネル極性は走査方向あるいは四方に隣接する画素ごとに異なっている。 Channel polarity of the TFT is different for each pixel adjacent to the scanning direction or square. 該TFTのチャネルの高電位側電極113bは有機EL素子114に直流電流を供給する電源配線104に接続されており、定電位側電極113cは有機EL素子114のアノード電極1 The anode electrode of the high-potential-side electrode 113b of the channel of the TFT is connected to the power supply line 104 for supplying a direct current to the organic EL element 114, a constant voltage electrode 113c of the organic EL element 114 1
14aに接続されている。 It is connected to the 14a. 【0135】同図のE−E断面図である図24に、有機EL素子114の構成を示す。 [0135] Figure 24 is E-E in cross-sectional view of the figure, showing the structure of the organic EL element 114. 有機EL素子114は対向するガラス基板115・116の間に挟持されるように形成されている。 The organic EL element 114 is formed so as to be sandwiched between the glass substrate 115, 116 facing each other. ガラス基板115上にアノード電極114aが設けられ、アノード電極114a上に、層間絶縁膜114bがコンタクトホール114cを有するように設けられている。 The anode electrode 114a is provided on a glass substrate 115, on the anode electrode 114a, the interlayer insulating film 114b is formed so as to have a contact hole 114c. 層間絶縁膜114b上には透明電極114dが設けられており、透明電極114dはコンタクトホール114cを介してアノード電極114aと導通するようになっている。 The on the interlayer insulating film 114b is provided with a transparent electrode 114d, the transparent electrode 114d is adapted to conduct the anode electrode 114a through the contact hole 114c. 透明電極114d上にはダイオード型の発光層114eが設けられ、さらに発光層114e上にAlなどからなる対向電極114fが設けられている。 The on the transparent electrode 114d is provided the light emitting layer 114e of the diode type, the counter electrode 114f is provided made of Al addition on the light emitting layer 114e. 発光層114eに流れる電流は、駆動用トランジスタ113のゲート電極113aに印加される電圧に応じてチャネル抵抗が変化することにより変化し、 Current flowing through the light-emitting layer 114e is changed by the channel resistance changes in accordance with the voltage applied to the gate electrode 113a of the driving transistor 113,
発光層114eはこの電流に応じた強度で発光する。 Emitting layer 114e emits light at an intensity corresponding to the current. 画素内には図23に示すように開口部117が設けられており、発光層114eで発生した光は対向電極114f Into the pixel has an opening 117 is provided as shown in FIG. 23, the light generated in the light emitting layer 114e counter electrode 114f
で反射されて開口部117から出射される。 In is reflected is emitted from the opening 117. 【0136】さらに有機ELパネルには、図23に示すように、補助容量用電極パッド112とSiN Xなどの層間絶縁膜を介して対向する補助容量配線105が画素の1ラインごとに設けられている。 [0136] Further, to the organic EL panel, as shown in FIG. 23, the auxiliary capacitor line 105 to face each other via an interlayer insulating film such as an auxiliary capacitance electrode pad 112 and the SiN X is provided for each line of pixels there. 補助容量配線105 Auxiliary capacity wiring 105
は前記有機EL素子114の対向電極114fと同電位とされる。 Is the counter electrode 114f and the same potential of the organic EL element 114. 補助容量用電極パッド112と補助容量配線105とは、駆動用トランジスタ113のゲート容量に対する補助容量C CSを形成する電極である。 And the auxiliary capacitance electrode pad 112 and the auxiliary capacitor line 105 is an electrode for forming a storage capacitance C CS to the gate capacitance of the driving transistor 113. 補助容量配線105…は走査信号線101…以外の位置で、ガラス基板115上に走査信号線101…と平行に設けられており、補助容量用電極パッド112とともに、走査信号線101…との間に容量結合が略生じないようになっている。 During the storage capacitor lines 105 ... at the position of 101 ... other than the scanning signal lines are provided in parallel to the scanning signal lines 101 ... on the glass substrate 115, with an auxiliary capacitor electrode pad 112, the scanning signal lines 101 ... capacitive coupling is prevented substantially occur. この場合に限らず、補助容量用電極パッド112 Is not limited to this case, the auxiliary capacitance electrode pad 112
…と補助容量配線105…とは走査信号線101…との間に容量結合が略生じない位置となるように設けられていればよい。 ... and may be provided such that the position where the capacitive coupling is not substantially occur between the storage capacitor lines 105 ... and scanning signal lines 101 .... 【0137】次に、上記構成の画素の等価回路を図25 [0137] Next, FIG 25 is an equivalent circuit of a pixel of the structure
に示す。 To show. 走査信号線101から供給される走査信号によって書き込み用トランジスタ111がON状態(選択状態)となると、データ信号線102から供給されるデータ信号に応じた電荷が、駆動用トランジスタ113のゲート容量と補助容量C CSとに書き込まれる。 When the writing transistor 111 by a scan signal supplied from the scanning signal line 101 is turned ON (selected), charge corresponding to the data signal supplied from the data signal line 102, the gate capacitance of the driving transistor 113 aid It is written in the capacity C CS. 該ゲート容量は、画素の表示状態を決定する電荷が書き込み用トランジスタ111を介して書き込まれる電気容量である。 The gate capacitance is the capacitance of the charge for determining the display state of the pixel is written via the write transistor 111.
また、データ信号は、走査方向にあるいは四方に隣接する画素間で極性が反転するように、データ信号ドライバから交流駆動で供給される。 Further, the data signal polarity between pixels adjacent in the scanning direction or in four directions to invert, supplied by alternating current drive from the data signal driver. 【0138】駆動用トランジスタ113のゲート電極1 [0138] The gate electrode 1 of the driving transistor 113
13aの電位に応じて駆動用トランジスタ113のチャネル抵抗が制御され、チャネル抵抗に応じた電流が有機EL素子114に流れて、発光による画面表示が行われる。 13a the channel resistance of the driving transistor 113 in response to the potential controlled of a current corresponding to the channel resistance to flow to the organic EL element 114, the screen display by the light emission is performed. 発光状態は次の選択期間まで駆動用トランジスタ1 Emission state driving transistor to the next selection period 1
13のゲート容量に電荷が保持されていることにより保持される。 Charge the gate capacitance of 13 is held by being held. 【0139】ここで、補助容量用電極パッド112および補助容量配線105が走査信号線101との間に容量結合が略生じない位置となるように補助容量C CSが設けられているので、前記各実施の形態の同期クロック発生回路7のような周波数設定手段によりゲート容量の電荷、すなわち有機EL表示パネルの画面を30Hz以下の書き換え周波数で書き換えても、1ライン上の走査信号線101など走査信号線の電位変動によるゲート電極113aの電位変動は生じない。 [0139] Here, since the auxiliary capacitance electrode pad 112 and the auxiliary capacitor line 105 is the auxiliary capacitance C CS is provided such that the position where the capacitive coupling is not substantially occur between the scanning signal lines 101, each the charge of the gate capacitance by the frequency setting means such as a synchronizing signal generating circuit 7 of the embodiment, i.e., even rewrite the screen of the organic EL display panel in the following refresh rate 30 Hz, such as the scanning signal lines 101 on one line scan signal potential variation of the gate electrode 113a due to the potential fluctuation of the line does not occur. すなわち、次の選択期間まで駆動用トランジスタ113のチャネル抵抗の変動が生じず、安定した発光状態が得られる。 That is, the variation of the channel resistance of the driving transistor 113 until the next selection period does not occur, a stable emitting state can be obtained. これはまた、 This is also,
有機EL表示パネルが、走査信号の供給に伴って走査信号線101…から駆動用トランジスタ113のゲート容量の電圧に加わるノイズによる上記電圧の変動を、表示状態にチラツキが知覚されない値以下に抑制するように構成されていることを意味している。 The organic EL display panel, the variation of the voltage due to noise added to the voltage of the gate capacitance of the driving transistor 113 from the scanning signal line 101 ... with the supply of the scan signal, suppresses the following not flicker is perceived in the display state value which means that it is configured to. 【0140】従って、走査信号ドライバの消費電力およびデータ信号ドライバの消費電力が十分に削減される状態で、チラツキのない安定した表示品位が得られる。 [0140] Thus, in a state where the power consumption of the power and data signal driver of the scan signal driver is sufficiently reduced, flicker-free stable display quality is obtained. この結果、良好な表示品位を保ったまま低消費電力化を達成することができる。 As a result, it is possible to achieve low power consumption while maintaining a good display quality. 【0141】 (1)表示装置は、走査信号ドライバから [0141] (1) display device, a scanning signal driver
走査信号が供給される走査信号線と、データ信号ドライ Scanning signal lines a scanning signal is supplied, the data signal Dry
バからデータ信号が交流駆動で供給されるデータ信号線 Data signal lines to which a data signal from the bus is supplied by the AC-driven
と、上記走査信号線および上記データ信号線に接続され When connected to the scanning signal lines and the data signal line
るとともに、上記走査信号および上記データ信号に基づ Rutotomoni, based on the scanning signal and the data signal
いて、アクティブ素子が周期的に選択状態となって表示 There, the display active element is turned cyclically selected
状態を決定する電荷が上記アクティブ素子を介して所定 Predetermined charge to determine the state through the active element
の電気容量に書き込まれる画素とを備えたアクティブマ Active Ma having a pixel to be written to the capacitance
トリクス型の表示素子を有する表示装置において、上記 In the display device having a Torikusu type display device, the
画素のそれぞれには上記電気容量に対する補助容量が、 Auxiliary capacitance to the capacitance in each pixel,
上記補助容量の電極が上記走査信号線との間に容量結合 The auxiliary capacitance electrode capacitive coupling between the scanning signal line
を略生じない位置となるように設けられ、上記電荷を書 Provided substantially as a position that does not cause, write the charge
き込む周期を決定する書き換え周波数を30Hz以下に The rewrite frequency to determine the period that burn them to 30Hz below
設定することが可能な周波数設定手段をさらに有してい Further have a frequency setting means capable of setting
る構成とすることができる。 It is possible to adopt a configuration that. 【0142】 上記の構成によれば、所定の電気容量に対 [0142] According to the above configuration, pairs a predetermined capacitance
する補助容量の電極が走査信号線との間に容量結合を略 Substantially electrode of the storage capacitor is a capacitive coupling between the scanning signal lines
生じない位置となるように補助容量を設けるので、この Since an auxiliary capacitor so that the position does not occur, this
状態で周波数設定手段により上記電気容量の電荷、すな Charge of the capacitance by the frequency setting means in a state, sand
わち表示素子の画面を30Hz以下の書き換え周波数で In rewriting frequency screen the following 30Hz of KazuSatoshi display element
書き換える設定を行えば、従来のようにCsオンゲート By performing the setting rewritten, as in the conventional Cs on-gate
構造で補助容量を形成していた場合と異なり、1ライン Unlike that formed the auxiliary capacitor in structure, one line
上の走査信号線など走査信号線の電位変動による上記電 Said conductive by the potential variation of the upper scanning signal lines such as the scanning signal line
気容量の電極の電位変動は生じなくなる。 Potential fluctuation of the gas capacity of the electrode will not occur. 【0143】 30Hz以下の低周波数駆動とすることに [0143] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. また 、表示状態を決定する電荷 In addition, the charge to determine the display state
が書き込まれる電気容量の電極の電位変動が生じなくな It does not occur and the potential variation in the electric capacity of the electrodes to be written
ることによって、チラツキのない安定した表示品位が得 By Rukoto, obtained flicker-free stable display quality
られる。 It is. 【0144】 この結果、良好な表示品位を保ったまま低 [0144] low while this result, maintaining a good display quality
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0145】 (2)表示装置は、走査信号ドライバから [0145] (2) display device, a scanning signal driver
走査信号が供給される走査信号線と、データ信号ドライ Scanning signal lines a scanning signal is supplied, the data signal Dry
バからデータ信号が交流駆動で供給されるデータ信号線 Data signal lines to which a data signal from the bus is supplied by the AC-driven
と、上記走査信号線および上記データ信号線に接続され When connected to the scanning signal lines and the data signal line
るとともに、上記走査信号および上記データ信号に基づ Rutotomoni, based on the scanning signal and the data signal
いて、アクティブ素子が周期的に選択状態となって表示 There, the display active element is turned cyclically selected
状態を決定する電荷が上記アクティブ素子を介して所定 Predetermined charge to determine the state through the active element
の電気容量に書き込まれる画素とを備えたアクティブマ Active Ma having a pixel to be written to the capacitance
トリクス型の表示素子を有する表示装置において、上記 In the display device having a Torikusu type display device, the
表示素子が、上記走査信号の供給に伴って上記走査信号 Display element, the scanning signal in accordance with the supply of the scan signal
線から上記電気容量の電圧に加わるノイズによる上記電 The collector due to noise applied to the voltage of the capacitance from a line
圧の変動を、上記表示状態にチラツキが知覚されない値 The variation of the pressure, the display state flicker is not perceived value
以下に抑制するように構成され、上記電荷を書き込む周 Configured to suppress below, peripheral to write the charge
期を決定する書き換え周波数を30Hz以下に設定する To set the rewriting frequency to determine the period to 30Hz below
ことが可能な周波数設定手段をさらに有している構成と Configuration and that further has a frequency setting means capable
することができる。 can do. 【0146】 上記の構成によれば、表示状態を決定する [0146] According to the above configuration, determines the display state
電荷が書き込まれる所定の電気容量の電圧に走査信号線 Scanning signal lines to a voltage of a predetermined electric capacity charge is written
からノイズが加わっても、このノイズによる上記電気容 It is subjected to any noise from, the electric capacity of this noise
量の電圧の変動を、表示状態にチラツキが知覚されない The variation in the amount of voltage, no flicker is perceived to display state
値以下に抑制するように構成されているので、この状態 It is configured so as to suppress the value or less, this state
で周波数設定手段により上記電気容量の電荷、すなわち In the electrical capacitance of the charge by the frequency setting means, i.e.
表示素子の画面を30Hz以下の書き換え周波数で書き Write the screen of the display device in the following rewrite frequency 30Hz
換える設定を行えば、画素の表示状態は安定し、チラツ Replaced by performing the setting, the display state of the pixels are stable, flickering
キのない安定した表示品位が得られる。 Key with no stable display quality can be obtained. また、30Hz In addition, 30Hz
以下の低周波数駆動とすることによって、走査信号の周 By the following low-frequency driving, the circumferential scanning signal
波数が減少して走査信号ドライバの消費電力が十分に削 Sufficiently cut the power consumption of the scanning signal driver wavenumber decreases the
減されるとともに、データ信号の極性反転周波数が減少 With the Gensa, the polarity inversion frequency of the data signal is reduced
し、データ信号ドライバの消費電力が十分に削減され And, the power consumption of the data signal driver is sufficiently reduced
る。 That. 【0147】 この結果、良好な表示品位を保ったまま低 [0147] low while this result, maintaining a good display quality
消費電力化を達成することのできる アクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができる。 It is possible to provide a display device which. 【0148】 (3)表示装置は、(1)または(2)の [0148] (3) display device, the (1) or (2)
表示装置において、上記書き換え周波数が0.5Hz以 In the display device, the rewrite frequency 0.5Hz than
上30Hz以下の範囲内にある構成とすることができ It can be configured with to be within the scope of the above 30Hz or less
る。 That. 【0149】 上記の構成によれば、書き換え周波数を3 [0149] According to the arrangement, the rewriting frequency 3
0Hz以下としながら、下限を0.5Hzとして前記電 While a 0Hz less, the conductive lower limit as 0.5Hz
気容量からのアクティブ素子などを通した漏れ電流に起 It caused the leakage current through the such as an active element from the gas capacity
因する前記電気容量の電極の電位変動を十分に抑制す It is sufficiently suppressed potential variation of the electrical capacitance of the electrode to cause
る。 That. これにより、十分な低消費電力化と確実な画素のチ Thus, sufficiently low power consumption and a reliable pixel Ji
ラツキ防止とを達成することができる。 It can be achieved and variability prevented. 【0150】 (4)表示装置は、(3)の表示装置にお [0150] (4) display device, your on the display device (3)
いて、上記書き換え周波数が1Hz以上15Hz以下の Stomach, the rewriting frequency is less than 1Hz 15Hz
範囲内にある構成とすることができる。 It can be configured with to be within the scope. 【0151】 上記の構成によれば、書き換え周波数を1 [0151] According to the arrangement, the rewriting frequency 1
5Hz以下として消費電力を極めて大きく低減しなが Very large reduction products power consumption as 5Hz or less
ら、下限を1Hzとして前記電気容量の電極の電位変動 Et al., Potential variation of the electrical capacitance of the electrode the lower limit as 1Hz
を極めて小さくなるように抑制する。 Very small so as to suppress the. これにより、極め As a result, the extremely
て大きな低消費電力化とより確実な画素のチラツキ防止 More Flicker reliable pixels with large power consumption Te
とを達成することができる。 It is possible to achieve the door. 【0152】 (5)表示装置は、(1)ないし(4)の [0152] (5) display device, to (1) to (4)
いずれかの表示装置において、上記周波数設定手段は、 In any of the display device, the frequency setting means,
上記書き換え周波数を複数通りに設定することが可能で It is possible to set the refresh rate to a plurality Street
ある構成とすることができる。 It can be set to a certain configuration. 【0153】 上記の構成によれば、周波数設定手段によ [0153] According to the above arrangement, the frequency setting means
り表示素子の画面の書き換え周波数を複数通りに設定可 Configurable to multiple as the rewrite frequency of the screen of the display element Ri
能であるので、少なくとも30Hz以下の書き換え周波 Since it is the ability of at least 30Hz following rewrite frequency
数への設定による低消費電力化と高表示品位との両立を The compatibility between low power consumption and high display quality by setting the number of
確保した上で、画像の動きの速さに合わせて表示品位を While ensuring the display quality in accordance with the speed of movement of the image
優先させる高めの書き換え周波数への設定や、低消費電 Setting of the refresh rate of increase to prioritize, low dissipation
力化を優先させる低めの書き換え周波数への設定を行う The setting of the lower rewrite frequency to prioritize Chikaraka
ことができる。 be able to. 【0154】 (6)表示装置は、(5)の表示装置にお [0154] (6) display device, your on the display device (5)
いて、上記周波数設定手段は、上記 書き換え周波数を3 There are, said frequency setting means 3 the rewriting frequency
0Hz以上に設定することが可能である構成とすること It is configured it is possible to set more than 0Hz
ができる。 Can. 【0155】 上記の構成によれば、周波数設定手段によ [0155] According to the above arrangement, the frequency setting means
り表示素子の画面の書き換え周波数を30Hz以上に設 Set to more than 30Hz the rewriting frequency of the screen of the display element Ri
定可能であり、例えば静止画や通常の動きの速さの動画 A constant can, for example, the speed of moving of the still image or normal motion
を表示する場合には書き換え周波数を30Hz以下に設 Set the rewrite frequency to 30Hz or less in the case of displaying the
定して低消費電力化と高品位表示との両立を図り、動き Constant to achieving compatibility between low power consumption and high-definition display, motion
の非常に速い動画を表示する場合には周波数を30Hz 30Hz frequency in the case of displaying a very fast video
以上に設定してスムーズな表示を確保するなどする。 To such as to ensure a smooth display is set to more than. This
れにより、表示する画像の状態に適した書き換え周波数 The Les rewriting frequency suitable for the state of the image to be displayed
の設定を行うことができる。 It is possible to perform the setting of. 【0156】 (7)表示装置は、(5)または(6)の [0156] (7) display device, (5) or (6)
表示装置において、上記書き換え周波数のそれぞれが、 In the display device, each of the rewrite frequency,
最も低い書き換え周波数の整数倍である構成とすること Configuring a is an integer multiple of the lowest rewrite frequency
ができる。 Can. 【0157】 上記の構成によれば、書き換え周波数のそ [0157] According to the above arrangement, the rewriting frequency its
れぞれを最も低い書き換え周波数の整数倍の関係に設定 Set to an integer multiple of the lowest rewrite frequency respectively
するので、全ての書き換え周波数に共通の基準同期信号 Because a common reference synchronizing signal to all the rewrite frequency
を使用することができるのに加えて、書き換え周波数を In addition to being able to use, the rewriting frequency
切り換えた場合に供給するデータ信号の間引きあるいは Thinning of the data signal supplied when the switching or
追加を簡単に行うことができる。 It is possible to perform additional easily. 【0158】 (8)表示装置は、(7)の表示装置にお [0158] (8) display device, your on the display device (7)
いて、上記書き換え周波数のそれぞれが、最も低い書き There are, each of the rewriting frequency is written lowest
換え周波数の2の整数乗倍である構成とすることができ It can be configured to be a second integer power of recombinant frequency
る。 That. 【0159】 上記の構成によれば、書き換え周波数のそ [0159] According to the above arrangement, the rewriting frequency its
れぞれを最も低い書き換え周波数の2の整数乗倍の関係 2 of integer power relationships lowest rewrite frequency respectively
に設定するので、2の整数乗分の1で分周を行う通常の Since set to normal performing divide by integer power of 2 min of 1
簡単な分周回路を用いて書き換え周波数のそれぞれを生 Raw each rewriting frequency using a simple frequency divider
成することができる。 It can be formed. 【0160】 (9)表示装置は、(5)ないし(8)の [0160] (9) display device, (5) to (8)
いずれかの表示装置において、上記書き換え周波数のう In any of the display device, the rewrite frequency
ち少なくとも最も低いものが、上記表示素子の表示内容 At least the lowest ones, display contents of the display device Chi
を更新する周期を決めるリフレッシュ周波数の2以上の Determine the period to update the refresh frequency of 2 or more
整数倍である構成とすること ができる。 It can be constructed as an integral multiple. 【0161】 上記の構成によれば、書き換え周波数のう [0161] According to the above arrangement, the rewrite frequency
ち少なくとも最も低いものをリフレッシュ周波数の2以 2 or more of at least the lowest one refresh frequency Chi
上の整数倍の関係に設定するので、そのように設定した Since set to an integral multiple of the above were set as such
書き換え周波数では表示素子での同一の表示内容に対し For the same display contents of the display element in the rewrite frequency
て、各画素の選択回数が2以上の整数回となる。 Te, select the number of pixels is an integer of 2 or more times. 従っ Follow
て、同一の表示内容に対して、交流駆動によって前記電 Te, for the same display content, the electrostatic by AC drive
気容量の電極の電位の極性を反転させて表示することが It is displayed by inverting the polarity of the potential of the gas volume of the electrode
できる。 it can. 特に表示素子が液晶表示素子である場合には、 Particularly when the display device is a liquid crystal display element,
液晶表示素子に用いられる液晶の信頼性がより向上す To further improve the liquid reliability to be used for a liquid crystal display device
る。 That. 【0162】 (10)表示装置は、(9)の表示装置に [0162] (10) display device, a display device (9)
おいて、上記周波数設定手段は、上記リフレッシュ周波 Oite, the frequency setting means is, the refresh frequency
数が変更されると上記書き換え周波数のうち少なくとも At least among the number is changed in the rewritable frequency
最も低いものの設定を、変更後の上記リフレッシュ周波 The setting of the lowest things, the refresh frequency after the change
数に合わせて変更することが可能である構成である。 A configuration can be changed in accordance with the number. 【0163】 上記の構成によれば、周波数設定手段はリ [0163] According to the above configuration, the frequency setting means is Li
フレッシュ周波数の変更に合わせて、少なくとも最も低 In accordance with the change of fresh frequency, at least most low
い書き換え周波数の設定を、変更後のリフレッシュ周波 The setting of the stomach rewriting frequency, after the change refresh frequency
数の2以上の整数倍に変更することができる。 It can be changed to 2 or more integer multiple of the number. 従って、 Therefore,
リフレッシュ周波数を変更しても、上記のように設定を If you change the refresh frequency, the set as described above
変更した書き換え周波数では表示素子での同一の表示内 The same in the display of the display element is changed rewriting frequency
容に対して、交流駆動によって前記電気容量の電極の電 Relative volumes of electricity of the electrical capacitance of the electrode by the AC drive
位の極性を反転させて表示することができる。 It can be displayed by inverting the position of the polarity. 特に表示 In particular display
素子が液晶表示素子である場合には、液晶表示素子に用 If the element is a liquid crystal display element, use the liquid crystal display device
いられる液晶の信頼性を容易に維持することができる。 LCD reliability that need can be easily maintained. 【0164】 (11)表示装置は、(9)または(1 [0164] (11) display device, (9) or (1
0)の表示装置において、上記書き換え周波数のうち最 In the display device of 0), most of the refresh rate
も低いものは2Hz以上の整数値である構成である。 Also low is an integer of more than 2Hz configuration. 【0165】 上記の構成によれば、最も低い書き換え周 [0165] According to the above configuration, the lowest rewriting circumferential
波数を2Hz以上の整数値に設定し、さらにこれがリフ Set the wave number to an integer value greater than or equal to 2Hz, further this is riff
レッシュ周波数の2以上の整数倍となっていることか Whether it has become an integer greater than or equal to 2 times the threshold frequency
ら、リフレッシュ周波数が1Hz以上となる。 Et al., Refresh frequency is equal to or greater than 1Hz. 従って、 Therefore,
表示素子の画面に時計を表示す る場合に、秒表示を正確 If on the screen of the display device that displays a clock, accurate and seconds display
に1秒間隔で行うことができる。 It can be performed at one second intervals. 【0166】 (12)表示装置は、(1)ないし(1 [0166] (12) display device, (1) to (1
1)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 1), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成されるとともに上記電気容量に対する補助容量が Auxiliary capacitance to the capacitance while being formed Te is
設けられる液晶表示素子であり、上記液晶表示素子の画 A liquid crystal display element provided, image of the liquid crystal display device
素電圧保持率を、上記電気容量をC LC 、上記補助容量を The elementary voltage holding ratio, the capacitance C LC, the auxiliary capacitance
CS 、上記アクティブ素子の非選択期間をT、上記書き C CS, a non-selection period of the active element T, the writing
換え周波数における非選択期間T後の液晶電圧保持率を The liquid crystal voltage holding ratio after the non-selection period T in place of the frequency
Hr(T)、書き込み直後の上記画素電極と上記対向電 Hr (T), the pixel electrode and the opposing conductive immediately after writing
極との電位差をV、上記アクティブ素子の非選択時の抵 Resistance potential difference between the electrode V, during the non-selection of the active element
抗値をR、V 1 =V−{V・(1−Hr(T))×C LC Anti value R, V 1 = V- {V · (1-Hr (T)) × C LC
/(C LC +C CS )}として、 P=V 1 ・exp[−T/{(C LC +C CS )・R}]/ / As (C LC + C CS)} , P = V 1 · exp [-T / {(C LC + C CS) · R}] /
と表したときに、P≧0.9である構成とすることがで When expressed by V, it is configured to be P ≧ 0.9
きる。 Kill. 【0167】 上記の構成によれば、前記表示素子が液晶 [0167] According to the above configuration, the display element is a liquid crystal
表示素子であって、選択期間中に印加された画素の電 A display device, conductive pixel applied during the selection period
圧、すなわち画素電極と対向電極との間に液晶が介在し Pressure, i.e. the liquid crystal is interposed between the pixel electrode and the counter electrode
て形成される電気容量の電圧が、非選択期間を通して9 Voltage of the electrical capacitance formed Te is, through a non-selection period 9
0%以上の電圧保持率で保持されるので、画素電極の電 Since held at 0% or more of the voltage holding ratio, conductive pixel electrode
位変動がほとんど生じない。 Much fluctuation hardly occurs. これにより、特にチラツキ As a result, in particular, flickering
のない安定した表示品位が得られる。 With no stable display quality can be obtained. 【0168】 (13)表示装置は、(1)ないし(1 [0168] (13) display device, (1) to (1
2)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 2), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記画素電極は、少 A liquid crystal display element formed Te, the pixel electrode is small
なくとも、自身が属する画素のラインと走査方向に沿っ Even without, along the line and the scanning direction of the pixel to which it belongs
た一定の向きに隣接するラインの画素の走査信号線と対 Scanning signal lines and the pair of pixels of the line adjacent to the certain direction was
向する箇所が存在するように配置されている構成とする A structure in which portions of direction are arranged such that there
ことができる。 be able to. 【0169】 上記の構成によれば、前記表示素子が液晶 [0169] According to the above configuration, the display element is a liquid crystal
表示素子であって、画素電極には少なくとも、走査方向 A display device, at least the pixel electrode, the scanning direction
を液晶表示素子の上下方向とした場合の1ライン上や1 The one line in the case of the vertical direction of the liquid crystal display device or 1
ライン下など、自身が属する画素のラインと走査方向に Such as under the line, the line and the scanning direction of the pixel to which it belongs
沿った一定の向きに隣接するラインの画素の走査信号線 Scanning signal line of the pixel of the line adjacent to the certain direction along
と対向する箇所を設けるので、前記電気容量の電荷を Since providing the locations facing the, writing the charge of the capacitance
き換えるたびにデータ信号の極性反転を行うにあたっ Hits to the polarity inversion of the data signal every time you replace can
て、該画素電極と、上記一定の向きに隣接するラインの Te, a pixel electrode, the line adjacent to the certain direction
画素の走査信号線との間に、画素電極面と平行な方向の Between the scanning signal line of the pixel, the pixel electrodes in a direction parallel to the surface
成分を有する電界が発生しない。 Electric field having a component does not occur. 従って、画素電極のエ Accordingly, the pixel electrode d
ッジにリバースチルトドメインに起因するディスクリネ Disk linen due to the reverse tilt domain in Tsu di
ーションが発生するのを抑制することができる。 Shon can be suppressed. 【0170】 (14)表示装置は、(1)ないし(1 [0170] (14) display device, (1) to (1
3)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 3), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記画素電極は非光 A liquid crystal display element formed Te, the pixel electrode is not light
透過型の電極であり、少なくとも、自身が属する画素の A transmission type of electrode, at least, it belongs pixels
ラインと上記一定の向きに隣接するラインの画素のアク Accession of the pixels of the line adjacent to the line and the fixed orientation
ティブ素子と対向する箇所が存在するように配置されて It is arranged such locations to revertive element facing exists
いる構成とすることができる。 It can be configured to have. 【0171】 上記の構成によれば、前記表示素子が液晶 [0171] According to the above configuration, the display element is a liquid crystal
表示素子であって、非光透過型の画素電極には少なくと A display device, the less is the pixel electrode of the light non-transmissive type
も、走査方向を液晶表示素子の上下方向とした場合の1 Also, when the scanning direction is the vertical direction of the liquid crystal display device 1
ライン上や1ライン下など、自身が属する画素のライン Line on and 1 under line, such as lines of pixels to which it belongs
と上記一定の向きに隣接するラインの画素のアクティブ Active and the pixel of the line adjacent to the certain direction
素子と対向する箇所を設けるので、画素電極はアクティ Since providing a position facing the element, the pixel electrode Akti
ブ素子を遮光する。 Shielding the blanking element. これにより、アクティブ素子への光 As a result, the light of the active element
の回り込みが減少し、非選択期間におけるアクティブ素 Wraparound is reduced, the active element in the non-selection period
子の抵抗値の低下が防止される。 Decrease in the resistance value of the child is prevented. 従って、画素を30H Thus, the pixel 30H
z以下の書き換え周波数で駆動しても、電荷保持不良に be driven by the following rewrite frequency z, charge retention poor
よる明るさの変動が緩和され、よりチラツキのない表示 Fluctuations in the brightness is reduced, and there is no more flickering display by
を得ることができる。 It is possible to obtain. 【0172】 (15)表示装置は、(14)の表示装置 [0172] (15) display device, a display device (14)
において、上記液晶表示素子は、表示に有効なラインの In the above liquid crystal display device, the effective line of the display
うち上記一定の向きの起点側端部のラインのアクティブ Among active above certain orientation of the origin end of the line
素子を遮光するアクティブ素子遮光層を有している構成 Structure having an active element shielding layer for shielding element
とすることができる。 It can be. 【0173】 上記の構成によれば、アクティブ素子遮光 [0173] According to the above configuration, the active element shielding
層によって、走査方向を液晶表示素子の上下方向とした By layer, the scanning direction and the vertical direction of the liquid crystal display device
場合の表示に有効な最上段や最下段のラインなど、上記 Such as valid the top and bottom of the line to the display of the case, the
一定の向きの起点側端部のラインのアクティブ素子を遮 Shield the active elements of the line of origin end of the constant orientation
光することができるので、非 選択期間における該アクテ It is possible to light, the in the non-selection period Akti
ィブ素子の抵抗値の低下が防止される。 Decrease in the resistance value of I blanking element can be prevented. 従って、画素を Thus, the pixel
30Hz以下の書き換え周波数で駆動しても、電荷保持 It is driven by the following rewrite frequency 30 Hz, the charge retention
不良による明るさの変動が緩和され、よりチラツキのな It is relaxed the brightness change of due to defective, I more flickering
い表示を得ることができる。 There it is possible to obtain a display. 【0174】 (16)表示装置は、(15)の表示装置 [0174] (16) display device, a display device (15)
において、上記液晶表示素子は、上記アクティブ素子遮 In the above liquid crystal display device, shielding the active element
光層からの反射光が上記液晶表示素子の表示面に戻るの The reflected light from the optical layer returns to the display surface of the liquid crystal display device
を遮る反射光防止遮光層を有している構成とすることが It is configured to have a reflection light prevention shielding layer for shielding
できる。 it can. 【0175】 上記の構成によれば、アクティブ素子遮光 [0175] According to the above configuration, the active element shielding
層からの反射光を反射光防止遮光層によって液晶表示素 The liquid crystal display element by the reflection light prevention shielding layer light reflected from layer
子の表示面に戻るのを遮るので、アクティブ素子を遮光 Since blocking the return to the display surface of the child, shielding the active element
する構成が表示に影響を及ぼさないようにすることがで That the configuration that is in so as not to affect the display
きる。 Kill. 【0176】 (17)表示装置は、(15)または(1 [0176] (17) display device, (15) or (1
6)の表示装置において、上記アクティブ素子遮光層は In the display device 6), the active element light shielding layer
上記対向電極との間に液晶が介在するように設けられた The liquid crystal between the opposed electrode is provided so as to intervene
電極であり、上記アクティブ素子遮光層と上記対向電極 An electrode, the active element shielding layer and the counter electrode
との間に交流電圧が印加される構成とすることができ Can be configured to an AC voltage is applied between the
る。 That. 【0177】 上記の構成によれば、アクティブ素子遮光 [0177] According to the above configuration, the active element shielding
層と対向電極との間の液晶が交流駆動されるので、液晶 Since liquid crystal is AC driven between the layer and the counter electrode, the liquid crystal
材料の信頼性が向上する。 Reliability of the material is improved. 【0178】 (18)表示装置は、(17)の表示装置 [0178] (18) display device, a display device (17)
において、上記液晶表示素子は、上記一定の向きの起点 In the above liquid crystal display device, the starting point of the constant orientation
側端部のラインからさらに外側に、上記アクティブ素子 Further outside from the side edge line, the active element
遮光層を上記画素電極に用いる上記画素の構成を備えた The light-shielding layer with a structure of the pixel to be used for the pixel electrode
画素のラインを有している構成とすることができる。 It may be configured to have a line of pixels. 【0179】 上記の構成によれば、表示に有効な上記一 [0179] According to the above arrangement, effective to display the one
定の向きの起点側端部のライン、例えば走査方向を液晶 Constant orientation of the origin end of the line, for example, a scanning direction LCD
表示素子の上下方向とした場合の最上段あるいは最下段 Top or bottom in the case of the vertical direction of the display device
となる表示に有効なラインの画素も、表示に有効なその Even pixels of effective lines become the display, the effective display
他のラインの画素と同様の構成となるので、液晶表示素 Since the same configuration as the pixel of the other lines, the liquid crystal display element
子の走査方向の構造の繰り返し連続性が保たれる。 Repeated continuity of the scanning direction of the structure of the child can be maintained. And follow
て、表示に有効な走査方向に沿った一定の向きの起点側 Te, origin side of the constant orientation along a valid scanning direction on the display
端部のラインの画素と、表示に有効なその他のラインの And the pixel of the end line, shown to an effective other line
画素との電圧印加状態が等しくなり、液晶材料の信頼性 Equals the voltage application state of the pixel, the reliability of the liquid crystal material
がより向上する。 There is further improved. 【0180】 (19)表示装置は、(1)ないし(1 [0180] (19) display device, (1) to (1
8)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 8), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記液晶表示素子 A liquid crystal display element formed Te, the liquid crystal display device
は、上記画素電極の配向処理起点に近い側のエッジの少 It is of the edges at the near side of the alignment treatment origin of the pixel electrode less
なくとも一部と表示面側から対向する遮光層を有してい Have a light shielding layer opposing a part between the display surface side even without
る構成とすることができる。 It is possible to adopt a configuration that. 【0181】 上記の構成によれば、前記表示素子が液晶 [0181] According to the above configuration, the display element is a liquid crystal
表示素子であって、画素電極の上記エッジを遮光膜で覆 A display device, covering the edge of the pixel electrode in the light-shielding film
うので、液晶表示素子を30Hz以下の書き換え周波数 Unode, following rewriting frequency 30Hz liquid crystal display device
で交流駆動した場合に、画素電極のエッジに発生するリ In the case of AC driving, Li occurring at the edge of the pixel electrode
バースチルトドメインによるディスクリネーションを隠 Hide the disclination by Bath tilt domain
すことができ、均一な表示を得ることができる。 Succoth can, it is possible to obtain a uniform display. 【0182】 (20)表示装置は、(1)ないし(1 [0182] (20) display device, (1) to (1
9)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 9), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記画素電極の配向 A liquid crystal display element formed Te, the orientation of the pixel electrode
処理部と接する箇所のうち、上記アクティブ素子との電 Of the portion in contact with the processing unit, electrodeposition between the active element
気的コンタクト部分を除いた箇所の表面段差が0.6μ Surface level difference portion excluding the gas contact portion 0.6μ
m以下である構成とすることができる。 m can be less be configured. 【0183】 上記の構成によれば、前記表示素子が液晶 [0183] According to the above configuration, the display element is a liquid crystal
表示素子であって、画素電極に配向膜を形成した場合 A display device, in the case of forming the alignment film on the pixel electrode
に、画素内で配向膜の膜厚むらが抑えられるため、画素 In, since the film thickness unevenness of the alignment film is suppressed in the pixel, the pixel
内での配向乱れがなくなり、よりチラツキのない、均一 There is no alignment disorder of the inner, more flicker-free, uniform
な表示を得ることができる。 It is possible to obtain the Do not display. 【0184】 (21)表示装置は、(1)ないし(2 [0184] (21) display device, (1) to (2
0)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 0), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記画素電極の配向 A liquid crystal display element formed Te, the orientation of the pixel electrode
処理起点に近い側のエッジ付近が透明電極で形成されて Near the edges at the near side of the processing origin is formed of a transparent electrode
いる構成である。 It is configured to have. 【0185】 上記の構成によれば、前記表示素子が液晶 [0185] According to the above configuration, the display element is a liquid crystal
表示素子であって、液晶表示素子を30Hz以下の書き A display device, writing 30Hz below a liquid crystal display device
換え周波数で交流駆動した場合に、画素電極のエッジに When AC driven with recombinant frequency, the edge of the pixel electrode
発生するリバースチルトドメインによるディスクリネー Disk Rine due to the occurrence reverse tilt domain
ションが透明電極上で発生するため、反射光に対するデ Because Deployment occurs on the transparent electrode, de for reflected light
ィスクリネーションラインの影響がなくなり、均一な表 There is no influence of I subscription Nation line, uniform table
示を行うことができる。 It shows it is possible to perform. 【0186】 (22)表示装置は、(1)ないし(2 [0186] (22) display device, (1) to (2
1)のいずれかの表示装置において、上記表示素子は上 In the display device having any one of 1), the display element above
記電気容量が画素電極と対向電極との間に液晶が介在し Liquid crystal is interposed between the serial electric capacity between the pixel electrode and the counter electrode
て形成される液晶表示素子であり、上記アクティブ素子 A liquid crystal display element formed Te, the active element
が配置されている基板側の配向処理方向が、上記走査信 There are alignment treatment direction of the substrate disposed, the scanning signal
号線と略平行である構成とすることができる。 It may be the Route substantially parallel configuration. 【0187】 上記の構成によれば、前記表示素子が液晶 [0187] According to the above configuration, the display element is a liquid crystal
表示素子であって、アクティブ素子が配置されている基 A display device, based on the active element is located
板側の液晶分子の配向方向が、隣接する画素電極間に生 The alignment direction of liquid crystal molecules of the plate side, raw between adjacent pixel electrodes
じる走査方向の電界に対して垂直な面内に存在するよう As present in the plane perpendicular to the electric field Jill scanning direction
になり、液晶表示素子を30Hz以下の書き換え周波数 To become, following the rewrite frequency 30Hz a liquid crystal display element
で交流駆動した場合に、液晶分子に対する電界の歪みが If you AC drive in, the distortion of the electric field to the liquid crystal molecules
対称となる。 It is symmetrical. 従って、リバースチルトドメインによるデ Therefore, de due to the reverse tilt domain
ィスクリネーションラインの発生が緩和され、均一な表 Generation of I subscription destination line is reduced, uniform table
示を得ることができる。 It shows it is possible to obtain. 【0188】 (23)表示装置は、(12)ないし(2 [0188] (23) display device, to (12) (2
2)のいずれかの表示装置において、上記液晶表示素子 In the display device having any one of 2), the liquid crystal display device
は周囲光を用いて反射型表示を行う反射部材を有してい Is has a reflection member for reflective display using ambient light
る構成とすることができる。 It is possible to adopt a configuration that. 【0189】 上記の構成によれば、表示装置をバックラ [0189] According to the above arrangement, backlight the display device
イトを必要としない反射型液晶表示装置とするので、3 Since not require reflective liquid crystal display device site, 3
0Hz以下の駆動による低消費電力化の割合が大きくな It increases the proportion of low power consumption for the following drive 0Hz
る。 That. 【0190】 (24)表示装置は、(23)の表示装置 [0190] (24) display device, a display device (23)
において、上記反射部材は上記画素電極の少なくとも一 In, the reflecting member of the pixel electrode at least a
部である構成とすることができる。 It can be configured as a part. 【0191】 上記の構成によれば、反射部材が画素電極 [0191] According to the above configuration, the reflecting member is a pixel electrode
の少なくとも一部である、すなわち、画素電極の少なく Of at least a portion, i.e., the pixel electrode less
とも一部が反射型液晶表示装置の反射電極となるので、 And also because some of the reflective electrode of the reflective type liquid crystal display device,
別途反射部材は必要なく、装置を構成する部材の種類を Separately reflecting member is not required, the type of members constituting the apparatus
減らすことが可能である。 It is possible to reduce. 【0192】 (25)表示装置は、(24)の表示装置 [0192] (25) display device, a display device (24)
において、上記反射部材に光透過用の穴が設けられてい In, it has holes for transmitting light provided to the reflective member
る、または上記反射部材が半透明である構成とすること That, or that the reflecting member is configured as a semi-transparent
ができる。 Can. 【0193】 上記の構成によれば、反射透過両用型の液 [0193] According to the above configuration, the reflective transflective type liquid
晶表示装置とするので、周囲光が多いときには反射型と Since the crystal display device, a reflective when many ambient light
して、周囲光が少ないときにはバックライトを点灯する And, when less ambient light is lit backlight
など透過型と併用して利用することができる。 It can be utilized in combination with a transmission type like. 【0194】 (26)電子機器は、(1)ないし(2 [0194] (26) electronic equipment, (1) to (2
5)のいずれかの表示装置が搭載されている構成とする One of the display device 5) is configured to be mounted
ことができる。 be able to. 【0195】 上記の構成によれば、良好な表示品位を保 [0195] According to the above arrangement, the coercive a good display quality
ったままの低消費電力化が図れる表示装置を搭載してい Of it remains Tsu equipped with a display device power consumption can be reduced
るので、バッテリーによる長時間駆動が容易になる。 Runode, driven for a long time can be easily by the battery. 【0196】 【発明の効果】本発明の表示装置は、以上のように、 [0196] [Effect of the Invention A display device of the present invention, as described above, run
査信号ドライバから走査信号が供給される走査信号線 Scanning signal lines a scanning signal is supplied from the scanning signal No. Drivers
と、データ信号ドライバからデータ信号が交流駆動で供 If, subjected the data signal from the data signal driver in the AC drive
給されるデータ信号線と、上記走査信号線および上記デ A data signal line to be fed, the scanning signal lines and the de
ータ信号線に接続されるとともに、上記走査信号および It is connected to the data signal lines, the scanning signal and
上記データ信号に基づいて、アクティブ素子が周期的に Based on the data signal, the active element is periodically
選択状態となって表示状態を決定する電荷が上記アクテ Charges the Akti determining a display state in the selected state
ィブ素子を介して所定の電気容量に書き込まれる画素と And a pixel to be written to a predetermined electric capacity through the I Bed element
を備えたアクティブマトリクス型の表示素子を有する表 Table having an active matrix display device having a
示装置において、上記画素のそれぞれには上記電気容量に対する補助容量が、上記補助容量の電極が上記走査信号線との間に容量結合を略生じない位置となるように設けられ、 上記表示素子が、上記走査信号の供給に伴って In Display device, an auxiliary capacitor for the capacitance in each of the pixels, the auxiliary capacitance electrodes is provided such that the position not substantially cause capacitive coupling between the scanning signal lines, the display device , with the supply of the scan signal
上記走査信号線から上記電気容量の電圧に加わるノイズ Noise added to the voltage of the capacitance from the scanning signal line
による上記電圧の変動を、表示状態に チラツキが知覚さ Varying, flickering perception to the display state of the voltage by
れない値以下に抑制するように構成され、上記電荷を書き込む周期を決定する書き換え周波数を30Hz以下に設定することが可能な周波数設定手段をさらに有している構成である。 Is configured to suppress the following non value is further comprising Configurations frequency setting means capable of setting the rewriting frequency of determining the period for writing the charge to 30Hz or less. 【0197】それゆえ、 所定の電気容量に対する補助容 [0197] Therefore, an auxiliary capacity for a given electrical capacity
量の電極が走査信号線との間に容量結合を略生じない位 Position not substantially cause capacitive coupling between the amount of electrode scanning signal lines
置となるように補助容量を設け、表示素子が、所定の電 An auxiliary capacitor so that the location, display element, a predetermined electric
気容量の電圧に走査信号線からノイズが加わっても、こ Be subjected to any noise from the scanning signal line to the voltage of the gas capacity, this
のノイズによる上記電気容量の電圧の変動を、表示状態 Varying the display state of the noise due to the voltage of the electric capacitance
にチラツキが知覚されない値以下に抑制するように構成 Configured flicker is suppressed below not perceived value to
されているので、この状態で周波数設定手段により上記 Since it is, above the frequency setting means in this state
電気容量の電荷、すなわち表示素子の画面を30Hz以 Charge of the capacitance, i.e. 30Hz than the screen of the display device
下の書き換え周波数で書き換える設定を行えば、従来の By performing the setting is rewritten by rewriting frequencies below, conventional
ようにCsオンゲート構造で補助容量を形成していた場 If that formed the auxiliary capacity Cs on-gate structure such
合と異なり、1ライン上の走査信号線など走査信号線の Unlike case, the scanning signal lines such as the scanning signal lines on one line
電位変動による上記電気容量の電極の電位変動は生じな Do occurs potential fluctuation of the capacitance of the electrode due to the potential variation
くなり、画素の表示状態は安定し、チラツキのない安定 No longer, the display state of the pixels are stable, flicker-free stable
した表示品位が得られる。 Display quality that can be obtained. 【0198】 30Hz以下の低周波数駆動とすることに [0198] to be a 30Hz or less of the low-frequency drive
よって、走査信号の周波数が減少して走査信号ドライバ Therefore, the scanning signal driver frequency of the scanning signal is reduced
の消費電力が十分に削減されるとともに、データ信号の With power consumption is sufficiently reduced, the data signal
極性反転周波数が減少し、データ信号ドライバの消費電 Polarity inversion frequency is reduced, dissipation of the data signal driver
力が十分に削減される。 Force is sufficiently reduced. 【0199】この結果、良好な表示品位を保ったまま低消費電力化を達成することのできるアクティブ素子を有する表示装置を提供することができるという効果を奏する [0199] Consequently, there is an effect that it is possible to provide a display device having an active element that can be achieved while power consumption maintaining good display quality. 【0200】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0200] The display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助 容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成されるとともに上記電気容量に対する補助容量が設けられる液晶表示素子であり、上記液晶表示素子の画素電圧保持率を、上記電気容量をC LC 、上記補助容量をC CS Setting means further comprises a, the display element is a liquid crystal display device in which the auxiliary capacitance to the capacitance is provided with the liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the pixel voltage holding ratio of the liquid crystal display device, the capacitance C LC, the auxiliary capacitance C CS,
上記アクティブ素子の非選択期間をT、上記書き換え周波数における非選択期間T後の液晶電圧保持率をHr The non-selection period of the active element T, a liquid crystal voltage holding ratio after the non-selection period T in the rewritable frequency Hr
(T)、書き込み直後の上記画素電極と上記対向電極との電位差をV、上記アクティブ素子の非選択時の抵抗値をR、V 1 =V−{V・(1−Hr(T))×C LC (T), a potential difference between the pixel electrode and the counter electrode immediately after the write V, and the resistance value at the time of non-selection of the active elements R, V 1 = V- {V · (1-Hr (T)) × C LC /
(C LC +C CS )}として、 P=V 1・exp[−T/{(C LC +C CS )・R}]/ As (C LC + C CS)} , P = V 1 · exp [-T / {(C LC + C CS) · R}] /
V と表したときに、P≧0.9である構成である。 When expressed by V, the configuration is P ≧ 0.9. 【0201】それゆえ、 良好な表示品位を保ったまま低 [0201] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0202】 また、選択期間中に印加された画素の電圧が、非選択期間を通して90%以上の電圧保持率で保持されるので、画素電極の電位変動がほとんど生じない。 [0202] Further, the voltage of the pixel applied during the selection period, since it is held by the voltage holding ratio of 90% or more throughout the non-selection period, the potential variation of the pixel electrode hardly occurs.
これにより、特にチラツキのない安定した表示品位が得られるという効果を奏する。 Thus, in particular an effect that the display quality stably without flicker is obtained. 【0203】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0203] In addition, the display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を 30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極は、少なくとも、自身が属する画素のラインと走査方向に沿った一定の向きに隣接するラインの画素の走査信号線と対向する箇所が存在するように配置されている構成である。 Setting means further comprises a, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the pixel electrode, at least, it belongs is a configuration that is disposed such positions to face the scanning signal line of the pixel of the line adjacent to the certain direction along the line and the scanning direction of the pixel is present. 【0204】それゆえ、 良好な表示品位を保ったまま低 [0204] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0205】 また、前記電気容量の電荷を書き換えるたびにデータ信号の極性反転を行う場合においても、該画素電極と、上記一定の向きに隣接するラインの画素の走査信号線との間に、画素電極面と平行な方向の成分を有する電界が発生しない。 [0205] Also, in the case where the polarity inversion of a data signal each time to rewrite the charge of the electrical capacity, the pixel electrodes, between the scanning signal line of the pixel of the line adjacent to the certain direction, the pixel electric field having an electrode surface parallel to the direction of the components does not occur. 従って、画素電極のエッジにリバースチルトドメインに起因するディスクリネーションが発生するのを抑制することができるという効果を奏する。 Therefore, an effect that it is possible to suppress disclination occurs due to a reverse tilt domain in the edge of the pixel electrode. 【0206】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0206] In addition, the display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極は非光透過型の電極であり、少なくとも、自身が属する画素のラインと上記一定の向きに隣接するラインの画素のアクティブ素子と対向する箇所が存在するように配置されている構成である。 Setting means further comprises a, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the pixel electrode of the non-light-transmissive electrode , and the least, a structure in which portions facing the active elements of a pixel line adjacent to the line and the fixed orientation of the pixel to which it belongs is arranged such that there. 【0207】それゆえ、 良好な表示品位を保ったまま低 [0207] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0208】 また、画素電極は上記一定の向きに隣接するラインの画素のアクティブ素子を遮光し、これにより、アクティブ素子への光の回り込みが減少して、非選択期間におけるアクティブ素子の抵抗値の低下が防止される。 [0208] Further, the pixel electrode shields the active elements of a pixel line adjacent to the predetermined direction, thereby, diffraction of light to the active element decreases, the resistance of the active element in the non-selection period decrease can be prevented. 従って、画素を30Hz以下の書き換え周波数で駆動しても、電荷保持不良による明るさの変動が緩和され、よりチラツキのない表示を得ることができるという効果を奏する Therefore, even when driving the pixel in the following rewrite frequency 30 Hz, are mitigated variation brightness due to charge retention failure, an effect that it is possible to obtain a more flicker-free display. 【0209】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0209] In addition, the display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記液晶表示素子は、上記画素電極の配向処理起点に近い側のエッジの少なくとも一部と表示面側から対向する遮光層を有している構成である。 Setting means further comprises a, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the liquid crystal display device, the pixel electrode it is configured to have a light shielding layer opposing at least a portion the display surface side of the edges at the near side of the alignment treatment origin. 【0210】それゆえ、 良好な表示品位を保ったまま低 [0210] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0211】 また、液晶表示素子を30Hz以下の書き換え周波数で交流駆動した場合に、画素電極のエッジに発生するリバースチルトドメインによるディスクリネーションを隠すことができ、均一な表示を得ることができるという効果を奏する。 [0211] Further, when the AC drive the liquid crystal display device in the following rewrite frequency 30 Hz, it is possible to hide the disclination due to the reverse tilt domain generated in the edge of the pixel electrode, that it is possible to obtain a uniform display an effect. 【0212】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0212] In addition, the display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極の配向処理部と接する箇所のうち、上記アクティブ素子との電気的コンタクト部分を除いた箇所の表面段差が0.6μm以下である構成である。 Further comprises a setting means, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, portions in contact with the alignment treatment of the pixel electrode of a structural surface unevenness of a portion except for the electrical contact portion between the active element is 0.6μm or less. 【0213】それゆえ、 良好な表示品位を保ったまま低 [0213] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0214】 また、画素電極に配向膜を形成した場合に、画素内で配向膜の膜厚むらが抑えられるため、画素内での配向乱れがなくなり、よりチラツキのない、均一な表示を得ることができるという効果を奏する。 [0214] Also, in the case of forming an alignment film on the pixel electrode, since the film thickness unevenness of the alignment film is suppressed in the pixel, there is no alignment disorder in the pixel, to obtain a more flicker free, uniform display there is an effect that it is. 【0215】 また、本発明の表示装置は、以上のように、 走査信号ドライバから走査信号が供給される走査信 [0215] In addition, the display device of the present invention, as described above, the scanning signal to the scanning signal from the scanning signal driver is supplied
号線と、データ信号ドライバからデータ信号が交流駆動 Route and data signal from the data signal driver AC drive
で供給されるデータ信号線と、上記走査信号線および上 Upper in a data signal line to be supplied, the scanning signal lines and
記データ信号線に接続されるとともに、上記走査信号お Is connected to the serial data signal line, contact the scanning signal
よび上記データ信号に基づいて、アクティブ素子が周期 And based on the data signal, the active element cycle
的に選択状態となって表示状態を決定する電荷が上記ア Charge the A to determine the display state becomes to selected
クティブ素子を介して所定の電気容量に書き込まれる画 Image to be written to a predetermined electric capacity through the active element
素とを備えたアクティブマトリクス型の表示素子を有す Having a active matrix display device comprising an element
る表示装置において、上記画素のそれぞれには上記電気 In that display device, the electricity to each of the pixel
容量に対する補助容量が、上記補助容量の電極が上記走 Auxiliary capacitor for the capacitance, the auxiliary capacitance electrodes run the
査信号線との間に容量結合を略生じない位置となるよう So that the position does not substantially cause capacitive coupling between the scanning signal No. line
に設けられ、上記電荷を書き込む周期を決定する書き換 Provided, rewrites determines the period for writing the charge
え周波数を30Hz以下に設定することが可能な周波数 Frequency that can be set the example frequency to 30Hz below
設定手段をさらに有しており、上記表示素子は上記電気容量が画素電極と対向電極との間に液晶が介在して形成される液晶表示素子であり、上記画素電極の配向処理起点に近い側のエッジ付近が透明電極で形成されている構成である。 Setting means further comprises a, the display element is a liquid crystal display device in which liquid crystal is formed interposed between the electric capacity pixel electrode and the counter electrode, the side closer to the alignment treatment origin of the pixel electrode a configuration in which the vicinity of the edge is formed by a transparent electrode. 【0216】それゆえ、 良好な表示品位を保ったまま低 [0216] remain therefore, maintaining a good display quality low
消費電力化を達成することのできるアクティブ素子を有 Have the active element that can achieve power consumption reduction
する表示装置を提供することができるという効果を奏す Sosu the effect that it is possible to provide a display device which
る。 That. 【0217】 また、液晶表示素子を30Hz以下の書き換え周波数で交流駆動した場合に、画素電極のエッジに発生するリバースチルトドメインによるディスクリネーションが透明電極上で発生するため、反射光に対するディスクリネーションラインの影響がなくなり、均一な表示を行うことができるという効果を奏する。 [0217] Further, when the AC drive the liquid crystal display device in the following refresh rate 30 Hz, since the disclination occurs on the transparent electrode due to the reverse tilt domain generated in the edge of the pixel electrode, disclination for reflected light there is no influence of line, an effect that it is possible to perform uniform display.

【図面の簡単な説明】 【図1】本発明の一実施の形態における液晶表示装置の液晶パネルの構成を示す平面透視図である。 It is a perspective plan view showing a configuration of a liquid crystal panel of a liquid crystal display device according to an embodiment of the BRIEF DESCRIPTION OF THE DRAWINGS [Figure 1] present invention. 【図2】図1の液晶パネルのA−A断面に相当する断面図である。 2 is a sectional view corresponding to A-A cross section of a liquid crystal panel of FIG. 【図3】本発明の一実施の形態における液晶表示装置の構成を示すシステムブロック図である。 3 is a system block diagram showing a configuration of a liquid crystal display device according to an embodiment of the present invention. 【図4】(a)および(b)は、図1の液晶パネルの1 4 (a) and (b), 1 of the liquid crystal panel of Fig. 1
画素分の等価回路を示す回路図である。 Is a circuit diagram showing an equivalent circuit of pixels. 【図5】(a)および(b)は、液晶の特性を示すグラフである。 5 (a) and (b) is a graph showing the characteristics of liquid crystal. 【図6】TFTのOFF抵抗の特性を示すグラフである。 6 is a graph showing the characteristics of the OFF resistance of the TFT. 【図7】電荷を十分に保持することができない場合の画素電極電位の変化と反射光強度の変化とを説明する説明図である。 7 is an explanatory diagram for explaining the change of the change and the reflected light intensity of the pixel electrode potential when it is not possible to sufficiently hold the charge. 【図8】(a)および(b)は、液晶パネルの特性を評価する方法を説明する説明図である。 8 (a) and (b) are explanatory views for explaining a method for evaluating characteristics of the liquid crystal panel. 【図9】(a)ないし(e)は、液晶パネルの信号および特性を示すタイミングチャートである。 9 (a) to (e) is a timing chart showing the signal and characteristics of the liquid crystal panel. 【図10】図1の液晶パネルの比較例としての液晶パネルの構成を示す平面透視図である。 10 is a perspective plan view showing a configuration of a liquid crystal panel as a comparative example of the liquid crystal panel of FIG. 【図11】(a)ないし(e)は、図10の液晶パネルの信号および特性を示すタイミングチャートである。 11 (a) to (e) is a timing chart showing the signal and characteristics of the liquid crystal panel of FIG. 10. 【図12】本発明の他の実施の形態における液晶表示装置の液晶パネルの構成を示す平面透視図である。 In another embodiment of the present invention; FIG is a perspective plan view showing a configuration of a liquid crystal panel of a liquid crystal display device. 【図13】図12の液晶パネルのB−B断面に相当する断面図である。 13 is a sectional view corresponding to section B-B of the liquid crystal panel of Fig. 12. 【図14】図12の液晶パネルの構成を示す平面透視図である。 14 is a perspective plan view showing a configuration of a liquid crystal panel of Fig. 12. 【図15】(a)および(b)は、それぞれ図12の液晶パネルの一部の構成を示す平面図、側面図である。 [15] (a) and (b) is a plan view showing a part of a configuration of a liquid crystal panel, respectively, in FIG 12, a side view. 【図16】図15の液晶パネルの一部の位置関係を説明する説明図である。 16 is an explanatory diagram for explaining a portion of the positional relationship of the liquid crystal panel of Fig. 15. 【図17】液晶パネル内に発生する電界の状態を説明する説明図である。 17 is an explanatory diagram for explaining a state of the electric field generated in the liquid crystal panel. 【図18】(a)および(b)は、液晶パネルの特性を評価する方法を説明する説明図である。 [18] (a) and (b) are explanatory views for explaining a method for evaluating characteristics of the liquid crystal panel. 【図19】図12の液晶パネルの変形例の構成を示す平面透視図である。 19 is a perspective plan view showing a configuration of a modification of the liquid crystal panel of Fig. 12. 【図20】図12の液晶パネルの他の変形例の構成を示す平面透視図である。 FIG. 20 is a perspective plan view showing the configuration of another modification of the liquid crystal panel of Fig. 12. 【図21】本発明のさらに他の実施の形態における液晶表示装置の液晶パネルの構成を示す断面図である。 21 is a cross-sectional view showing a configuration of a liquid crystal panel of a liquid crystal display device according to another embodiment of the present invention. 【図22】図21の液晶パネルの平面透視図である。 22 is a perspective plan view of a liquid crystal panel of Fig. 21. 【図23】本発明のさらに他の実施の形態における有機EL表示装置の有機ELパネルの構成を示す平面透視図である。 23 is a plan view perspective diagram showing a structure of an organic EL panel of the organic EL display device according to another embodiment of the present invention. 【図24】図23の有機ELパネルのE−E断面図である。 Figure 24 is E-E in cross-sectional view of an organic EL panel of FIG. 23. 【図25】図23の有機ELパネルの1画素分の等価回路を示す回路図である。 Is a circuit diagram showing an equivalent circuit of one pixel of the organic EL panel of FIG. 25 FIG. 23. 【図26】本発明の一実施の形態における液晶表示装置の液晶パネルの特性を評価する際に用いる信号の波形を示す波形図である。 26 is a waveform diagram showing signal waveforms for use in evaluating the characteristics of the liquid crystal panel of a liquid crystal display device according to an embodiment of the present invention. 【図27】本発明の一実施の形態における液晶表示装置の変形例に係る液晶パネルの1画素分の等価回路を示す回路図である。 FIG. 27 is a circuit diagram showing an equivalent circuit of one pixel of the liquid crystal panel according to a modification of the liquid crystal display device according to an embodiment of the present invention. 【符号の説明】 1 液晶表示装置(表示装置) 2 液晶パネル(表示素子、液晶表示素子) 3 ゲートドライバ(走査信号ドライバ) 4 ソースドライバ(データ信号ドライバ) 7 同期クロック発生回路(周波数設定手段) 13 液晶層(液晶) 14 TFT(アクティブ素子) 19 透明共通電極(対向電極) 27 画素電極27a 補助容量用電極パッド(電極) 27b 反射電極28 コンタクトホール(電気的コンタクト部分) 31 走査信号線32 データ信号線33 補助容量配線(電極) 51 液晶パネル(表示素子、液晶表示素子) 54 画素電極54a 補助容量用電極パッド(電極) 54b 反射電極55 コンタクトホール(電気的コンタクト部分) 56 ダミー走査信号線(走査信号線) 57 ダミー補助容量配線(電極) 61a 補 [EXPLANATION OF SYMBOLS] 1 liquid crystal display device (display device) 2 liquid crystal panel (display device, a liquid crystal display device) 3 gate driver (scanning signal driver) 4 source driver (data signal driver) 7 synchronizing signal generating circuit (frequency setting means) 13 liquid crystal layer (liquid crystal) 14 TFT (active element) 19 transparent common electrode (counter electrode) 27 pixel electrode 27a auxiliary capacitor electrode pad (electrode) 27b reflective electrode 28 contact hole (electrical contact portion) 31 scanning signal line 32 data signal line 33 auxiliary capacitance line (electrode) 51 liquid crystal panel (display device, a liquid crystal display device) 54 pixel electrode 54a auxiliary capacitor electrode pad (electrode) 54b reflective electrode 55 contact hole (electrical contact portion) 56 dummy scanning signal line ( scanning signal lines) 57 dummy subsidiary capacitance lines (electrodes) 61a complement 助容量用電極パッド(電極) 61b 反射電極(アクティブ素子遮光層) 65 遮光層(反射光防止遮光層) 91 液晶パネル(表示素子、液晶表示素子) 93 光透過穴(光透過用の穴) 94 画素電極94a 補助容量用電極パッド(電極) 94b 反射電極101 走査信号線102 データ信号線105 補助容量配線(電極) 111 書き込み用トランジスタ(アクティブ素子) 112 補助容量用電極パッド(電極) C CL液晶容量(電気容量) C CS補助容量J 配向処理方向K 配向処理方向 Electrode pads auxiliaries capacitance (electrode) 61b reflective electrode (active element shielding layer) 65 light shielding layer (reflection light prevention shielding layer) 91 liquid crystal panel (display device, a liquid crystal display element) (hole for light transmission) 93 light transmission holes 94 pixel electrodes 94a auxiliary capacitor electrode pad (electrode) 94b reflective electrode 101 scanning signal line 102 data signal line 105 auxiliary capacitance lines (electrodes) 111 writing transistor (active element) 112 auxiliary capacitor electrode pad (electrode) C CL liquid crystal capacitance (capacitance) C CS auxiliary capacitance J alignment direction K alignment treatment direction

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平8−122813(JP,A) 特開 昭59−36227(JP,A) 特開 平2−64693(JP,A) 特開 平5−100226(JP,A) (58)調査した分野(Int.Cl. 7 ,DB名) G02F 1/133 550 G02F 1/1368 G09G 3/36 ────────────────────────────────────────────────── ─── of the front page continued (56) reference Patent flat 8-122813 (JP, a) JP Akira 59-36227 (JP, a) JP flat 2-64693 (JP, a) JP flat 5 100226 (JP, a) (58 ) investigated the field (Int.Cl. 7, DB name) G02F 1/133 550 G02F 1/1368 G09G 3/36

Claims (1)

  1. (57)【特許請求の範囲】 【請求項1】走査信号ドライバから走査信号が供給される走査信号線と、データ信号ドライバからデータ信号が交流駆動で供給されるデータ信号線と、上記走査信号線および上記データ信号線に接続されるとともに、上記走査信号および上記データ信号に基づいて、アクティブ素子が周期的に選択状態となって表示状態を決定する電荷が上記アクティブ素子を介して所定の電気容量に書き込まれる画素とを備えたアクティブマトリクス型の表示素子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量が、上記補助容量の電極が上記走査信号線との間に容量結合を略生じない位置となるように設けられ、 上記表示素子が、上記走査信号の供給に伴って上記走査 (57) Patent Claims 1. A scanning signal lines a scanning signal from the scanning signal driver is supplied, a data signal line to which a data signal from the data signal driver is supplied with an AC drive, the scanning signal is connected to the line and the data signal line, based on the scan signal and the data signal, a predetermined electric charge through the active elements to determine the display state active element is a cyclically selected in the display device having an active matrix display device having a pixel to be written to the capacitor, an auxiliary capacitor for the capacitance in each of the pixel capacitance between the auxiliary capacitance electrode and the scanning signal line provided combine to be substantially no position, the display element, the scanning with the supply of the scan signal
    信号線から上記電気容量の電圧に加わるノイズによる上 Above the signal line due to noise applied to the voltage of the capacitance
    記電圧の変動を、上記表示状態にチラツキが知覚されな The variation of the serial voltage, Do not flickering is perceived on the display state
    い値以下に抑制するように構成され、上記電荷を書き込む周期を決定する書き換え周波数を3 Configured to suppress below have values, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさらに有していることを特徴とする表示装置。 Display device, characterized in that it further comprises a frequency setting means capable of setting a 0Hz below. 【請求項2】 走査信号ドライバから走査信号が供給され 2. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えたアクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形 成されるとともに上記電気容量に In the capacitance with the liquid crystal is made form interposed between
    対する補助容量が設けられる液晶表示素子であり、上記 A liquid crystal display device in which the auxiliary capacitor is provided against the above
    液晶表示素子の画素電圧保持率を、上記電気容量を The pixel voltage holding ratio of the liquid crystal display device, the electric capacity
    LC 、上記補助容量をC CS 、上記アクティブ素子の非選 C LC, the auxiliary capacitance C CS, non-selection of the active element
    択期間をT、上記書き換え周波数における非選択期間T Non-selection period T between択期T, in the rewriting frequency
    後の液晶電圧保持率をHr(T)、書き込み直後の上記 Hr (T) of the liquid crystal voltage holding ratio after, immediately after writing the
    画素電極と上記対向電極との電位差をV、上記アクティ The potential difference between the pixel electrode and the counter electrode V, the activator
    ブ素子の非選択時の抵抗値をR、V 1 =V−{V・(1 The resistance value at the time of non-selection of the probe element R, V 1 = V- {V · (1
    −Hr(T))×C LC /(C LC +C CS )}として、 P=V 1 ・exp[−T/{(C LC +C CS )・R}]/ As -Hr (T)) × C LC / (C LC + C CS)}, P = V 1 · exp [-T / {(C LC + C CS) · R}] /
    と表したときに、P≧0.9であることを特徴とする表 When expressed by V, the table, which is a P ≧ 0.9
    示装置。 Display devices. 【請求項3】 走査信号ドライバから走査信号が供給され 3. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えたアクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形成される液晶表示素子であり、上 A liquid crystal display device in which liquid crystal is formed interposed between the upper
    記画素電極は、少なくとも、自身が属する画素のライン Serial pixel electrode, at least, the pixel to which it belongs line
    と走査方向に沿った一定の向きに隣接するラインの画素 Pixel line adjacent to the certain direction along the scanning direction and
    の走査信号線と対向する箇所が存在するように配置され It is arranged so as portions facing the scanning signal line is present
    ていることを特徴とする表示装置。 Display device comprising has. 【請求項4】 走査信号ドライバから走査信号が供給され 4. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えた アクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形成される液晶表示素子であり、上 A liquid crystal display device in which liquid crystal is formed interposed between the upper
    記画素電極は非光透過型の電極であり、少なくとも、自 Serial pixel electrode is an electrode of a non-light-transmitting, at least, its own
    身が属する画素のラインと上記一定の向きに隣接するラ La adjacent to the line and the fixed orientation of the pixels only belongs
    インの画素のアクティブ素子と対向する箇所が存在する There are places facing the active elements in the pixel
    ように配置されていることを特徴とする表示装置。 That it is arranged to display device characterized. 【請求項5】 走査信号ドライバから走査信号が供給され 5. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えたアクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形成される液晶表示素子であり、上 A liquid crystal display device in which liquid crystal is formed interposed between the upper
    記液晶表示素子は、上記画素電極の配向処理起点に近い Serial liquid crystal display element, close to the alignment treatment origin of the pixel electrode
    側のエッジの少なくとも一部と表示面側から対向する遮 Barrier facing at least in part from the display surface side of the side edge
    光層を有していることを特徴とする表示装置。 Display device, characterized in that a light layer. 【請求項6】 走査信号ドライバから走査信号が供給され 6. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号 に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えたアクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形成される液晶表示素子であり、上 A liquid crystal display device in which liquid crystal is formed interposed between the upper
    記画素電極の配向処理部と接する箇所のうち、上記アク Of the portion in contact with the alignment process of the serial pixel electrode, the accession
    ティブ素子との電気的コンタクト部分を除いた箇所の表 Table places excluding the electrical contact portion between the revertive element
    面段差が0.6μm以下であることを特徴とする表示装 Display instrumentation to the surface level difference is equal to or is 0.6μm or less
    置。 Location. 【請求項7】 走査信号ドライバから走査信号が供給され 7. A scanning signal from the scanning signal driver is supplied
    る走査信号線と、データ信号ドライバからデータ信号が A scanning signal line that, the data signal from the data signal driver
    交流駆動で供給されるデータ信号線と、上記走査信号線 A data signal line to be supplied with alternating current drive, the scanning signal line
    および上記データ信号線に接続されるとともに、上記走 And it is connected to the data signal line, the run
    査信号および上記データ信号に基づいて、アクティブ素 Scanning signal No. and based on the data signal, the active element
    子が周期的に選択状態となって表示状態を決定する電荷 Charge determining a display state child becomes cyclically selected
    が上記アクティブ素子を介して所定の電気容量に書き込 Written to a predetermined electric capacity but through the active element
    まれる画素とを備えたアクティブマトリクス型の表示素 An active matrix display element having a Murrell pixel
    子を有する表示装置において、 上記画素のそれぞれには上記電気容量に対する補助容量 In the display device having a child, to each of the pixels of the auxiliary capacitance to the capacitance
    が、上記補助容量の電極が上記走査信号線との間に容量 But capacitance between the auxiliary capacitance electrode and the scanning signal line
    結合を略生じない位置となるように設けられ、 上記電荷を書き込む周期を決定する書き換え周波数を3 Provided combine to be substantially no position, 3 rewriting frequency to determine a period for writing the charge
    0Hz以下に設定することが可能な周波数設定手段をさ The frequency setting means capable of setting a 0Hz below
    らに有しており、 上記表示素子は上記電気容量が画素電極と対向電極との Al to have, the display device is the electric capacity between the pixel electrode and the counter electrode
    間に液晶が介在して形成される液晶表示素子であり、上 A liquid crystal display device in which liquid crystal is formed interposed between the upper
    記画素電極の配向処理起点に近い側のエッジ付近が透明 Serial near the edges at the near side of the alignment treatment origin of pixel electrodes is transparent
    電極で形成されていることを特徴とする表示装置。 Display apparatus characterized by being formed by the electrode.
JP2001094034A 2000-04-28 2001-03-28 Display device Active JP3460989B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2000-131183 2000-04-28
JP2000131183 2000-04-28
JP2001094034A JP3460989B2 (en) 2000-04-28 2001-03-28 Display device

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2001094034A JP3460989B2 (en) 2000-04-28 2001-03-28 Display device
PCT/JP2001/003543 WO2001084226A1 (en) 2000-04-28 2001-04-24 Display unit, drive method for display unit, electronic apparatus mounting display unit thereon
US09856926 US7321353B2 (en) 2000-04-28 2001-04-24 Display device method of driving same and electronic device mounting same
EP20010922071 EP1296174B1 (en) 2000-04-28 2001-04-24 Display unit, drive method for display unit, electronic apparatus mounting display unit thereon
CN 01812023 CN1220098C (en) 2000-04-28 2001-04-24 Display unit, drive method for display unit, electronic apparatus mounting display unit thereon
TW90110174A TW573167B (en) 2000-04-28 2001-04-27 Display device, method of driving same and electronic equipment mounting same
US10846180 US7286108B2 (en) 2000-04-28 2004-05-14 Display device, method of driving same and electronic device mounting same
US11900497 US7924276B2 (en) 2000-04-28 2007-09-11 Display device, method of driving same and electronic device mounting same

Publications (2)

Publication Number Publication Date
JP2002014321A true JP2002014321A (en) 2002-01-18
JP3460989B2 true JP3460989B2 (en) 2003-10-27

Family

ID=26591269

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001094034A Active JP3460989B2 (en) 2000-04-28 2001-03-28 Display device

Country Status (1)

Country Link
JP (1) JP3460989B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4111785B2 (en) 2001-09-18 2008-07-02 シャープ株式会社 The liquid crystal display device
JP4738055B2 (en) * 2004-05-21 2011-08-03 三洋電機株式会社 The liquid crystal display device
JP2007140565A (en) * 2007-02-23 2007-06-07 Kyocera Corp Liquid crystal display device
JP5487585B2 (en) * 2008-09-19 2014-05-07 セイコーエプソン株式会社 An electro-optical device, a driving method, and electronic equipment
US9024854B2 (en) 2010-05-21 2015-05-05 Sharp Kabushiki Kaisha Liquid crystal display device and driving method of a liquid crystal display device
WO2011152010A1 (en) * 2010-06-02 2011-12-08 シャープ株式会社 Liquid crystal display device
US9336739B2 (en) * 2010-07-02 2016-05-10 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device

Also Published As

Publication number Publication date Type
JP2002014321A (en) 2002-01-18 application

Similar Documents

Publication Publication Date Title
US7389476B2 (en) Display including a plurality of display panels
US6421039B1 (en) Liquid crystal display in-plane structure and method of manufacturing the same
US6166714A (en) Displaying device
US20010005193A1 (en) Power consumption of display apparatus during still image display mode
US20070132684A1 (en) Liquid crystal display
US20010009411A1 (en) Liquid crystal display device for preventing an afterimage
US5926161A (en) Liquid crystal panel and liquid crystal display device
US20030122761A1 (en) Driving device of liquid crystal display device and driving method thereof
US20020109652A1 (en) Liquid crystal display panel and driving method thereof
US20090009459A1 (en) Display Device and Method for Driving Same
US20100225831A1 (en) Active-matrix substrate, display device, and television receiver
US6600470B1 (en) Liquid-crystal panel driving device, and liquid-crystal apparatus
US20050001807A1 (en) Method for driving in-plane switching mode liquid crystal display device
US20090027578A1 (en) Display device and method of driving the same
US20100103085A1 (en) Horizontal Electric Field Liquid Crystal Display
US20070001963A1 (en) Liquid crystal display unit and driving method therefor and drive device for liquid crystal display panel
US20050104835A1 (en) Method for driving a liquid crystal display device
US20020093473A1 (en) Display apparatus and driving method of same
US20030112213A1 (en) Liquid crystal display device
US20090290081A1 (en) Liquid crystal display
US20100265168A1 (en) Low power active matrix display
WO2006049245A1 (en) Liquid crystal display apparatus and method for driving the same
US20040263743A1 (en) Liquid crystal display device and method for driving the same
US20070285369A1 (en) Liquid crystal display device and driving method
US20020063669A1 (en) Active matrix liquid crystal display and method of driving the same

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070815

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080815

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080815

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090815

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090815

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100815

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110815

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110815

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120815

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120815

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130815

Year of fee payment: 10