JP2635837B2 - Display system - Google Patents

Display system

Info

Publication number
JP2635837B2
JP2635837B2 JP3080246A JP8024691A JP2635837B2 JP 2635837 B2 JP2635837 B2 JP 2635837B2 JP 3080246 A JP3080246 A JP 3080246A JP 8024691 A JP8024691 A JP 8024691A JP 2635837 B2 JP2635837 B2 JP 2635837B2
Authority
JP
Japan
Prior art keywords
display
logic
adapter
display device
device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3080246A
Other languages
Japanese (ja)
Other versions
JPH07302068A (en
Inventor
デービッド・ソウドン
Original Assignee
インターナショナル・ビジネス・マシーンズ・コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
Priority to GB90305158:9 priority Critical
Priority to EP19900305158 priority patent/EP0456923B1/en
Application filed by インターナショナル・ビジネス・マシーンズ・コーポレイション filed Critical インターナショナル・ビジネス・マシーンズ・コーポレイション
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=8205420&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2635837(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Publication of JPH07302068A publication Critical patent/JPH07302068A/en
Application granted granted Critical
Publication of JP2635837B2 publication Critical patent/JP2635837B2/en
Anticipated expiration legal-status Critical
Application status is Expired - Lifetime legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【産業上の利用分野】本発明は、制御データ(ビデオ信号、同期信号を発生させるためのタイミングパラメータを含むデータ)がコンピュータシステムとディスプレイ装置との間で通信されるディスプレイシステムに関する。 The present invention relates to a control data to a display system (video signal, the data including timing parameters for generating a sync signal) is communicated between the computer system and the display device.

【0002】制御データはディスプレイ装置上に表示された像の形状と解像度とを規定するパラメータを含む。 [0002] The control data includes parameters defining the shape and resolution of the image displayed on the display device.
例えば陰極線管(CRT)ディスプレイ装置のようなラスタ走査のディスプレイ装置からなるディスプレイシステムにおいては、前記パラメータは、ディスプレイ装置において電気回路によりラスタ走査を提供するよう生成される水平方向および垂直方向の走査信号の速度と振幅とによって決まる。 For example, in a cathode ray tube (CRT) display system comprising a raster scan display device such as a display device, the parameters, the horizontal and vertical scan signals generated to provide a raster scan by electrical circuits in the display device speed and determined by the amplitude. 像を発生させるためには、コンピュータシステムのようなビデオソースからのビデオ信号に対して走査信号が、これもビデオソースによって生成される同期化(sync)パルスによって同期化される。 In order to generate the image, the scanning signal to the video signal from the video source, such as a computer system, which is also synchronized by the synchronization (sync) pulse generated by the video source.

【0003】 [0003]

【従来の技術】あるディスプレイ装置は、単一の一組のパラメータに従って単一のディスプレイモードにおいてのみ作動しうる。 BACKGROUND ART There display device can operate only in a single display mode in accordance with a single set of parameters.その他のディスプレイ装置は、種々の組のパラメータによって特徴づけられている多数のディスプレイモードの中のいずれかのモードで作動するよう構成することができる。 後者を以下マルチモードディスプレイ装置と称する。 The latter is referred to as multi-mode display device below. コンピュータシステムにより制御されるディスプレイ装置においては、適当なビデオ信号および同期信号を発生しうるようディスプレイ装置のタイプをコンピュータシステムが識別することが好ましい。 In a display device controlled by a computer system, it is preferable that appropriate video signals and types of computer system display device as the synchronization signals can occur is identified. IBM PS2 レンジを含む、そのようなコンピュータシステムの多様の例ではビデオ信号および同期信号をディスプレイ装置に接続するための出力ポートを有するビデオグラフィックアダプタ(VGAアダプタ)を含む。 Including IBM PS2 range, include such a variety of examples of a computer system video graphics adapter having an output port for connecting the video signal and sync signals to a display device (VGA adapter). VGAアダプタはまた、出力ポートの識別ピンがディスプレイ装置に接続されると終端される態様に応答するロジックを有する。 VGA adapter also has logic responsive to the manner in which identification pins in the output port are terminated when connected to the display device. このロジックは、これらの端子からVGAアダプタに接続されるディスプレイ装置のタイプを識別する。 The logic identifies the type of display device connected from these terminals to the VGA adapter.

【0004】英国特許第2,162,026号は、コンピュータシステムのディスプレイアダプタからビデオ信号および同期信号を受信するマルチモードディスプレイ装置を採用したディスプレイシステムの一例を記載している。 [0004] British Patent No. 2,162,026 describes an example of a display system employing a multi-mode display device receiving video and synchronization signals from the display adapter of the computer system. このディスプレイ装置は4種類のディスプレイモードのいずれかにおいて作動しうる。 The display device can operate in any of four different display modes. コンピュータシステムは正あるいは負の極性の同期パルスを提供するよう指令されうる。 The computer system may be commanded to provide positive or negative polarity of the sync pulse. 各極性の組合せは異なるディスプレイモードを指示する。 Each polarity combination directs a different display modes. ディスプレイ装置は、所定の同期パルス極性に応答して特定のディスプレイモードで作動するようディスプレイ装置を構成する復号ロジックを含む。 Display device includes decoding logic for configuring the display device to operate to a particular display mode in response to predetermined sync pulse polarities.

【0005】従来技術のディスプレイシステムでは、従来技術のディスプレイインターフェースは限定された数の種々のディスプレイ装置のみ識別でき、従って、そのための適当な制御信号のみしか発生できないという欠点を有する。 In the prior art display systems, the prior art display interface can be identified only various display device a limited number, thus, have the disadvantage of not generating only a suitable control signal for it. この限度の理由は、ディスプレイ装置の識別および制御に対して使用しうるピンの数が出力ポートの物理的形態によって制限されるからである。 The reason for this limit is that the number of pins that can be used for identification and control of the display device is limited by the physical form of the output port.

【0006】 [0006]

【発明が解決しようとする課題】従って、本発明の目的は、限定なしの各種ディスプレイ装置と潜在的に互換性のあるディスプレイアダプタを有するディスプレイシステムを提供することである。 OBJECTS OF THE INVENTION It is therefore an object of the present invention is to provide a display system having a display adapter potentially compatible with various display devices, without limitation.

【0007】 [0007]

【発明の概要】本発明によれば、表示すべきデータを定義する複数のデータ信号(ディスプレイアダプタ回路からディスプレイ装置へ送信される実際にディスプレイ上に表示されるデータを含む信号)に応答して可視出力を発生するディスプレイ装置と、該ディスプレイ装置に対して独特のものである制御データにより規定された形態でデータ信号を発生させるディスプレイアダプタ回路と、該ディスプレイアダプタ回路からのデータ信号を前記ディスプレイ装置に接続し、かつ前記ディスプレイ装置からの制御データを前記ディスプレイアダプタ回路に接続するための出力ポートとを含むディスプレイシステムであって、前記ディスプレイ装置に配置され、複数の制御コード(制御データを不揮発性メモリに16ビット形式で記憶したバイ SUMMARY OF THE INVENTION According to the present invention, in response to a plurality of data signals defining the data to be displayed (signal including data to be actually displayed on the display is transmitted from the display adapter circuit to the display device) a display device for generating a visual output, a display adapter circuit for generating data signals in a defined form by the control data is unique with respect to the display device, said display device data signals from the display adapter circuit connected to, and the a control data from the display device a display system comprising an output port for connection to the display adapter circuit, wherein arranged in the display device, a plurality of control codes (control data nonvolatile by stored in the memory in 16-bit format リコード)の形式で拡張制御データを記憶する不揮発性メモリと、前記ディスプレイアダプタ回路によって発生したコマンド信号(ディスプレイアダプタ回路がディスプレイ装置との間で信号のやり取りを行うための通信コマンド)に応答してメモリと出力ポートとの間で制御コードを通信する通信ロジックとをさらに含むことを特徴とするディスプレイシステムが提供される。 A nonvolatile memory for storing the extended control data in the form of recoding), in response to a command signal generated by the display adapter circuit (communication command for display adapter circuit for exchanging signals between the display device) display system further comprising a communication logic for communicating the control code between the memory and the output port is provided. このことは、例えばいずれかの新規のディスプレイ装置の信号タイミング要件のような制御データは、ディスプレイ装置のメモリ内に保持されたディジタル制御コードの形式で記憶することができるので、ディスプレイシステムのプログラミングは、別のディスプレイ装置が出力ポートに接続される毎に更新を必要としないという利点を有する。 This can, for example, control data such as any of the signal timing requirements of the new display apparatus can be stored in the form of digital control codes held within the memory of the display device, the programming of the display system has the advantage that it does not require updating every time a different display device is connected to the output port. 代りに、ディスプレイアダプタは、新しいディスプレイ装置を正確に駆動するためにビデオ信号および同期信号を発生させる目的で、新しいディスプレイ装置のメモリから新しいタイミング要件を読み取ることができる。 Instead, the display adapter, for the purpose of generating the video signals and synchronization signals in order to accurately drive the new display device, can read the new timing requirements from the memory of the new display device.

【0008】前記通信ロジックは、ディスプレイ装置と出力ポートとの間で制御コードを通信するためのシリアルデータリンクと、メモリとシリアルデータリンクとの間で制御コードを通信する装置制御ロジックと、シリアルデータリンクとディスプレイアダプタ回路との間で制御コードを通信するアダプタ制御ロジックとを含みうる。 [0008] The communication logic comprises a serial data link for communicating the control code between the display device and the output port, and a device control logic for communicating the control code between the memory and the serial data link, a serial data It may include an adapter control logic for communicating the control code between the link and the display adapter circuit. このことは、ディスプレイシステムがマルチモードディスプレイ装置を含む場合、ディスプレイアダプタ回路は、希望するディスプレイモードで作動するようディスプレイ装置を構成するためにシリアルデータリンクを使用しうるという利点を有している。 This means that if the display system includes a multi-mode display device, a display adapter circuit has the advantage of being able to use a serial data link to configure the display device to operate in a display mode desired.

【0009】 [0009]

【実施例】本発明の一例を添付図面を参照して以下説明する。 EXAMPLES Referring to the accompanying drawings exemplary of the present invention will be described below. 図1は、CRTディスプレイ装置88を有するディスプレイシステムを組み入れたコンピュータシステムの一例を示す。 Figure 1 shows an example of a computer system incorporating a display system having a CRT display device 88.

【0010】コンピュータシステムは、プログラム化された命令を実行するための中央処理装置(CPU)80 [0010] computer system includes a central processing unit for executing instructions that are programmed (CPU) 80
を含む。 including. バスアーキテクチヤ86は、CPU80とディスプレイシステムの他の構成要素との間でのデータ通信を提供する。 Bus architecture 86 provides a data communication with the other components of the CPU80 and the display system. 読取り専用メモリ(ROS)81はデータを安全に記憶する。 Read-only memory (ROS) 81 is to safely store the data. ランダムアクセスメモリ82は一時的にデータを記憶する。 Random access memory 82 stores data temporarily. ホストコンピュータシステム9 The host computer system 9
3とのデータ通信は通信アダプタ85によって提供される。 3 and data communication is provided by a communication adapter 85. I/Oアダプタ84は、データがバスアーキテクチヤ86と、例えばディスクファイル83のような周辺装置との間を通ることができるようにする。 I / O adapter 84, data to be able to pass a bus architecture 86, for example between the peripheral devices such as disk file 83. ユーザは、キーボードアダプタ90によってバスアーキテクチヤ86 The user, bus architecture 86 by the keyboard adapter 90
に接続されているキーボード91を用いてコンピュータシステムを操作することができる。 You can operate the computer system using a keyboard 91 connected to the. CRTディスプレイ装置88はディスプレイシステムからの可視出力を提供する。 CRT display device 88 provides visual output from the display system. ディスプレイアダプタ92は、ディスプレイ装置88が可視出力を発生できるようにするために出力ポート94においてビデオ信号および同期信号を発生させる。 Display adapter 92, display device 88 generates the video signal and the synchronizing signal at the output port 94 in order to be able to generate the visual output.

【0011】本発明によれば、ディスプレイ装置88 [0011] According to the present invention, the display device 88
は、デジタルコードの形式のディスプレイ情報を記憶する不揮発性メモリ(NVM)9を含む。 Includes a non-volatile memory (NVM) 9 for storing format display information for the digital code. ディスプレイ情報は、通信ロジック95により制御されるシリアルリンク3に沿ってディスプレイ装置88とディスプレイアダプタ92との間で通信される。 Display information is communicated between the display device 88 and the display adapter 92 along a serial link 3 which is controlled by the communication logic 95. シリアルリンク3は、ディスプレイアダプタ92からディスプレイ装置までビデオ信号および同期信号を運ぶラインから分離している。 Serial link 3 is separate from the lines carrying the video and synchronization signals from the display adapter 92 to the display device.
通信ロジック95はアダプタロジック96と装置ロジック97とに分割されている。 Communication logic 95 is divided into the adapter logic 96 and device logic 97. 作動時、アダプタロジック96はNVM9からデータを読取り、かつそれへ書込む双方のコマンドを初期化し、装置ロジック97は対応して応答する。 In operation, the adapter logic 96 reads the data from the NVM9, and initializes both the command writing to it, the device logic 97 responds correspondingly.

【0012】通信ロジック95を図2を参照して以下詳細に説明する。 [0012] The communication logic 95 with reference to FIG. 2 will be described in detail below. アダプタロジック96はプログラム命令に応答してコマンドコード21を発生させる装置ドライバ1を含む。 Adapter logic 96 comprises a device driver 1 for generating a command code 21 in response to program instructions. 第1の並直列変換器2(シリアライザ) The first parallel-serial converter 2 (serializer)
は、第1のラインドライバ4がシリアルリンク3に沿って装置ロジック97に通信するようコマンドコード21 The command code 21 so that the first line driver 4 to communicate to the device logic 97 along the serial link 3
をコマンドビットストリーム22に変換する。 It is converted into a command bit stream 22. 装置ロジック97はコマンドビットストリーム22を検出するための第2の受信器5を含む。 Device logic 97 comprises a second receiver 5 for detecting the command bit stream 22. 第2の直並列変換器6(デ・シリアラアイザ)はコマンドビットストリーム22をコマンドコード21に変換し直す。 Second serial-parallel converter 6 (de Shiriaraaiza) is converted back to the command bit stream 22 to the command code 21. コマンド復号器7はコマンドコード21をNVMアドレス8へ復号化する。 Command decoder 7 decodes the command code 21 into NVM address 8.
NVM9におけるアドレス空間はパーソナリティNVM Address space in NVM9 the personality NVM
10とプログラムNVM11とに分割されている。 It is divided into a 10 and the program NVM11.

【0013】パーソナリティNVM10は、ディスプレイアダプタ92に接続されたディスプレイ装置88の仕様をディスプレイシステムに提供する識別コードを含む。 [0013] personality NVM10 includes an identification code that provides the specification of a display device 88 connected to the display adapter 92 to the display system. 各識別コードは異なるアドレス位置に記憶されている。 Each identification code is stored in a different address location. 識別コードは、ディスプレイアダプタ92が適当なビデオ信号および同期信号を発生させることができるようにさせるコード化したタイミングパラメータを含む。 Identification code includes timing parameters encoded has to be able to display adapter 92 generates the appropriate video signals and synchronization signals.
詳しくは、タイミングパラメータは、同期パルス幅、活動ビデオ期間およびブランキング間隔を含む。 Specifically, the timing parameters, sync pulse width, including the active video period and a blanking interval. また、識別コードは、装置ロジック97がシリアルリンク3からデータを読みまたそれへ書きうる最大速度を示すためのコード化した転送パラメータを含むことが好ましい。 The identification code, device logic 97 preferably includes a coded transfer parameter for indicating the maximum speed that can write to it also reads the data from the serial link 3. 何らかの別のコマンドを発行する前に転送パラメータを読み取ることにより、アダプタロジック96は、データが後続してアダプタロジック96と装置ロジック97の双方と両立する速度でディスプレイ装置88とディスプレイアダプタ92との間で転送されることを保証する。 By reading the transfer parameter before issuing any further commands, the adapter logic 96, between the display device 88 and the display adapter 92 at a rate compatible with the adapter logic 96 the data is followed with both the device logic 97 in ensuring that it is transferred. 各々のタイミングパラメータは、16ビットの識別コードの形式で記憶される。 Each of the timing parameters are stored in the form of 16-bit identification code. 前記コードの15ビットはタイミングパラメータの値を規定し、16番目のビットは極性を規定する。 15 bits of the code defines the value of the timing parameter, 16th bit defines the polarity. より重要でないタイミングパラメータは8 The timing parameters not more important 8
ビット以下のコードの形式で記憶しうる。 It can be stored in the form of the following code bits. パーソナリテイNVMは、ディスプレイ装置の種々のディスプレイモードに対応する数組のタイミングパラメータを記憶する。 Personality Lee NVM stores several sets of timing parameters corresponding to different display modes of the display device.

【0014】プログラムNVM11は、ディスプレイ装置の駆動回路13により発生する駆動信号を調整するようディスプレイ入力/出力(I/O)回路12に命令する制御コードを記憶している。 [0014] Program NVM11 stores control codes for instructing a display input / output (I / O) circuit 12 to adjust the drive signal generated by the drive circuit 13 of the display device. この駆動信号の例は、ディスプレイ装置88からの視覚出力の高さ、幅および輝度とに直接影響する。 An example of this driving signal, the height of the visual output from the display device 88, directly affects the width and brightness. 各制御コードは異なるアドレス位置に記憶される。 Each control code is stored in a different address location. 適当な制御コードでディスプレイI/ Display I with a suitable control code /
O回路12を命令することにより、ディスプレイ装置8 By commanding O circuit 12, a display device 8
8の視覚出力は、コンピュータプログラムによって制御されて種々のディスプレイモードの間で切り換えうる。 Visual output of 8 is controlled by a computer program may switch between different display modes.
プログラムNVM11はまた、駆動回路13の所定のノードにおける駆動信号の大きさを表わすサンプルコードを発生するようディスプレイI/O回路12を命令する制御コードを記憶することが好ましい。 Program NVM11 also preferably stores control codes for instructing a display I / O circuit 12 to generate a sample code representing the magnitude of the driving signal at a predetermined node of the driver circuit 13. この制御コードは、製造あるいは修理の後ディスプレイ装置88の作動を試験するために診断方法を自動化するのに使用しうることが認められる。 This control code, it is recognized that can be used to automate diagnostic methods for testing the operation of the display device 88 after manufacture or repair.

【0015】アダプタロジック96が、読取りコマンドを出すと、装置ロジック97はシリアルリンク3に適当な応答コード23を置くことにより応答する。 The adapter logic 96 issues a read command, the device logic 97 responds by placing an appropriate response code 23 on the serial link 3. 応答コード23は、読取りコマンドの性格によって、パーソナリティNVMからの識別コード20か、あるいはディスプレイI/O回路12からのサンプリングされたデータコード19でよい。 Response code 23, the nature of a read command, or the identification code 20 from the personality NVM, or may be data code 19 has been sampled from the display I / O circuit 12. そのような応答を実行するために、装置ロジック97は、パリティビットを応答コード23に追加するためのパリティロジック14を含む。 To perform such a response, the device logic 97 comprises parity logic 14 for adding a parity bit to the response code 23. 第2の並直列変換器15が応答コード23を応答ビットストリーム24に変換する。 Second parallel-to-serial converter 15 converts the response code 23 to the response bit stream 24. 応答ビットストリーム24は第2のラインドライバ16によりシリアルリンク3上に置かれる。 Response bit stream 24 is placed on the serial link 3 by a second line driver 16. ディスプレイアダプタ92において、第1の受信器17はシリアルリンク3上で応答ビットストリーム24 In the display adapter 92, the first receiver 17 is responsive bitstream 24 over a serial link 3
を検出する。 To detect. 第1の直並列変換器18は、検出された応答ビットストリーム24を応答コード23へ変換し戻し、この応答コード23は装置ドライバ1により復号される。 First serial-parallel converter 18, back to convert the response bit stream 24 detected to the response code 23, the response code 23 is decoded by the device driver 1.

【0016】アダプタロジックの第1の並直列変換器と第1の直並列変換器とは単一の集積回路モジュールで組み合わせることができ、第2の並直列変換器と第2の直並列変換器とを実行するために類似のモジュールを用いることができる。 [0016] The adapter logic first parallel-to-serial converter and the first serial-to-parallel converter can be combined in a single integrated circuit module, the second parallel-serial converter and the second serial-parallel converter it can be used similar module to perform and. 第1のラインドライバと第1の受信器とはまた、単一の集積モジュールに組み込むことができ、かつ第2のラインドライバと第2の受信器を実行するために類似のドライバ/受信器のモジュールを用いることができる。 Also in the first line driver and the first receiver can be incorporated in a single integrated module, and similar to perform the second line driver and the second receiver driver / receiver it is possible to use the module.

【0017】アダプタロジック96は、「ハンドシエーキング」モードあるいは「データストリーミング」モードのいずれかで、装置ロジック97からの応答を受け取るよう構成しうる。 The adapter logic 96 is either in "hand sheet Agents King" mode or a "data streaming" mode, can be configured to receive a response from the device logic 97. 「ハンドシエーキング」モードにおいては、装置ロジック97は、応答の次のバイトを送出する前にアダプタロジックがシリアルリンク3上に肯定応答コードを置くのを待機する。 In "Hand shea Agent King" mode, the device logic 97, the adapter logic before sending the next byte of the response to wait for placing the acknowledgment code on the serial link 3. 「データストリーミング」モードにおいて、装置ロジック97は、次のブロックを送出する前に応答のバイトのブロックを受け取ることをアダプタロジック96が確認するのを待機する。 In the "data streaming" mode, the device logic 97 waits for the adapter logic 96 to confirm that the receiving blocks of bytes of the response before sending the next block.

【0018】本発明の一例を、ディスプレイアダプタ9 [0018] An example of the present invention, the display adapter 9
2からディスプレイ装置までビデオおよび同期信号を伝送するラインから分離しているシリアルリンク3を含む通信ロジック95により、ディスプレイ情報がディスプレイアダプタ92とディスプレイ装置88の間で通信させる場合について説明してきた。 The communication logic 95 comprising a serial link 3 from 2 separate from the line for transmitting the video and sync signals to a display device, the display information has been described for the case to be communicated between the display adapter 92 and display device 88. しかしながら、その他の通信リンクおよびコード化方法を用いうることが認められる。 However, we may use other communication links and coding methods recognized. さらに、本発明の例はラスタ走査のディスプレイ装置を含む。 Further, examples of the present invention includes a display device of the raster scan. 本発明は、例えば液晶ディスプレイ装置あるいはベクトル走査のディスプレイ装置のようなその他のディスプレイ装置にも同等に適用可能なことが認められる。 The present invention may, for example be appreciated that an equally applicable to other display devices such as liquid crystal display device or the vector scanning of the display device.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】ディスプレイ装置を含むディスプレイシステムを組み込んだコンピュータシステムのブロック図である。 1 is a block diagram of a computer system incorporating a display system including a display device.

【図2】ディスプレイアダプタとディスプレイ装置との間でディスプレイ情報を通信するための通信ロジックのブロック図である。 2 is a block diagram of a communication logic for communicating display information between the display adapter and the display device.

【符号の説明】 DESCRIPTION OF SYMBOLS

3…シリアルリンク 9…不揮発性メモリ 88…ディスプレイ装置 92…ディスプレイアダプタ 94…出力ポート 95…通信ロジック 96…アダプタロジック 97…装置ロジック 3 ... serial link 9 ... nonvolatile memory 88 ... display device 92 ... a display adapter 94 ... output port 95 ... communication logic 96 ... adapter logic 97 ... device logic

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭61−290529(JP,A) 実開 平2−27190(JP,U) ────────────────────────────────────────────────── ─── of the front page continued (56) reference Patent Sho 61-290529 (JP, a) JitsuHiraku flat 2-27190 (JP, U)

Claims (9)

    (57)【特許請求の範囲】 (57) [the claims]
  1. 【請求項1】 表示すべきデータを定義する複数のデータ信号に応答して視覚出力を発生させるディスプレイ装置(88)と、 前記ディスプレイ装置(88)を識別する制御データにより規定される形式でデータ信号を発生させるディスプレイアダプタ回路(92)と、 前記ディスプレイアダプタ回路(92)からのデータ信号を前記ディスプレイ装置(88)に接続し、かつ前記ディスプレイ装置(88)からの制御データを前記ディスプレイアダプタ回路(92)に接続する出力ポート(94)とを有することを特徴とするディスプレイシステムにおいて、 前記ディスプレイ装置(88)に配置され、複数の制御コードの形式で制御データを記憶する不揮発性メモリ(9)と、 前記ディスプレイアダプタ回路(92)により生成される [Claim 1] A display device for generating a visual response output to a plurality of data signals defining the data to be displayed (88), data in the format defined by the control data identifying the display device (88) a display adapter circuit for generating a signal (92), said connecting data signals from the display adapter circuit (92) to said display device (88), and the display adapter circuit to control data from the display device (88) a display system characterized by an output port connected to (92) (94), wherein arranged in the display device (88), non-volatile memory (9 for storing control data in the form of a plurality of control codes a) is generated by the display adapter circuit (92) マンド信号(21)に応答して前記不揮発性メモリと前記出力ポート(94)との間で制御コードを通信する通信ロジック(95)とをさらに含むことを特徴とするディスプレイシステム。 Display system further comprising a communication logic for communicating the control code between the nonvolatile memory and the output port in response (94) (95) to the command signal (21).
  2. 【請求項2】 前記通信ロジックが、前記ディスプレイ装置と前記出力ポートとの間で制御コードを通信するシリアルデータリンク(3)と、 前記ディスプレイ装置に配置され、前記不揮発性メモリと前記シリアルデータリンクとの間で制御コードを通信する装置ロジック(97)と、 前記ディスプレイアダプタに配置され、前記シリアルデータリンクと前記ディスプレイアダプタ回路との間で制御コードを通信するアダプタロジック(96)とを含むことを特徴とする請求項1に記載のディスプレイシステム。 Wherein said communication logic, the serial data link for communicating the control code between the display device and the output port and (3), disposed on the display device, the serial data link and the non-volatile memory and device logic (97) for communicating the control code between the arranged display adapter, said adapter logic (96) for communicating the control code between the serial data link and the display adapter circuit and comprise the display system of claim 1, wherein the.
  3. 【請求項3】 前記アダプタロジックが、コマンド信号(21)をコマンドビットストリーム(22)に変換する第1の並直列変換器と、前記出力ポートに接続され、 Wherein the adapter logic comprises a first parallel-to-serial converter for converting the command signal (21) to the command bit stream (22), coupled to said output port,
    前記シリアルデータリンクに沿ってコマンドビットストリーム(22)を前記装置ロジックに通信する第1のラインドライバと、前記出力ポートに接続され、前記シリアルデータリンクに沿って前記装置ロジックから制御ビットストリームを受け取る第1の受信器と、制御ビットストリームをコマンド信号(21)に対応する制御コードに変換する第1の直並列変換器とを含むことを特徴とする請求項2に記載のディスプレイシステム。 A first line driver for communicating command bit stream (22) to the device logic along the serial data link, connected to the output port receives a control bit stream from the device logic along the serial data link the display system of claim 2, characterized in that it comprises a first receiver and a first serial-parallel converter for converting the control bit stream to the control code corresponding to the command signal (21).
  4. 【請求項4】 前記第1の並直列変換器と前記第1の直並列変換器とが単一の集積回路モジュールで組み合わされていることを特徴とする請求項3に記載のディスプレイシステム。 4. A display system according to claim 3, characterized in that said first parallel-to-serial converter and said first parallel converter are combined in a single integrated circuit module.
  5. 【請求項5】 前記第1のラインドライバと前記第1の受信器とが単一の集積回路モジュールに組み込まれていることを特徴とする請求項3に記載のディスプレイシステム。 5. The display system of claim 3, said first line driver and the first receiver is characterized in that it is incorporated into a single integrated circuit module.
  6. 【請求項6】 前記シリアルデータリンクに沿って前記アダプタロジックから前記装置ロジックに通信されたモード制御信号に応答して種々のディスプレイモードで作動するよう前記ディスプレイ装置を構成する手段をさらに含むことを特徴とする請求項2に記載のディスプレイシステム。 6., further comprising means for configuring the display device to operate to a variety of display modes in response to the serial data link is communicated to the device logic from the adapter logic along the mode control signal the display system of claim 2, wherein.
  7. 【請求項7】 前記シリアルデータリンクに沿って前記アダプタロジックから前記装置ロジックに通信されたパラメータ制御信号に応答して前記ディスプレイ装置の駆動回路の作動パラメータを調整する手段をさらに含むことを特徴とする請求項2に記載のディスプレイシステム。 7. A further comprising means for adjusting the operating parameters of the drive circuit of the response from the adapter logic along the serial data link to the parameter control signals communicated to the device logic the display device the display system of claim 2,.
  8. 【請求項8】 前記駆動回路のノードにおいて信号のディジタルサンプルを取得し、かつ前記シリアルデータリンクに沿って前記アダプタロジックから前記装置ロジックへ通信されたデータリクエスト信号に応答して前記装置ロジックから前記アダプタロジックへ前記シリアルデータリンクに沿って前記ディジタルサンプルを通信する手段をさらに含むことを特徴とする請求項7に記載のディスプレイシステム装置。 8. Get the digital samples of the signal at the node of the driving circuit, and the from the serial data link the device logic in response to a data request signal communicated to the device logic from the adapter logic along the the display system according to claim 7, wherein the to the adapter logic along the serial data link further includes means for communicating the digital sample.
  9. 【請求項9】 前記不揮発性メモリに記憶された制御コードがディスプレイ装置用のディジタルに符号化されたデータ信号タイミイグパラメータを含むことを特徴とする請求項1に記載のディスプレイシステム。 9. The display system of claim 1, wherein the control code stored in non-volatile memory contains data signals tie Mi Ig parameters encoded in digital for display device.
JP3080246A 1990-05-14 1991-04-12 Display system Expired - Lifetime JP2635837B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
GB90305158:9 1990-05-14
EP19900305158 EP0456923B1 (en) 1990-05-14 1990-05-14 Display system

Publications (2)

Publication Number Publication Date
JPH07302068A JPH07302068A (en) 1995-11-14
JP2635837B2 true JP2635837B2 (en) 1997-07-30

Family

ID=8205420

Family Applications (2)

Application Number Title Priority Date Filing Date
JP3080246A Expired - Lifetime JP2635837B2 (en) 1990-05-14 1991-04-12 Display system
JP8212277A Expired - Lifetime JP2815339B2 (en) 1990-05-14 1996-08-12 Display device

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP8212277A Expired - Lifetime JP2815339B2 (en) 1990-05-14 1996-08-12 Display device

Country Status (4)

Country Link
EP (2) EP0618561B1 (en)
JP (2) JP2635837B2 (en)
DE (4) DE69025776D1 (en)
ES (1) ES2084525T3 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7589734B2 (en) 2002-02-19 2009-09-15 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993015495A1 (en) * 1992-01-31 1993-08-05 Siemens Nixdorf Informationssysteme Aktiengesellschaft Electric functional unit and cathode screen
JP2935307B2 (en) 1992-02-20 1999-08-16 株式会社日立製作所 display
US5262759A (en) * 1992-07-27 1993-11-16 Cordata Incorporated Removable computer display interface
DE69320123T2 (en) * 1992-09-07 1999-01-07 Toshiba Kawasaki Kk Television signal processing circuit
DE69332571T2 (en) * 1992-09-29 2003-07-10 Eizo Nanao Corp Cathode ray tube display device and method for controlling its power supply
JP3334211B2 (en) 1993-02-10 2002-10-15 株式会社日立製作所 display
DE4404104C2 (en) * 1993-02-10 2003-05-15 Hitachi Ltd Display unit
JPH06259050A (en) * 1993-02-16 1994-09-16 Internatl Business Mach Corp <Ibm> Video monitor video adapter and method and system for generating dynamic communication link between them
JPH07160213A (en) * 1993-12-08 1995-06-23 Canon Inc Image display system
GB2286322A (en) * 1994-01-29 1995-08-09 Ibm Computer display system
GB2291770A (en) * 1994-07-23 1996-01-31 Ibm Display apparatus with data communication channel to control monitor settings
GB2294135A (en) * 1994-10-14 1996-04-17 Ibm Apparatus for adding display data channel to existing display
US5880702A (en) * 1994-10-20 1999-03-09 Canon Kabushiki Kaisha Display control apparatus and method
US6188378B1 (en) 1995-06-02 2001-02-13 Canon Kabushiki Kaisha Display apparatus, display system, and display control method for display system
US6140985A (en) * 1995-06-05 2000-10-31 Canon Kabushiki Kaisha Image display apparatus
US5742273A (en) * 1996-02-16 1998-04-21 International Business Machines Corp. Video monitor/adapter interconnect extension architecture
KR100196691B1 (en) * 1996-06-18 1999-06-15 Lg Electronics Inc Monitor communicated with PC
KR100239119B1 (en) 1996-11-29 2000-01-15 구자홍 The communication of monitor and pc
KR100373668B1 (en) 1997-11-13 2003-02-26 가부시키가이샤 히타치세이사쿠쇼 Display
JP3304895B2 (en) 1998-10-08 2002-07-22 日本電気株式会社 Connection method and apparatus of the auxiliary recording apparatus
JP2000347637A (en) * 1999-06-03 2000-12-15 Matsushita Electric Ind Co Ltd Display device, computer, and computer system
KR100327369B1 (en) 1999-07-31 2002-03-06 구자홍 Apparatus and method for interfacing video information of computer system
KR100782965B1 (en) * 2002-02-19 2007-12-07 가부시끼가이샤 도시바 Data display system, data relay device, data relay method, data system, and sink device
JP4551729B2 (en) 2004-09-30 2010-09-29 株式会社東芝 Cooling device and electronic device having cooling device
JP2008276067A (en) 2007-05-02 2008-11-13 Canon Inc Video display device and its control method
JP2010107989A (en) * 2009-11-27 2010-05-13 Sharp Corp Display system
JP2015079078A (en) 2013-10-16 2015-04-23 セイコーエプソン株式会社 Display control device and method, semiconductor integrated circuit device, and display device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4727362A (en) * 1984-07-16 1988-02-23 International Business Machines Corporation Digital display system
JPH0426492B2 (en) * 1985-06-19 1992-05-07 Fujitsu Ltd
JPH0227190U (en) * 1988-03-14 1990-02-22

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7589734B2 (en) 2002-02-19 2009-09-15 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method
US7667706B2 (en) 2002-02-19 2010-02-23 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method
US7825932B2 (en) 2002-02-19 2010-11-02 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method
US7825931B2 (en) 2002-02-19 2010-11-02 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method
EP2254038A2 (en) 2002-02-19 2010-11-24 Kabushiki Kaisha Toshiba Data display system, data relay device, data relay method, data system, sink device, and data read method with transmission of display attributes of a display terminal to a source device

Also Published As

Publication number Publication date
EP0456923A1 (en) 1991-11-21
EP0618561A3 (en) 1994-11-02
DE69025776D1 (en) 1996-04-11
ES2084525T3 (en) 1996-05-01
DE69013674T2 (en) 1995-05-04
EP0618561B1 (en) 1996-03-06
DE69025776T2 (en) 1996-09-26
EP0618561A2 (en) 1994-10-05
DE69013674D1 (en) 1994-12-01
JPH07302068A (en) 1995-11-14
JP2815339B2 (en) 1998-10-27
EP0456923B1 (en) 1994-10-26
JPH09128182A (en) 1997-05-16

Similar Documents

Publication Publication Date Title
US4278973A (en) Video display terminal with partitioned screen
EP1217602B1 (en) Updating image frames in a display device comprising a frame buffer
JP2608398B2 (en) Decoder
US5099331A (en) Apparatus for overlaying a displayed image with a second image
US4688197A (en) Control of data access to memory for improved video system
JP2935307B2 (en) display
EP0095618B1 (en) Memory system
US20020011996A1 (en) Image display system
EP0239937B1 (en) Serial communications controller
US5038301A (en) Method and apparatus for multi-monitor adaptation circuit
CA1231459A (en) Scannerless message concentrator and communications multiplexer
US5404452A (en) Personal computer bus and video adapter for high performance parallel interface
EP0352028B1 (en) Apparatus for transmitting data between a central processor and remote peripheral devices
JP2588698B2 (en) The wireless device
KR0160803B1 (en) Keyboard-touchpad combination in a bivalve enclosure
US4104624A (en) Microprocessor controlled CRT display system
US7009616B2 (en) Multi-mode display
US5910806A (en) Video display apparatus
EP0788048A1 (en) Display apparatus interface
US5453763A (en) Still picture display apparatus and external memory cartridge used therefor
JP2517123Y2 (en) Memory device
US4646261A (en) Local video controller with video memory update detection scanner
EP0693729B1 (en) Multi-protocol data bus system
KR100667748B1 (en) Apparatus and method for outputting display identification data according to connector type
US4271479A (en) Display terminal with modularly attachable features

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term