JP2605665B2 - The liquid crystal display device - Google Patents

The liquid crystal display device

Info

Publication number
JP2605665B2
JP2605665B2 JP61096156A JP9615686A JP2605665B2 JP 2605665 B2 JP2605665 B2 JP 2605665B2 JP 61096156 A JP61096156 A JP 61096156A JP 9615686 A JP9615686 A JP 9615686A JP 2605665 B2 JP2605665 B2 JP 2605665B2
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
bits
number
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61096156A
Other languages
Japanese (ja)
Other versions
JPS62252292A (en
Inventor
優 小林
Original Assignee
カシオ計算機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by カシオ計算機株式会社 filed Critical カシオ計算機株式会社
Priority to JP61096156A priority Critical patent/JP2605665B2/en
Publication of JPS62252292A publication Critical patent/JPS62252292A/en
Application granted granted Critical
Publication of JP2605665B2 publication Critical patent/JP2605665B2/en
Anticipated expiration legal-status Critical
Application status is Expired - Lifetime legal-status Critical

Links

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、液晶カラーテレビ受像機等における偽輪郭抑制機能を備えた液晶表示装置に関する。 DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention The present invention relates to a liquid crystal display device having a false contour suppression function in a liquid crystal color television receiver or the like.

[従来技術とその問題点] 従来、液晶カラーテレビ受像機に用いられている液晶表示装置は、液晶の表示能力、つまり、コントラスト比がCRTと比較して低いために、量子化ビット数、液晶駆動ビット数などが4ビット程度の低い値に抑えられていた。 [Prior art and problems] Conventionally, a liquid crystal display device used in a liquid crystal color television receiver, liquid crystal display capabilities, i.e., for lower than the contrast ratio is a CRT, the number of quantization bits, a liquid crystal such as the number of driving bits was suppressed to a low value of about 4 bits. しかし、液晶の表示能力が徐々に高まる現在、階調の境目が等高線のように見える状態、所謂偽輪郭が発生し易い状態となっている。 However, current liquid crystal display capacity increases gradually, state boundary in grayscale appears as a contour, and has a state easy called false contour occurs. 上記偽輪郭の発生は、処理ビットを増加することにより防止し得るものであるが、処理ビット数を増加することは回路規模が増大し、特に液晶駆動部では例えば4ビットから5ビットにすることにより20%の回路規模増となる等の欠点があった。 Generation of the false contour is it is capable of preventing by increasing the processing bit, increasing the number of processing bits increases the circuit scale, especially to 5 bits, for example 4 bits in the liquid crystal driver that there is a problem such as of 20% of the circuit scale increase with.

[発明の目的] 本発明は上記の点に鑑みてなされたもので、回路規模をそれほど増大することなく偽輪郭の発生を抑えることができ、表示品質を向上し得る液晶表示装置を提供することを目的とする。 OBJECT OF THE INVENTION The present invention has been made in view of the above, to provide a liquid crystal display device which can suppress the occurrence of false contour without increasing the circuit scale so much, can improve the display quality With the goal.

[発明の要点] 本発明は、偽輪郭が輝度の低い部分で目立ち、輝度が高くなると目立ち難くなる性質を利用して、A/D変換時の量子化ビット数を若干増加し、その後、ビット圧縮する際に非線形圧縮を行ない、偽輪郭の発生し易い低入力値での出力変化を小さくし、高入力値に対する出力変化を大きくして偽輪郭の発生を防止し得るようにしたものである。 [SUMMARY OF THE INVENTION The present invention is noticeable at lower portions false contours brightness, by utilizing the property that hardly noticeable luminance increases, slightly increasing the number of quantization bits at the time of A / D conversion, then bit performs nonlinear compression when compressing, the output changes in easily generated low input value of the false contour is reduced, is obtained by adapted to prevent output change greatly to the occurrence of false contour for high input values .

[発明の実施例] 以下、図面を参照して本発明の一実施例を説明する。 [Example of the Invention] Hereinafter, an embodiment of the present invention with reference to the drawings.
第1図において10は入力端子で、この入力端子10には同期信号及びカラー信号を含む複合映像信号が入力され、 In the 10 first diagram at the input terminal, a composite video signal including a synchronizing signal and a color signal to the input terminal 10 is input,
カラーデコーダ11及び同期分離回路12へ送られる。 It is sent to the color decoder 11 and the sync separator 12. 上記カラーデコーダ11は、入力される複合映像信号をデコードし、R、G、Bの色信号を分離して例えば6ビットの The color decoder 11 decodes the composite video signal inputted, R, G, of 6 bits, for example by separating the color signal of B
A/Dコンバータ13へ出力する。 And outputs to the A / D converter 13. 一方、上記同期分離回路1 On the other hand, the sync separator 1
2は、入力される複合映像信号から水平同期信号及び垂直同期信号を分離し、タイミング信号生成部14へ出力する。 2 separates a horizontal synchronizing signal and vertical synchronizing signals from the composite video signal input, and outputs to the timing signal generator 14. このタイミング信号生成部14は、同期分離回路12から与えられる同期信号に従って各種タイミング信号を生成し、A/Dコンバータ13へサンプリング信号を出力する。 The timing signal generator 14 generates various timing signals according to the synchronization signal supplied from the sync separator circuit 12, and outputs a sampling signal to the A / D converter 13. このA/Dコンバータ13は、カラーデコーダ11から送られてくるR、G、Bの色信号を上記サンプリング信号に同期してそれぞれ6ビットの信号にA/D変換し、非線形圧縮器15へ出力する。 The A / D converter 13, A / D conversion to 6-bit signal, respectively R sent from the color decoder 11, G, B color signals in synchronism with the sampling signal, output to the nonlinear compressor 15 to. この非線形圧縮器15は、例えば第2図に示すように2 6 ×4ビットのR用ROM15a、G用RO The nonlinear compressor 15, for example, for R of 2 6 × 4 bits as shown in FIG. 2 ROM 15a, RO for G
M15b、B用ROM15cにより構成され、6ビットの色信号R、G、Bをそれぞれ4ビットの色信号R、G、Bに非線形圧縮するもので、その際低輝度部分に階調を振り分けている。 M15b, is constituted by B for ROM15c, 6-bit color signals R, G, B and intended to nonlinear compressor color signals R 4 bits each, G, and B, and distributes the tone to the time low-luminance portion . すなわち、上記ROM15a〜15cは、低入力レベルでは入出力比が小さく、高入力となるに従って入出力比が大きくなるように記憶データが設定される。 That is, the ROM15a~15c has a small output ratio at low input levels, the stored data is set as input and output ratio increases as a high input. そして、上記非線形圧縮器15により4ビットの信号に非線形圧縮された色信号は、セグメント・ドライバ16へ送られる。 The color signals are nonlinear compressed to 4-bit signal by the nonlinear compressor 15 is fed to the segment driver 16. そして、このセグメント・ドライバ16とコモン・ドライバ17とにより、上記タイミング信号生成部14からのタイミング信号に基づいて例えば「160本×300ドット× By this segment driver 16 and common driver 17, for example, "the 160 × 300 dots × based on the timing signal from the timing signal generator 14
3色」のカラー液晶表示パネル18を表示駆動する。 To display drive the color liquid crystal display panel 18 of the three colors. "

次に上記実施例の動作を説明する。 Next will be described the operation of the above-described embodiment. 入力端子10から入力された複合映像信号は、カラーデコーダ11によりR、 Composite video signal inputted from the input terminal 10, R by the color decoder 11,
G、Bの色信号に分離され、A/Dコンバータ13へ送られる。 G, is separated into color signals B, sent to A / D converter 13. このA/Dコンバータ13は、カラーデコーダ11から送られてくるR、G、Bの色信号を6ビットのデジタル信号に変換する。 The A / D converter 13 converts R sent from the color decoder 11, G, B color signals of 6 bits to a digital signal. この場合、A/Dコンバータ13の入出力関係は、第3図に示すようにリニアであり、入力信号に略比例してデジタル変換された6ビットの色信号が得られる。 In this case, the input-output relationship of the A / D converter 13 is a linear, as shown in FIG. 3, the color signal of 6 bits digital conversion substantially in proportion to the input signal. そして、このA/Dコンバータ13から出力される6ビットの色信号が非線形圧縮器15へ送られ、4ビットの信号に非線形圧縮される。 Then, 6-bit color signals outputted from the A / D converter 13 is sent to the nonlinear compressor 15, it is nonlinear compressed to 4-bit signal. この場合、非線形圧縮は、第4 In this case, non-linear compression, 4
図に示すように小さい入力値、つまり、輝度の低い部分では出力の変化を抑え、大きい入力値になるに従って出力の変化が大きくなる。 Small input values ​​as shown in the figure, that is, a low-luminance portion is suppressed a change in output, the change in the output with increasing large input value increases.

その後、非線形圧縮器15によりで非線形圧縮されたR、G、Bの色信号は、セグメント・ドライバ17へ送られる。 Thereafter, R in is nonlinear compressed by the nonlinear compressor 15, G, B color signals are fed to the segment driver 17. 一方、複合映像信号に含まれている同期信号は、 Meanwhile, the sync signal included in the composite video signal,
同期分離回路12で分離され、タイミング信号生成部14へ送られる。 Separated by the synchronization separating circuit 12, it is sent to the timing signal generator 14. このタイミング信号生成部14は、入力される同期信号から各種タイミング信号を生成し、サンプリング信号をA/Dコンバータ13に与えると共に、液晶駆動タイミング信号をセグメント・ドライバ16及びコモン・ドライバ17に与える。 The timing signal generator 14 generates various timing signals from the synchronizing signal input to provide a sampling signal with giving the A / D converter 13, a liquid crystal drive timing signals to the segment drivers 16 and the common driver 17. 上記セグメント・ドライバ16は、タイミング信号生成部14からのタイミング信号に同期して非線形圧縮器15からの信号R、G、Bを読込み、カラー液晶表示パネル18のセグメント電極を表示駆動する。 The segment driver 16, the signal R from the nonlinear compressor 15 in synchronization with the timing signal from the timing signal generator 14 reads G, and B, and display driving a segment electrode of the color liquid crystal display panel 18. また、コモン・ドライバ17は、タイミング信号生成部14からのタイミング信号に同期してカラー液晶表示パネル18 The common driver 17, a color liquid crystal display panel 18 in synchronism with the timing signal from the timing signal generator 14
のコモン電極を順次表示駆動する。 Sequential display driving the common electrode. 上記のようにしてカラー映像信号がカラー液晶表示パネル18に表示される。 Color video signal is displayed on the color liquid crystal display panel 18 as described above.

なお、上記実施例のように非線形圧縮器15をROMにより構成した場合には、R、G、Bの色信号に対する圧縮特性を液晶表示パネル18のカラーフィルタに合わせて設定することが可能となる。 Incidentally, when configured by ROM nonlinear compressor 15 as in the above embodiment, it is possible to set according R, G, and compression characteristics for B color signals to the color filter of the liquid crystal display panel 18 . 上記非線形圧縮器15は、実施例で示したようにROMにより構成し得る他、デジタル演算回路によっても構成し得るものである。 It said nonlinear compressor 15, in addition capable of constituting a ROM as shown in the examples, it is capable of constituting by a digital arithmetic circuit.

[発明の効果] 以上詳記したように本発明によれば、A/D変換時の量子化ビット数を若干増加し、その後、ビット圧縮する際にそれぞれのカラーフィルタに合うように非線形圧縮を行ない、偽輪郭の発生し易い低入力値での出力変化を小さくし、高入力値に対する出力変化を大きくしたので、 According to the present invention as described above Shoki [Effect of the Invention], slightly increasing the number of quantization bits at the time of A / D conversion, then the non-linear compression to suit each color filter when the bit compression no rows, the output changes in easily generated low input value of the false contour can be reduced, since a larger output changes to high input values,
色バランスが取れると共に偽輪郭の発生を抑えることが可能となり、表示品質の良い画像を得ることができる。 It is possible to suppress the generation of the false contour with color is balanced, it is possible to obtain an image of good display quality.
また、非線形圧縮の際、輝度が高い部分の色変化を大きくできるので、色強調の効果があり、画面を強調して鮮明にすることができる。 Further, when the non-linear compression, it is possible to increase the change in color luminance is high portion, has the effect of color enhancement, it can be clearly highlights the screen. 更に、A/Dコンバータにおいて量子化ビット数を若干増加した後、非線形圧縮器により元のビット数に戻すようにしているので、表示駆動部は従来のビット数のままでよく、回路構成の複雑化を防止することができる。 Furthermore, after a slight increase the number of quantization bits in the A / D converter, since then returned to the original number of bits by a non-linear compressor, the display driver may remain conventional number of bits, the complexity of the circuit configuration it is possible to prevent the reduction.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

図面は本発明の一実施例を示すもので、第1図は回路構成を示すブロック図、第2図は第1図における非線形圧縮器の詳細を示すブロック図、第3図は第1図における The drawings show an embodiment of the present invention, FIG. 1 is a block diagram showing the circuit configuration, FIG. 2 is a block diagram showing details of the non-linear compressor in Figure 1, Figure 3 is the first view
A/Dコンバータの入出力特性を示す図、第4図は上記非線形圧縮器の入出力特性を示す図である。 It shows the A / D converter input-output characteristic, FIG. 4 is a diagram showing input and output characteristics of the nonlinear compressor. 10…入力端子、11…カラーデコーダ、12…同期分離回路、13…A/Dコンバータ、14…タイミング信号生成部、1 10 ... input terminal, 11 ... color decoder, 12 ... synchronous separation circuit, 13 ... A / D converter, 14 ... timing signal generator, 1
5…非線形圧縮器、16…セグメント・ドライバ、17…コモン・ドライバ、18…カラー液晶表示パネル。 5 ... nonlinear compressor 16 ... segment drivers, 17 ... common driver, 18 ... color liquid crystal display panel.

Claims (1)

    (57)【特許請求の範囲】 (57) [the claims]
  1. 【請求項1】RGBそれぞれの映像信号をそれぞれA/D変換して所定のビット数のデジタル信号でRGBにそれぞれ対応するカラーフィルタを有する液晶表示部を表示駆動するための液晶表示装置において、 それぞれの映像信号を上記液晶表示部の表示駆動ビット数よりも多いビット数のデジタル信号に変換する手段と、 上記デジタル変換されたデジタル信号を上記液晶表示部の表示駆動ビット数に一致させ、上記それぞれのカラーフィルタの表示特性に合せると共に低輝度部分の出力変化が小さくなるように非線形圧縮する非線型圧縮手段と、 この非線形圧縮手段から出力される上記液晶表示部の表示駆動ビット数に一致したデジタル信号を上記液晶表示部へ出力する手段と、 を具備したことを特徴とする液晶表示装置。 1. A liquid crystal display device for displaying driving the liquid crystal display unit having each RGB each respective A / D converting a video signal to RGB with a predetermined number of bits of the digital signal corresponding color filters, respectively It means for converting the video signal into a digital signal of the number of more bits than the number of display drive bits of the liquid crystal display unit of the digital converted digital signal to match the number of display drive bits of the liquid crystal display unit, the respective non the linear compression unit, a digital matching the number of display driving bit of the liquid crystal display unit that is output from the nonlinear compressor means for non-linear with match the display characteristics of the color filter so that the output variation of the low-intensity portion is reduced compression signal of the liquid crystal display device, characterized in that the and means for outputting to the liquid crystal display unit.
JP61096156A 1986-04-25 1986-04-25 The liquid crystal display device Expired - Lifetime JP2605665B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61096156A JP2605665B2 (en) 1986-04-25 1986-04-25 The liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61096156A JP2605665B2 (en) 1986-04-25 1986-04-25 The liquid crystal display device

Publications (2)

Publication Number Publication Date
JPS62252292A JPS62252292A (en) 1987-11-04
JP2605665B2 true JP2605665B2 (en) 1997-04-30

Family

ID=14157494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61096156A Expired - Lifetime JP2605665B2 (en) 1986-04-25 1986-04-25 The liquid crystal display device

Country Status (1)

Country Link
JP (1) JP2605665B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5738084A (en) * 1980-08-19 1982-03-02 Hitachi Ltd Coding processing circuit for video signal
JPH0469370B2 (en) * 1982-10-01 1992-11-06 Seiko Epson Corp

Also Published As

Publication number Publication date
JPS62252292A (en) 1987-11-04

Similar Documents

Publication Publication Date Title
CA2134369C (en) Digital television system
US4415931A (en) Television display with doubled horizontal lines
US5497197A (en) System and method for packaging data into video processor
US20050099434A1 (en) Compositing images from multiple sources
US6373527B1 (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
US5914753A (en) Apparatus and method to convert computer graphics signals to television video signals with vertical and horizontal scaling requiring no frame buffers
CN1052602C (en) Apparatus for generating averaged subsample signal
US5455628A (en) Converter to convert a computer graphics signal to an interlaced video signal
KR880002199B1 (en) Television receiver including a circuit for doubling line scanning frequency
KR0150505B1 (en) Two picture video processing circuit
EP0240971A2 (en) Apparatus for providing an indication of color television signal validity
US4652908A (en) Filtering system for processing a reduced-resolution video image
EP0661889A2 (en) System and method for processing video data
JP2572043B2 (en) Sequential scanning system
US6320619B1 (en) Flicker filter circuit
KR100188084B1 (en) Apparatus and method for audio data transmission at video signal line
JP3331687B2 (en) The liquid crystal panel driving device
CN1040827C (en) Video system character display device
JPH07322167A (en) Processing unit for video signal of secondary image
KR960006532B1 (en) Signal processing circuit of tv receiver
KR20050004045A (en) Method of processing a video image sequence in a liquid crystal display panel
CN1108848A (en) Color separator for digital television
US7839455B2 (en) Image processing apparatus, image display and image processing method
JPH07288836A (en) Skin color reproduction circuit for video signal
NL8204684A (en) With interlacing free dubbelaftasting television receiver.