JP2552823B2 - The drive circuit of the display device - Google Patents

The drive circuit of the display device

Info

Publication number
JP2552823B2
JP2552823B2 JP23233484A JP23233484A JP2552823B2 JP 2552823 B2 JP2552823 B2 JP 2552823B2 JP 23233484 A JP23233484 A JP 23233484A JP 23233484 A JP23233484 A JP 23233484A JP 2552823 B2 JP2552823 B2 JP 2552823B2
Authority
JP
Grant status
Grant
Patent type
Prior art keywords
circuit
horizontal
display device
signal
drive circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP23233484A
Other languages
Japanese (ja)
Other versions
JPS61112187A (en )
Inventor
光俊 久野
伸逸 山下
敦 水留
正彦 江成
英雄 管野
Original Assignee
キヤノン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、マトリクス型表示装置に関するもので、特に多値画像を表示する表示装置の駆動回路に関するものである。 DETAILED DESCRIPTION OF THE INVENTION [FIELD OF THE INVENTION The present invention relates to a matrix display apparatus, and a driving circuit of a display device, especially displaying a multilevel image.

[従来の技術] 従来から薄膜トランジスタ(TFT)による高密度化した2次元マトリクス状液晶パネル(アクティブマトリクス形液晶パネル)を用いて、例えばテレビジョン画像を表示する表示装置が提案されている。 Using the conventional art] two-dimensional matrix liquid crystal panel densified conventional thin film transistor-based (TFT) (active matrix type liquid crystal panel), for example, a display device for displaying the television image has been proposed. この様な表示装置において、表示画素数を増やし、画像の高密度化を計る為には駆動周波数を増やさなければならず、このために駆動回路の消費電力が増大するという問題が生じる。 In such display devices, to increase the number of display pixels, in order to measure the density of the image must increase the driving frequency, a problem that the power consumption of the drive circuit for this is increased occurs.

この問題を解決する手段としては、駆動回路にパルスを重畳する方法がすでに提案されている。 As means for solving this problem, a method of superimposing a pulse to the drive circuit has already been proposed. (特開昭59− (JP-A-59-
94790) [発明が解決しようとする問題点] しかしながら、前記特開昭59−94790号公報の第4図に示される様な実施例では、シフトレジスタ2の電源としては、フィールド毎に電源電圧レベルを変える必要があり、その為にはフローティング電源とパルス発振器を用いなければならなかった。 94790) [invention Problems to be Solved point] However, in the embodiment, such as shown in FIG. 4 of the Japanese 59-94790 discloses, as a power source of the shift register 2, the power supply voltage level for each field There is a need to change, it had to be using the floating power supply and pulse oscillator for that. しかもパルス発振器はフィールド周期と同期をとらねばならない。 Moreover, the pulse oscillator must take the field period and synchronization. また電源にパルスが重畳しているシフトレジスタに、クロック等の信号を受けわたすためのレベル変換回路が必要となり、結果的に回路規模の増大を招いていた。 Also the shift register pulse to the power supply is superimposed, the level conversion circuit for passing signals of a clock or the like is required, have led to results in increase in circuit scale.

本発明は、このような点に鑑みなされたもので、上記した従来の欠点を除去した表示装置の駆動回路を提供することを目的としている。 The present invention has been made in view of the above problems, and its object is to provide a driving circuit of a display device to remove the deficiencies of the prior art described above.

[問題点を解決するための手段] 本発明は、マトリクス型の液晶表示パネルに映像信号を供給する為の水平走査を行なう表示装置の駆動回路において、 所定の期間ごとに極性反転する映像信号に、該映像信号に同期し該映像信号より振幅が大きく所定の期間ごとに極性反転する同期パルスとが重畳されてなる混合パルスが入力される水平ドライブ回路の入力端子に、コンデンサを含む整流回路を設け、該混合パルスを整流することにより得られた上記コンデンサの電圧を電源電圧として該水平ドライブ回路に供給することを特徴とする表示装置の駆動回路である。 [Means for solving the problems] The present invention is a driving circuit of a display device for performing horizontal scanning for supplying a video signal in a matrix type liquid crystal display panel, the video signal inverted in polarity every predetermined period , the input terminal of the horizontal drive circuit mixed pulses and sync pulses, which are superimposed amplitude from video signal in synchronism with the video signal is inverted in polarity every large predetermined period is input, a rectifier circuit including a capacitor It provided a driving circuit of a display device and supplying the horizontal drive circuit as a power supply voltage to the voltage of the capacitor obtained by rectifying the mixture pulse.

[作用] 映像信号に、所定の周期毎に反転した電圧を重畳して混合パルスとし、画面の水平方向を走査する水平ドライブ回路に前記混合パルスを入力する。 In the action] video signal, by superimposing a voltage inverted every predetermined period as the mixed pulse, inputs the mixed pulse to the horizontal drive circuit for scanning the horizontal direction of the screen. 前記水平ドライブ回路の前段には、コンデンサを含む整流回路を設け、前記混合パルスを整流することによって、水平ドライブ回路の電源を得るものである。 Wherein the front stage of the horizontal drive circuit, provided a rectifying circuit including a capacitor, by rectifying the mixed pulse and to obtain a power of the horizontal drive circuit.

[実施例] 本発明における実施例を第1図〜第3図において説明する。 The examples in [Example] The present invention will be described in FIG. 1-FIG. 3. 第1図及び第2図は本実施例の回路構成を示す図。 FIGS. 1 and 2 is a diagram showing a circuit configuration of the present embodiment. 第3図は各信号波形を表わしたものである。 FIG. 3 is a representation of signal waveforms.

第1図において1は映像信号入力端子、2は水平同期信号(以下HD)入力端子、3はHDを入力し、整形して正負のパルスを発生するパルス発生回路、4は映像信号とパルス発生回路3からのパルスとを加算することによって得られる信号(VS)である。 1 a video signal input terminal in FIG. 1, 2 a horizontal synchronizing signal (hereinafter HD) input terminal, 3 inputs the HD, the pulse generating circuit for generating positive and negative pulses by shaping, 4 video signal and the pulse generator it is a signal obtained by adding the pulses from circuit 3 (VS). 5は表示装置の水平方向を走査する水平ドライブ回路、C1、C2は水平ドライバ5 Horizontal drive circuit 5 for scanning in the horizontal direction of the display device, C1, C2 are horizontal driver 5
に電源を供給するコンデンサー、D1、D2は信号4を整流するダイオードである。 Condenser for supplying power to, D1, D2 is a diode for rectifying the signal 4. 第2図は前記水平ドライブ回路の構成を示すもので、6は信号4から同期信号を分離する同期分離回路、7は同期分離回路6で分離された同期信号に同期したクロックを発生するクロック発生回路、 FIG. 2 shows the configuration of the horizontal drive circuit, 6 sync separation circuit for separating a synchronizing signal from the signal 4, 7 denotes a clock generator for generating a clock synchronized with the synchronizing signal separated by the sync separation circuit 6 circuit,
8は表示装置の水平方向に走査するパルスを発生する水平シフトレジスタ、M1〜Mnは表示装置に映像信号を分配するスイッチである。 8 horizontal shift register for generating a pulse to be scanned in the horizontal direction of the display device, M1 -Mn is a switch for distributing the video signal to the display device. ここで分配された信号は、表示パネルのマトリクス電極に供給され、映像を表示する。 Here divided signals are supplied to a matrix electrode of the display panel displays an image.

次に上記構成において、映像信号入力端子1に、1フィールド毎に極性の反転された映像信号を加えると共に、水平同期信号入力端子2にも、前記映像信号と同期したHDを加えた場合、前記HDは、パルス発生回路3において整形され、水平帰線期間内に一周期正負に反転する第3図に示す様な波形となる。 Next, in the above configuration, the video signal input terminal 1, together with the addition of polarity inverted video signal for each field, also the horizontal synchronizing signal input terminal 2, if you make HD in synchronism with the video signal, the HD is shaped in the pulse generating circuit 3, a waveform as shown in Figure 3 to reverse the one cycle polarity during the horizontal blanking period. 前記映像信号と、パルス発生回路3の出力は加算され、第3図、に示す様な波形となり(信号4)、水平ドライブ回路5に供給される。 The video signal and the output of the pulse generating circuit 3 are added, FIG. 3, the waveform as shown in becomes (signal 4), is supplied to the horizontal drive circuit 5. 水平ドライブ回路5においては、第2図に示す様に前記信号4はスイッチM1〜Mnに供給され、表示装置の垂直電極に分配される。 In the horizontal drive circuit 5, the signal 4 as shown in Figure 2 is supplied to the switch M1 -Mn, is distributed to the vertical electrodes of the display device. また、信号4は、同期分離回路6に供給され、信号4に重畳されているパルスを分離する。 The signal 4 is supplied to a sync separator 6, separating the pulses are superimposed on the signal 4. 分離されたパルスは、クロック発生回路7及び、水平シフトレジスタ8に供給される。 Isolated pulses, the clock generating circuit 7 and is supplied to the horizontal shift register 8. クロック発生回路7 The clock generation circuit 7
は、例えばPLLにより構成されており、入力されたパルスに同期した高周波のクロックを発生する。 Is composed of, for example, by PLL, it generates a high frequency clock synchronized with the input pulse. 前記クロックは、水平シフトレジスタ8に供給され、水平シフトレジスタは、一水平周期内にスイッチM1からMnまで順次走査する様な制御信号を発生する。 The clock is supplied to the horizontal shift register 8, the horizontal shift register generates a control signal such as to sequentially scan from the switch M1 to Mn in one horizontal period. これにより表示装置の水平走査が行なわれる。 Thus it is performed horizontal scanning of the display device.

ここで、信号4は、第3図に示す様に、1フィールドの間における信号振幅レンジが小さい為、水平ドライブ回路の電源を信号に同期して振ることにより、水平ドライブ回路の低電圧化を計ることができる。 Here, the signal 4 is, as shown in FIG. 3, since the signal amplitude range between one field is small, by shaking synchronously power of the horizontal drive circuit to the signal, a low voltage of the horizontal drive circuit it is possible to measure.

本発明では、この水平ドライブ回路の電源を、第1図 In the present invention, the power of the horizontal drive circuit, Figure 1
D1及びC1、D2及びC2で信号4を整流することによって得ている。 It is obtained by rectifying the signal 4 with D1 and C1, D2 and C2. 信号4には正負に振れるパルスが重畳されており、このパルスの振幅を、映像信号の振幅より若干大きめにしておくことにより、水平ドライブ回路5の電源として必要最小限の電圧を供給することが可能となる。 The signal 4 are superimposed pulses swing between positive and negative, the amplitude of this pulse, by previously slightly larger than the amplitude of the video signal, to supply the minimum voltage as a power source of the horizontal drive circuit 5 It can become.

[発明の効果] 映像信号に極性の反転するパルスを重畳し、水平駆動回路の電源を供給するようにしたことで、特別のフローティング電源を設ける必要がなく、また極性反転する重畳しているパルスを利用するため、電源の振れているドライブ回路にタイミング信号を受けわたすためのレベル交換回路を設ける必要がない。 Superimposing the inverted pulse video signal to the polarity of the effect of the invention, it was to supply power to the horizontal drive circuit, it is not necessary to provide a special floating power supply, also the polarity inversion superimposed to have a pulse to utilize, not necessary to provide a level exchange circuit for passing the timing signal to the drive circuit that deflection power. したがって回路規模の減少が可能となる。 Therefore it is possible to decrease the circuit scale.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

第1図は本発明の基本構成を示す図。 Figure Figure 1 is showing a basic configuration of the present invention. 第2図は第1図の水平ドライブ回路の構成を示す図。 Figure 2 is a diagram showing the configuration of the horizontal drive circuit of FIG. 1. 第3図〜は各信号波形を表わす図である。 Figure 3-is a diagram showing the respective signal waveforms. 1:映像信号入力端子、 2:水平同期信号入力端子、 3:パルス発生回路、5:水平ドライブ回路、 6:同期分離回路、7:クロック発生回路、 8:水平シフトレジスタ。 1: video signal input terminal, 2: horizontal synchronizing signal input terminal, 3: pulse generating circuit, 5: horizontal drive circuit, 6: sync separator, 7: a clock generation circuit, 8: horizontal shift register.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 久野 光俊 東京都大田区下丸子3丁目30番2号 キ ヤノン株式会社内 (72)発明者 水留 敦 東京都大田区下丸子3丁目30番2号 キ ヤノン株式会社内 (72)発明者 管野 英雄 東京都大田区下丸子3丁目30番2号 キ ヤノン株式会社内 (56)参考文献 特開 昭59−94790(JP,A) ────────────────────────────────────────────────── ─── of the front page continued (72) inventor Mitsutoshi Kuno Ota-ku, Tokyo Shimomaruko 3-chome No. 30 No. 2 Canon within Co., Ltd. (72) inventor MizuTome Atsushi Ota-ku, Tokyo Shimomaruko 3-chome No. 30 No. 2 key Yanon within Co., Ltd. (72) inventor Hideo Kanno Ota-ku, Tokyo Shimomaruko 3-chome No. 30 No. 2 Canon within Co., Ltd. (56) reference Patent Sho 59-94790 (JP, a)

Claims (2)

    (57)【特許請求の範囲】 (57) [the claims]
  1. 【請求項1】マトリクス型の液晶表示パネルに映像信号を供給する為の水平走査を行なう表示装置の駆動回路において、 所定の期間ごとに極性反転する映像信号に、該映像信号に同期し該映像信号より振幅が大きく所定の期間ごとに極性反転する同期パルスとが重畳されてなる混合パルスが入力される水平ドライブ回路の入力端子に、コンデンサを含む整流回路を設け、該混合パルスを整流することにより得られた上記コンデンサの電圧を電源電圧として該水平ドライブ回路に供給することを特徴とする表示装置の駆動回路。 1. A driving circuit of a matrix type liquid crystal display panel display device for performing horizontal scanning for supplying a video signal to the, to the video signal whose polarity is inverted every predetermined period, the video synchronization with the video signal the input terminal of the horizontal drive circuit mixed pulses and sync pulses, which are superimposed amplitude than the signal is greater polarity inverted every predetermined period is inputted, provided a rectifying circuit including a capacitor, rectifying the mixture pulse driving circuit of a display device and supplying the horizontal driving circuit voltage as a power supply voltage of the capacitor obtained by.
  2. 【請求項2】前記水平ドライブ回路は、前記混合パルスから水平同期信号を分離する同期分離回路と、該同期分離回路からの出力を受けてより高周波のクロックを発生するクロック発生回路と、該出力と該クロックを受けて動作するシフトレジスタとを含む特許請求の範囲第1項に記載の表示装置の駆動回路。 Wherein said horizontal driving circuit includes a sync separation circuit for separating a horizontal synchronizing signal from the mixing pulse, a clock generating circuit for generating a higher frequency clock in response to an output from the synchronous separation circuit, the output a drive circuit for a display device according to paragraph 1 the following claims, including a shift register which operates by receiving the clock and.
JP23233484A 1984-11-06 1984-11-06 The drive circuit of the display device Expired - Fee Related JP2552823B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23233484A JP2552823B2 (en) 1984-11-06 1984-11-06 The drive circuit of the display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23233484A JP2552823B2 (en) 1984-11-06 1984-11-06 The drive circuit of the display device

Publications (2)

Publication Number Publication Date
JPS61112187A true JPS61112187A (en) 1986-05-30
JP2552823B2 true JP2552823B2 (en) 1996-11-13

Family

ID=16937566

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23233484A Expired - Fee Related JP2552823B2 (en) 1984-11-06 1984-11-06 The drive circuit of the display device

Country Status (1)

Country Link
JP (1) JP2552823B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0733268Y2 (en) * 1986-08-25 1995-07-31 トヨタ自動車株式会社 Liquid crystal display devices
JPH08129360A (en) 1994-10-31 1996-05-21 Semiconductor Energy Lab Co Ltd Electroluminescence display device
US5883608A (en) * 1994-12-28 1999-03-16 Canon Kabushiki Kaisha Inverted signal generation circuit for display device, and display apparatus using the same
JP4841083B2 (en) * 2001-09-06 2011-12-21 ルネサスエレクトロニクス株式会社 The liquid crystal display device, and a signal transmission method in the liquid crystal display device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0627915B2 (en) * 1982-11-20 1994-04-13 ソニー株式会社 The liquid crystal display device

Also Published As

Publication number Publication date Type
JPS61112187A (en) 1986-05-30 application

Similar Documents

Publication Publication Date Title
US5731794A (en) Color panel display device
US5534940A (en) Apparatus and method for driving a liquid crystal display utilizing various television system formats
US4845473A (en) Method of driving a liquid crystal matrix display panel
US4455576A (en) Picture display device
US5253091A (en) Liquid crystal display having reduced flicker
US4796089A (en) Television receiver display apparatus having multi-image display capability
US4736246A (en) Stereoscopic video display system
US5365284A (en) Liquid crystal display device and driving method thereof
US4556880A (en) Liquid crystal display apparatus
US5940061A (en) Liquid-crystal display
US5670970A (en) Head-mount display with opposite polarity reversal for left and right sides
US2479880A (en) Discontinuous interlaced scanning system
US6304242B1 (en) Method and apparatus for displaying image
US5422658A (en) Driving method and a driving device for a display device
US6650311B1 (en) Control of video signal inversion frequency independently of frame or field frequency
JPS6396636A (en) Active matrix panel
JPH08248381A (en) Successive color display device for plane
JPH08320674A (en) Liquid crystal driving device
GB2139795A (en) Method of driving liquid crystal matrix display
US4694349A (en) Liquid crystal matrix display panel driver circuit
US6011534A (en) Driving circuit for image display device including signal generator which generates at least two types of sampling pulse timing signals having phases that differ from each other
US4158860A (en) Method for driving an X-Y matrix type liquid crystal display panel
US3821796A (en) Television display system
US4792857A (en) Liquid crystal television
US4640582A (en) System for driving a liquid crystal matrix display so as to avoid crosstalk

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees