JP2549477Y2 - Grid pulse power supply - Google Patents
Grid pulse power supplyInfo
- Publication number
- JP2549477Y2 JP2549477Y2 JP11632990U JP11632990U JP2549477Y2 JP 2549477 Y2 JP2549477 Y2 JP 2549477Y2 JP 11632990 U JP11632990 U JP 11632990U JP 11632990 U JP11632990 U JP 11632990U JP 2549477 Y2 JP2549477 Y2 JP 2549477Y2
- Authority
- JP
- Japan
- Prior art keywords
- grid
- power supply
- circuit
- switch circuit
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Microwave Tubes (AREA)
Description
【考案の詳細な説明】 〔産業上の利用分野〕 本考案は、進行波管用のグリッドパルス電源に関す
る。DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention relates to a grid pulse power supply for a traveling wave tube.
従来のグリッドパルス電源は、第3図に示すように、
グリッドパルス電圧源1とグリッドバイアス電圧源6を
有し、グリッドパルス電圧源1とグリッドバイアス電圧
源6との接続点をカソード端子8とし、またグリッドパ
ルス電圧源1の正極側と直列に接続されたスイッチ回路
2とグリッドバイアス電圧源6の負極側と直列に接続さ
れたスイッチ回路3を持ち、スイッチ回路2とスイッチ
回路3との接続点をグリッド端子7とした構成となって
いる。A conventional grid pulse power supply, as shown in FIG.
It has a grid pulse voltage source 1 and a grid bias voltage source 6, a connection point between the grid pulse voltage source 1 and the grid bias voltage source 6 is a cathode terminal 8, and is connected in series with the positive side of the grid pulse voltage source 1. And a switch circuit 3 connected in series with the negative electrode side of the grid bias voltage source 6, and a connection point between the switch circuit 2 and the switch circuit 3 is used as a grid terminal 7.
次に動作について説明する。外部からのグリッドパル
ス信号がオンの時スイッチ回路2がオンし、それと同時
にスイッチ回路3がオフする。その結果グリッド端子7
とカソード端子8との間にカソード端子8を基準として
グリッド端子7に正のグリッドパルス電圧を発生する。
また外部からのグリッドパルス信号がオフの時スイッチ
回路2がオフし、それと同時にスイッチ回路3がオンす
る。その結果グリッド端子7とカソード端子8との間に
カソード端子8を基準としてグリッド端子7に負のグリ
ッドバイアス電圧を発生することができる。Next, the operation will be described. When the external grid pulse signal is on, the switch circuit 2 turns on, and at the same time, the switch circuit 3 turns off. As a result, grid terminal 7
A positive grid pulse voltage is generated between the grid terminal 7 and the cathode terminal 8 with the cathode terminal 8 as a reference.
When the external grid pulse signal is off, the switch circuit 2 turns off, and at the same time, the switch circuit 3 turns on. As a result, a negative grid bias voltage can be generated between the grid terminal 7 and the cathode terminal 8 with respect to the cathode terminal 8 based on the cathode terminal 8.
この従来のグリッドパルス電源では、グリッドバイア
ス電圧とグリッドパルス電圧がそれぞれ極性が異なり、
なおかつ電圧値が異なるため2個の電圧発生源を持たな
ければならずコストが高くなり、また2個の電圧発生源
を制御するので制御が複雑になるという問題点があっ
た。In this conventional grid pulse power supply, the grid bias voltage and the grid pulse voltage have different polarities,
In addition, since the voltage values are different, two voltage sources must be provided, which increases the cost. In addition, since the two voltage sources are controlled, the control becomes complicated.
本考案のグリッドパルス電源は、直流電源と、この直
流電源に並列に接続された電圧降下回路と2つのスイッ
チ回路との直列回路と、前記直流電源に並列に接続され
た2つのスイッチ回路の直列回路とを備えており、各々
2つのスイッチ回路の接続点をグリッド端子およびカソ
ード端子としている。The grid pulse power supply of the present invention is a series connection of a DC power supply, a series circuit of a voltage drop circuit and two switch circuits connected in parallel to the DC power supply, and a series circuit of two switch circuits connected in parallel to the DC power supply. And a connection point of each of the two switch circuits is a grid terminal and a cathode terminal.
次に本考案について図面を参照して説明する。 Next, the present invention will be described with reference to the drawings.
第1図は本考案の第1の実施例のグリッドパルス電源
の回路図である。グリッドパルス電圧源1には、並列に
電圧降下回路9、スイッチ回路2およびスイッチ回路4
の直列回路と、スイッチ回路3およびスイッチ回路5の
直列回路が接続され、スイッチ回路2とスイッチ回路4
との接続点をカソード端子8とし、スイッチ回路3とス
イッチ回路5の接続点をグリッド端子7としている。FIG. 1 is a circuit diagram of a grid pulse power supply according to a first embodiment of the present invention. The grid pulse voltage source 1 includes a voltage drop circuit 9, a switch circuit 2, and a switch circuit 4 in parallel.
Is connected to the series circuit of the switch circuit 3 and the switch circuit 5, and the switch circuit 2 and the switch circuit 4 are connected.
The connection point between the switch circuit 3 and the switch circuit 5 is a grid terminal 7.
次に動作について説明する。外部からのグリッドパル
ス信号がオンのとき、スイッチ回路3とスイッチ回路4
がオンし、それと同時にスイッチ回路2とスイッチ回路
5をオフにすることにより、グリッド端子7とカソード
端子8との間にカソード端子8を基準にしてグリッド端
子7に正の電圧(グリッドパルス電圧)を発生する。ま
た外部からのグリッドパルス信号がオフのとき、スイッ
チ回路3とスイッチ回路4がオフし、それと同時にスイ
ッチ回路2とスイッチ回路5をオンすることによりグリ
ッド端子7とカソード端子8との間に負の電圧(グリッ
ドバイアス電圧)を発生する。電圧降下回路9は負の電
圧(グリッドバイアス電圧)の絶対値を正の電圧(グリ
ッドパルス電圧)より小さくする働きをしている。Next, the operation will be described. When the external grid pulse signal is on, the switch circuits 3 and 4
Is turned on, and at the same time, the switch circuit 2 and the switch circuit 5 are turned off, so that a positive voltage (grid pulse voltage) is applied to the grid terminal 7 between the grid terminal 7 and the cathode terminal 8 with reference to the cathode terminal 8. Occurs. When the external grid pulse signal is off, the switch circuit 3 and the switch circuit 4 are turned off. At the same time, the switch circuit 2 and the switch circuit 5 are turned on. A voltage (grid bias voltage) is generated. The voltage drop circuit 9 functions to make the absolute value of the negative voltage (grid bias voltage) smaller than the positive voltage (grid pulse voltage).
第2図は本考案の第2の実施例のグリッドパルス電源
の回路図である。グリッドパルス電圧源1には、並列に
スイッチ回路2およびスイッチ回路4の直列回路と、電
圧降下回路9,スイッチ回路3およびスイッチ回路5の直
列回路が接続され、スイッチ回路2とスイッチ回路4と
の接続点をカソード端子8とし、スイッチ回路3とスイ
ッチ回路5の接続点をグリッド端子7としている。FIG. 2 is a circuit diagram of a grid pulse power supply according to a second embodiment of the present invention. A series circuit of a switch circuit 2 and a switch circuit 4 and a series circuit of a voltage drop circuit 9, a switch circuit 3 and a switch circuit 5 are connected to the grid pulse voltage source 1 in parallel. The connection point is a cathode terminal 8 and the connection point between the switch circuits 3 and 5 is a grid terminal 7.
動作については、第1の実施例と同様であるが、電圧
降下回路9はグリッド端子7側に接続されていることか
ら正の電圧(グリッドパルス電圧)の絶対値を負の電圧
(グリッドバイアス電圧)の絶対値より小さくする働き
をしている。もちろんスイッチ回路2,3,4,5は機械的な
スイッチではなくトランジスタやFETで構成される回路
である。The operation is the same as that of the first embodiment. However, since the voltage drop circuit 9 is connected to the grid terminal 7, the absolute value of the positive voltage (grid pulse voltage) is converted to the negative voltage (grid bias voltage). ) To make it smaller than the absolute value. Of course, the switch circuits 2, 3, 4, and 5 are not mechanical switches but circuits composed of transistors and FETs.
以上説明したように、本考案は4つのスイッチ回路を
有することにより1台の電圧源によりグリッドパルス電
圧、グリッドバイアス電圧の2つの電圧を発生させるこ
とができ、2つの電圧源を持つ場合よりコストが安く、
また電圧制御も1台分だけですむので制御も簡単に行な
えるという効果を有する。As described above, the present invention has four switch circuits, so that two voltages of the grid pulse voltage and the grid bias voltage can be generated by one voltage source, and the cost is higher than the case of having two voltage sources. Is cheap,
In addition, since only one voltage control is required, the control can be easily performed.
第1図は本考案の第1の実施例のグリッドパルス電源の
回路図、第2図は本考案の第2の実施例のグリッドパル
ス電源の回路図、第3図は従来のグリッドパルス電源の
回路図である。 1……グリッドパルス電圧源、2,3,4,5……スイッチ回
路、6……グリッドバイアス電圧源、7……グリッド端
子、8……カソード端子、9……電圧降下回路。FIG. 1 is a circuit diagram of a grid pulse power supply according to a first embodiment of the present invention, FIG. 2 is a circuit diagram of a grid pulse power supply according to a second embodiment of the present invention, and FIG. It is a circuit diagram. 1 grid pulse voltage source, 2, 3, 4, 5 switch circuit, 6 grid bias voltage source, 7 grid terminal, 8 cathode terminal, 9 voltage drop circuit.
Claims (1)
れた電圧降下回路と2つのスイッチ回路との直列回路
と、前記直流電源に並列に接続された2つのスイッチ回
路の直列回路とを備え、前記各々2つのスイッチ回路の
直列に接続された接続点をグリッド端子およびカソード
端子としたことを特徴とするグリッドパルス電源。A DC power supply, a series circuit of a voltage drop circuit and two switch circuits connected in parallel to the DC power supply, and a series circuit of two switch circuits connected in parallel to the DC power supply. A grid pulse power supply, wherein a connection point of each of the two switch circuits connected in series is a grid terminal and a cathode terminal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11632990U JP2549477Y2 (en) | 1990-11-06 | 1990-11-06 | Grid pulse power supply |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11632990U JP2549477Y2 (en) | 1990-11-06 | 1990-11-06 | Grid pulse power supply |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0472544U JPH0472544U (en) | 1992-06-25 |
JP2549477Y2 true JP2549477Y2 (en) | 1997-09-30 |
Family
ID=31864146
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11632990U Expired - Fee Related JP2549477Y2 (en) | 1990-11-06 | 1990-11-06 | Grid pulse power supply |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2549477Y2 (en) |
-
1990
- 1990-11-06 JP JP11632990U patent/JP2549477Y2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0472544U (en) | 1992-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2267544A1 (en) | Gate control circuit for voltage drive switching element | |
JP2549477Y2 (en) | Grid pulse power supply | |
JPS5847837Y2 (en) | Inverter | |
JPH0349469Y2 (en) | ||
JPS6172089U (en) | ||
JPH0440313U (en) | ||
JPH0628833Y2 (en) | Signal input device | |
SU809571A1 (en) | Current change-over device | |
JP2002335681A (en) | Inverter drive circuit | |
JPS5918747Y2 (en) | Three-value output generation circuit | |
JPS61230425A (en) | Gate drive circuit for mos fet | |
JPH0233385Y2 (en) | ||
JPS628147Y2 (en) | ||
JPH0345085U (en) | ||
JP2649575B2 (en) | Filter circuit | |
JPH073828Y2 (en) | On-gate circuit | |
JPS6027917A (en) | Output power control circuit | |
JPH02114389U (en) | ||
JPS61274421A (en) | Analog switch | |
JPH03103631U (en) | ||
JPH03128332U (en) | ||
JPS61187121U (en) | ||
JPS6333000U (en) | ||
JPS5864131U (en) | Signal switching circuit | |
JPS63139557U (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |