JP2017538355A - Audio processing circuit and wire control earphone for removing earphone insertion / extraction noise - Google Patents
Audio processing circuit and wire control earphone for removing earphone insertion / extraction noise Download PDFInfo
- Publication number
- JP2017538355A JP2017538355A JP2017529801A JP2017529801A JP2017538355A JP 2017538355 A JP2017538355 A JP 2017538355A JP 2017529801 A JP2017529801 A JP 2017529801A JP 2017529801 A JP2017529801 A JP 2017529801A JP 2017538355 A JP2017538355 A JP 2017538355A
- Authority
- JP
- Japan
- Prior art keywords
- earphone
- audio
- switching element
- processing circuit
- microphone
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003780 insertion Methods 0.000 title claims abstract description 31
- 230000037431 insertion Effects 0.000 title claims abstract description 31
- 238000000605 extraction Methods 0.000 title claims abstract description 20
- 238000012545 processing Methods 0.000 title claims description 22
- 239000003990 capacitor Substances 0.000 claims abstract description 57
- 230000005540 biological transmission Effects 0.000 claims abstract description 54
- 230000005236 sound signal Effects 0.000 claims abstract description 47
- 238000002955 isolation Methods 0.000 claims abstract description 42
- 230000001629 suppression Effects 0.000 claims abstract description 28
- 238000004587 chromatography analysis Methods 0.000 claims 1
- 230000008859 change Effects 0.000 abstract description 2
- 230000006870 function Effects 0.000 description 23
- 238000000034 method Methods 0.000 description 14
- 230000008569 process Effects 0.000 description 13
- 238000013461 design Methods 0.000 description 9
- 230000008901 benefit Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 239000003985 ceramic capacitor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 210000005069 ears Anatomy 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000008092 positive effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R1/00—Details of transducers, loudspeakers or microphones
- H04R1/10—Earpieces; Attachments therefor ; Earphones; Monophonic headphones
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R1/00—Details of transducers, loudspeakers or microphones
- H04R1/10—Earpieces; Attachments therefor ; Earphones; Monophonic headphones
- H04R1/1041—Mechanical or electronic switches, or control elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
- H04R3/002—Damping circuit arrangements for transducers, e.g. motional feedback circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Headphones And Earphones (AREA)
- Soundproofing, Sound Blocking, And Sound Damping (AREA)
- Circuit For Audible Band Transducer (AREA)
- Noise Elimination (AREA)
Abstract
【課題】構造が簡単で、コストも低く、イヤホンの挿抜過程に生じた雑音を十分に除去する。【解決手段】イヤホンの、左チャネルのオーディオ信号及び右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に、それぞれ雑音抑制回路が接続されており、雑音抑制回路は、アイソレーションキャパシタ及びスイッチング素子を備えており、アイソレーションキャパシタは、一端がオーディオ伝送線路に接続され、他端がスイッチング素子に接続され、イヤホン挿抜の前後は、スイッチング素子がオフしており、イヤホン挿抜の過程において、流入する急変する直流電圧がアイソレーションキャパシタを介してスイッチング素子に伝送されることにより、スイッチング素子がオンし、オーディオ伝送線路がスイッチング素子のスイッチング通路を介して接地される。【選択図】図2The present invention is simple in structure, low in cost, and sufficiently removes noise generated in an earphone insertion / extraction process. A noise suppression circuit is connected to an audio transmission line for transmitting a left channel audio signal and a right channel audio signal of an earphone, respectively, and the noise suppression circuit includes an isolation capacitor and a switching element. The isolation capacitor has one end connected to the audio transmission line and the other end connected to the switching element. Before and after the earphone insertion / extraction, the switching element is off, and the sudden change that flows in during the earphone insertion / extraction process When the DC voltage to be transmitted is transmitted to the switching element via the isolation capacitor, the switching element is turned on, and the audio transmission line is grounded via the switching path of the switching element. [Selection] Figure 2
Description
本発明は、イヤホン回路技術分野に関し、具体的に、イヤホン挿抜の過程において生じる雑音を除去するためのオーディオ処理回路及びこのオーディオ処理回路を用いて設計したワイヤコントロールイヤホンに関する。 The present invention relates to the field of earphone circuit technology, and more specifically, to an audio processing circuit for removing noise generated in the process of inserting and removing an earphone, and a wire control earphone designed using the audio processing circuit.
従来のワイヤコントロールイヤホンは、一般的に三段式イヤホンと四段式イヤホンに分けられる。マイク付きのワイヤコントロールイヤホン(例えば、携帯電話と合わせて使用するワイヤコントロールイヤホン)について、そのイヤホンプラグは、一般的に四段式の構造を採用しており、図1に示すように、イヤホンプラグの外側から内側に向かって、左チャネル端子L、右チャネル端子R、マイク端子MIC及び接地端子GNDが順次定義されている。このような四段式のイヤホンがホスト機器、例えば携帯電話のイヤホンジャックに挿入されると、イヤホンプラグのマイク端子MICと接続される携帯電話側の回路にレベルプルアップ回路が設けられているため、即ち、マイク信号に直流バイアス電圧が供給されるために、イヤホンプラグのマイク端子MICが、プルアップ抵抗を介して、又は、直接に直流電源に接続されることになる。そのため、イヤホンプラグを携帯電話のオーディオジャックに挿抜する際に、イヤホンプラグの左チャネル端子Lと右チャネル端子Rが挿抜の過程において順次前記レベルプルアップ回路を通過しながら、レベルプルアップ回路と接触することになる。その結果、イヤホンの左及び右チャネルに直流電圧が突然印加され、雑音信号が生じる。これは、ユーザがイヤホンを挿抜するときに耳にする「ププ」の音である。 Conventional wire control earphones are generally divided into three-stage earphones and four-stage earphones. As for wire control earphones with microphones (for example, wire control earphones used in conjunction with mobile phones), the earphone plugs generally adopt a four-stage structure, and as shown in FIG. A left channel terminal L, a right channel terminal R, a microphone terminal MIC, and a ground terminal GND are sequentially defined from the outside to the inside. When such a four-stage earphone is inserted into a host device, for example, an earphone jack of a mobile phone, a level pull-up circuit is provided in the circuit on the mobile phone side connected to the microphone terminal MIC of the earphone plug. That is, since a DC bias voltage is supplied to the microphone signal, the microphone terminal MIC of the earphone plug is connected to the DC power supply via a pull-up resistor or directly. For this reason, when the earphone plug is inserted into or removed from the audio jack of the mobile phone, the left channel terminal L and the right channel terminal R of the earphone plug pass through the level pullup circuit sequentially in the process of insertion and removal, and contact with the level pullup circuit. Will do. As a result, a DC voltage is suddenly applied to the left and right channels of the earphone, generating a noise signal. This is a “buzz” sound that the user hears when inserting and removing the earphone.
従来のワイヤコントロールイヤホンがホスト機器のオーディオジャックに挿抜されるときに雑音を生じてしまうという課題を解決するために、本発明は、イヤホンの挿抜雑音を除去するためのオーディオ処理回路を提供しており、イヤホンの挿抜過程において生じた雑音信号を効果的に抑制することを実現し、更にイヤホン全体の音質を向上させた。 In order to solve the problem that noise is generated when a conventional wire control earphone is inserted into and removed from an audio jack of a host device, the present invention provides an audio processing circuit for removing the earphone insertion and removal noise. Therefore, the noise signal generated in the process of inserting and removing the earphone is effectively suppressed, and the sound quality of the entire earphone is further improved.
上記技術課題を解決するために、本発明は以下の技術案により実現される。
イヤホンの挿抜雑音を除去するためのオーディオ処理回路であって、前記イヤホンの、左チャネルのオーディオ信号及び右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に、夫々雑音抑制回路が接続されており、前記雑音抑制回路は、アイソレーションキャパシタ及びスイッチング素子備えており、前記アイソレーションキャパシタは、一端が前記オーディオ伝送線路に接続され、他端が前記スイッチング素子に接続され、イヤホン挿抜の前後は、前記スイッチング素子がオフしており、イヤホン挿抜の過程において、流入する急変する直流電圧が前記アイソレーションキャパシタを介して前記スイッチング素子に伝送されることにより、前記スイッチング素子がオンし、前記オーディオ伝送線路が前記スイッチング素子のスイッチング通路を介して接地される。
In order to solve the above technical problem, the present invention is realized by the following technical solution.
An audio processing circuit for removing insertion / extraction noise of an earphone, wherein a noise suppression circuit is connected to an audio transmission line for transmitting a left channel audio signal and a right channel audio signal of the earphone, respectively. The noise suppression circuit includes an isolation capacitor and a switching element. The isolation capacitor has one end connected to the audio transmission line and the other end connected to the switching element. The switching element is turned off, and in the process of inserting and removing the earphone, a suddenly changing direct current voltage is transmitted to the switching element through the isolation capacitor, so that the switching element is turned on and the audio transmission line is Of the switching element It is grounded through a switching passage.
更に、前記アイソレーションキャパシタは、直列接続された電流制限抵抗を介して前記スイッチング素子の制御極に接続され、前記スイッチング素子の制御極は、放電抵抗を介して接地されており、前記電流制限抵抗及び放電抵抗の抵抗値は、前記急変する直流電圧が前記アイソレーションキャパシタ及び電流制限抵抗を通過した際に、前記放電抵抗の両端に発生する電圧降下により、前記スイッチング素子がオンする条件を満たしている。 Further, the isolation capacitor is connected to the control electrode of the switching element via a current limiting resistor connected in series, and the control electrode of the switching element is grounded via a discharge resistor, and the current limiting resistor And the resistance value of the discharge resistor satisfies a condition that the switching element is turned on by a voltage drop generated at both ends of the discharge resistor when the rapidly changing DC voltage passes through the isolation capacitor and the current limiting resistor. Yes.
好ましくは、前記電流制限抵抗の抵抗値は、1KΩ以下であり、前記放電抵抗の抵抗値は、10KΩ以上である。 Preferably, the resistance value of the current limiting resistor is 1 KΩ or less, and the resistance value of the discharge resistor is 10 KΩ or more.
好ましくは、前記スイッチング素子は、ベースが前記電流制限抵抗に接続され、コレクタが前記オーディオ伝送線路に接続され、エミッタが接地されるNPN型トランジスタである。 Preferably, the switching element is an NPN transistor having a base connected to the current limiting resistor, a collector connected to the audio transmission line, and an emitter grounded.
挿抜雑音を効果的に除去すると共に、左及び右チャネルのオーディオ信号が正常に伝送できることを保証するために、アイソレーションキャパシタを選択する際に、そのパラメータの値は、正常周波数範囲内のオーディオ信号がアイソレーションキャパシタを介して前記スイッチング素子の制御極に伝送されたときに、前記制御極に印加された電流を前記スイッチング素子の最小のオン電流よりも小さくするという条件を満たすものである。その目的は、左及び右チャネルのオーディオ信号が正常に伝送されるときに、スイッチング素子がオンしないようにするためである。 In order to effectively remove the insertion / extraction noise and to ensure that the left and right channel audio signals can be transmitted normally, when selecting the isolation capacitor, the value of the parameter is an audio signal within the normal frequency range. Is transmitted to the control pole of the switching element via the isolation capacitor, the condition that the current applied to the control pole is made smaller than the minimum on-current of the switching element. The purpose is to prevent the switching element from turning on when the left and right channel audio signals are normally transmitted.
更に、前記アイソレーションキャパシタは、pF(ピコファラッド)のオーダーのキャパシタを採用するのが好ましく、数十pFのセラミックキャパシタが最も好ましい。前記オーディオ信号の正常周波数範囲は、一般的に、20Hz〜20KHzである。アイソレーションキャパシタの容量値は、前記周波数範囲と、スイッチング素子のオン電圧及び電流により総合的に定めてもよい。 Further, the isolation capacitor is preferably a capacitor of the order of pF (picofarad), and most preferably a ceramic capacitor of several tens of pF. The normal frequency range of the audio signal is generally 20 Hz to 20 KHz. The capacitance value of the isolation capacitor may be comprehensively determined by the frequency range, the on-voltage and current of the switching element.
イヤホンの耐干渉能力を高めながら、オーディオ信号の質を保証するために、左チャネルのオーディオ信号と右チャネルのオーディオ信号を伝送するための前記オーディオ伝送線路に、夫々RCフィルタ回路が更に設けられており、前記イヤホンのマイク端子に接続されるマイク伝送線路に、キャパシタとインダクタとからなるπ型フィルタ回路が設けられている。 RC filter circuits are further provided in the audio transmission lines for transmitting the left channel audio signal and the right channel audio signal, respectively, in order to guarantee the quality of the audio signal while enhancing the interference resistance of the earphone. A π-type filter circuit composed of a capacitor and an inductor is provided on a microphone transmission line connected to the microphone terminal of the earphone.
好ましくは、前記オーディオ処理回路は、イヤホンのワイヤコントローラに配設されており、前記ワイヤコントローラに、セルフロック機能を有しない機械的なキーである複数の機能キーが設けられており、各機能キーは、夫々抵抗値の異なる分圧抵抗と直列接続した状態で、夫々イヤホンプラグのマイク端子とグランドとの間に接続される。 Preferably, the audio processing circuit is arranged in a wire controller of an earphone, and the wire controller is provided with a plurality of function keys that are mechanical keys having no self-lock function, and each function key Are respectively connected between the microphone terminal of the earphone plug and the ground in a state of being connected in series with a voltage dividing resistor having a different resistance value.
更に、前記イヤホンを、ダブルプラグを有するワイヤコントロールイヤホンとして設計することも可能である。このとき、前記ワイヤコントローラに、左チャネルピン、右チャネルピン、マイクピン及び接地ピンが設けられたオーディオソケットを設けてもよく、そのうち、前記左チャネルピンが、ワイヤコントローラの左チャネルオーディオ出力端に接続され、前記左チャネルオーディオ出力端が、ケーブルを介して左チャネルスピーカーに接続され、前記右チャネルピンが、ワイヤコントローラの右チャネルオーディオ出力端に接続され、前記右チャネルオーディオ出力端が、ケーブルを介して右チャネルスピーカーに接続され、前記マイクピンが、ワイヤコントローラに設けられたマイク又はワイヤコントローラのマイク信号入力端に接続され、前記マイク信号入力端が、ケーブルを介してマイクに接続され、前記接地ピンが、セルフロック機能を有するキーを介して接地され、前記キーを押下すると、二つのイヤホンよりオーディオ信号が再生可能になる。 Furthermore, the earphone can be designed as a wire control earphone having a double plug. At this time, the wire controller may be provided with an audio socket provided with a left channel pin, a right channel pin, a microphone pin and a ground pin, and the left channel pin is connected to the left channel audio output end of the wire controller. The left channel audio output end is connected to a left channel speaker via a cable, the right channel pin is connected to a right channel audio output end of a wire controller, and the right channel audio output end is connected via a cable. Connected to a right channel speaker, the microphone pin is connected to a microphone provided in a wire controller or a microphone signal input terminal of the wire controller, the microphone signal input terminal is connected to a microphone via a cable, and the ground pin The self-lock function Is grounded via a key having, pressing the key, the audio signal from the two earphone is playable.
上述したイヤホンの挿抜雑音を除去するためのオーディオ処理回路に用いられる構造設計に基づいて、本発明は、前記オーディオ処理回路の設計を採用したワイヤコントロールイヤホンを更に提供しており、前記イヤホンの、左チャネルのオーディオ信号及び右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に、夫々雑音抑制回路が接続されており、前記雑音抑制回路は、アイソレーションキャパシタ及びスイッチング素子を備えており、前記アイソレーションキャパシタは、一端が前記オーディオ伝送線路に接続され、他端が前記スイッチング素子に接続され、イヤホンの挿抜過程において、前記オーディオ伝送線路に急変する直流電圧が流入し、前記急変する直流電圧が前記アイソレーションキャパシタを介して前記スイッチング素子に伝送されることにより、前記スイッチング素子がオンするように制御される。これにより、前記オーディオ伝送線路の電位がゼロレベルに近い状態まで引き下げられることで、雑音の出力が遮断される。 Based on the structural design used in the audio processing circuit for removing the earphone insertion / extraction noise described above, the present invention further provides a wire control earphone adopting the design of the audio processing circuit, A noise suppression circuit is connected to the audio transmission line for transmitting the left channel audio signal and the right channel audio signal, respectively, and the noise suppression circuit includes an isolation capacitor and a switching element. The connection capacitor has one end connected to the audio transmission line and the other end connected to the switching element. In the earphone insertion / removal process, a suddenly changing DC voltage flows into the audio transmission line, and the suddenly changing DC voltage is Through the isolation capacitor. By being transmitted to the switching element, the switching element is controlled so that. As a result, the output of noise is cut off by reducing the potential of the audio transmission line to a state close to zero level.
従来技術に比べ、本発明の利点と積極的な効果として、本発明は、イヤホンの左及び右チャネルのオーディオ伝送線路に雑音抑制回路を備え、イヤホンの挿抜過程において左及び右チャネルのオーディオ伝送線路の電位を引き下げるという方式を採用することで、イヤホンの挿抜過程においてオーディオ伝送線路に流入する直流電圧を遮断して、その直流電圧がイヤホンのスピーカーから出力されるのを回避すると共に、前記直流電圧の出力による挿抜雑音を効果的に除去し、イヤホンユーザの使用感を向上させることができる。また、前記雑音抑制回路にアイソレーションキャパシタを設けることで、挿抜雑音を効果的に抑制する上で、イヤホンと接続されるホスト機器側の過度な電力消耗を避けることもでき、ホスト機器の正常使用を確保することができる。本発明の回路設計構造は、簡単で、コストも低く、現在の全ての四段式ワイヤコントロールイヤホンの回路設計に幅広く適用容易であり、イヤホンの挿抜雑音を十分に除去すると共に、イヤホン全体のコストの上昇を抑制することができる。 As an advantage and positive effect of the present invention compared to the prior art, the present invention includes a noise suppression circuit in the left and right channel audio transmission lines of the earphone, and the left and right channel audio transmission lines in the earphone insertion / extraction process. By adopting a method of lowering the potential of the earphone, the DC voltage flowing into the audio transmission line is cut off in the process of inserting and removing the earphone, and the DC voltage is prevented from being output from the speaker of the earphone, and the DC voltage Therefore, it is possible to effectively remove the insertion / extraction noise caused by the output of the earphone and improve the usability of the earphone user. In addition, by providing an isolation capacitor in the noise suppression circuit, excessive power consumption on the host device connected to the earphone can be avoided to effectively suppress insertion / extraction noise, and normal use of the host device Can be secured. The circuit design structure of the present invention is simple and low in cost, can be widely applied to all current four-stage wire control earphone circuit designs, sufficiently eliminates earphone insertion / extraction noise, and reduces the overall cost of the earphones. Can be suppressed.
図面と合わせて本発明の実施形態の詳細な記載を読めば、本発明の他の特徴及び利点がより明白になる。 Other features and advantages of the present invention will become more apparent when the detailed description of the embodiments of the invention is read in conjunction with the drawings.
図面は、本発明に対する更なる理解を提供すると共に、明細書の一部を構成するものであり、本発明の実施形態と共に本発明を解釈するために用いられるが、本発明に対する制限にならない。 The drawings provide a further understanding of the invention and form part of the specification, and are used to interpret the invention with embodiments of the invention, but are not a limitation on the invention.
本発明の目的、技術案及び利点がより明白になるように、以下、図面を参照して、本発明の実施形態を更に詳しく説明する。 In order that the objects, technical solutions and advantages of the present invention will become more apparent, embodiments of the present invention will be described in more detail with reference to the drawings.
本実施形態は、現在のワイヤコントロールイヤホン、特に四段式ワイヤコントロールイヤホンを対象としている。四段式ワイヤコントロールイヤホンは、その挿抜過程において、イヤホンプラグの左及び右チャネル端子が、ホスト機器のイヤホンジャックにおいてイヤホンプラグと接続するためのマイク端子のレベルプルアップ回路を通過しながら、レベルプルアップ回路と接触することになるため、イヤホンの左及び右チャネルのオーディオ伝送線路に、直流電圧が突然流入することになる。そのため、イヤホンのスピーカーから雑音が出力され、ユーザの使用感に悪影響を与えてしまう。イヤホンの挿抜過程において生じた雑音を除去するために、本実施形態は、雑音抑制回路を設計し、これを、イヤホンの左チャネルのオーディオ信号及び右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路にそれぞれ接続している。これにより、イヤホンの挿抜過程において前記オーディオ伝送線路に流入した直流電圧を除去し、これにより、雑音を除去するという設計効果を奏することができる。 The present embodiment is intended for current wire control earphones, particularly four-stage wire control earphones. In the four-stage wire control earphone, during the insertion / extraction process, the left and right channel terminals of the earphone plug pass through the level pull-up circuit of the microphone terminal for connecting to the earphone plug at the earphone jack of the host device. Since it comes into contact with the up circuit, a DC voltage suddenly flows into the audio transmission lines of the left and right channels of the earphone. For this reason, noise is output from the speaker of the earphone, which adversely affects the user's feeling of use. In order to remove noise generated in the process of inserting and removing the earphone, this embodiment designs a noise suppression circuit, which is used as an audio transmission line for transmitting the left channel audio signal and the right channel audio signal of the earphone. Is connected to each. As a result, the DC voltage flowing into the audio transmission line in the process of inserting / removing the earphone is removed, thereby achieving a design effect of removing noise.
本実施形態の雑音抑制回路には、アイソレーションキャパシタ及びイスイッチング素子が設けられている。これにより、イヤホンの挿抜過程において、左及び右チャネルのオーディオ伝送線路に突然流入した直流電圧は、前記アイソレーションキャパシタを介して、後続のスイッチング素子に伝送され、前記スイッチング素子に対するオン駆動制御を実現する。したがって、左及び右チャネルのオーディオ伝送線路に直流電圧が突然印加されると、前記スイッチング素子は、正しくオン動作し、更に前記直流電圧をグランドまで引き下げることができる。これにより、その直流電圧がイヤホンの左チャネルスピーカー及び右チャネルスピーカーから雑音として出力されるのを回避することができる。 The noise suppression circuit of this embodiment is provided with an isolation capacitor and an switching element. As a result, the DC voltage suddenly flowing into the left and right channel audio transmission lines during the earphone insertion / removal process is transmitted to the subsequent switching element via the isolation capacitor, thereby realizing on-drive control for the switching element. To do. Therefore, when a DC voltage is suddenly applied to the left and right channel audio transmission lines, the switching element is correctly turned on, and the DC voltage can be further lowered to the ground. Thereby, it is possible to avoid the DC voltage being output as noise from the left channel speaker and the right channel speaker of the earphone.
以下、四段式ワイヤコントロールイヤホンを例として、本実施形態の雑音抑制回路の具体的な回路構成を詳細に説明する。 Hereinafter, a specific circuit configuration of the noise suppression circuit of this embodiment will be described in detail by taking a four-stage wire control earphone as an example.
図1に示すように、本実施形態の四段式ワイヤコントロールイヤホンは、主に、イヤホンプラグ1、ワイヤコントローラ2、左チャネルスピーカー3及び右チャネルスピーカー4を含む。そのうち、イヤホンプラグ1は、ホスト機器(例えば携帯電話など)のオーディオジャックに差し込まれ、ホスト機器から出力される左及び右チャネルのオーディオ信号を受信すると共に、ケーブルを介して、ワイヤコントローラ2へ伝送し、ワイヤコントローラ2を経て、左チャネルスピーカー3及び右チャネルスピーカー4へそれぞれ伝送し、更に、左及び右チャネルのオーディオ信号の再生出力を実現するために用いられる。 As shown in FIG. 1, the four-stage wire control earphone of this embodiment mainly includes an earphone plug 1, a wire controller 2, a left channel speaker 3, and a right channel speaker 4. Among them, the earphone plug 1 is inserted into an audio jack of a host device (for example, a mobile phone), receives the left and right channel audio signals output from the host device, and transmits them to the wire controller 2 via a cable. Then, the signals are transmitted to the left channel speaker 3 and the right channel speaker 4 via the wire controller 2, respectively, and are further used to realize the reproduction output of the left and right channel audio signals.
本実施形態において、前記イヤホンプラグ1は、四段に分けられ、外側から内側に向かって、順次、左チャネル端子L、右チャネル端子R、マイク端子MIC及び接地端子GNDとして定義される。左チャネル端子Lに接続されるオーディオ伝送線路には、イヤホンの挿抜過程において左チャネルのオーディオ伝送線路に流入する直流電圧を除去するための一組の前記雑音抑制回路が設けられている。また、右チャネルに接続されるオーディオ伝送線路にも、イヤホンの挿抜過程において右チャネルのオーディオ伝送線路に流入する直流電圧を除去するための一組の前記雑音抑制回路が設けられている。これにより、ユーザは、イヤホンをホスト機器のイヤホンジャックに挿抜するときに、「ププ」というような雑音を聞くことがなくなる。 In the present embodiment, the earphone plug 1 is divided into four stages and is sequentially defined as a left channel terminal L, a right channel terminal R, a microphone terminal MIC, and a ground terminal GND from the outside to the inside. The audio transmission line connected to the left channel terminal L is provided with a set of the noise suppression circuits for removing a DC voltage flowing into the left channel audio transmission line in the process of inserting and removing the earphone. In addition, the audio transmission line connected to the right channel is also provided with a set of the noise suppression circuits for removing a DC voltage flowing into the right channel audio transmission line in the process of inserting and removing the earphone. Thus, the user does not hear a noise such as “pup” when the earphone is inserted into and removed from the earphone jack of the host device.
具体的に、アイソレーションキャパシタの一端を前記左チャネル又は右チャネルのオーディオ伝送線路に接続して、他端をスイッチング素子の制御極に接続するとよい。前記スイッチング素子のスイッチング通路を前記オーディオ伝送線路とグランドとの間に接続し、前記スイッチング素子が制御されてオンになると、前記オーディオ伝送線路の電位が0V近くまで引き下げられることで、雑音の出力が遮断される。 Specifically, one end of the isolation capacitor may be connected to the left channel or right channel audio transmission line, and the other end may be connected to the control electrode of the switching element. When the switching path of the switching element is connected between the audio transmission line and the ground, and the switching element is controlled and turned on, the potential of the audio transmission line is lowered to near 0 V, so that the output of noise is reduced. Blocked.
雑音抑制回路の動作信頼性を高めるために、本実施形態では、前記雑音抑制回路において、電流制限抵抗及び放電抵抗が更に設けられている。前記電流制限抵抗は、前記アイソレーションキャパシタとスイッチング素子の制御極との間に接続され、放電抵抗は、スイッチング素子の制御極とグランドとの間に接続される。これにより、スイッチング素子に対して安全なオン・オフ制御を実現することが保証される。 In the present embodiment, a current limiting resistor and a discharge resistor are further provided in the noise suppression circuit in order to increase the operation reliability of the noise suppression circuit. The current limiting resistor is connected between the isolation capacitor and the control electrode of the switching element, and the discharge resistor is connected between the control electrode of the switching element and the ground. This ensures that safe on / off control is realized for the switching element.
図2に示すように、本実施形態では、第1の雑音抑制回路は、アイソレーションキャパシタC1、電流制限抵抗R10、放電抵抗R3及びスイッチング素子Q1により構成され、左チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に接続されている。第2の雑音抑制回路は、アイソレーションキャパシタC3、電流制限抵抗R11、放電抵抗R5及びスイッチング素子Q2により構成され、右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に接続されている。 As shown in FIG. 2, in the present embodiment, the first noise suppression circuit includes an isolation capacitor C1, a current limiting resistor R10, a discharge resistor R3, and a switching element Q1, and transmits an audio signal of the left channel. Connected to the audio transmission line. The second noise suppression circuit includes an isolation capacitor C3, a current limiting resistor R11, a discharge resistor R5, and a switching element Q2, and is connected to an audio transmission line for transmitting a right channel audio signal.
第1の雑音抑制回路を例として説明する。第1の雑音抑制回路において、前記スイッチング素子Q1は、トランジスタ、MOSFETやサイリスタなどの電子部品であっても良いが、本実施形態では、NPN型トランジスタを例として説明する。図2に示すように、NPN型トランジスタQ1は、ベースが分圧回路の分圧ノードに接続され、エミッタが接地され、コレクタが前記オーディオ伝送線路に接続されている。 The first noise suppression circuit will be described as an example. In the first noise suppression circuit, the switching element Q1 may be an electronic component such as a transistor, a MOSFET, or a thyristor. In the present embodiment, an NPN transistor will be described as an example. As shown in FIG. 2, the NPN transistor Q1 has a base connected to the voltage dividing node of the voltage dividing circuit, an emitter grounded, and a collector connected to the audio transmission line.
イヤホンの挿抜過程において前記オーディオ伝送線路に入り込んだ直流電圧の大きさに応じて、前記電流制限抵抗R10及び放電抵抗R3の抵抗値を設定することにより、前記直流電圧が前記アイソレーションキャパシタC1及び電流制限抵抗R10を通過した際に、前記放電抵抗R3の両端に生じる電圧降下が、前記NPN型のトランジスタQ1のオン電圧よりも大きく、例えば0.7Vより大きく、好ましくは、トランジスタQ1のコレクタ電圧に近づくようにして、更に、NPN型のトランジスタQ1を飽和導通するように制御する。これにより、前記直流電圧がグランドまで引き下げられ、直流電圧が左チャネルスピーカーから出力するのを遮断することができる。 By setting resistance values of the current limiting resistor R10 and the discharge resistor R3 according to the magnitude of the DC voltage that has entered the audio transmission line in the process of inserting / removing the earphone, the DC voltage is changed to the isolation capacitor C1 and the current. The voltage drop that occurs across the discharge resistor R3 when passing through the limiting resistor R10 is greater than the on-voltage of the NPN transistor Q1, for example greater than 0.7V, preferably the collector voltage of the transistor Q1. Further, the NPN transistor Q1 is controlled so as to be in saturation conduction. As a result, the DC voltage is pulled down to the ground, and the output of the DC voltage from the left channel speaker can be blocked.
本実施形態において、前記トランジスタQ1,Q2は、オン抵抗が比較的に低いトランジスタ部品が好ましい。 In the present embodiment, the transistors Q1 and Q2 are preferably transistor components having a relatively low on-resistance.
本実施形態は、前記雑音抑制回路を設計するとき、前記アイソレーションキャパシタC1,C3のパラメータの値に対する選択については、イヤホンの挿抜過程において左及び右チャネルのオーディオ伝送線路に流入した直流電圧の大きさ及びスイッチング素子のオン電圧の大きさの他に、左及び右チャネルのオーディオ信号の周波数をも考慮すべきである。通常の左及び右チャネルのオーディオ信号がイヤホンスピーカー3,4を介して正常に出力できることを保証するために、本実施形態では、パラメータの値を選択する際、従うべき条件は、正常周波数範囲内のオーディオ信号がアイソレーションキャパシタC1,C3を介して、前記スイッチング素子Q1,Q2の制御極に伝送されたときに、前記制御極に印加された電流を前記スイッチング素子Q1,Q2の最小のオン電流よりも小さくするということである。これにより、スイッチング素子Q1,Q2が誤ってオンして、正常に伝送されているべき左及び右チャネルのオーディオ信号を遮断してしまうことを回避することができる。 In the present embodiment, when designing the noise suppression circuit, the selection of the parameter values of the isolation capacitors C1 and C3 is related to the magnitude of the DC voltage flowing into the left and right channel audio transmission lines in the earphone insertion / extraction process. In addition to the on-state voltage and the magnitude of the on-voltage of the switching element, the frequencies of the left and right channel audio signals should be considered. In order to ensure that normal left and right channel audio signals can be output normally via the earphone speakers 3 and 4, in this embodiment, when selecting parameter values, the conditions to be followed are within the normal frequency range. Is transmitted to the control poles of the switching elements Q1 and Q2 via the isolation capacitors C1 and C3, the current applied to the control pole is the minimum on-current of the switching elements Q1 and Q2. Is to make it smaller. Thereby, it can be avoided that the switching elements Q1 and Q2 are erroneously turned on to block the left and right channel audio signals which should be normally transmitted.
例えば、オーディオ信号の正常周波数範囲を20Hz〜20KHz(人耳の聴力範囲)とする場合の、アイソレーションキャパシタC1,C3のパラメータ値の選択について、以下の通りに例示して説明する。 For example, selection of parameter values of the isolation capacitors C1 and C3 when the normal frequency range of the audio signal is 20 Hz to 20 KHz (hearing range of the human ear) will be exemplified and described as follows.
キャパシタの容量性リアクタンス計算式XC=1/(2πfC)=1/(2×3.1415×f×C)によれば、アイソレーションキャパシタの容量値をC=100pFとし、オーディオ信号の周波数をf=20KHzとすると、
XC=1/(2×3.1415×20×103×1×10−10)
=79580Ω≒80KΩ
となり、周波数が20KHzよりも低い信号について、対応するキャパシタの容量性リアクタンスXCはより大きくなる。したがって、f=20KHzである条件を満たすときに、スイッチング素子Q1,Q2がオンにならないことさえ保証することができれば、スイッチング素子Q1,Q2が、オーディオ範囲(20Hz〜20KHz)の全域でオンせず、正常なオーディオ信号の出力に影響を与えない、ということを保証することができる。
According to the capacitive reactance calculation formula XC = 1 / (2πfC) = 1 / (2 × 3.1415 × f × C), the capacitance value of the isolation capacitor is C = 100 pF, and the frequency of the audio signal is f = 20KHz
XC = 1 / (2 × 3.1415 × 20 × 10 3 × 1 × 10 −10 )
= 79580Ω ≒ 80KΩ
Thus, for a signal whose frequency is lower than 20 KHz, the capacitive reactance XC of the corresponding capacitor becomes larger. Therefore, when it can be ensured that the switching elements Q1 and Q2 are not turned on when the condition of f = 20 KHz is satisfied, the switching elements Q1 and Q2 are not turned on in the entire audio range (20 Hz to 20 KHz). It can be guaranteed that the output of a normal audio signal is not affected.
スイッチング素子Q1,Q2の最小のオン電流に合わせて、前記電流制限抵抗R10,R11及び放電抵抗R3,R5の抵抗値を設定して、周波数が20KHzであるオーディオ信号がアイソレーションキャパシタC1,C3、電流制限抵抗R10,R11及び放電抵抗R3,R5を通過した際に、その電流によってスイッチング素子Q1,Q2がオンしないようにすれば、イヤホンの正常動作時のオーディオ信号の正常な出力に影響を与えることがない。 The resistance values of the current limiting resistors R10 and R11 and the discharge resistors R3 and R5 are set according to the minimum on-current of the switching elements Q1 and Q2, and an audio signal having a frequency of 20 KHz is obtained from the isolation capacitors C1, C3, If the switching elements Q1 and Q2 are not turned on by the current when passing through the current limiting resistors R10 and R11 and the discharge resistors R3 and R5, the normal output of the audio signal during the normal operation of the earphone is affected. There is nothing.
20KHzの周波数で上記要件を満たせさえすれば、20KHzよりも低いオーディオ信号も、上記要件を満たすことができる。 As long as the above requirement is satisfied at a frequency of 20 KHz, an audio signal lower than 20 KHz can also satisfy the above requirement.
本実施形態において、前記アイソレーションキャパシタC1,C3としては、pFのオーダーのキャパシタを採用するのが好ましい。例えば、数十pFのセラミックキャパシタを採用すれば、設計要件を満たすことができる。好ましくは、前記電流制限抵抗R10,R11の抵抗値は1KΩ以下であり、前記放電抵抗R3,R5の抵抗値は10KΩ以上である。 In the present embodiment, it is preferable to employ capacitors of the order of pF as the isolation capacitors C1 and C3. For example, if a ceramic capacitor of several tens of pF is employed, the design requirements can be satisfied. Preferably, the resistance values of the current limiting resistors R10 and R11 are 1 KΩ or less, and the resistance values of the discharge resistors R3 and R5 are 10 KΩ or more.
上述した回路設計によれば、ワイヤコントロールイヤホンのイヤホンプラグ1がホスト機器のオーディオジャックに挿抜されるとき、イヤホンプラグ1の左チャネル端子L及び右チャネル端子Rの少なくとも何れか一方とオーディオ伝送線路とが接触することで、左及び右チャネル端子L,Rに接続されるオーディオ伝送線路にホスト機器側の直流電圧が入り込む。この急変する直流電圧がアイソレーションキャパシタC1,C3を通過し、電流制限抵抗R10,R11に伝送されて、トランジスタQ1,Q2をオンするように制御することになる。トランジスタQ1,Q2がオンすると、前記オーディオ伝送線路がシステムのグランドに接続されて、オーディオ伝送線路における直流電圧がグランドに放出される。その結果、直流電圧がイヤホンの左及び右チャネルスピーカー3,4から出力して雑音を生じさせる、ということを回避することができる。 According to the circuit design described above, when the earphone plug 1 of the wire control earphone is inserted into and removed from the audio jack of the host device, at least one of the left channel terminal L and the right channel terminal R of the earphone plug 1 and the audio transmission line Causes the DC voltage on the host device side to enter the audio transmission line connected to the left and right channel terminals L and R. This suddenly changing DC voltage passes through the isolation capacitors C1 and C3, is transmitted to the current limiting resistors R10 and R11, and is controlled to turn on the transistors Q1 and Q2. When the transistors Q1 and Q2 are turned on, the audio transmission line is connected to the system ground, and a DC voltage in the audio transmission line is discharged to the ground. As a result, it can be avoided that the DC voltage is output from the left and right channel speakers 3 and 4 of the earphone and causes noise.
イヤホンプラグ1がホスト機器のオーディオジャックに完全に挿入されると、ホスト機器から出力された正常なオーディオ信号は、イヤホンのオーディオ伝送線路を経由して、左及び右チャネルスピーカー3,4に伝送される。このとき、アイソレーションキャパシタC1,C3の存在で、スイッチング素子Q1,Q2の誤動作を回避することができる。 When the earphone plug 1 is completely inserted into the audio jack of the host device, normal audio signals output from the host device are transmitted to the left and right channel speakers 3 and 4 via the audio transmission line of the earphone. The At this time, the malfunction of the switching elements Q1, Q2 can be avoided by the presence of the isolation capacitors C1, C3.
なお、前記雑音抑制回路にアイソレーションキャパシタC1,C3を設けることで、イヤホンを挿抜する際に、挿抜が不十分であった場合、例えば、イヤホンプラグ1がホスト機器のオーディオジャックに挿入したとき、イヤホンの左チャネル端子Lがホスト機器のオーディオジャックのマイク端に接触して止まった場合に、仮に前記アイソレーションキャパシタC1,C3がなければ、ホスト機器側のマイク端に接続されている直流電圧がオンしているトランジスタQ1,Q2を介して放電し続ける、ということを招いてしまう。一方、前記アイソレーションキャパシタC1,C3を備えた場合は、接触の瞬間、キャパシタの両端の電圧が急変することがないため、トランジスタQ1,Q2は瞬時にオンになり、直流電圧がトランジスタQ1,Q2を介して放電されることになる。仮に接触がずっと続く場合には、アイソレーションキャパシタC1,C3が抵抗R10、R3又はR11、R5を介して放電することに伴って、トランジスタQ1,Q2のベース電圧は下がる。そして、ベース電圧が0.7Vよりも低くなったときに、トランジスタQ1,Q2はオフする。これにより、ホスト機器側の直流電圧は、トランジスタQ1,Q2を介して放電し続けることがなくなる。したがって、ホスト機器側の電池への過度な電力消耗を避けることができる。 In addition, when the earphone plug 1 is inserted into the audio jack of the host device, for example, when the earphone plug 1 is inserted into the audio jack of the host device when the earphone is inserted or removed by providing the isolation capacitors C1 and C3 in the noise suppression circuit. If the left channel terminal L of the earphone comes into contact with the microphone end of the audio jack of the host device and stops, if there is no isolation capacitor C1, C3, the DC voltage connected to the microphone end on the host device side is This results in continuing to discharge through the transistors Q1 and Q2 that are turned on. On the other hand, when the isolation capacitors C1 and C3 are provided, the voltage at both ends of the capacitor does not change suddenly at the moment of contact, so that the transistors Q1 and Q2 are turned on instantaneously and the DC voltage is changed to the transistors Q1 and Q2. It will be discharged through. If the contact continues for a long time, the base voltages of the transistors Q1 and Q2 decrease as the isolation capacitors C1 and C3 are discharged through the resistors R10 and R3 or R11 and R5. Then, when the base voltage becomes lower than 0.7V, the transistors Q1 and Q2 are turned off. As a result, the DC voltage on the host device side does not continue to be discharged via the transistors Q1 and Q2. Therefore, excessive power consumption of the battery on the host device side can be avoided.
本実施形態の雑音抑制回路は、オーディオ信号の再生中に突然発生したピーク干渉信号をも、ある程度除去することができる。具体的には、適切な容量値範囲のキャパシタC1,C3及び適切な抵抗値範囲の抵抗R10,R3,R11,R5を選択することで、一定範囲内のピーク干渉信号に対する抑制を実現することが可能である。 The noise suppression circuit of this embodiment can remove to some extent peak interference signals that suddenly occur during reproduction of an audio signal. Specifically, by selecting capacitors C1 and C3 having an appropriate capacitance value range and resistors R10, R3, R11, and R5 having an appropriate resistance value range, it is possible to realize suppression of peak interference signals within a certain range. Is possible.
また、イヤホンから出力されるオーディオ信号の品質をより一層に向上させるために、本実施形態では、前記左チャネルのオーディオ伝送線路及び右チャネルのオーディオ伝送線路には、それぞれRCフィルタ回路が更に設けられている。図2に示すように、第1のRCフィルタ回路は、抵抗R1とキャパシタC2とが接続されて形成され、左チャネルのオーディオ伝送線路に接続され、左チャネルのオーディオ信号に対してフィルタリングを行うものである。また、第2のRCフィルタ回路は、抵抗R6とキャパシタC4とが接続されて形成され、右チャネルのオーディオ伝送線路に接続され、右チャネルのオーディオ信号に対してフィルタリングを行うものである。具体的には、抵抗R1,R6が前記オーディオ伝送線路に直列に接続され、キャパシタC2,C4が前記オーディオ伝送線路とグランドとの間に接続されると良い。左及び右チャネルのオーディオ伝送線路に前記RCフィルタ回路を設けることで、ワイヤコントロールイヤホンの耐干渉能力を向上させ、オーディオ信号の品質を保証することができる。抵抗R1,R6及びキャパシタC2,C4のパラメータの値については、目的性を持つ標準要求に応じて具体的に選択すればよい。 In order to further improve the quality of the audio signal output from the earphone, in this embodiment, the left channel audio transmission line and the right channel audio transmission line are further provided with RC filter circuits, respectively. ing. As shown in FIG. 2, the first RC filter circuit is formed by connecting a resistor R1 and a capacitor C2, connected to the left channel audio transmission line, and filtering the left channel audio signal. It is. The second RC filter circuit is formed by connecting a resistor R6 and a capacitor C4, is connected to a right-channel audio transmission line, and performs filtering on a right-channel audio signal. Specifically, resistors R1 and R6 are preferably connected in series with the audio transmission line, and capacitors C2 and C4 are connected between the audio transmission line and the ground. By providing the RC filter circuit in the left and right channel audio transmission lines, it is possible to improve the interference resistance of the wire control earphone and to guarantee the quality of the audio signal. The parameter values of the resistors R1 and R6 and the capacitors C2 and C4 may be specifically selected according to a standard request having a purpose.
イヤホンのマイクによって採集されるオーディオ信号の品質を向上させるために、本実施形態においては、イヤホンプラグ1のマイク端子MICに接続されるマイク伝送線路に、π型フィルタ回路が更に設けられている。図2に示すように、π型フィルタ回路は、主に、キャパシタC5,C6とインダクタンスL1とが接続されて構成されている。そのうち、インダクタンスL1が前記マイク伝送線路に直列に接続され、キャパシタC5,C6の一端がインダクタンスL1の両端にそれぞれ接続され、且つ他端が接地されている。
本実施形態は、図1、図2に示すように、前記雑音抑制回路及びフィルタ回路をワイヤコントロールイヤホンのワイヤコントローラ2に設けることが好ましい。ワイヤコントローラ2の左チャネルオーディオ出力端L_OUTは、ケーブルを介して左チャネルスピーカー3に接続され、左チャネルのオーディオ信号を出力する。また、ワイヤコントローラ2の右チャネルオーディオ出力端R_OUTは、ケーブルを介して右チャネルスピーカー4に接続され、右チャネルのオーディオ信号を出力する。さらに、ワイヤコントローラ2のマイク信号入力端MIC_INは、ケーブルを介してワイヤコントローラ2とは別のマイクに接続されるか、又はワイヤコントローラ2に配設されたマイクに直接接続され、マイクにより採集されたオーディオ信号を受信すると共に、ホスト機器側へ伝送する。そのうち、左チャネルスピーカー3及び右チャネルスピーカー4と、ワイヤコントローラ2とは、着脱可能に接続されている。即ち、左及び右チャネルスピーカー3,4を組み合わせて、プラグ付きのイヤホンスピーカー、例えば両耳の入耳式耳栓タイプを形成しており、ワイヤコントローラ2のオーディオソケットに挿抜可能となっている。したがって、ワイヤコントローラ2は、様々なイヤホンスピーカーに対応することができる。本実施形態の雑音抑制回路は、ワイヤコントローラ2に設けられており、イヤホン内部の回路に対して制約がないため、雑音抑制回路のない如何なるイヤホンスピーカー、引いては、回路のない(伝送線でプラグに接続されるスピーカーしかない)如何なるイヤホンスピーカーにも適用することができる。即ち、各種イヤホンスピーカーがワイヤコントローラ2に挿入された後に、該ワイヤコントローラ2がイヤホンプラグを介して音源出力機器に挿抜する場合にも、どのイヤホンスピーカーにおいても挿抜雑音が聞かれず、良好なサウンドリスニング効果が得られる。
In order to improve the quality of the audio signal collected by the microphone of the earphone, in this embodiment, a π-type filter circuit is further provided in the microphone transmission line connected to the microphone terminal MIC of the earphone plug 1. As shown in FIG. 2, the π-type filter circuit is mainly configured by connecting capacitors C5 and C6 and an inductance L1. Among them, the inductance L1 is connected in series to the microphone transmission line, one ends of the capacitors C5 and C6 are respectively connected to both ends of the inductance L1, and the other end is grounded.
In this embodiment, as shown in FIGS. 1 and 2, the noise suppression circuit and the filter circuit are preferably provided in the wire controller 2 of the wire control earphone. The left channel audio output terminal L_OUT of the wire controller 2 is connected to the left channel speaker 3 via a cable and outputs a left channel audio signal. The right channel audio output terminal R_OUT of the wire controller 2 is connected to the right channel speaker 4 via a cable and outputs a right channel audio signal. Further, the microphone signal input terminal MIC_IN of the wire controller 2 is connected to a microphone different from the wire controller 2 via a cable, or directly connected to a microphone arranged in the wire controller 2 and collected by the microphone. The audio signal is received and transmitted to the host device side. Among these, the left channel speaker 3 and the right channel speaker 4 and the wire controller 2 are detachably connected. That is, the left and right channel speakers 3 and 4 are combined to form an earphone speaker with a plug, for example, an ear plug type of both ears, which can be inserted into and removed from the audio socket of the wire controller 2. Therefore, the wire controller 2 can correspond to various earphone speakers. Since the noise suppression circuit of the present embodiment is provided in the wire controller 2 and there is no restriction on the circuit inside the earphone, any earphone speaker without the noise suppression circuit is pulled, and there is no circuit (with a transmission line). It can be applied to any earphone speaker (only a speaker connected to a plug). That is, even when various earphone speakers are inserted into the wire controller 2, even when the wire controller 2 is inserted into or removed from the sound source output device via the earphone plug, no insertion / removal noise is heard in any of the earphone speakers, and good sound listening An effect is obtained.
前記ワイヤコントローラ2には、機能キーSW1,SW2,SW3、例えば、音量レベルを調整するための機能キーや着信応答/拒否のための機能キーなどを更に設けてもよい。異なる機能キーの操作状態を正しく識別するために、異なる機能キーを異なる抵抗値の分圧抵抗と直列に接続しておくとよい。例えば、機能キーSW1に分圧抵抗R7を直列接続し、機能キーSW2に分圧抵抗R8を直列接続し、機能キーSW3に分圧抵抗R9を直列接続し、各直列サブ回路をイヤホンプラグ1のマイク端子MICとグランドとの間に接続する。イヤホンプラグ1がホスト機器のオーディオジャックに挿入されると、ホスト機器側からマイク信号へ供給される直流バイアス電圧は、プルアップ抵抗及びマイク端子MICを経由して、各分圧抵抗R7〜R9にそれぞれ伝達される。いずれか1つの機能キーSW1,SW2,SW3が押されると、プルアップ抵抗は、そのいずれか1つの分圧抵抗R7,R8,R9による分圧回路に繋がって、前記直流電圧に対して分圧を行う。このとき、マイク端子MICにおける分圧値だけを検出すれば、どの機能キーSW1,SW2,SW3が押されたのかを判断することができ、更にホスト機器を制御して対応の動作を実行して、ユーザの操作に応答することができる。 The wire controller 2 may further include function keys SW1, SW2, and SW3, for example, a function key for adjusting the volume level and a function key for answering / rejecting an incoming call. In order to correctly identify the operation state of different function keys, different function keys may be connected in series with voltage dividing resistors having different resistance values. For example, a voltage dividing resistor R7 is connected in series to the function key SW1, a voltage dividing resistor R8 is connected in series to the function key SW2, a voltage dividing resistor R9 is connected in series to the function key SW3, and each series subcircuit is connected to the earphone plug 1. Connect between the microphone terminal MIC and the ground. When the earphone plug 1 is inserted into the audio jack of the host device, the DC bias voltage supplied from the host device side to the microphone signal is supplied to the voltage dividing resistors R7 to R9 via the pull-up resistor and the microphone terminal MIC. Each is transmitted. When any one of the function keys SW1, SW2, SW3 is pressed, the pull-up resistor is connected to a voltage dividing circuit by any one of the voltage dividing resistors R7, R8, R9, and is divided with respect to the DC voltage. I do. At this time, if only the divided voltage value at the microphone terminal MIC is detected, it can be determined which function key SW1, SW2, SW3 has been pressed, and the host device is further controlled to execute the corresponding operation. Can respond to user operations.
本実施形態において、前記機能キーSW1,SW2,SW3としては、セルフロック機能を有しない機械的なキーを選択するのが好ましい。前記分圧抵抗R7,R8,R9は、一般的に、1KΩ以内の抵抗値を選択する。具体的には、挿入するホスト機器側を各機能キーが押下されたときに識別可能な設定電圧値に応じて選択しなければならない。 In the present embodiment, it is preferable to select a mechanical key that does not have a self-locking function as the function keys SW1, SW2, and SW3. The voltage dividing resistors R7, R8, and R9 generally select a resistance value within 1 KΩ. Specifically, the host device to be inserted must be selected according to a set voltage value that can be identified when each function key is pressed.
図2に示すイヤホン回路は、シングルプラグを有するワイヤコントロールイヤホンしか対応できない。しかし、ダブルプラグを有するワイヤコントロールイヤホンについては、図2に示す回路を基本にして、1つのオーディオソケットを増設すれば対応可能になる。例えば、図3に示すようにオーディオソケットUnite−2を、具体的に、イヤホンのワイヤコントローラ2に配設しても良い。前記オーディオソケットUnite−2は、左チャネルピンHL、右チャネルピンHR、マイクピンMic及び接地ピンGが設けられた四段式のオーディオソケットであってもよい。前記オーディオソケットUnite−2の左チャネルピンHLをワイヤコントローラ2の左チャネルオーディオ出力端L_OUTに接続し、右チャネルピンHRをワイヤコントローラ2の右チャネルオーディオ出力端R_OUTに接続し、マイクピンMicをワイヤコントローラ2のマイク信号入力端MIC_INに接続し、セルフロック機能を有する機能キーSW4を介して接地ピンGを接地させる。 The earphone circuit shown in FIG. 2 can support only a wire control earphone having a single plug. However, wire control earphones having double plugs can be handled by adding one audio socket based on the circuit shown in FIG. For example, as shown in FIG. 3, the audio socket Unit-2 may be specifically arranged on the wire controller 2 of the earphone. The audio socket Unit-2 may be a four-stage audio socket provided with a left channel pin HL, a right channel pin HR, a microphone pin Mic, and a ground pin G. The left channel pin HL of the audio socket Unit-2 is connected to the left channel audio output end L_OUT of the wire controller 2, the right channel pin HR is connected to the right channel audio output end R_OUT of the wire controller 2, and the microphone pin Mic is connected to the wire controller. 2 is connected to the microphone signal input terminal MIC_IN, and the ground pin G is grounded via the function key SW4 having a self-lock function.
もう1つの四段式ワイヤコントロールイヤホンのイヤホンプラグを前記オーディオソケットUnite−2に挿入した後に、機能キーSW4が押下されていない場合には、接地ピンGは開放になっている。そのため、このときには、挿入されたイヤホンは、接地されておらず、オーディオ信号の出力がない。したがって、もう1つのイヤホンがオーディオソケットUnite−2に挿入された時に発生する挿抜雑音を避けることができる。機能キーSW4が押されて、接地ピンGが良好に接地されると、挿入されたワイヤコントロールイヤホンは、正常に使用可能になり、左及び右チャネルのオーディオ信号を出力すると共に、マイク信号を受信することができる。着信があったとき、仮にオーディオソケットUnite−2に挿入された他のイヤホンに現在の通話を聞かせたくない場合は、機能キーSW4をオフにすればよい。通話完了後に、機能キーSW4を押下すれば、再び上記他のイヤホンにつながる。 When the function key SW4 is not pressed after inserting the earphone plug of the other four-stage wire control earphone into the audio socket Unit-2, the ground pin G is open. Therefore, at this time, the inserted earphone is not grounded and does not output an audio signal. Therefore, it is possible to avoid insertion / removal noise that occurs when another earphone is inserted into the audio socket Unit-2. When the function key SW4 is pressed and the ground pin G is well grounded, the inserted wire control earphone can be used normally and outputs left and right channel audio signals and receives microphone signals. can do. When there is an incoming call, if it is not desired to let the other earphone inserted into the audio socket Unit-2 hear the current call, the function key SW4 may be turned off. If the function key SW4 is pressed after the call is completed, the other earphone is connected again.
本実施形態により提供されるイヤホン回路は、別電源による給電の必要がなく、イヤホンが挿入されるホスト機器側からマイク端子MICへ供給される直流バイアス電圧により駆動されるので、回路設計は簡単で、コストも低い。しかも、イヤホンの挿抜過程において生じる雑音が十分に除去されるため、イヤホンユーザの満足度をより一層向上させることができる。 The earphone circuit provided by the present embodiment does not require power supply from a separate power source, and is driven by a DC bias voltage supplied from the host device side into which the earphone is inserted to the microphone terminal MIC, so that the circuit design is simple. The cost is also low. In addition, since noise generated in the process of inserting and removing the earphone is sufficiently removed, the satisfaction of the earphone user can be further improved.
言うまでもなく、以上の説明は、本発明を限定するものではなく、本発明も上記実施形態に限定されず、当業者が本発明の実質的な範囲内に行った変更、変形、追加又は置換は、いずれも本発明の保護範囲内に含まれるものとする。
Needless to say, the above description is not intended to limit the present invention, and the present invention is not limited to the above-described embodiments. Modifications, modifications, additions or substitutions made by those skilled in the art within the substantial scope of the present invention Any of these shall fall within the protection scope of the present invention.
Claims (10)
前記イヤホンの、左チャネルのオーディオ信号及び右チャネルのオーディオ信号を伝送するためのオーディオ伝送線路に、それぞれ雑音抑制回路が接続されており、前記雑音抑制回路は、アイソレーションキャパシタ及びスイッチング素子を備えており、前記アイソレーションキャパシタは、一端が前記オーディオ伝送線路に接続され、他端が前記スイッチング素子に接続され、イヤホン挿抜の前後は、前記スイッチング素子がオフしており、イヤホン挿抜の過程において、流入する急変する直流電圧が前記アイソレーションキャパシタを介して前記スイッチング素子に伝送されることにより、前記スイッチング素子がオンし、前記オーディオ伝送線路が前記スイッチング素子のスイッチング通路を介して接地されることを特徴とするオーディオ処理回路。 An audio processing circuit for removing earphone insertion / extraction noise,
Noise suppression circuits are connected to audio transmission lines for transmitting the left channel audio signal and the right channel audio signal of the earphone, respectively, and the noise suppression circuit includes an isolation capacitor and a switching element. The isolation capacitor has one end connected to the audio transmission line and the other end connected to the switching element. Before and after the earphone insertion / extraction, the switching element is turned off. When the suddenly changing DC voltage is transmitted to the switching element via the isolation capacitor, the switching element is turned on, and the audio transmission line is grounded via the switching path of the switching element. Ode Oh processing circuit.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410726680.5 | 2014-12-04 | ||
CN201410726680.5A CN104363547B (en) | 2014-12-04 | 2014-12-04 | Audio frequency processing circuit and line control earphone for eliminating headset plugging noise |
PCT/CN2015/095864 WO2016086805A1 (en) | 2014-12-04 | 2015-11-27 | Audio processing circuit for eliminating plug-in and plug-out noise of earphone, and line control earphone |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017538355A true JP2017538355A (en) | 2017-12-21 |
JP6518764B2 JP6518764B2 (en) | 2019-05-22 |
Family
ID=52530762
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017529801A Active JP6518764B2 (en) | 2014-12-04 | 2015-11-27 | Audio processing circuit and wire control earphone for removing earphone insertion / removal noise |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP6518764B2 (en) |
KR (1) | KR101887322B1 (en) |
CN (1) | CN104363547B (en) |
WO (1) | WO2016086805A1 (en) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104363547B (en) * | 2014-12-04 | 2017-09-26 | 青岛歌尔声学科技有限公司 | Audio frequency processing circuit and line control earphone for eliminating headset plugging noise |
CN105591251A (en) * | 2016-02-24 | 2016-05-18 | 惠州Tcl移动通信有限公司 | Earphone socket, earphone interface circuit, and plugging/unplugging detection and control method |
TWI582687B (en) | 2016-06-07 | 2017-05-11 | 宏碁股份有限公司 | Electronic device and method for dynamically adjusting output of headset |
CN106162408B (en) * | 2016-08-12 | 2019-08-16 | 歌尔股份有限公司 | A kind of earphone |
CN106254983A (en) * | 2016-08-16 | 2016-12-21 | 深圳天珑无线科技有限公司 | A kind of handset earphone circuit |
CN106708741B (en) * | 2017-01-22 | 2019-11-22 | 百度在线网络技术(北京)有限公司 | The test method and system of voice application |
CN106817644A (en) * | 2017-02-21 | 2017-06-09 | 上海青橙实业有限公司 | A kind of mobile terminal and head circuit |
KR102397114B1 (en) * | 2017-09-29 | 2022-05-13 | 삼성전자주식회사 | Electronic device having a ground for an ear set |
CN107889024A (en) * | 2017-11-21 | 2018-04-06 | 深圳市沃特沃德股份有限公司 | Voicefrequency circuit and vehicle control syetem |
CN108200518B (en) * | 2018-03-07 | 2024-04-12 | 合肥惠科金扬科技有限公司 | Audio circuit and audio equipment for eliminating instant noise during power-on |
CN109348333B (en) * | 2018-10-25 | 2024-08-23 | 钰太芯微电子科技(上海)有限公司 | Novel wire control earphone |
JP7212935B2 (en) * | 2019-03-01 | 2023-01-26 | 株式会社オーディオテクニカ | headset |
CN110430497B (en) * | 2019-07-31 | 2024-10-22 | 深圳市睿耳电子有限公司 | Circuit for controlling microphone silence, earphone wire controller and earphone |
CN113891218B (en) * | 2021-09-30 | 2024-04-30 | 北京快鱼电子股份公司 | Microphone and noise elimination device for microphone channel switching |
CN115190388A (en) * | 2022-06-14 | 2022-10-14 | 维沃移动通信有限公司 | Earphone interface circuit and electronic equipment |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5813680U (en) * | 1981-07-17 | 1983-01-28 | ソニー株式会社 | Connection device for microphone |
JPS58121441U (en) * | 1982-02-10 | 1983-08-18 | 三洋電機株式会社 | Jack switching circuit |
JPS609343U (en) * | 1983-06-28 | 1985-01-22 | パイオニア株式会社 | Chuna's viewing system |
JPH0531494U (en) * | 1991-09-26 | 1993-04-23 | アイワ株式会社 | Speaker device |
JP2007208343A (en) * | 2006-01-30 | 2007-08-16 | Kyocera Corp | Communication apparatus, mobile phone, and earphone |
JP2013187900A (en) * | 2012-03-08 | 2013-09-19 | Kofukin Seimitsu Kogyo (Shenzhen) Yugenkoshi | Earphone jack drive circuit |
CN103533487A (en) * | 2013-09-27 | 2014-01-22 | 潍坊歌尔电子有限公司 | Wired earphone circuit with function of suppressing 217Hz noise interference |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6940345B2 (en) * | 2003-12-31 | 2005-09-06 | Intel Corporation | Supplying a ramp voltage to an amplifier |
CN101340736A (en) * | 2007-07-04 | 2009-01-07 | 鸿富锦精密工业(深圳)有限公司 | POP noise suppressing circuit |
US8787597B2 (en) * | 2009-02-27 | 2014-07-22 | ST-Ericsson India Pvt. Ltd. | Pop-up noise suppression in audio |
CN101534463B (en) * | 2009-04-07 | 2013-09-11 | 中兴通讯股份有限公司 | A noise elimination device |
CN102081960A (en) * | 2009-11-27 | 2011-06-01 | 鸿富锦精密工业(深圳)有限公司 | Sonic boom-eliminating circuit |
CN101742383B (en) * | 2009-12-15 | 2013-06-05 | 中兴通讯股份有限公司 | Device and method for eliminating plosives of headset |
CN201898599U (en) * | 2010-11-30 | 2011-07-13 | 东莞宇龙通信科技有限公司 | Circuit capable of eliminating POP noise and mobile terminal |
CN103974171B (en) * | 2014-05-28 | 2017-03-15 | 上海贝岭股份有限公司 | Plosive eliminates circuit |
CN204206434U (en) * | 2014-12-04 | 2015-03-11 | 青岛歌尔声学科技有限公司 | For eliminating audio frequency processing circuit and the line control earphone of headset plugging noise |
CN104363547B (en) * | 2014-12-04 | 2017-09-26 | 青岛歌尔声学科技有限公司 | Audio frequency processing circuit and line control earphone for eliminating headset plugging noise |
-
2014
- 2014-12-04 CN CN201410726680.5A patent/CN104363547B/en active Active
-
2015
- 2015-11-27 JP JP2017529801A patent/JP6518764B2/en active Active
- 2015-11-27 KR KR1020177014750A patent/KR101887322B1/en active IP Right Grant
- 2015-11-27 WO PCT/CN2015/095864 patent/WO2016086805A1/en active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5813680U (en) * | 1981-07-17 | 1983-01-28 | ソニー株式会社 | Connection device for microphone |
JPS58121441U (en) * | 1982-02-10 | 1983-08-18 | 三洋電機株式会社 | Jack switching circuit |
JPS609343U (en) * | 1983-06-28 | 1985-01-22 | パイオニア株式会社 | Chuna's viewing system |
JPH0531494U (en) * | 1991-09-26 | 1993-04-23 | アイワ株式会社 | Speaker device |
JP2007208343A (en) * | 2006-01-30 | 2007-08-16 | Kyocera Corp | Communication apparatus, mobile phone, and earphone |
JP2013187900A (en) * | 2012-03-08 | 2013-09-19 | Kofukin Seimitsu Kogyo (Shenzhen) Yugenkoshi | Earphone jack drive circuit |
CN103533487A (en) * | 2013-09-27 | 2014-01-22 | 潍坊歌尔电子有限公司 | Wired earphone circuit with function of suppressing 217Hz noise interference |
Also Published As
Publication number | Publication date |
---|---|
CN104363547A (en) | 2015-02-18 |
KR101887322B1 (en) | 2018-09-06 |
JP6518764B2 (en) | 2019-05-22 |
CN104363547B (en) | 2017-09-26 |
WO2016086805A1 (en) | 2016-06-09 |
KR20170080638A (en) | 2017-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6518764B2 (en) | Audio processing circuit and wire control earphone for removing earphone insertion / removal noise | |
US9338570B2 (en) | Method and apparatus for an integrated headset switch with reduced crosstalk noise | |
US9699542B2 (en) | Headset amplification circuit with error voltage suppression | |
WO2012031481A1 (en) | Adaptive circuit of earphone interface | |
CN204206434U (en) | For eliminating audio frequency processing circuit and the line control earphone of headset plugging noise | |
CN102740181A (en) | Earphone interface circuit and electronic equipment | |
WO2017101170A1 (en) | Three-button earphone control box optimization circuit capable of switching android or apple system | |
CN103974171A (en) | Plosive cancelling circuit | |
KR101568301B1 (en) | Method and apparatus for improving audio channel cross talk in portable terminal | |
CN104581515B (en) | A kind of audio playing apparatus, method and mobile terminal | |
CN105120390A (en) | Headphone socket, headphone plug and electronic device | |
US20130259276A1 (en) | Earphone jack and earphone interface circuit and electronic device | |
CN207603866U (en) | A kind of double working modes bluetooth headset Dolby circuit and bluetooth headset | |
CN203968327U (en) | A kind of exempt from extract carry out low coverage dialogue earphone | |
KR20150107518A (en) | Electronic device having function for removing noise | |
CN208971820U (en) | Earphone insertion detection circuit, earphone isolation circuit and electronic equipment | |
KR20160033490A (en) | Accessory Apparatus of four Pole Audio Plug-Jack Connector Type and Method for Supplying Power thereof | |
CN106817644A (en) | A kind of mobile terminal and head circuit | |
CN105163238A (en) | Earphone capable of actively performing deep noise reduction | |
WO2019015053A1 (en) | Audio encoding-enabled in-ear earbud and earphone | |
CN208079324U (en) | A kind of headset connector | |
CN205179338U (en) | Headphone structure circuit of compatible multiple cell -phone system | |
CN206042342U (en) | Switching circuit of compatible earphone output of speaker output | |
GB2513629A (en) | Interconnecting Electronic Host Devices and Accessories | |
KR100615518B1 (en) | Apparatus for cutting high frequency input signal through earphone jack in mobile communication terminal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170720 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180717 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180724 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181023 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190402 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190422 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6518764 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |