JP2016517215A - マルチ位相分周器(multi−phasedivider)と位相ロックループとを有する局所発振器(lo)ジェネレータ - Google Patents
マルチ位相分周器(multi−phasedivider)と位相ロックループとを有する局所発振器(lo)ジェネレータ Download PDFInfo
- Publication number
- JP2016517215A JP2016517215A JP2016501309A JP2016501309A JP2016517215A JP 2016517215 A JP2016517215 A JP 2016517215A JP 2016501309 A JP2016501309 A JP 2016501309A JP 2016501309 A JP2016501309 A JP 2016501309A JP 2016517215 A JP2016517215 A JP 2016517215A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- divided
- divider
- frequency
- oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims description 23
- 230000005540 biological transmission Effects 0.000 claims description 15
- 238000004590 computer program Methods 0.000 claims description 2
- 238000013461 design Methods 0.000 abstract description 48
- 239000000872 buffer Substances 0.000 description 22
- 238000004891 communication Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 9
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 5
- 230000006870 function Effects 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 230000001413 cellular effect Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Transceivers (AREA)
Abstract
Description
[0001]本願は、参照によって本明細書に組み込まれている、2013年3月14日に出願した米国特許出願第13/828,879号の利益を主張するものである。
Claims (25)
- 制御信号を受け取り、前記制御信号によって決定される周波数を有する発振器信号を供給するように構成された発振器と、
前記発振器信号を受け取り、異なる位相の複数の分周された信号を生成するように構成された分周器と、
基準信号と前記複数の分周された信号の中の選択された分周された信号とを受け取り、前記発振器のための前記制御信号を生成するように構成された位相ロックループ(PLL)と
を備える装置。 - 前記分周器によって生成される前記複数の分周された信号は、90度、位相がずれている4つの分周された信号を備え、前記PLLは、前記4つの分周された信号の中の前記選択された分周された信号を受け取るように構成される、請求項1に記載の装置。
- 前記分周器は、90度、位相がずれている4つの分周された信号を供給する1/2同相−直角位相分周器を備える、請求項1に記載の装置。
- 前記分周器は、電源をオンにされる時に複数の可能な状態のうちの1つであり、前記分周器の前記複数の可能な状態は、前記分周器が電源をオンにされる時に前記選択された分周された信号の異なる位相に関連付けられる、請求項1に記載の装置。
- 前記複数の分周された信号のうちの少なくとも1つに基づいて生成される局所発振器(LO)信号を用いて入力無線周波数(RF)信号をダウンコンバートするように構成されたダウンコンバータ
をさらに備える、請求項1に記載の装置。 - 前記発振器信号を受け取り、第2の分周された信号を生成するように構成された第2の分周器、ここにおいて、前記PLLは、前記分周器からの前記選択された分周された信号または前記第2の分周器からの前記第2の分周された信号に基づいて前記制御信号を生成するように構成される、
をさらに備える、請求項1に記載の装置。 - 前記PLLは、
前記分周器からの前記選択された分周された信号と前記第2の分周器からの前記第2の分周された信号とを受け取り、前記選択された分周された信号または前記第2の分周された信号を供給するように構成されたマルチプレクサと、
前記基準信号と前記マルチプレクサからの前記選択された分周された信号または前記第2の分周された信号とを受け取り、前記制御信号を生成するのに使用される検出器出力信号を供給するように構成された位相−周波数検出器と
を備える、請求項6に記載の装置。 - 前記PLLは、
前記分周器からの前記選択された分周された信号と前記第2の分周器からの前記第2の分周された信号とを受け取り、前記選択された分周された信号または前記第2の分周された信号を供給するように構成されたマルチプレクサと、
前記マルチプレクサから前記選択された分周された信号または前記第2の分周された信号を受け取り、第3の分周された信号を供給するように構成された第3の分周器と、
前記基準信号と前記第3の分周された信号とを受け取り、前記制御信号を生成するのに使用される検出器出力信号を供給するように構成された位相−周波数検出器と
を備える、請求項6に記載の装置。 - 前記分周器は、不連続局所発振器(LO)信号を生成するために選択され、前記第2の分周器は、連続LO信号を生成するために選択される、請求項6に記載の装置。
- 前記分周器は、ダウンリンク受信のためのタイムインターバルの前に電源をオンにされ、アップリンク送信のためのタイムインターバルの少なくとも一部の間に電源をオフにされる、請求項1に記載の装置。
- 制御信号によって決定される周波数を有する発振器信号を生成することと、
異なる位相の複数の分周された信号を入手するために前記発振器信号を周波数において分周することと、
基準信号と前記複数の分周された信号の中の選択された分周された信号とに基づいて前記制御信号を生成することと
を備える方法。 - 前記発振器信号を前記分周することは、90度、位相がずれている4つの分周された信号を入手するために前記発振器信号を周波数において分周することを備え、前記選択された分周された信号は、前記4つの分周された信号のうちの1つである、請求項11に記載の方法。
- 前記複数の分周された信号のうちの少なくとも1つに基づいて局所発振器(LO)信号を生成することと、
前記LO信号を用いて入力無線周波数(RF)信号をダウンコンバートすることと
をさらに備える、請求項11に記載の方法。 - 前記発振器信号に基づいて第2の分周された信号を生成することと、
前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号を生成することと
をさらに備える、請求項11に記載の方法。 - 前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号を前記生成することは、
基準信号と前記選択された分周された信号または前記第2の分周された信号との間の位相誤差を検出することと、
前記検出された位相誤差に基づいて前記制御信号を生成することと
を備える、請求項14に記載の方法。 - 前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号を前記生成することは、
第3の分周された信号を入手するために前記選択された分周された信号または前記第2の分周された信号を周波数において分周することと、
基準信号と前記第3の分周された信号との間の位相誤差を検出することと、
前記検出された位相誤差に基づいて前記制御信号を生成することと
を備える、請求項14に記載の方法。 - 分周器を用いて前記複数の分周された信号を生成することと、
ダウンリンク受信のためのタイムインターバルの前に前記分周器の電源をオンにすることと、
アップリンク送信のためのタイムインターバルの少なくとも一部の間に前記分周器の電源をオフにすることと
をさらに備える、請求項11に記載の方法。 - 制御信号によって決定される周波数を有する発振器信号を生成するための手段と、
異なる位相の複数の分周された信号を入手するために前記発振器信号を周波数において分周するための手段と、
基準信号と前記複数の分周された信号の中の選択された分周された信号とに基づいて前記制御信号を生成するための手段と
を備える装置。 - 前記発振器信号を分周するための前記手段は、90度、位相がずれている4つの分周された信号を入手するために前記発振器信号を周波数において分周するための手段を備え、前記選択された分周された信号は、前記4つの分周された信号のうちの1つである、請求項18に記載の装置。
- 前記複数の分周された信号のうちの少なくとも1つに基づいて局所発振器(LO)信号を生成するための手段と、
前記LO信号を用いて入力無線周波数(RF)信号をダウンコンバートするための手段と
をさらに備える、請求項18に記載の装置。 - 前記発振器信号に基づいて第2の分周された信号を生成するための手段と、
前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号を生成するための手段と
をさらに備える、請求項18に記載の装置。 - 前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号の生成するための前記手段は、
基準信号と前記選択された分周された信号または前記第2の分周された信号との間の位相誤差を検出するための手段と、
前記検出された位相誤差に基づいて前記制御信号を生成するための手段と
を備える、請求項21に記載の装置。 - 前記選択された分周された信号または前記第2の分周された信号に基づいて前記制御信号を生成するための前記手段は、
第3の分周された信号を入手するために前記選択された分周された信号または前記第2の分周された信号を周波数において分周するための手段と、
基準信号と前記第3の分周された信号との間の位相誤差を検出するための手段と、
前記検出された位相誤差に基づいて前記制御信号を生成するための手段と
を備える、請求項21に記載の装置。 - ダウンリンク受信のためのタイムインターバルの前に前記発振器信号を分周するための前記手段の電源をオンにするための手段と、
アップリンク送信のためのタイムインターバルの少なくとも一部の間に前記発振器信号を分周するための前記手段の電源をオフにするための手段と
をさらに備える、請求項18に記載の装置。 - 少なくとも1つのプロセッサに、制御信号によって決定される周波数を有する発振器信号の生成を指示させるコードと、
前記少なくとも1つのプロセッサに、前記発振器信号に基づく異なる位相の複数の分周された信号の生成を指示させるコードと、
前記少なくとも1つのプロセッサに、基準信号と前記複数の分周された信号の中の選択された分周された信号とに基づく前記制御信号の生成を指示させるコードと
を備える非一時的コンピュータ可読媒体
を備えるコンピュータプログラム製品。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/828,879 US9276622B2 (en) | 2013-03-14 | 2013-03-14 | Local oscillator (LO) generator with multi-phase divider and phase locked loop |
US13/828,879 | 2013-03-14 | ||
PCT/US2014/023667 WO2014150575A1 (en) | 2013-03-14 | 2014-03-11 | Local oscillator (lo) generator with multi-phase divider and phase locked loop |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016517215A true JP2016517215A (ja) | 2016-06-09 |
JP2016517215A5 JP2016517215A5 (ja) | 2017-03-23 |
JP6437518B2 JP6437518B2 (ja) | 2018-12-12 |
Family
ID=50434294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016501309A Expired - Fee Related JP6437518B2 (ja) | 2013-03-14 | 2014-03-11 | マルチ位相分周器(multi−phasedivider)と位相ロックループとを有する局所発振器(lo)ジェネレータ |
Country Status (6)
Country | Link |
---|---|
US (1) | US9276622B2 (ja) |
EP (1) | EP2974028A1 (ja) |
JP (1) | JP6437518B2 (ja) |
KR (1) | KR20150128954A (ja) |
CN (1) | CN105191142B (ja) |
WO (1) | WO2014150575A1 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015053668A1 (en) * | 2013-10-09 | 2015-04-16 | Telefonaktiebolaget L M Ericsson (Publ) | Method and apparatus for preventing transmitter leakage |
KR102222622B1 (ko) * | 2014-12-19 | 2021-03-05 | 에스케이하이닉스 주식회사 | 지연 고정 루프 회로 |
US10986658B2 (en) * | 2015-08-14 | 2021-04-20 | Lenovo Innovations Limited (Hong Kong) | Uplink/downlink scheduling in a wireless communication system |
US10152879B2 (en) * | 2015-11-10 | 2018-12-11 | Industrial Technology Research Institute | Method, apparatus, and system for monitoring manufacturing equipment |
CN106788407B (zh) * | 2016-12-05 | 2018-10-19 | 清华大学 | 一种支持多协议的锁相环 |
CN108880533A (zh) * | 2017-05-08 | 2018-11-23 | 晨星半导体股份有限公司 | 相位校准方法及相关的锁相回路电路 |
EP3477864B1 (en) * | 2017-10-31 | 2020-07-08 | Nxp B.V. | Apparatus comprising a phase-locked loop |
US10291242B1 (en) * | 2018-05-30 | 2019-05-14 | Qualcomm Incorporated | Local oscillator (LO) phase continuity |
KR102618561B1 (ko) * | 2018-07-16 | 2023-12-27 | 삼성전자주식회사 | 로컬 오실레이터를 포함하는 rf 집적 회로 및 그 동작 방법 |
KR20200068312A (ko) * | 2018-12-05 | 2020-06-15 | 에스케이하이닉스 주식회사 | 위상 고정 루프 |
CN113632395B (zh) * | 2019-03-29 | 2023-05-12 | 华为技术有限公司 | 一种信号处理装置及信号处理方法 |
US11264995B1 (en) | 2020-10-26 | 2022-03-01 | Qualcomm Incorporated | System and method for maintaining local oscillator (LO) phase continuity |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0758635A (ja) * | 1993-08-18 | 1995-03-03 | Kanebo Ltd | 周波数シンセサイザ |
JP2001086024A (ja) * | 1999-09-10 | 2001-03-30 | Matsushita Electric Ind Co Ltd | 無線回路及び無線通信装置 |
JP2005136830A (ja) * | 2003-10-31 | 2005-05-26 | Sharp Corp | 周波数変換回路、無線周波受信機、および無線周波トランシーバ |
JP2007006492A (ja) * | 2005-06-21 | 2007-01-11 | Samsung Electronics Co Ltd | 位相同期ループ回路及び位相同期方法 |
JP2007116247A (ja) * | 2005-10-18 | 2007-05-10 | Sharp Corp | 直交信号発生回路並びにそれを備えた受信チューナおよび通信機器 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5014061A (en) | 1989-04-24 | 1991-05-07 | Technology Research International | Adaptive multifrequency signal combining system |
JPH0774671A (ja) | 1993-09-03 | 1995-03-17 | Alps Electric Co Ltd | 送受信機の発振回路及びpllic |
US5761615A (en) * | 1995-05-31 | 1998-06-02 | Motorola, Inc. | Wide band zero if quadrature demodulator using a intermediate frequency and a single local oscillator |
US6005443A (en) * | 1998-03-19 | 1999-12-21 | Conexant Systems, Inc. | Phase locked loop frequency synthesizer for multi-band application |
US6084481A (en) | 1999-04-26 | 2000-07-04 | Hewlett-Packard Company | Phase locking method and apparatus using switched drive signal |
US20030203722A1 (en) | 2002-04-30 | 2003-10-30 | Karlquist Richard K. | Method of reducing power consumption in a radio receiver |
US7132864B1 (en) | 2003-12-22 | 2006-11-07 | Lattice Semiconductor Corporation | Method for configuring multiple-output phase-locked loop frequency synthesizer |
KR100689832B1 (ko) | 2005-06-21 | 2007-03-08 | 삼성전자주식회사 | 위상 동기 루프 및 방법 |
US7848474B2 (en) | 2007-07-09 | 2010-12-07 | Cortina Systems, Inc. | Signal timing phase selection and timing acquisition apparatus and techniques |
US7616064B2 (en) | 2008-02-28 | 2009-11-10 | Noshir Dubash | Digital synthesizer for low power location receivers |
US8744380B2 (en) * | 2011-03-17 | 2014-06-03 | Harris Corporation | Unified frequency synthesizer for direct conversion receiver or transmitter |
-
2013
- 2013-03-14 US US13/828,879 patent/US9276622B2/en active Active
-
2014
- 2014-03-11 EP EP14715181.5A patent/EP2974028A1/en not_active Withdrawn
- 2014-03-11 WO PCT/US2014/023667 patent/WO2014150575A1/en active Application Filing
- 2014-03-11 KR KR1020157028571A patent/KR20150128954A/ko not_active Application Discontinuation
- 2014-03-11 CN CN201480012312.2A patent/CN105191142B/zh not_active Expired - Fee Related
- 2014-03-11 JP JP2016501309A patent/JP6437518B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0758635A (ja) * | 1993-08-18 | 1995-03-03 | Kanebo Ltd | 周波数シンセサイザ |
JP2001086024A (ja) * | 1999-09-10 | 2001-03-30 | Matsushita Electric Ind Co Ltd | 無線回路及び無線通信装置 |
JP2005136830A (ja) * | 2003-10-31 | 2005-05-26 | Sharp Corp | 周波数変換回路、無線周波受信機、および無線周波トランシーバ |
JP2007006492A (ja) * | 2005-06-21 | 2007-01-11 | Samsung Electronics Co Ltd | 位相同期ループ回路及び位相同期方法 |
JP2007116247A (ja) * | 2005-10-18 | 2007-05-10 | Sharp Corp | 直交信号発生回路並びにそれを備えた受信チューナおよび通信機器 |
Also Published As
Publication number | Publication date |
---|---|
US9276622B2 (en) | 2016-03-01 |
EP2974028A1 (en) | 2016-01-20 |
KR20150128954A (ko) | 2015-11-18 |
WO2014150575A1 (en) | 2014-09-25 |
US20140273904A1 (en) | 2014-09-18 |
CN105191142A (zh) | 2015-12-23 |
JP6437518B2 (ja) | 2018-12-12 |
CN105191142B (zh) | 2018-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6437518B2 (ja) | マルチ位相分周器(multi−phasedivider)と位相ロックループとを有する局所発振器(lo)ジェネレータ | |
KR102219763B1 (ko) | 불연속 방식으로 동작하는 로컬 발진기 생성기에 대한 위상 검출 및 정정 | |
US9143085B2 (en) | Frequency synthesizer architecture in a time-division duplex mode for a wireless device | |
KR101877915B1 (ko) | 공급 전압에 대해 제어되는 감도를 갖는 링 오실레이터 아키텍처 | |
US11264995B1 (en) | System and method for maintaining local oscillator (LO) phase continuity | |
CN107005230B (zh) | 用于从单端晶体振荡器生成四倍参考时钟的装置和方法 | |
US8363703B2 (en) | System and method for phase detection | |
US9379749B2 (en) | VCO-coupling mitigation in a multiple-carrier, carrier aggregation receiver | |
US20160099729A1 (en) | Apparatus and method for quadrupling frequency of reference clock | |
KR20170009871A (ko) | 재구성가능한 주파수 디바이더 | |
US11984900B2 (en) | Tuning voltage tracker for receive/transmit phase-locked loop (PLL) fast switching | |
US20240097689A1 (en) | Synchronizing multiple phase-locked loop circuits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170214 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170214 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180312 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180410 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180524 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181016 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181114 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6437518 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |