JP2016178369A - データ送信制御装置、データ送信制御方法、及び、プログラム - Google Patents
データ送信制御装置、データ送信制御方法、及び、プログラム Download PDFInfo
- Publication number
- JP2016178369A JP2016178369A JP2015055159A JP2015055159A JP2016178369A JP 2016178369 A JP2016178369 A JP 2016178369A JP 2015055159 A JP2015055159 A JP 2015055159A JP 2015055159 A JP2015055159 A JP 2015055159A JP 2016178369 A JP2016178369 A JP 2016178369A
- Authority
- JP
- Japan
- Prior art keywords
- data
- transmission
- amount
- memory
- untransmitted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
Abstract
【解決手段】データ送信制御装置(制御部14)は、送信用データの送信を制御するための構成として、加算制御部141と、減算制御部142と、計数部143と、送信許否判別部144と、を備える。加算制御部141は、送信用データのデータ量を加算するよう要求する。減算制御部142は、送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を減算するよう要求する。計数部143は、これらの要求に基づいてデータ受信用メモリの記憶データ量(推定値)を計数する。送信許否判別部144は、計数された記憶データ量がデータ受信用メモリの記憶容量を超えた場合に未送信の送信用データの送信を許可しない旨をデータ送信装置に通知する。
【選択図】図2
Description
データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部と、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部と、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部と、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部と、
を備えることを特徴とする。
送信用データのデータ量を受け付ける受付ステップと、
前記送信用データのデータ送信先から読み出される被読出データのデータ量を取得する取得ステップと、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ送信先に記憶させた場合における前記データ送信先の記憶データ量を計数する計数ステップと、
前記記憶データ量と前記データ送信先の記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ送信先に送信しないように制御する判別制御ステップと、
を備えることを特徴とする。
コンピュータを、
データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部、
として機能させることを特徴とする。
データ送信先における記憶容量の逼迫をデータ送信元に知らせるために行われるPAUSEフレームの通知は通信回線の混雑を引き起こし、その結果としてデータ送信元によるデータ送信が遅延する。この点に関し、本実施形態に係るデータ送信制御装置は、データ送信先のメモリにデータがどの程度滞留しているかをデータ送信元に推定させるので、データ送信元によるデータ送信を制御するにあたりPAUSEフレームの通知を必要としない。従って、本実施形態に係るデータ送信制御装置は、メモリのオーバーフローを抑制しつつ、PAUSEフレームの通知に起因するデータ送信の遅延を抑制できる。以下、このデータ送信制御装置及びこのデータ送信制御装置を構成要素に含むデータ送信装置のハードウェア構成を、図1、2を参照して説明する。
制御部14は、データ書込制御部12から送信用データのデータ量を受け付けると、データ送信制御処理を開始する。
図4は、送信システムから送信されたデータを受信システムが受信したことにより、システム間でフロー制御が発生した場合を示している。従来の方法におけるフロー制御は受信システム側が主導して行う。受信システムは、データ受信用バッファメモリのデータ滞留量を監視し、データの受信によりデータ滞留量が一定の値を超えた場合には送信システムに対してPAUSEフレームを送信する。送信システムは、PAUSEフレームを受信した場合にはデータ送信経路へのデータ送出を停止することにより、データ受信用バッファメモリのオーバーフローを回避する。
これに対して、本実施形態に係るデータ送信制御装置(制御部14)は、PAUSEフレームの送出を必要としないため、C1〜4の合計であるタイムラグは発生しない。そのため、上記タイムラグの間に送信されるデータを考慮して記憶容量が十分に大きいデータ受信用バッファメモリを採用する必要がない。従って、データ受信用バッファメモリの記憶容量の削減が図れる。
続いて、図5に示すようにデータ送信経路が冗長化されたデータ送受信システムに本発明を適用した例を説明する。なお、以下の説明において、実施形態1と共通する構成要素等については、同一の符号を付し、その説明を省略する。
制御部14は、データ書込制御部12から送信用データのデータ量を受け付けると、データ送信制御処理を開始する。
以上、本発明の実施形態について説明したが、上記実施形態は一例であり、本発明の適用範囲はこれに限られない。即ち、本発明の実施形態は種々の応用が可能であり、あらゆる実施の形態が本発明の範囲に含まれる。
データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部と、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部と、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部と、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部と、
を備えることを特徴とするデータ送信制御装置。
前記計数部は、送信を許可しないと判別された場合には予め定められた待ち時間が経過したか否かを判別し、前記待ち時間が経過したと判別した場合には前記データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、前記待ち時間経過後に計数された前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可すると判別した場合には前記データ送信用メモリが記憶する未送信の前記送信用データを前記データ受信用メモリに送信するように前記データ送信装置を制御する、
ことを特徴とする付記1に記載のデータ送信制御装置。
前記取得部は、複数の前記データ受信用メモリの各々について前記被読出データのデータ量を取得し、
前記計数部は、前記送信用データのデータ量と複数の前記被読出データのデータ量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データを当該データ受信用メモリに記憶させた場合における当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、いずれか1つの前記データ受信用メモリについて送信を許可すると判別した場合には当該データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御する、
ことを特徴とする付記1に記載のデータ送信制御装置。
前記取得部は、複数の前記データ受信用メモリの各々について前記被読出データのデータ量を取得し、
前記計数部は、前記送信用データのデータ量と複数の前記被読出データのデータ量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データを当該データ受信用メモリに記憶させた場合における当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、少なくとも1つの前記データ受信用メモリについて送信を許可すると判別した場合には、送信を許可すると判別された前記データ受信用メモリのうちの所定条件を満たすいずれかの前記データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御する、
ことを特徴とする付記1に記載のデータ送信制御装置。
前記判別制御部は、送信を許可すると判別された前記データ受信用メモリのうちの空き容量が最大である前記データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御することを特徴とする付記4に記載のデータ送信制御装置。
前記計数部は、全ての前記データ受信用メモリについて送信を許可しないと判別された場合には予め定められた待ち時間が経過したか否かを判別し、前記待ち時間が経過したと判別した場合には前記データ受信用メモリごとに当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、前記待ち時間経過後に計数された各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、判別結果に基づいて前記データ送信装置を制御する、
ことを特徴とする付記3乃至5のいずれかに記載のデータ送信制御装置。
前記判別制御部は、前記記憶データ量が前記データ受信用メモリの記憶容量を超えた場合に送信を許可しないと判別することを特徴とする付記1乃至6のいずれかに記載のデータ送信制御装置。
送信用データのデータ量を受け付ける受付ステップと、
前記送信用データのデータ送信先から読み出される被読出データのデータ量を取得する取得ステップと、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ送信先に記憶させた場合における前記データ送信先の記憶データ量を計数する計数ステップと、
前記記憶データ量と前記データ送信先の記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ送信先に送信しないように制御する判別制御ステップと、
を備えることを特徴とするデータ送信制御方法。
コンピュータを、
データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部、
として機能させることを特徴とするプログラム。
2 データ受信装置
11、11−1〜N データ送信用バッファメモリ
12 データ書込制御部
13 データ読出制御部
14 制御部
15 データベース
21、21−1〜N データ受信用バッファメモリ
22 データ書込制御部
23 データ読出制御部
24 多重部
141 加算制御部
142 減算制御部
143 計数部
144 送信許否判別部
Claims (9)
- データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部と、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部と、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部と、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部と、
を備えることを特徴とするデータ送信制御装置。 - 前記計数部は、送信を許可しないと判別された場合には予め定められた待ち時間が経過したか否かを判別し、前記待ち時間が経過したと判別した場合には前記データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、前記待ち時間経過後に計数された前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可すると判別した場合には前記データ送信用メモリが記憶する未送信の前記送信用データを前記データ受信用メモリに送信するように前記データ送信装置を制御する、
ことを特徴とする請求項1に記載のデータ送信制御装置。 - 前記取得部は、複数の前記データ受信用メモリの各々について前記被読出データのデータ量を取得し、
前記計数部は、前記送信用データのデータ量と複数の前記被読出データのデータ量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データを当該データ受信用メモリに記憶させた場合における当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、いずれか1つの前記データ受信用メモリについて送信を許可すると判別した場合には当該データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御する、
ことを特徴とする請求項1に記載のデータ送信制御装置。 - 前記取得部は、複数の前記データ受信用メモリの各々について前記被読出データのデータ量を取得し、
前記計数部は、前記送信用データのデータ量と複数の前記被読出データのデータ量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データを当該データ受信用メモリに記憶させた場合における当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、少なくとも1つの前記データ受信用メモリについて送信を許可すると判別した場合には、送信を許可すると判別された前記データ受信用メモリのうちの所定条件を満たすいずれかの前記データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御する、
ことを特徴とする請求項1に記載のデータ送信制御装置。 - 前記判別制御部は、送信を許可すると判別された前記データ受信用メモリのうちの空き容量が最大である前記データ受信用メモリに当該データ受信用メモリ専用のデータ送信経路を介して未送信の前記送信用データを送信するように前記データ送信装置を制御することを特徴とする請求項4に記載のデータ送信制御装置。
- 前記計数部は、全ての前記データ受信用メモリについて送信を許可しないと判別された場合には予め定められた待ち時間が経過したか否かを判別し、前記待ち時間が経過したと判別した場合には前記データ受信用メモリごとに当該データ受信用メモリの記憶データ量を計数し、
前記判別制御部は、前記待ち時間経過後に計数された各前記データ受信用メモリの前記記憶データ量と前記記憶容量とに基づいて、前記データ受信用メモリごとに未送信の前記送信用データの送信許否を判別し、判別結果に基づいて前記データ送信装置を制御する、
ことを特徴とする請求項3乃至5のいずれか一項に記載のデータ送信制御装置。 - 前記判別制御部は、前記記憶データ量が前記データ受信用メモリの記憶容量を超えた場合に送信を許可しないと判別することを特徴とする請求項1乃至6のいずれか一項に記載のデータ送信制御装置。
- 送信用データのデータ量を受け付ける受付ステップと、
前記送信用データのデータ送信先から読み出される被読出データのデータ量を取得する取得ステップと、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ送信先に記憶させた場合における前記データ送信先の記憶データ量を計数する計数ステップと、
前記記憶データ量と前記データ送信先の記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ送信先に送信しないように制御する判別制御ステップと、
を備えることを特徴とするデータ送信制御方法。 - コンピュータを、
データ送信装置が備えるデータ送信用メモリに書き込まれる送信用データのデータ量を受け付ける受付部、
前記送信用データの送信先であるデータ受信用メモリから読み出される被読出データのデータ量を取得する取得部、
前記送信用データのデータ量と前記被読出データのデータ量とに基づいて、未送信の前記送信用データを前記データ受信用メモリに記憶させた場合における前記データ受信用メモリの記憶データ量を計数する計数部、
前記記憶データ量と前記データ受信用メモリの記憶容量とに基づいて、未送信の前記送信用データの送信許否を判別し、送信を許可しないと判別した場合には未送信の前記送信用データを前記データ受信用メモリに送信しないように前記データ送信装置を制御する判別制御部、
として機能させることを特徴とするプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015055159A JP6502134B2 (ja) | 2015-03-18 | 2015-03-18 | データ送信制御装置、データ送信制御方法、及び、プログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015055159A JP6502134B2 (ja) | 2015-03-18 | 2015-03-18 | データ送信制御装置、データ送信制御方法、及び、プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016178369A true JP2016178369A (ja) | 2016-10-06 |
JP6502134B2 JP6502134B2 (ja) | 2019-04-17 |
Family
ID=57070480
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015055159A Active JP6502134B2 (ja) | 2015-03-18 | 2015-03-18 | データ送信制御装置、データ送信制御方法、及び、プログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6502134B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021068101A (ja) * | 2019-10-21 | 2021-04-30 | 日本電気株式会社 | 情報処理システム、情報処理装置、制御方法およびプログラム |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5859665A (ja) * | 1981-10-05 | 1983-04-08 | Mitsubishi Electric Corp | 書画伝送装置 |
JPS62176372A (ja) * | 1986-01-30 | 1987-08-03 | Matsushita Electric Ind Co Ltd | 伝送制御装置 |
JPH04177972A (ja) * | 1990-11-09 | 1992-06-25 | Fujitsu Ltd | ファクシミリ通信方式 |
JPH05276344A (ja) * | 1992-03-30 | 1993-10-22 | Hitachi Ltd | ファクシミリ装置 |
US7581019B1 (en) * | 2002-06-05 | 2009-08-25 | Israel Amir | Active client buffer management method, system, and apparatus |
-
2015
- 2015-03-18 JP JP2015055159A patent/JP6502134B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5859665A (ja) * | 1981-10-05 | 1983-04-08 | Mitsubishi Electric Corp | 書画伝送装置 |
JPS62176372A (ja) * | 1986-01-30 | 1987-08-03 | Matsushita Electric Ind Co Ltd | 伝送制御装置 |
JPH04177972A (ja) * | 1990-11-09 | 1992-06-25 | Fujitsu Ltd | ファクシミリ通信方式 |
JPH05276344A (ja) * | 1992-03-30 | 1993-10-22 | Hitachi Ltd | ファクシミリ装置 |
US7581019B1 (en) * | 2002-06-05 | 2009-08-25 | Israel Amir | Active client buffer management method, system, and apparatus |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021068101A (ja) * | 2019-10-21 | 2021-04-30 | 日本電気株式会社 | 情報処理システム、情報処理装置、制御方法およびプログラム |
Also Published As
Publication number | Publication date |
---|---|
JP6502134B2 (ja) | 2019-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3544247B1 (en) | Transfer control device, transfer control method and computer-readable medium | |
US9813529B2 (en) | Effective circuits in packet-switched networks | |
US10193831B2 (en) | Device and method for packet processing with memories having different latencies | |
CN106708607B (zh) | 消息队列的拥塞控制方法和装置 | |
JP7231749B2 (ja) | パケットスケジューリング方法、スケジューラ、ネットワーク装置及びネットワークシステム | |
KR100875739B1 (ko) | Ip 네트워크 시스템에서의 패킷 버퍼 관리 장치 및 방법 | |
EP4175232A1 (en) | Congestion control method and device | |
US11916790B2 (en) | Congestion control measures in multi-host network adapter | |
US9154441B2 (en) | Adaptive buffer allocation management | |
US20220255873A1 (en) | Data transmission method and apparatus | |
CN113300975A (zh) | 网络设备的控制方法、网络传输的方法、装置及设备 | |
RU2641250C2 (ru) | Устройство и способ управления очередью | |
US20220321478A1 (en) | Management of port congestion | |
CN112838992B (zh) | 报文调度方法及网络设备 | |
JP7241194B2 (ja) | メモリ管理方法及び装置 | |
US9548929B2 (en) | Frame transfer apparatus and frame transfer method | |
US10594631B1 (en) | Methods and apparatus for memory resource management in a network device | |
CN117793583A (zh) | 报文转发方法、装置、电子设备及计算机可读存储介质 | |
US9537799B2 (en) | Phase-based packet prioritization | |
JP6502134B2 (ja) | データ送信制御装置、データ送信制御方法、及び、プログラム | |
CN109995667A (zh) | 传输报文的方法和发送设备 | |
CN106534231B (zh) | 一种网络资源的使用限额的控制方法、装置及系统 | |
CN114401235B (zh) | 一种队列管理中重载处理方法、系统、介质、设备及应用 | |
CN113542152A (zh) | 网络设备中处理报文的方法和相关设备 | |
US20160055118A1 (en) | Packet buffer with dynamic bypass |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20170710 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20170919 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20170920 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180115 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20181119 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181225 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190320 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6502134 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |