JP2015500616A5 - - Google Patents

Download PDF

Info

Publication number
JP2015500616A5
JP2015500616A5 JP2014547434A JP2014547434A JP2015500616A5 JP 2015500616 A5 JP2015500616 A5 JP 2015500616A5 JP 2014547434 A JP2014547434 A JP 2014547434A JP 2014547434 A JP2014547434 A JP 2014547434A JP 2015500616 A5 JP2015500616 A5 JP 2015500616A5
Authority
JP
Japan
Prior art keywords
output
input
channel
impulsive noise
inputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014547434A
Other languages
English (en)
Other versions
JP2015500616A (ja
Filing date
Publication date
Priority claimed from RU2011150834/08A external-priority patent/RU2491570C1/ru
Application filed filed Critical
Publication of JP2015500616A publication Critical patent/JP2015500616A/ja
Publication of JP2015500616A5 publication Critical patent/JP2015500616A5/ja
Pending legal-status Critical Current

Links

Claims (22)

  1. 直交インパルス性ノイズを除去する装置であって、
    所定の同相信号及び第1のインパルス性ノイズを含む入力同相信号を受信し、
    フィルタリングされた入力同相信号を生成するように、構成された第1のローパスフィルタと、
    所定の直交信号及び第2のインパルス性ノイズを含む入力直交信号を受信し、フィルタリングされた入力直交信号を生成するように、構成された第2のローパスフィルタと、
    前記フィルタリングされた同相信号を受信し、
    前記フィルタリングされた直交信号を受信し、
    前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号に基づき、前記第1のインパルス性ノイズ及び前記第2のインパルス性ノイズと時間同期する制御信号を生成するように、構成されたノイズ検出部と、
    前記フィルタリングされた同相信号を受信し、
    前記制御信号を受信し、
    前記制御信号に基づき、前記フィルタリングされた同相信号から前記第1のインパルス性ノイズを除去して前記所定の同相信号を出力するように、構成された第1のチャネルインパルス性ノイズ除去装置と、
    前記フィルタリングされた直交信号を受信し、
    前記制御信号を受信し、
    前記制御信号に基づき、前記フィルタリングされた直交信号から前記第1のインパルス性ノイズを除去して前記所定の直交信号を出力するように、構成された第2のチャネルインパルス性ノイズ除去装置と、を備える、直交インパルス性ノイズを除去する装置。
  2. 前記ノイズ検出部から受信した前記制御信号の一部に代えて、インパルス性干渉を0次補間器に置き換えた信号から得た機能を用いるように構成された制御インパルス発生装置を更に備える、請求項1に記載の装置。
  3. 前記制御インパルス発生装置は、平滑化フィルタと、リレー回路と、を備え
    前記制御インパルス発生装置への入力は、前記平滑化フィルタへの入力であり、前記平滑化フィルタからの出力は、前記リレー回路への入力であり、前記リレー回路からの出力は、前記制御インパルス発生装置からの前記出力である、請求項2に記載の装置。
  4. 前記制御インパルス発生装置は、平滑化フィルタと、リレー回路と、を備え
    前記制御インパルス発生装置への入力は、前記平滑化フィルタへの入力であり、
    前記平滑化フィルタからの出力は、前記リレー回路への入力であり、
    前記リレー回路からの出力は、前記制御インパルス発生装置からの前記出力である、請求項2に記載の装置。
  5. 前記第1のチャネルインパルス性ノイズ除去装置及び前記第2のチャネルインパルス性ノイズ除去装置のそれぞれは、
    第1の遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記第1の遅延回路への前記少なくとも1つの入力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれへの前記入力であり、前記第1の遅延回路からの前記少なくとも1つの出力が、前記第2の遅延回路及び前記被制御補間器のそれぞれへの入力である、第1の遅延回路と、
    第2の遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記第2の遅延回路への前記少なくとも1つの入力が、前記第1の遅延回路からの出力であり、前記第2の遅延回路からの前記少なくとも1つの出力が、前記スイッチへの入力である、第2の遅延回路と、
    被制御補間器であって、複数の入力及び少なくとも1つの出力を有し、前記被制御補間器への前記複数の入力の前記少なくとも1つが、前記第1の遅延回路からの出力であり、前記被制御補間器への前記複数の入力の前記少なくとも他の1つが、前記ノイズ検出部からの入力であり、前記被制御補間器からの前記少なくとも1つの出力が、前記平滑化フィルタへの入力である、被制御補間器と、
    平滑化フィルタであって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記平滑化フィルタへの前記少なくとも1つの入力が、前記被制御補間器からの前記出力であり、前記平滑化フィルタからの前記少なくとも1つの出力が、前記スイッチへの入力である、平滑化フィルタと、
    スイッチであって、複数の入力及び少なくとも1つの出力を有し、前記スイッチへの前記複数の入力の第1が、前記第2の遅延回路からの出力であり、前記スイッチへの前記複数の入力の第2が、前記平滑化フィルタからの出力であり、前記スイッチへの前記複数の入力の第3が、前記制御インパルス発生装置からの出力であり、前記スイッチからの前記少なくとも1つの出力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれからの出力である、スイッチと、を備える、請求項1に記載の装置。
  6. 前記被制御補間器は、サンプルホールド部及びスイッチを有し、前記サンプルホールド部は、複数の入力及び少なくとも1つの出力を有し、前記サンプルホールド部への前記複数の入力の少なくとも1つは、前記被制御補間器への第1の入力であり、前記サンプルホールド部への前記複数の入力の少なくとも他の1つは、前記被制御補間器への第2の入力であり、前記サンプルホールド部からの前記少なくとも1つの出力は、前記スイッチへの第1の入力であり、前記スイッチは、複数の入力及び少なくとも1つの出力を有し、前記スイッチへの前記複数の入力の第1は、前記サンプルホールド部の前記少なくとも1つの出力であり、前記スイッチへの前記複数の入力の第2は、前記被制御補間器への前記第1の入力であり、前記スイッチへの前記複数の入力の第3は、前記被制御補間器への前記第2の入力である、請求項5に記載の装置。
  7. 前記ノイズ検出部は、
    閾値生成部と、
    論理ブロックと、
    第1のチャネル及び第2のチャネルであって、前記第1のチャネル及び前記第2のチャネルのそれぞれが、係数算出部、コンパレータ、及びインパルス発生装置を備え、前記第1のチャネル及び前記第2のチャネルのそれぞれが、前記論理ブロックに接続され、前記閾値生成部の出力が、前記第1のチャネル及び前記第2のチャネルの各コンパレータへの少なくとも1つの入力である、第1のチャネル及び第2のチャネルと、を備える、請求項1に記載の装置。
  8. 前記第1のチャネル及び前記第2のチャネルのそれぞれの前記インパルス発生装置は、バックエッジ発生装置と、遅延部と、第1の論理ブロックと、第2の論理ブロックと、トリガと、を備え、前記インパルス発生装置への前記入力は、前記バックエッジ発生装置、前記第1の論理ブロック、及び前記トリガへの少なくとも1つの入力であり、前記バックエッジ発生装置からの出力は、前記遅延部への入力であり、前記遅延部からの出力は、前記第2の論理ブロックへの第1の入力であり、前記第2の論理ブロックからの出力は前記トリガへの入力であり、前記トリガからの前記出力は、前記第1のチャネル及び前記第2のチャネルのそれぞれの前記インパルス発生装置からの前記出力であり、前記第1の論理ブロックからの出力は、前記第2の論理ブロックへの第2の入力である、請求項7に記載の装置。
  9. 前記遅延部は、
    複数のトリガと、
    複数の論理ブロックと、
    バックエッジ発生装置と、
    複数のフロントエッジ発生装置と、
    複数の遅延回路と、を備え、前記遅延部への前記入力は、前記複数のトリガへの入力であり、前記複数のトリガの第1からの出力は、(i)前記複数の論理ブロックの第1及び(ii)前記複数のフロントエッジ発生装置の第1を介した前記複数の遅延回路の第1への入力であり、前記複数の遅延回路の前記第1からの出力は、前記複数のトリガの前記第1への第2の入力であり、
    前記複数のトリガの第2からの出力は、(i)前記複数の論理ブロックの前記第1及び(ii)順次に接続された前記複数のフロントエッジ発生装置の第2及び前記複数の遅延回路の第2を介した前記複数の論理ブロックの前記第2への入力であり、前記複数の論理ブロックの前記第2は、前記複数のフロントエッジ発生装置の前記第1からの第2の入力を有し、前記複数の論理ブロックの前記第2からの出力は、前記複数のトリガの前記第2への入力であり、前記複数の論理ブロックの前記第1からの出力は、前記バックエッジ発生装置への入力であり、前記バックエッジ発生装置からの前記出力は、前記遅延部からの前記出力である、請求項8に記載の装置。
  10. 前記複数のフロントエッジ発生装置のそれぞれは、
    遅延回路と、
    複数の論理部と、を備え、前記フロントエッジ発生装置への前記入力は、前記遅延回路及び前記複数の論理部のそれぞれへの入力であり、前記遅延回路からの出力は、前記複数の論理部の第1への入力であり、前記複数の論理部の前記第1からの出力は、前記複数の論理部の前記第2への入力であり、前記複数の論理部の前記第2からの出力は、前記複数のフロントエッジ発生装置のそれぞれからの前記出力である、請求項9に記載の装置。
  11. 前記複数のバックエッジ発生装置のそれぞれは、
    遅延回路と、
    複数の論理部と、を備え、前記複数のバックエッジ発生装置のそれぞれへの前記入力は、(i)前記遅延回路への入力及び(ii)前記複数の論理部の第1への前記複数の入力の第1であり、前記遅延回路からの出力は、前記複数の論理部の前記第1への前記複数の入力の第2であり、前記複数の論理部の前記第1からの出力は、前記複数の論理部の前記第2への前記複数の入力の第1であり、前記遅延回路からの前記出力は、前記複数の論理部の前記第2への前記複数の入力の第2であり、前記複数の論理部の前記第2からの出力は、前記複数のバックエッジ発生装置のそれぞれからの前記出力である、請求項9に記載の装置。
  12. 直交インパルス性ノイズを除去する装置であって、
    所定の同相信号及び第1のインパルス性ノイズを含む入力同相信号を受信し、
    フィルタリングされた入力同相信号を生成するように、構成された第1のローパスフィルタと、
    所定の直交信号及び第2のインパルス性ノイズを含む入力直交信号を受信し、フィルタリングされた入力直交信号を生成するように、構成された第2のローパスフィルタと、
    前記フィルタリングされた同相信号を受信し、
    前記フィルタリングされた直交信号を受信し、
    前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号に基づき、制御信号を生成するように、構成されたノイズ検出部と、
    前記フィルタリングされた同相信号を受信し、
    前記制御信号を受信し、
    前記制御信号に基づき、前記フィルタリングされた同相信号から前記第1のインパルス性ノイズを除去して前記所定の同相信号を出力するように、構成された第1のチャネルインパルス性ノイズ除去装置と、
    前記フィルタリングされた直交信号を受信し、
    前記制御信号を受信し、
    前記制御信号に基づき、前記フィルタリングされた直交信号から前記第1のインパルス性ノイズを除去して前記所定の直交信号を出力するように、構成された第2のチャネルインパルス性ノイズ除去装置と、を備え、
    前記第1のチャネルインパルス性ノイズ除去装置及び前記第2のチャネルインパルス性ノイズ除去装置のそれぞれは、
    遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記遅延回路への前記少なくとも1つの入力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれへの前記入力である、遅延回路と、
    被制御補間器であって、複数の入力及び少なくとも1つの出力を有し、前記被制御補間器への前記複数の入力の少なくとも1つが、前記遅延回路からの前記少なくとも1つの出力であり、前記被制御補間器への前記複数の入力の少なくとも他の1つが、少なくとも1つの他のソースからの出力であり、前記被制御補間器からの前記少なくとも1つの出力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれからの前記出力である、被制御補間器と、を備える、直交インパルス性ノイズを除去する装置。
  13. 直交インパルス性ノイズを除去する方法であって、
    第1のローパスフィルタが、所定の同相信号及び第1のインパルス性ノイズを有する入力同相信号を受信する工程と、
    前記第1のローパスフィルタが、フィルタリングされた入力同相信号を生成する工程と、
    第2のローパスフィルタが、所定の直交信号及び第2のインパルス性ノイズを有する入力直交信号を受信する工程と、
    前記第2のローパスフィルタが、フィルタリングされた入力直交信号を生成する工程と、
    ノイズ検出部が、前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号を受信する工程と、
    前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号に基づき、前記ノイズ検出部が、前記第1のインパルス性ノイズ及び前記第2のインパルス性ノイズと時間同期する制御信号を生成する工程と、
    第1のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた同相信号及び前記制御信号を受信する工程と、
    前記制御信号に基づき、前記第1のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた同相信号から前記第1のインパルス性ノイズを除去して前記所定の同相信号を出力する工程と、
    第2のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた直交信号を受信する工程と、
    前記第2のチャネルインパルス性ノイズ除去装置が、前記制御信号を受信する工程と、
    前記制御信号に基づき、前記第2のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた直交信号から前記第1のインパルス性ノイズを除去して前記所定の直交信号を出力する工程と、を含む、方法。
  14. 前記受信信号の一部に代えて、0次補間によって補償されたインパルス性干渉を含む信号から得た機能を用いることにより、制御インパルス発生装置が2次制御信号を生成する工程を更に含む、請求項13に記載の方法。
  15. 前記第1のチャネルインパルス性ノイズ除去装置及び前記第2のチャネルインパルス性ノイズ除去装置のそれぞれは、
    第1の遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記第1の遅延回路への前記少なくとも1つの入力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれへの前記入力であり、前記第1の遅延回路からの前記少なくとも1つの出力が、前記第2の遅延回路及び前記被制御補間器のそれぞれへの入力である、第1の遅延回路と、
    第2の遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記第2の遅延回路への前記少なくとも1つの入力が、前記第1の遅延回路からの出力であり、前記第2の遅延回路からの前記少なくとも1つの出力が、前記スイッチへの入力である、第2の遅延回路と、
    被制御補間器であって、複数の入力及び少なくとも1つの出力を有し、前記被制御補間器への前記複数の入力の前記少なくとも1つが、前記第1の遅延回路からの出力であり、前記被制御補間器への前記複数の入力の前記少なくとも他の1つが、前記ノイズ検出部からの入力であり、前記被制御補間器からの前記少なくとも1つの出力が、前記平滑化フィルタへの入力である、被制御補間器と、
    平滑化フィルタであって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記平滑化フィルタへの前記少なくとも1つの入力が、前記被制御補間器からの前記出力であり、前記平滑化フィルタからの前記少なくとも1つの出力が、前記スイッチへの入力である、平滑化フィルタと、
    スイッチであって、複数の入力及び少なくとも1つの出力を有し、前記スイッチへの前記複数の入力の第1が、前記第2の遅延回路からの出力であり、前記スイッチへの前記複数の入力の第2が、前記平滑化フィルタからの出力であり、前記スイッチへの前記複数の入力の第3が、前記制御インパルス発生装置からの出力であり、前記スイッチからの前記少なくとも1つの出力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれからの出力である、スイッチと、を備える、請求項13に記載の方法。
  16. 前記被制御補間器は、サンプルホールド部及びスイッチを備え、前記サンプルホールド部は、複数の入力及び少なくとも1つの出力を有し、前記サンプルホールド部への前記複数の入力の少なくとも1つは、前記被制御補間器への第1の入力であり、前記サンプルホールド部への前記複数の入力の少なくとも他の1つは、前記被制御補間器への第2の入力であり、前記サンプルホールド部からの前記少なくとも1つの出力は、前記スイッチへの第1の入力であり、前記スイッチは、複数の入力及び少なくとも1つの出力を有し、前記スイッチへの前記複数の入力の第1は、前記サンプルホールド部の前記少なくとも1つの出力であり、前記スイッチへの前記複数の入力の第2は、前記被制御補間器への前記第1の入力であり、前記スイッチへの前記複数の入力の第3は、前記被制御補間器への前記第2の入力である、請求項15に記載の方法。
  17. 前記ノイズ検出部は、
    閾値生成部と、
    論理ブロックと、
    第1のチャネル及び第2のチャネルであって、前記第1のチャネル及び前記第2のチャネルのそれぞれが、係数算出部、コンパレータ、及びインパルス発生装置を備え、前記第1のチャネル及び前記第2のチャネルのそれぞれが、前記論理ブロックに接続され、前記閾値生成部の出力が、前記第1のチャネル及び前記第2のチャネルの各コンパレータへの少なくとも1つの入力である、第1のチャネル及び第2のチャネルと、を備える、請求項13に記載の方法。
  18. 前記第1のチャネル及び前記第2のチャネルのそれぞれの前記インパルス発生装置は、バックエッジ発生装置と、遅延部と、第1の論理ブロックと、第2の論理ブロックと、トリガと、を備え、前記インパルス発生装置への前記入力は、前記バックエッジ発生装置、前記第1の論理ブロック、及び前記トリガへの少なくとも1つの入力であり、前記バックエッジ発生装置からの出力は、前記遅延部への入力であり、前記遅延部からの出力は、前記第2の論理ブロックへの第1の入力であり、前記第2の論理ブロックからの出力は前記トリガへの入力であり、前記トリガからの前記出力は、前記第1のチャネル及び前記第2のチャネルのそれぞれの前記インパルス発生装置からの前記出力であり、前記第1の論理ブロックからの出力は、前記第2の論理ブロックへの第2の入力である、請求項17に記載の方法。
  19. 前記遅延部は、
    複数のトリガと、
    複数の論理ブロックと、
    バックエッジ発生装置と、
    複数のフロントエッジ発生装置と、
    複数の遅延回路と、を有し、前記遅延部への前記入力は、前記複数のトリガへの入力であり、前記複数のトリガの第1からの出力は、(i)前記複数の論理ブロックの第1及び(ii)前記複数のフロントエッジ発生装置の第1を介した前記複数の遅延回路の第1への入力であり、
    前記複数の遅延回路の前記第1からの出力は、前記複数のトリガの前記第1への第2の入力であり、
    前記複数のトリガの第2からの出力は、(i)前記複数の論理ブロックの前記第1及び(ii)順次に接続された前記複数のフロントエッジ発生装置の第2及び前記複数の遅延回路の第2を介した前記複数の論理ブロックの前記第2への入力であり、前記複数の論理ブロックの前記第2は、前記複数のフロントエッジ発生装置の前記第1からの第2の入力を有し、前記複数の論理ブロックの前記第2からの出力は、前記複数のトリガの前記第2への入力であり、前記複数の論理ブロックの前記第1からの出力は、前記バックエッジ発生装置への入力であり、前記バックエッジ発生装置からの前記出力は、前記遅延部からの前記出力である、請求項18に記載の方法。
  20. 前記複数のフロントエッジ発生装置のそれぞれは、
    遅延回路と、
    複数の論理部と、を備え、前記フロントエッジ発生装置への前記入力は、前記遅延回路及び前記複数の論理部のそれぞれへの入力であり、前記遅延回路からの出力は、前記複数の論理部の第1への入力であり、前記複数の論理部の前記第1からの出力は、前記複数の論理部の前記第2への入力であり、前記複数の論理部の前記第2からの出力は、前記複数のフロントエッジ発生装置のそれぞれからの前記出力である、請求項19に記載の方法。
  21. 前記バックエッジ発生装置のそれぞれは、
    遅延回路と、
    複数の論理部と、を備え、前記複数のバックエッジ発生装置のそれぞれへの前記入力は、(i)前記遅延回路への入力及び(ii)前記複数の論理部の第1への前記複数の入力の第1であり、前記遅延回路からの出力は、前記複数の論理部の前記第1への前記複数の入力の第2であり、前記複数の論理部の前記第1からの出力は、前記複数の論理部の前記第2への前記複数の入力の第1であり、前記遅延回路からの前記出力は、前記複数の論理部の前記第2への前記複数の入力の第2であり、前記複数の論理部の前記第2からの出力は、前記複数のバックエッジ発生装置のそれぞれからの前記出力である、請求項19に記載の方法。
  22. 直交インパルス性ノイズを除去する方法であって、
    第1のローパスフィルタが、所定の同相信号及び第1のインパルス性ノイズを有する入力同相信号を受信する工程と、
    前記第1のローパスフィルタが、フィルタリングされた入力同相信号を生成する工程と、
    第2のローパスフィルタが、所定の直交信号及び第2のインパルス性ノイズを有する入力直交信号を受信する工程と、
    前記第2のローパスフィルタが、フィルタリングされた入力直交信号を生成する工程と、
    ノイズ検出部が、前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号を受信する工程と、
    前記フィルタリングされた同相信号及び前記フィルタリングされた直交信号に基づき、前記ノイズ検出部が、前記第1のインパルス性ノイズ及び前記第2のインパルス性ノイズと時間同期する制御信号を生成する工程と、
    第1のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた同相信号及び前記制御信号を受信する工程と、
    前記制御信号に基づき、前記第1のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた同相信号から前記第1のインパルス性ノイズを除去して前記所定の同相信号を出力する工程と、
    第2のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた直交信号を受信する工程と、
    前記第2のチャネルインパルス性ノイズ除去装置が、前記制御信号を受信する工程と、
    前記制御信号に基づき、前記第2のチャネルインパルス性ノイズ除去装置が、前記フィルタリングされた直交信号から前記第1のインパルス性ノイズを除去して前記所定の直交信号を出力する工程と、を含み、
    前記第1のチャネルインパルス性ノイズ除去装置及び前記第2のチャネルインパルス性ノイズ除去装置のそれぞれは、
    遅延回路であって、少なくとも1つの入力及び少なくとも1つの出力を有し、前記遅延回路への前記少なくとも1つの入力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれへの前記入力である、遅延回路と、
    被制御補間器であって、複数の入力及び少なくとも1つの出力を有し、前記被制御補間器への前記複数の入力の少なくとも1つが、前記遅延回路からの前記少なくとも1つの出力であり、前記被制御補間器への前記複数の入力の少なくとも他の1つが、少なくとも1つの他のソースからの出力であり、前記被制御補間器からの前記少なくとも1つの出力が、前記同相チャネルインパルス性ノイズ除去装置及び前記直交チャネルインパルス性ノイズ除去装置のそれぞれからの前記出力である、被制御補間器と、を備える、方法。
JP2014547434A 2011-12-14 2012-12-13 直交インパルス性ノイズ除去装置 Pending JP2015500616A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
RU2011150834/08A RU2491570C1 (ru) 2011-12-14 2011-12-14 Квадратурный компенсатор импульсных помех
RU2011150834 2011-12-14
PCT/US2012/069530 WO2013090593A1 (en) 2011-12-14 2012-12-13 Quadrature impulse noise remover

Publications (2)

Publication Number Publication Date
JP2015500616A JP2015500616A (ja) 2015-01-05
JP2015500616A5 true JP2015500616A5 (ja) 2015-07-16

Family

ID=47522920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014547434A Pending JP2015500616A (ja) 2011-12-14 2012-12-13 直交インパルス性ノイズ除去装置

Country Status (6)

Country Link
US (1) US9191048B2 (ja)
EP (1) EP2792077B1 (ja)
JP (1) JP2015500616A (ja)
CA (1) CA2859448A1 (ja)
RU (1) RU2491570C1 (ja)
WO (1) WO2013090593A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9960867B1 (en) * 2017-04-18 2018-05-01 Topcon Positioning Systems, Inc. Method and apparatus for estimating the current signal-to-thermal noise ratio and signal-to-pulse noise ratio
RU2736625C1 (ru) * 2020-04-17 2020-11-19 Акционерное общество «Всероссийский научно-исследовательский институт радиотехники» (АО «ВНИИРТ») Способ защиты эхо-сигналов от несинхронных импульсных помех в приемном канале радиолокационных станций и устройство для его осуществления

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4311963A (en) * 1978-07-18 1982-01-19 Matsushita Electric Industrial Co., Ltd. Noise pulse suppressing system
US5212827A (en) * 1991-02-04 1993-05-18 Motorola, Inc. Zero intermediate frequency noise blanker
US5369445A (en) * 1992-06-12 1994-11-29 Samsung Electronics Co., Ltd. Noise reducing apparatus and methods for television receivers
US5826180A (en) * 1994-08-08 1998-10-20 Nice Systems Ltd. Near homodyne radio frequency receiver
JP3674090B2 (ja) * 1995-07-27 2005-07-20 松下電器産業株式会社 受信装置
RU2100903C1 (ru) * 1996-01-24 1997-12-27 Владимир Васильевич Перьков Способ компенсации внутриканальных аддитивных радиопомех в приемниках амплитудно-модулированных, частотно- и фазоманипулированных радиосигналов и устройство для его осуществления
US6577851B1 (en) * 1999-11-16 2003-06-10 Motorola, Inc. Impulse noise blanker
US7236545B2 (en) 2001-06-08 2007-06-26 Broadcom Corporation Chip blanking and processing in SCDMA to mitigate impulse and burst noise and/or distortion
US7103122B2 (en) 2001-08-23 2006-09-05 Pioneer Corporation Noise canceller
US7336939B2 (en) * 2003-05-21 2008-02-26 Broadcom Corporation Integrated tracking filters for direct conversion and low-IF single conversion broadband filters
US7706542B2 (en) * 2005-03-28 2010-04-27 Pioneer Corporation Noise removal device
WO2007049552A1 (ja) * 2005-10-25 2007-05-03 Matsushita Electric Industrial Co., Ltd. 音声信号復調装置
US7573959B2 (en) 2005-12-25 2009-08-11 Mediatek Inc. Method and apparatus for removing impulse noise
JP5724622B2 (ja) * 2011-05-20 2015-05-27 アイコム株式会社 通信機、通信機の制御方法及びコンピュータプログラム

Similar Documents

Publication Publication Date Title
RU2015134388A (ru) Бинауральная аудиообработка
GB2545358A (en) Selective scanning of network packet traffic using cloud-based virtual machine tool platforms
JP2010272972A (ja) 干渉除去装置および通信装置
WO2015152663A3 (ko) 오디오 신호 처리 방법 및 장치
WO2015000919A3 (en) Method and processor for efficient video processing in a streaming environment
RU2017138558A (ru) Генерирование бинаурального звукового сигнала в ответ на многоканальный звуковой сигнал с использованием по меньшей мере одной схемы задержки с обратной связью
WO2016083492A3 (en) A system for monitoring a maritime environment
WO2015181727A3 (en) Methods circuits devices systems and associated computer executable code for acquiring acoustic signals
MY153844A (en) Method and apparatus for performing interpolation based on transform and inverse transform
MY185196A (en) Method and apparatus for performing interpolation based on transform and inverse transform
JP2016522499A5 (ja)
WO2016009444A3 (en) Music performance system and method thereof
WO2015041773A3 (en) System power management using communication bus protocols
WO2016130360A8 (en) Circuits for and methods of filtering inter-symbol interference for serdes applications
WO2011133884A3 (en) Method and device for reduction in bearer setup time
EP3697028A4 (en) SIGNAL CONVERSION PROCESS AND DEVICE, HOME BUS SYSTEM (HBS) CIRCUIT AND USER EQUIPMENT
MX2021008715A (es) Aparato de transmision y metodo de procesamiento por se?al del mismo.
SG11201803662SA (en) Method for synchronising data converters by means of a signal transmitted from one to the next
JP2015500616A5 (ja)
MY187024A (en) Isis-based flooding method and device
JP2015524203A5 (ja)
JP6647298B2 (ja) 雑音レプリカを作成するためのシステムおよび方法
JP6613016B2 (ja) マルチプル同期iq復調器
JP2013150045A5 (ja)
EP3602782A4 (en) MULTI-PHASE SIGNAL GENERATORS, FREQUENCY MULTIPLIERS, MIXED SIGNAL CIRCUITS AND METHODS FOR GENERATING PHASE-SHIFTED SIGNALS