JP2015211259A - Imaging device, control method and imaging apparatus - Google Patents

Imaging device, control method and imaging apparatus Download PDF

Info

Publication number
JP2015211259A
JP2015211259A JP2014090101A JP2014090101A JP2015211259A JP 2015211259 A JP2015211259 A JP 2015211259A JP 2014090101 A JP2014090101 A JP 2014090101A JP 2014090101 A JP2014090101 A JP 2014090101A JP 2015211259 A JP2015211259 A JP 2015211259A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
unit
pixel
control line
select
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014090101A
Other languages
Japanese (ja)
Inventor
克彦 半澤
Katsuhiko Hanzawa
克彦 半澤
Original Assignee
ソニー株式会社
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Images

Classifications

    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infra-red radiation, light, electromagnetic radiation of shorter wavelength, or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infra-red radiation, light, electromagnetic radiation of shorter wavelength, or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/335Transforming light or analogous information into electric information using solid-state image sensors [SSIS]
    • H04N5/369SSIS architecture; Circuitry associated therewith
    • H04N5/374Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/335Transforming light or analogous information into electric information using solid-state image sensors [SSIS]
    • H04N5/369SSIS architecture; Circuitry associated therewith
    • H04N5/378Readout circuits, e.g. correlated double sampling [CDS] circuits, output amplifiers or A/D converters

Abstract

PROBLEM TO BE SOLVED: To more easily read out a pixel signal.SOLUTION: An imaging device of the present technology outputs a generated reset control signal to a selected reset control line, thereby performing the reset of a floating diffusion on a desired combination of unit pixels. A generated select control signal is outputted to a select control line, thereby performing the readout of a level of the floating diffusion on a desired combination of unit pixels excluding any one unit pixel in the combination to connect the reset control signal to which the reset control signal has been outputted, thereto. The present technology may be applicable to an imaging device or an electronic apparatus.

Description

本技術は、撮像素子、制御方法、並びに、撮像装置に関し、特に、より容易に画素信号の読み出しを行うことができるようにした撮像素子、制御方法、並びに、撮像装置に関する。 This technique, an imaging device, control method, and relates to an imaging apparatus, in particular, more easily imaged element to be able to read out pixel signals, control method, and relates to an imaging apparatus.

近年、複数の画素がアレイ状に配置された画素アレイに対して、前記画素の複数行および複数列からなる部分領域である画素ユニット毎に、画素信号をA/D変換するA/D変換部が設けられる撮像素子が考えられた。 Recently, for a plurality of pixels pixel array arranged in an array, wherein each pixel unit into a plurality of rows and a partial region composed of a plurality of rows of pixels, A / D converter for A / D converting the pixel signal imaging device is provided has been considered. このような撮像素子においては、従来の行同時読み出しでは対応できず、読み出す画素の行列を1画素ずつ指定するXYアドレス選択方式が必須技術となる。 In such an image pickup device can not cope with conventional row simultaneous readout, XY address selection scheme specified by one pixel a matrix of pixels to be read is essential techniques.

この画素のXYアドレス選択方式として、画素トランジスタ(Tr)数を変えずに配線によりXYアドレス指定を実現する方式が提案されている(例えば、特許文献1参照)。 As XY address selection system of the pixel, a method of realizing the XY addressing it has been proposed by the wire without changing the number of pixel transistors (Tr) (e.g., see Patent Document 1). また、3トランジスタ(3Tr)画素動作とセレクト制御線(SEL)を組み合わせた構造が考えられた(例えば、非特許文献1参照)。 The structure that combines three-transistor (3Tr) pixel operates the select control line (SEL) is considered (for example, see Non-Patent Document 1).

特開2012−102606号公報 JP 2012-102606 JP

しかしながら、特許文献1に記載の方法の場合、制御する画素数(NxM)に対し、転送制御線(TRG)、リセット制御線(RST)、セレクト制御線(SEL)をそれぞれ、行方向で制御する場合N倍、列方向で制御する場合M倍に増大させる必要があり、配線リソースにより画素ユニットのサイズが制限されるおそれがあった。 However, if the method described in Patent Document 1, control for the number of pixels to (NxM), the transfer control line (TRG), the reset control line (RST), the select control line (SEL), respectively, controlled by the row direction when N times, it is necessary to increase the M times when controlling in the column direction, there is a possibility that the size of the pixel units is limited by the routing resources.

また、非特許文献1に記載の方法の場合、リセット制御線(RST)とセレクト制御線(SEL)とが同一方向(共に行方向)に配置され、リセット電圧VRが縦に配置されている。 Further, in the case of the method described in Non-Patent Document 1, a reset control line and (RST) and the select control line (SEL) is arranged in the same direction (both the row direction) is disposed reset voltage VR to the vertical. そのため、転送制御信号は必ずXYアドレス化しなければならない。 Therefore, the transfer control signal has to XY address of always. そのため、同時にリセットされるフローティングディフュージョン(FD)は1か所のみのため、電荷転送も1か所しか行うことができず、同時電荷転送を行うことができなかった。 Therefore, since the floating diffusion (FD) is only one place to be reset at the same time, can not only perform the charge transfer is also one place, it can not be performed simultaneously charge transfer.

本技術は、このような状況に鑑みて提案されたものであり、より容易に画素信号の読み出しを行うことができるようにすることを目的とする。 This technology has been proposed in view of such circumstances, and an object thereof to be able to read out more easily pixel signal.

本技術の一側面は、複数の単位画素からなる単位画素群と、前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した According to an embodiment of the present technology, the unit pixel group composed of a plurality of unit pixels, the unit pixel group, to a unit pixel itself is connected, a reset control for transmitting a reset control signal to control the reset of the floating diffusion and lines, the unit pixel group, to a unit pixel itself is connected, and a select control line for transmitting a select control signal for controlling the readout of the level of the floating diffusion, and generates the reset control signal, said select the reset control line, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, to perform a reset of the floating diffusion, generates the select control signal, selects the select control lines were generated 記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部とを備える撮像素子である。 By outputting the select control line selects the serial select control signal, the reset control line outputs the reset control signal is connected, including any one of the unit pixels of the combination of the unit pixel groups for the combination of the desired unit pixel, an image sensor and a control unit to perform reading of the level of the floating diffusion.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記リセット制御線は、前記画素アレイの単位画素の行毎に設けられ、各リセット制御線は、割り当てられた行の各単位画素に接続され、前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、各セレクト制御線は、割り当てられた列の各単位画素に接続され、前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力すること The unit pixel group is a pixel array arranged each unit pixel in an array, the reset control line is provided for each row of the unit pixels of the pixel array, each of the reset control line assigned the row is connected to each unit pixel, the select control lines, said provided for each column of the unit pixel of the pixel array, each select control line is connected to each unit pixel of the assigned column, wherein, the generates a reset control signal, the select reset control line, by outputting to the reset control line selects the generated the reset control signal, the reset for each unit pixel of a desired row of the pixel array It was carried out, further, that the generating a select control signal, selects the select control lines, and outputs the generated the select control line selects the select control signal より、前記リセットを行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させることができる。 More, line of unit pixels of the pixel array to perform the reset, it is possible to read the reset level of the floating diffusion unit pixel of a desired sequence.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記リセット制御線は、前記画素アレイの単位画素の列毎に設けられ、各リセット制御線は、割り当てられた列の各単位画素に接続され、前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、各セレクト制御線は、割り当てられた行の各単位画素に接続され、前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力すること The unit pixel group is a pixel array arranged each unit pixel in an array, the reset control line, the provided for each column of the unit pixel of the pixel array, each of the reset control line allocated column is connected to each unit pixel, the select control lines, said provided for each row of the unit pixels of the pixel array, each select control line is connected to each unit pixel of row allocated, the control unit, the generates a reset control signal, the select reset control line, by outputting the generated the reset control line selects the reset control signal, the reset for each unit pixel of a desired row of the pixel array It was carried out, further, that the generating a select control signal, selects the select control lines, and outputs the generated the select control line selects the select control signal より、前記リセットを行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させることができる。 More, the columns of the unit pixels of the pixel array to perform the reset, it is possible to read the reset level of the floating diffusion unit pixel of a desired row.

前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが互いに異なる配線により供給されるようにすることができる。 With respect to the unit pixel, it is possible to be supplied by different wiring reset power supply voltage and the source follower power supply voltage and each other.

前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが共通の配線により供給されるようにすることができる。 With respect to the unit pixel, it can be made to the reset power supply voltage and the source follower power supply voltage is supplied by a common line.

前記単位画素群の、自身が接続される単位画素に対して、フォトダイオードに蓄積された電荷の前記フローティングディフュージョンへの転送を制御する転送制御信号を伝送する転送制御線をさらに備え、前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記電荷の転送を行わせることができる。 It said unit pixel group, to a unit pixel itself is connected, further comprising a transfer control line for transmitting the transfer control signal for controlling the transfer to the floating diffusion of the charges accumulated in the photodiodes, the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, to a combination of the desired unit pixels of the unit pixel groups Te, it is possible to perform the transfer of the charge.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記転送制御線は、前記画素アレイの単位画素の行毎に設けられ、各転送制御線は、割り当てられた行の各単位画素に接続され、前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、各セレクト制御線は、割り当てられた列の各単位画素に接続され、前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送 The unit pixel group is a pixel array arranged each unit pixel in an array, the transfer control line is provided for each row of the unit pixels of the pixel array, each transfer control line assigned the row is connected to each unit pixel, the select control lines, said provided for each column of the unit pixel of the pixel array, each select control line is connected to each unit pixel of the assigned column, wherein, the generates a transfer control signal, said select transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the charge for each unit pixel of a desired row of the pixel array to perform the transfer, further, it generates the select control signal, the select select control line, by outputting the generated the select control line selects the select control signal, transfer of the charge 行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンの信号レベルを読み出させることができる。 Performed row of the unit pixels of the pixel array was, it is possible to read out the signal level of the floating diffusion unit pixel of a desired sequence.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記転送制御線は、前記画素アレイの単位画素の列毎に設けられ、各転送制御線は、割り当てられた列の各単位画素に接続され、前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、各セレクト制御線は、割り当てられた行の各単位画素に接続され、前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送 The unit pixel group is a pixel array arranged each unit pixel in an array, the transfer control line, the provided for each column of the unit pixel of the pixel array, each transfer control line allocated column is connected to each unit pixel, the select control lines, said provided for each row of the unit pixels of the pixel array, each select control line is connected to each unit pixel of row allocated, the control unit, the generates a transfer control signal, said select transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the charge for each unit pixel of a desired row of the pixel array to perform the transfer, further, it generates the select control signal, the select select control line, by outputting the generated the select control line selects the select control signal, transfer of the charge 行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンの信号レベルを読み出させることができる。 Of performed columns of unit pixels of the pixel array was, it is possible to read out the signal level of the floating diffusion unit pixel of a desired row.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記転送制御線は、前記画素アレイの単位画素の行毎に設けられ、それぞれが割り当てられた行の各単位画素に接続される第1の転送制御線と、前記画素アレイの単位画素の列毎に設けられ、それぞれが割り当てられた列の各単位画素に接続される第2の転送制御線とを含み、前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、前記制御部は、前記転送制御信号を生成し、前記第1の転送制御線および前記第2の転送制御線を選択し、生成した前記転送制御信号を選択した前記第1の転送制御線および前記第2の転送制御線に出力することにより、前記画素アレイ The unit pixel group is a pixel array arranged each unit pixel in an array, the transfer control line is provided for each row of the unit pixels of the pixel array, each unit pixel row allocated respectively It includes a first transfer control lines connected, provided for each column of the unit pixels of the pixel array, and a second transfer control lines connected to each unit pixel of each allocated sequence, the select control line, said provided for each row or column of the unit pixel of the pixel array, each select control line is connected to each unit pixel of the assigned row or column, wherein the control unit generates the transfer control signal and, by the first transfer control lines and selects said second transfer control line, and outputs the generated the transfer control signal selected first transfer control lines and to said second transfer control line the pixel array 所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させることができる。 To perform the transfer of the charge to the desired unit pixel further generates the select control signal, selects the select control line of the row or column that contains the unit pixels to perform the transfer of the charge, generating by outputting the select control line selects the select control signal, it is possible to read out the signal level of the floating diffusion of the unit pixels to perform the transfer of the charge.

前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、前記転送制御線は、前記画素アレイの単位画素毎に設けられ、前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送 The unit pixel group is a pixel array arranged each unit pixel in an array, the transfer control line is provided for each unit pixel of the pixel array, the select control lines, the unit pixels of the pixel array provided for each row or column, each select control line is connected to each unit pixel of the assigned row or column, wherein the control unit generates the transfer control signal, selects the transfer control line, generated by outputting to the transfer control line selects said transfer control signal, to perform the transfer of the charge to the desired unit pixels of the pixel array further generates the select control signal, the charge by outputting the select line or the select control line of the column that contains the unit pixels to perform the transfer, the select control line selects the select control signal generated by the transfer of the charge 行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させることができる。 Signal level of the floating diffusion unit pixels was made can be read out.

前記単位画素は、複数のフォトダイオードを有し、前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、所望のフォトダイオードに蓄積された電荷の転送を行わせることができる。 The unit pixels includes a plurality of photodiodes, wherein the control unit generates the transfer control signal, selects the transfer control line, and outputs the generated the transfer control signal the transfer control line Select it allows for a combination of the desired unit pixels of the unit pixel group, it is possible to perform the transfer of the charges accumulated in the desired photodiode.

前記制御部は、前記セレクト制御信号を生成し、全ての前記セレクト制御線を選択し、生成した前記セレクト制御信号を前記全てのセレクト制御線に出力することにより、オートゼロ動作を行わせることができる。 Wherein the control unit generates the selection control signal, by selecting all of the select control lines, and outputs the generated the selection control signal to the all the select control lines, it is possible to perform the auto-zero operation .

前記制御部の制御に基づいて前記単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換するA/D変換部をさらに備えることができる。 The level of the floating diffusion read out from the unit pixel may further include an A / D converter for A / D conversion under the control of the control unit.

前記A/D変換部は、前記単位画素群が形成される領域を複数に分割する部分領域毎に設けられ、自身が対応する部分領域に含まれる単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換することができる。 The A / D conversion unit, the region in which the unit pixel group is formed is provided on each partial area divided into a plurality, its level of the floating diffusion read out from the unit pixel included in the corresponding partial region it can be converted a / D.

複数の半導体基板を有し、前記A/D変換部は、前記単位画素群が形成される半導体基板と異なる半導体基板に形成されることができる。 A plurality of semiconductor substrates, the A / D converter may the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed.

前記A/D変換部は、基準電圧を生成する基準電圧生成部と、前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、前記比較部の比較結果が変化するまでをカウントするカウンタとを有し、前記基準電圧生成部、前記比較部、および前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成されることができる。 The A / D converter compares the reference voltage generator for generating a reference voltage, the level of the floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator has a comparison unit, and a counter for counting until the comparison result of the comparing unit is changed, the reference voltage generating unit, the comparison unit, and the counter is different from the semiconductor substrate on which the unit pixel group is formed It may be formed on a semiconductor substrate.

前記A/D変換部は、基準電圧を生成する基準電圧生成部と、前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、前記比較部の比較結果が変化するまでをカウントするカウンタとを有し、前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成されるようにすることができる。 The A / D converter compares the reference voltage generator for generating a reference voltage, the level of the floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator a comparing unit, and a counter for counting until the comparison result of the comparing unit is changed, the counter be as the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed it can.

前記単位画素から読み出された前記フローティングディフュージョンのレベルは、単数若しくは複数の配線により、前記単位画素群が形成される半導体基板から、前記A/D変換部が形成される半導体基板に伝送されることができる。 Level of the floating diffusion read out from the unit pixel, the single or plurality of wires, the semiconductor substrate on which the unit pixel group is formed and transmitted to the semiconductor substrate on which the A / D conversion unit is formed be able to.

本技術の一側面は、また、単位画素のフローティングディフュージョンのリセットを制御するリセット制御信号を生成し、複数の単位画素からなる単位画素群の自身が接続される単位画素に対して前記リセット制御信号を伝送するリセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を生成し、前記単位画素群の自身が接続される単位画素に対して前記セレクト制御信号を伝送するセレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力 According to an embodiment of the present technology, also generates a reset control signal to control the reset of the floating diffusion of the unit pixel, the reset control signal to the unit pixels own unit pixel group composed of a plurality of unit pixels are connected select the reset control line for transmitting, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, the resetting of the floating diffusion done so, the generates a select control signal for controlling the level of the readout of the floating diffusion, and select the select control line for transmitting said select control signal to a unit pixel itself of the unit pixel group are connected, generated output to the select control line selects the select control signal ることにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御方法である。 The Rukoto, wherein the reset control line outputs a reset control signal is connected, including any one of the unit pixels of the combination, the combination of the desired unit pixel of the unit pixel group, the floating diffusion it is a control method to perform a level reading.

本技術の他の側面は、被写体を撮像する撮像部と、前記撮像部による撮像により得られた画像データを画像処理する画像処理部とを備え、前記撮像部は、複数の単位画素からなる単位画素群と、前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、 Another aspect of the present technology includes an imaging unit for imaging a subject, and an image processing section performing image processing on image data obtained by imaging by the imaging unit, the imaging unit includes a plurality of unit pixels a pixel group, the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion, the unit pixel group are themselves connected to the unit pixel, the select control line for transmitting a select control signal for controlling the level of readout of the floating diffusion, and generates the reset control signal, selects the reset control line, the generated the reset control signal by outputting the selected said reset control line, for the combination of the desired unit pixels of the unit pixel group, 記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部とを備える撮像装置である。 Serial reset to perform the floating diffusion, and generates the select control signal, the select select control line, by outputting the select control line selects the generated said select control signal, outputs the reset control signal above, including any one of the unit pixels of the combined reset control line is connected with, for the combination of the desired unit pixels of the unit pixel group, and a control unit to perform reading of the level of the floating diffusion an imaging device comprising a.

本技術の一側面においては、単位画素のフローティングディフュージョンのリセットを制御するリセット制御信号が生成され、複数の単位画素からなる単位画素群の自身が接続される単位画素に対してリセット制御信号を伝送するリセット制御線が選択され、生成されたリセット制御信号が選択されたリセット制御線に出力されることにより、単位画素群の所望の単位画素の組み合わせにおいて、フローティングディフュージョンのリセットが行われ、フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号が生成され、単位画素群の自身が接続される単位画素に対してセレクト制御信号を伝送するセレクト制御線が選択され、生成されたセレクト制御信号が選択されたセレクト制御線に出力されることにより、リ In one aspect of the present technology, the reset control signal to control the reset of the floating diffusion unit pixels are generated, transmit a reset control signal to the unit pixels own unit pixel group composed of a plurality of unit pixels are connected reset control line is selected to be, by the generated reset control signal is output to the selected reset control line in combination desired unit pixels in the unit pixel group, a reset of the floating diffusion is performed, a floating diffusion is a select control signal for controlling the level of the read generation, the select control line for transmitting a select control signal is selected for the unit pixels own unit pixel group is connected, the generated selection control signal is selected by being output to the select control line was, Li ット制御信号が出力されたリセット制御線が接続される組み合わせの単位画素のいずれか1つを含む、単位画素群の所望の単位画素の組み合わせにおいて、フローティングディフュージョンのレベルの読み出しが行われる。 Tsu DOO control signal includes one of the unit pixels of combinations outputted reset control line is connected, in a combination of desired unit pixels in the unit pixel group, the level of the readout of the floating diffusion is performed.

本技術の他の側面においては、撮像装置において、被写体が撮像され、単位画素のフローティングディフュージョンのリセットを制御するリセット制御信号が生成され、複数の単位画素からなる単位画素群の自身が接続される単位画素に対してリセット制御信号を伝送するリセット制御線が選択され、生成されたリセット制御信号が選択されたリセット制御線に出力されることにより、単位画素群の所望の単位画素の組み合わせにおいて、フローティングディフュージョンのリセットが行われ、フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号が生成され、単位画素群の自身が接続される単位画素に対してセレクト制御信号を伝送するセレクト制御線が選択され、生成されたセレクト制御信号が選択されたセ In another aspect of the present technique, an imaging apparatus, a subject is imaged, the reset control signal is generated to control the resetting of the floating diffusion of the unit pixel, its unit pixel group composed of a plurality of unit pixels are connected reset control line for transmitting the reset control signal is selected for the unit pixel, by the generated reset control signal is output to the selected reset control line in combination desired unit pixels in the unit pixel group, reset of the floating diffusion is performed, is generated selection control signal for controlling the readout of the level of the floating diffusion, the select control line for transmitting a select control signal is selected for the unit pixels own unit pixel group are connected , Se the select control signal generated is selected クト制御線に出力されることにより、リセット制御信号が出力されたリセット制御線が接続される組み合わせの単位画素のいずれか1つを含む、単位画素群の所望の単位画素の組み合わせにおいて、フローティングディフュージョンのレベルの読み出しが行われる。 By being output to the transfected control lines, including one of the unit pixels of the combined reset control line reset control signal is output is connected, in a combination of desired unit pixels in the unit pixel group, the floating diffusion level of reading of is carried out.

本技術によれば、撮像画像を得ることが出来る。 According to this technique, it is possible to obtain a captured image. また本技術によれば、より容易に画素信号の読み出しを行うことができる。 According to the present technique, it can be read more easily pixel signal.

画素ユニットの例を説明する図である。 Is a diagram illustrating an example of a pixel unit. イメージセンサの主な構成例を示す図である。 It is a diagram showing a main configuration example of an image sensor. イメージセンサの主な構成例を示す図である。 It is a diagram showing a main configuration example of an image sensor. イメージセンサの主な構成例を示す図である。 It is a diagram showing a main configuration example of an image sensor. 単位画素の主な構成例を示す図である。 It is a diagram showing a main configuration example of the unit pixel. 読み出し伝送制御処理の流れの例を説明するフローチャートである。 Is a flowchart illustrating an example of the flow of the read transmission control process. 読み出し伝送制御の様子の例を示すタイミングチャートである。 Is a timing chart illustrating an example of the read transmission control. イメージセンサの他の構成例を示す図である。 It is a diagram illustrating another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. 単位画素の他の構成例を示す図である。 It is a diagram illustrating another configuration example of the unit pixel. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. 単位画素の他の構成例を示す図である。 It is a diagram illustrating another configuration example of the unit pixel. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. 単位画素の他の構成例を示す図である。 It is a diagram illustrating another configuration example of the unit pixel. イメージセンサのさらに他の構成例を示す図である。 Is a diagram illustrating yet another configuration example of the image sensor. 単位画素の他の構成例を示す図である。 It is a diagram illustrating another configuration example of the unit pixel. 読み出し伝送制御処理の流れの例を説明するフローチャートである。 Is a flowchart illustrating an example of the flow of the read transmission control process. 読み出し伝送制御の様子の例を示すタイミングチャートである。 Is a timing chart illustrating an example of the read transmission control. 撮像装置の主な構成例を示す図である。 It is a diagram showing a main configuration example of an imaging device.

以下、本開示を実施するための形態(以下実施の形態とする)について説明する。 The following describes embodiments of the present disclosure (hereinafter referred to as embodiments). なお、説明は以下の順序で行う。 The description will be made in the following order.
1. 1. 第1の実施の形態(イメージセンサ) First Embodiment (image sensor)
2. 2. 第2の実施の形態(撮像装置) Second Embodiment (image pickup apparatus)

<1. <1. 第1の実施の形態> The first embodiment of the present invention>
<画素ユニットの読み出し> <Reading of the pixel unit>
近年、複数の画素がアレイ状に配置された画素アレイに対して、前記画素の複数行および複数列からなる部分領域である画素ユニット毎に、画素信号をA/D変換するA/D変換部が設けられる撮像素子が考えられた。 Recently, for a plurality of pixels pixel array arranged in an array, wherein each pixel unit into a plurality of rows and a partial region composed of a plurality of rows of pixels, A / D converter for A / D converting the pixel signal imaging device is provided has been considered. このような撮像素子においては、従来の行同時読み出しでは対応できず、読み出す画素の行列を1画素ずつ指定するXYアドレス選択方式が必須技術となる。 In such an image pickup device can not cope with conventional row simultaneous readout, XY address selection scheme specified by one pixel a matrix of pixels to be read is essential techniques.

画素のXYアドレス選択方式には読み出し部のXYアドレス化と電荷転送部のXYアドレス化がある。 The XY address selection scheme of the pixel is XY address of the XY address of a charge transfer portion of the reading unit. 前者はXYアドレス選択方式には必須の技術であり、後者はXYアドレス選択方式によって必要、不必要が分かれる。 The former is an essential technique to XY address selection scheme, the latter required by XY address selection scheme, unnecessarily diverge.

読み出し部のXYアドレス選択方式としては、XY用のセレクトトランジスタ(SEL Tr)を各々設けた回路構成の5トランジスタ(5Tr)回路が考えられるが、この場合、従来の行同時読み出しの場合と比べて回路規模が増大するおそれがあった。 The XY address selection scheme of the read unit, but the fifth transistor (5Tr) circuits each provided a circuit configuration of the select transistor for XY (SEL Tr) can be considered, in this case, as compared with the conventional row simultaneous readout there is a possibility that the circuit scale is increased. そこで特許文献1に記載のように、画素を構成するトランジスタ(Tr)数を変えずに、配線によりXYアドレスを指定する方式が提案された。 Therefore, as described in Patent Document 1, without changing the number of transistors (Tr) constituting the pixel, a method of specifying the XY address it is suggested by the wiring. しかしながら、この方式の場合、制御する画素数(NxM)に対し、転送制御線(TRG)、リセット制御線(RST)、セレクト制御線(SEL)をそれぞれ、行方向で制御する場合N倍、列方向で制御する場合M倍に増大させる必要があり、配線リソースにより画素ユニットのサイズが制限されるおそれがあった。 However, in this method, the control is the number of pixels to (NxM), the transfer control line (TRG), the reset control line (RST), the select control line (SEL), respectively, N times when controlling a row direction, the column must be increased to M times when controlling in direction, there is a possibility that the size of the pixel units is limited by the routing resources.

また、非特許文献1に記載のように、3トランジスタ(3Tr)画素動作とセレクト制御線(SEL)を組み合わせた構造が考えられた。 Further, as described in Non-Patent Document 1, the structure which combines 3 transistor (3Tr) pixel operates the select control line (SEL) was considered. しかしながら、この方法の場合、リセット制御線(RST)とセレクト制御線(SEL)とが同一方向(共に行方向)に配置され、リセット電圧VRが縦に配置されている。 However, in this method, a reset control line and (RST) and the select control line (SEL) is arranged in the same direction (both the row direction) is disposed reset voltage VR to the vertical. そのため、転送制御信号は必ずXYアドレス化しなければならない。 Therefore, the transfer control signal has to XY address of always. そのため、同時にリセットされるフローティングディフュージョン(FD)は1か所のみのため、電荷転送も1か所しか行うことができず、同時電荷転送を行うことができなかった。 Therefore, since the floating diffusion (FD) is only one place to be reset at the same time, can not only perform the charge transfer is also one place, it can not be performed simultaneously charge transfer.

仮に、転送制御信号は必ずXYアドレス化しない場合、信号が破壊されてしまうおそれがあった。 Assuming that the transfer control signal is not XY address of always, there is a risk that the signal is destroyed. また、トランジスタ(Tr)の数を減らすため、セレクト制御線(SEL)を行で1つにまとめているため、セレクト制御線(SEL)がある画素と無い画素とでレイアウトの対称性が崩れてしまうおそれがあった。 In order to reduce the number of transistors (Tr), since the collectively select control line (SEL) to one in a row, the layout of symmetry with no pixel with pixel having a select control line (SEL) is collapsed there is a possibility that put away.

<RSTとSELによる読み出し制御> <Read the control of the RST and SEL>
そこで、撮像素子において、複数の単位画素からなる単位画素群と、単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、リセット制御信号を生成し、リセット制御線を選択し、生成したリセット制御信号を選択したリセット制御線に出力することにより、単位画素群の所望の単位画素の組み合わせに対して、フローティングディフュージョンのリセットを行わせ、セレクト制御信号を生成し、セレクト制御線を選択し、生成したセレクト制御信号を選択したセレクト制 Therefore, in the imaging device, and the unit pixel group composed of a plurality of unit pixels, the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion , the unit pixel group, to a unit pixel itself is connected, and a select control line for transmitting a select control signal for controlling the readout of the level of the floating diffusion, and generates a reset control signal to select the reset control line by outputting a reset control line selects the generated reset control signal, the combination of desired unit pixels in the unit pixel group, to perform a reset of the floating diffusion, and generates a select control signal, the select control line select, select system you chose to generate the select control signal 線に出力することにより、リセット制御信号を出力したリセット制御線が接続される組み合わせの単位画素のいずれか1つを含む、単位画素群の所望の単位画素の組み合わせに対して、フローティングディフュージョンのレベルの読み出しを行わせる制御部とを備えるようにする。 By outputting the line, including one of the unit pixels combinations reset control line outputs a reset control signal is connected, for the combination of desired unit pixels in the unit pixel group, the level of the floating diffusion so that a control section to perform the reading.

このようにすることにより、制御部は、リセット制御線とセレクト制御線を選択することにより、容易に所望の画素を選択することができる。 By doing so, the control unit, by selecting the reset control line and the select control line, it is possible to easily select the desired pixel. したがって、リセットを行単位(又は列単位)で行うようにすることにより、電荷転送を行単位(又は列単位)で行っても、信号が破壊されず、1画素ずつ順次読出すことができる。 Therefore, by such a reset row by row (or column units), even if the charge transfer in the row (or column units), the signal is not destroyed, it can be issued sequentially read pixel by pixel. つまり、より容易に画素信号の読み出しを行うことができる。 That is, it is possible to read out more easily pixel signal.

例えば、単位画素群が、各単位画素をアレイ状に配置した画素アレイであり、リセット制御線が、画素アレイの単位画素の行毎に設けられ、各リセット制御線が、割り当てられた行の各単位画素に接続され、セレクト制御線が、画素アレイの単位画素の列毎に設けられ、各セレクト制御線が、割り当てられた列の各単位画素に接続されるようにしてもよい。 For example, the unit pixel group, each unit pixel is a pixel array arranged in an array, the reset control line is provided for each row of the unit pixels of the pixel array, each row each reset control line, the assigned connected to the unit pixel, the select control line is provided for each column of the unit pixel of the pixel array, each select control line, may be connected to each unit pixel of the assigned column. そして、制御部が、リセット制御信号を生成し、リセット制御線を選択し、生成したリセット制御信号を選択したリセット制御線に出力することにより、画素アレイの所望の行の各単位画素に対してリセットを行わせ、さらに、セレクト制御信号を生成し、セレクト制御線を選択し、生成したセレクト制御信号を選択したセレクト制御線に出力することにより、リセットを行わせた画素アレイの単位画素の行の、所望の列の単位画素のフローティングディフュージョンのリセットレベルを読み出させるようにしてもよい。 Then, the control unit generates a reset control signal, by selecting the reset control line, and outputs the reset control line selects the generated reset control signals for each desired unit pixel row of the pixel array to perform a reset, further, it generates a select control signal, and select the select control line, by outputting the generated selection control signal select control line selects the row of the unit pixels of the pixel array to perform the reset of, it may be to read the reset level of the floating diffusion of the unit pixel of the desired column.

もちろん、リセット制御線が画素アレイの単位画素の列毎に設けられ、セレクト制御線が画素アレイの単位画素の行毎に設けられるようにしてもよい。 Of course, the reset control line provided for each column of the unit pixel of the pixel array, the select control line may be provided for each row of the unit pixels of the pixel array.

例えば、単位画素群の、自身が接続される単位画素に対して、フォトダイオードに蓄積された電荷のフローティングディフュージョンへの転送を制御する転送制御信号を伝送する転送制御線をさらに備えるようにしてもよい。 For example, the unit pixel group, to a unit pixel itself is connected, be further provided with a transfer control line for transmitting the transfer control signal for controlling the transfer to the floating diffusion of the charge stored in the photodiode good. そして、制御部が、転送制御信号を生成し、転送制御線を選択し、生成した転送制御信号を選択した転送制御線に出力することにより、単位画素群の所望の単位画素の組み合わせに対して、電荷の転送を行わせるようにしてもよい。 Then, the control unit generates a transfer control signal to select the transfer control line, by outputting the transfer control line selects the generated transfer control signal, for the combination of desired unit pixels in the unit pixel group , it may be causing the transfer of charge.

例えば、単位画素群が、各単位画素をアレイ状に配置した画素アレイであり、転送制御線が、画素アレイの単位画素の行毎に設けられ、各転送制御線が、割り当てられた行の各単位画素に接続され、セレクト制御線が、画素アレイの単位画素の列毎に設けられ、各セレクト制御線が、割り当てられた列の各単位画素に接続されるようにしてもよい。 For example, the unit pixel group, each unit pixel is a pixel array arranged in an array, the transfer control line is provided for each row of the unit pixels of the pixel array, each row each transfer control line, the assigned connected to the unit pixel, the select control line is provided for each column of the unit pixel of the pixel array, each select control line, may be connected to each unit pixel of the assigned column. そして、制御部が、転送制御信号を生成し、転送制御線を選択し、生成した転送制御信号を選択した転送制御線に出力することにより、画素アレイの所望の行の各単位画素に対して電荷の転送を行わせ、さらに、セレクト制御信号を生成し、セレクト制御線を選択し、生成したセレクト制御信号を選択したセレクト制御線に出力することにより、電荷の転送を行わせた画素アレイの単位画素の行の、所望の列の単位画素のフローティングディフュージョンの信号レベルを読み出させるようにしてもよい。 Then, the control unit generates a transfer control signal, by selecting the transfer control line, and outputs the generated transfer control signal selected transfer control line for each desired unit pixel row of the pixel array to perform the charge transfer, further, generates a select control signal, and select the select control line, by outputting the select control line selects the generated selection control signal, the pixel array to perform the transfer of the charges row of the unit pixels, may be to read the signal level of the floating diffusion of the unit pixel of the desired column.

もちろん、転送制御線が画素アレイの単位画素の列毎に設けられ、セレクト制御線が画素アレイの単位画素の行毎に設けられるようにしてもよい。 Of course, the transfer control line provided for each column of the unit pixel of the pixel array, the select control line may be provided for each row of the unit pixels of the pixel array.

例えば、制御部の制御に基づいて単位画素から読み出されたフローティングディフュージョンのレベルをA/D変換するA/D変換部をさらに備えるようにしてもよい。 For example, the level of the floating diffusion read out from the unit pixel on the basis of the control of the control unit may be further provided an A / D converter for converting A / D.

例えば、A/D変換部が、単位画素群が形成される領域を複数に分割する部分領域毎に設けられ、自身が対応する部分領域に含まれる単位画素から読み出されたフローティングディフュージョンのレベルをA/D変換するようにしてもよい。 For example, A / D conversion unit is provided for each partial region to divide the region in which the unit pixel group is formed in a plurality, the level of the floating diffusion to which it is read from the unit pixel included in the corresponding partial region it may be converted a / D.

以上のようにすることにより、従来の4トランジスタ(4Tr)型画素の構成要素であるリセット制御線(RST)とセレクト制御線(SEL)を用いて、信号を読み出す画素のXYアドレスを制御することができる。 By doing as described above, using conventional four-transistor (4Tr) type reset control line is a component of a pixel and (RST) select control line (SEL), which controls the XY addresses of pixels for reading out signal that can. つまり、信号を読み出すための単位画素指定のための構成をより容易にすることができる。 That is, it is possible to make easier the configuration for the unit pixels designated for reading a signal. したがって、より容易に画素信号の読み出しを行うことができる。 Thus, data can be read more easily pixel signal.

例えば、画素トランジスタ(Tr)構造には一切の変更を加えずに、各画素からの信号の読み出しを実現することができる。 For example, the pixel transistor (Tr) structure without making any changes, it is possible to realize a reading of signals from each pixel. その場合、面積を増大させずに、各画素からの信号の読み出しを実現することができる。 In that case, it is possible without increasing the area, to realize the read of the signal from each pixel. また、転送制御信号のXYアドレス化は必須項目ではなくなる。 Further, XY address of the transfer control signal is not an essential item.

また、本技術を適用することにより、画素単位セルを全て同一の構造とすることができるため、各単位画素が非対称な構造にはならず、そのことによる特性の悪化を低減させることができる。 Further, by applying the present technique, it is possible to all the same structural pixel unit cell, each unit pixel not become asymmetrical structure, it is possible to reduce the deterioration of properties due to its. 例えば、非対称な画素構造の場合、例えばベイヤ配列のGr/Gb特性に差が出るなど、同色でも出力差を生じる場合がある。 For example, in the case of asymmetric pixel structure, such as differences in Gr / Gb characteristics of a Bayer array is out, there is a case where even in the same color producing an output difference.

また、本技術を適用することにより、複数の画素出力を束ねてA/D変換部に接続することができる。 Further, by applying the present technique, it can be connected to the A / D converter by bundling a plurality of pixel output. 1つの基板に画素と回路が混在する場合、または複数のカラムにまたがったA/D変換部に接続する場合でも、カラムとAD変換器の間にカラム分のスイッチを設ける必要がないようにすることができる。 When the pixel and circuit on a single substrate are mixed, or even when connected to the A / D converter that span column, so there is no need to provide the column portion of the switch between the column and the AD converter be able to.

<イメージセンサ> <Image Sensor>
このような本技術を適用した撮像素子の一実施の形態であるイメージセンサの画素領域の構成例を、図1に示す。 A configuration example of a pixel region of the image sensor in an embodiment of such an application to an imaging device of the present technology, illustrated in FIG. 図1に示されるイメージセンサ100は、被写体からの光を光電変換して画像データとして出力するデバイスである。 The image sensor 100 shown in FIG. 1 is a device that outputs the image data by photoelectrically converting light from a subject. 例えば、イメージセンサ100は、CMOS(Complementary Metal Oxide Semiconductor)を用いたCMOSイメージセンサ、CCD(Charge Coupled Device)を用いたCCDイメージセンサ等として構成される。 For example, the image sensor 100, CMOS image sensor using a CMOS (Complementary Metal Oxide Semiconductor), configured as a CCD image sensor or the like using CCD (Charge Coupled Device).

図1に示されるように、イメージセンサ100は、画素アレイ101を有する。 As shown in FIG. 1, the image sensor 100 includes a pixel array 101. 画素アレイ101は、フォトダイオード等の光電変換素子を有する画素構成(単位画素111)が平面状または曲面状に配置される画素領域である。 Pixel array 101 is a pixel region where the pixel configuration including the photoelectric conversion element such as a photodiode (unit pixels 111) are arranged in a planar shape or a curved shape. 図1の例の場合、画素アレイ101は、単位画素111がアレイ状に配置されている。 For example in FIG. 1, the pixel array 101, unit pixels 111 are arranged in an array. 図中、単位画素111の水平方向の並びが行を示し、垂直方向の並びが列を示す。 In the figure, the arrangement of the horizontal direction of the unit pixel 111 represents a row, aligned in the vertical direction showing the column.

各単位画素111は、被写体からの光を受光し、その入射光を光電変換して電荷を蓄積し、所定のタイミングにおいて、その電荷を画素信号として出力する。 Each unit pixel 111 receives light from an object, the incident light is photoelectrically converted charges are accumulated at a predetermined timing, and outputs the electric charge as a pixel signal.

また、図1に示されるように、画素アレイ101には、複数行複数列の単位画素111からなる画素ユニット121が形成される。 Further, as shown in FIG. 1, the pixel array 101, pixel unit 121 consisting of unit pixel 111 of the rows and columns are formed. つまり、画素ユニットは、画素アレイ101からなる画素領域を複数に分割する部分領域に含まれる単位画素群である。 That is, the pixel unit is a unit pixel group included in the partial area to divide the pixel area consisting of the pixel array 101 in a plurality. 図1の例の場合、画素ユニット121は、4x4の単位画素111により構成される。 For example in FIG. 1, the pixel unit 121 is composed of a unit pixel 111 of 4x4. もちろん、画素ユニット121のサイズや形状は任意である。 Of course, the size and shape of the pixel unit 121 is optional. 例えば、画素ユニット121のサイズが4x4、4x8、8x4、8x8、4x16、8x16、16x4、16x8、16x16の単位画素により構成されるようにしてもよい。 For example, the size of the pixel unit 121 may be constituted by a unit pixel of 4X4,4x8,8x4,8x8,4x16,8x16,16x4,16x8,16x16.

図1においては、画素ユニット121を1つのみ示しているが、実際には、画素ユニット121は、画素アレイ101全体に形成される。 In FIG. 1 shows only one pixel unit 121, in fact, the pixel unit 121 is formed on the entire pixel array 101. つまり、各単位画素111は、いずれかの画素ユニット121に属する。 In other words, each unit pixel 111 belongs to one of the pixel unit 121. 各画素ユニット121のサイズや形状が互いに同一でなくてもよい。 Size and shape of each pixel unit 121 is not necessarily identical to each other.

また、図1においては、各単位画素111が互いに同じ大きさの正方形として示されているが、各単位画素111のサイズや形状は任意であり、正方形で無くてもよいし、互いに同一のサイズおよび形状でなくてもよい。 Further, in FIG. 1, the unit pixel 111 is shown as a square with one another the same size, the size and shape of each unit pixel 111 is arbitrary, it may be not a square, the same each other size and it may not be shape.

<エリアA/D変換部> <Area A / D conversion section>
図2は、イメージセンサ100の構成の一部の例を示す図である。 Figure 2 is a diagram showing an example of a part of structure of the image sensor 100. 図2に示されるように、イメージセンサ100の各画素ユニット121には、それぞれ、A/D変換部131が設けられる。 As shown in FIG. 2, each pixel unit 121 of the image sensor 100, respectively, A / D conversion unit 131 is provided. 図2の例の場合、画素領域に3つの画素ユニット121(画素ユニット121−1乃至画素ユニット121−3)が形成されている。 In the example of FIG. 2, three pixel units 121 (pixel unit 121-1 to the pixel unit 121-3) in the pixel region is formed. また、それらに対して、3つのA/D変換部131(A/D変換部131−1乃至A/D変換部131−3)が形成されている。 Also, for those, three A / D converter 131 (A / D conversion unit 131-1 to the A / D conversion unit 131-3) is formed.

A/D変換部131−1は、画素ユニット121−1に接続され、画素ユニット121−1の各単位画素から読み出される信号をA/D変換する。 A / D conversion unit 131-1 is coupled to the pixel unit 121-1, signal A / D conversion to be read from each unit pixel of the pixel unit 121-1. A/D変換部131−2は、画素ユニット121−2に接続され、画素ユニット121−2の各単位画素から読み出される信号をA/D変換する。 A / D conversion unit 131-2 is coupled to the pixel unit 121-2, signal A / D conversion to be read from each unit pixel of the pixel unit 121-2. A/D変換部131−3は、画素ユニット121−3に接続され、画素ユニット121−3の各単位画素から読み出される信号をA/D変換する。 A / D conversion unit 131-3 is coupled to the pixel unit 121-3, signal A / D conversion to be read from each unit pixel of the pixel unit 121-3.

A/D変換部131−1乃至A/D変換部131−3を互いに区別して説明する必要が無い場合、単にA/D変換部131と称する。 If there is no need to distinguish the A / D conversion unit 131-1 to the A / D conversion unit 131-3 from each other simply referred to as the A / D converter 131. つまり、各画素ユニット121に対してA/D変換部131が設けられ、画素ユニット121内の各単位画素111から読み出される信号は、その画素ユニット121に接続されるA/D変換部131に供給され、A/D変換される。 That, A / D conversion unit 131 is provided for each pixel unit 121, a signal read from each unit pixel 111 in the pixel unit 121 is supplied to the A / D converter 131 connected to the pixel unit 121 It is, are converted A / D.

信号は、画素ユニット121内の各単位画素111から、例えば1単位画素分ずつ順次読み出され、A/D変換部131に供給される。 Signal from each unit pixel 111 in the pixel unit 121, for example, are sequentially read out one by one unit pixel minute is supplied to the A / D converter unit 131. 画素ユニット121内の各単位画素111の信号読み出し順は任意である。 Signal read order of each unit pixel 111 in the pixel unit 121 is optional. 例えばラスタスキャン順等のように、予め定められた順に読み出すようにしてもよいし、ランダムに読み出すようにしてもよい。 For example, as a raster scan order, etc., may be read in a predetermined order, it may be read at random.

図2の例の場合、画素ユニット121およびA/D変換部131は、互いに同一の半導体基板に形成されている。 In the example of FIG. 2, the pixel unit 121 and the A / D converter 131, it is formed on the same semiconductor substrate together.

<半導体基板積層構造> <A semiconductor substrate laminated structure>
イメージセンサ100は、例えば、図3に示されるように、互いに重畳される2枚の半導体基板(積層チップ(画素基板141および回路基板142))に、その回路構成が形成されるようにしてもよい。 The image sensor 100 is, for example, as shown in FIG. 3, the two semiconductor substrates (laminated chip (pixel substrate 141 and the circuit board 142)) to be superimposed to one another, also be the circuit configuration is formed good.

画素基板141には、画素領域(すなわち、画素アレイ101)が形成される。 A pixel substrate 141, a pixel region (i.e., pixel array 101) is formed. 例えば、図3の場合、N個の画素ユニット121(画素ユニット121−1乃至画素ユニット121−N)が形成される。 For example, in the case of FIG. 3, N pieces of the pixel unit 121 (pixel unit 121-1 to the pixel unit 121-N) are formed. 回路基板142には、各画素ユニット121に対応するA/D変換部131が形成される。 The circuit board 142, A / D conversion unit 131 corresponding to each pixel unit 121 is formed.

A/D変換部131は、回路基板142の、画素基板141に形成される、そのA/D変換部131に対応する画素ユニット121と積層される位置に形成される。 A / D conversion unit 131, the circuit board 142, is formed on the pixel substrate 141, it is formed at a position that is laminated with the pixel unit 121 corresponding to the A / D converter unit 131. 例えば、A/D変換部131−Kは、画素基板141と回路基板142とを貼り合わせた状態において、画素基板141に形成される、そのA/D変換部131−Kに対応する画素ユニット121−Kと積層される位置に形成される。 For example, A / D conversion section 131-K, in a state where bonding the pixel substrate 141 and the circuit board 142, is formed on the pixel substrate 141, a pixel unit 121 corresponding to the A / D conversion section 131-K It is formed at a position to be stacked and -K.

この状態において、画素ユニット121−Kの各単画素から読み出された信号の伝送路と、A/D変換部131−Kの基準電位と比較する信号の伝送路とが接続される。 In this state, the transmission path of the signal read from each single pixel of the pixel units 121-K, and the transmission path of the signal to be compared with the reference potential of the A / D conversion section 131-K is connected. このような構成とすることにより、画素ユニット121−Kの各単画素から読み出された信号が、A/D変換部131−Kに入力され、A/D変換される。 With such a configuration, the signal read from each single pixel of the pixel units 121-K are input to the A / D converter 131-K, it is converted A / D.

このように、画素基板141と回路基板142を有する構成の場合、接続(マイクロバンプやTSVなど)数を1つまたは数個に抑えることができる。 Thus, in the configuration having a pixel substrate 141 and the circuit board 142, it is possible to suppress connection number (such as micro bumps or TSV) in one or several. したがって接続に必要な面積を画素ピッチに合わせる必要はなく、また接続数が少ないため歩留りの向上を期待することができる。 Therefore it is not necessary to match the pixel pitch area required for the connection, also it can be expected to improve the yield for the number of connections less.

なお、この半導体基板(積層チップ)の数(層数)は任意であり、3層以上であってもよい。 Incidentally, the number of semiconductor substrates (laminated chip) (number of layers) is optional, it may be three or more layers.

<イメージセンサの回路構成> <Circuit configuration of the image sensor>
イメージセンサ100の主な回路構成の例を図4に示す。 Examples of the main circuit configuration of the image sensor 100 shown in FIG. 図4においては、1画素ユニット121分の構成例を示す。 In FIG. 4, showing a constitutional example of one pixel unit 121 minutes. 点線151で囲まれる回路構成が1つの単位画素111の回路構成の例を示している。 Circuitry enclosed by the dotted line 151 indicates an example of a circuit configuration of a unit pixel 111.

<単位画素構成> <Unit pixel configuration>
ここで、この点線151内の回路構成(すなわち、単位画素111の回路構成)の主な構成の例を図5に示す。 Here, a circuit configuration in the dotted line 151 (i.e., the circuit configuration of the unit pixel 111) an example of a main configuration of Figure 5. 図5に示される例の場合、単位画素111は、フォトダイオード171、転送トランジスタ172、リセットトランジスタ173、増幅トランジスタ174、およびセレクトトランジスタ175を有する。 For the example shown in FIG. 5, the unit pixel 111 includes a photodiode 171, transfer transistor 172, reset transistor 173, amplification transistor 174 and select transistor 175,.

フォトダイオード(PD)171は、受光した光をその光量に応じた電荷量の光電荷(ここでは、光電子)に光電変換してその光電荷を蓄積する。 Photodiode (PD) 171, the amount charge amount of photocharge corresponding to the (here, photoelectrons) the received light to photoelectric conversion to accumulate the photoelectric charges. フォトダイオード171のアノード電極は画素領域のグランド(画素グランド)に接続され、カソード電極は転送トランジスタ172を介してフローティングディフュージョン(FD)に接続される。 The anode electrode of the photodiode 171 is connected to the ground of the pixel area (pixel ground), and a cathode electrode connected to the floating diffusion (FD) via a transfer transistor 172. もちろん、フォトダイオード171のカソード電極が画素領域の電源(画素電源)に接続され、アノード電極が転送トランジスタ172を介してフローティングディフュージョン(FD)に接続され、光電荷を光正孔として読み出す方式としてもよい。 Of course, the cathode electrode of the photodiode 171 is connected to a power supply (pixel power supply) of the pixel region, is connected to the floating diffusion (FD) is the anode electrode via the transfer transistor 172, it may be as a method for reading photoelectric charges as photohole .

転送トランジスタ172は、フォトダイオード171からの光電荷の読み出しを制御する。 The transfer transistor 172, controls the reading of the optical charges from the photodiode 171. 転送トランジスタ172は、ドレイン電極がフローティングディフュージョンに接続され、ソース電極がフォトダイオード171のカソード電極に接続される。 The transfer transistor 172 has a drain electrode connected to the floating diffusion, and a source electrode connected to a cathode electrode of the photodiode 171. また、転送トランジスタ172のゲート電極には、エリア走査部152(図4)から供給される転送制御信号を伝送する転送制御線(TRG)が接続される。 The gate electrode of the transfer transistor 172, the transfer control line for transmitting the transfer control signal supplied from the area scanning unit 152 (FIG. 4) (TRG) is connected. 転送制御線(TRG)(すなわち、転送トランジスタ172のゲート電位)がオフ状態のとき、フォトダイオード171からの光電荷の転送が行われない(フォトダイオード171において光電荷が蓄積される)。 Transfer control line (TRG) (i.e., the gate potential of the transfer transistor 172) is off state, is not performed transferring photocharge from the photodiode 171 (light charge in the photodiode 171 is accumulated). 転送制御線(TRG)(すなわち、転送トランジスタ172のゲート電位)がオン状態のとき、フォトダイオード171に蓄積された光電荷がフローティングディフュージョン(FD)に転送される。 Transfer control line (TRG) (i.e., the gate potential of the transfer transistor 172) is the on state, the photocharge accumulated in the photodiode 171 is transferred to the floating diffusion (FD).

リセットトランジスタ173は、フローティングディフュージョン(FD)の電位をリセットする。 Reset transistor 173 resets the potential of the floating diffusion (FD). リセットトランジスタ173は、ドレイン電極が電源電位に接続され、ソース電極がフローティングディフュージョン(FD)に接続される。 Reset transistor 173 has a drain electrode connected to the power supply potential, and a source electrode connected to the floating diffusion (FD). また、リセットトランジスタ173のゲート電極には、エリア走査部152(図4)から供給されるリセット制御信号を伝送するリセット制御線(RST)が接続される。 Further, the gate electrode of the reset transistor 173, a reset control line for transmitting a reset control signal supplied from the area scanning unit 152 (FIG. 4) (RST) are connected. リセット制御信号(RST)(すなわち、リセットトランジスタ173のゲート電位)がオフ状態のとき、フローティングディフュージョン(FD)はリセット電圧配線(VR)(すなわち、リセット電圧VR)と切り離されている。 Reset control signal (RST) (i.e., the gate potential of the reset transistor 173) when the off state, the floating diffusion (FD) is disconnected from the reset voltage line (VR) (i.e., the reset voltage VR). リセット制御信号(RST)(すなわち、リセットトランジスタ173のゲート電位)がオン状態のとき、フローティングディフュージョン(FD)の電荷がリセット電圧配線(VR)に捨てられ、フローティングディフュージョン(FD)がリセットされる。 Reset control signal (RST) (i.e., the gate potential of the reset transistor 173) when the ON state, the charge of the floating diffusion (FD) is discarded to the reset voltage line (VR), a floating diffusion (FD) is reset.

増幅トランジスタ174は、フローティングディフュージョン(FD)の電位変化を増幅し、電気信号(アナログ信号)として出力する。 Amplifying transistor 174 amplifies the potential change of the floating diffusion (FD), and outputs an electric signal (analog signal). 増幅トランジスタ174は、ゲート電極がフローティングディフュージョン(FD)に接続され、ドレイン電極がソースフォロワ電源電圧に接続され、ソース電極がセレクトトランジスタ175のドレイン電極に接続されている。 Amplifying transistor 174, a gate electrode connected to the floating diffusion (FD), a drain electrode connected to the source follower power supply voltage, the source electrode is connected to the drain electrode of the select transistor 175. 例えば、増幅トランジスタ174は、リセットトランジスタ173によってリセットされたフローティングディフュージョン(FD)の電位をリセット信号(リセットレベル)としてセレクトトランジスタ175に出力する。 For example, the amplification transistor 174, and outputs the select transistor 175 and the potential of the floating diffusion (FD) which is reset by the reset transistor 173 as a reset signal (reset level). また、増幅トランジスタ174は、転送トランジスタ172によって光電荷が転送されたフローティングディフュージョン(FD)の電位を光蓄積信号(信号レベル)としてセレクトトランジスタ175に出力する。 Also, the amplification transistor 174 outputs a potential of the floating diffusion which photocharge is transferred (FD) to the select transistor 175 as a light accumulation signal (signal level) by the transfer transistor 172.

セレクトトランジスタ175は、増幅トランジスタ174から供給される電気信号の垂直信号線VSL(すなわち、A/D変換部131)への出力を制御する。 Select transistor 175, a vertical signal line VSL of the electrical signal supplied from the amplification transistor 174 (i.e., A / D conversion unit 131) controls the output of the. セレクトトランジスタ175は、ドレイン電極が増幅トランジスタ174のソース電極に接続され、ソース電極が垂直信号線VSLに接続されている。 Select transistor 175 has a drain electrode connected to the source electrode of the amplification transistor 174, a source electrode is connected to the vertical signal line VSL. また、セレクトトランジスタ175のゲート電極には、エリア走査部152(図4)から供給されるセレクト制御信号を伝送するセレクト制御線(SEL)が接続される。 The gate electrode of the select transistor 175, select control line for transmitting a select control signal supplied from the area scanning unit 152 (FIG. 4) (SEL) is connected. セレクト制御信号(SEL)(すなわち、セレクトトランジスタ175のゲート電位)がオフ状態のとき、増幅トランジスタ174と垂直信号線VSLは電気的に切り離されている。 Select control signal (SEL) (i.e., the gate potential of the select transistor 175) is off state, the vertical signal line VSL and the amplifying transistor 174 is electrically disconnected. したがって、この状態のとき、当該単位画素からリセット信号や画素信号等が出力されない。 Therefore, at this time the state, the reset signal and pixel signal and the like from the unit pixel is not output. セレクト制御信号(SEL)(すなわち、セレクトトランジスタ175のゲート電位)がオン状態のとき、当該単位画素が選択状態となる。 Select control signal (SEL) (i.e., the gate potential of the select transistor 175) is the on state, the unit pixel is selected. つまり、増幅トランジスタ174と垂直信号線VSLが電気的に接続され、増幅トランジスタ174から出力される信号が、当該単位画素の画素信号として、垂直信号線VSLに供給される。 That is, the vertical signal line VSL and the amplifying transistor 174 is electrically connected, a signal output from the amplification transistor 174, a pixel signal of the unit pixel, is supplied to the vertical signal line VSL. すなわち、当該単位画素からリセット信号や画素信号等が読み出される。 That is, the reset signal and pixel signal from the unit pixel and the like are read out.

図4に戻り、アレイ状に配置された単位画素111群の各行(水平方向の並び)に対して、リセット電圧配線(VR)、リセット制御線(RST)、転送制御線(TRG)が形成される。 Returning to FIG. 4, for each row of the unit pixels 111 group arranged in an array (arrangement of the horizontal direction), the reset voltage line (VR), the reset control line (RST), the transfer control line (TRG) is formed that. 図4の例の場合、画素ユニット121が4x4の単位画素により構成されるので、リセット電圧配線(VR)、リセット制御線(RST)、転送制御線(TRG)が4本ずつ形成されている(リセット電圧配線VR1乃至リセット電圧配線VR4、リセット制御線RST1乃至リセット制御線RST4、転送制御線TRG1乃至転送制御線TRG4)。 For example in FIG. 4, since the pixel unit 121 is composed of a unit pixel of a 4x4, a reset voltage line (VR), the reset control line (RST), the transfer control line (TRG) is formed by four ( reset voltage line VR1 through the reset voltage line VR4, the reset control line RST1 to the reset control line RST4, the transfer control line TRG1 to the transfer control line TRG4).

つまり、リセット電圧配線VR1、リセット制御線RST1、および転送制御線TRG1は、図4に示される画素ユニット121の一番上の行の各単位画素に接続される。 That is, the reset voltage line VR1, the reset control line RST1, and the transfer control line TRG1 is connected to each unit pixel in the top row of the pixel unit 121 shown in FIG. 同様に、リセット電圧配線VR2、リセット制御線RST2、および転送制御線TRG2は、図4に示される画素ユニット121の上から2番目の行の各単位画素に接続される。 Similarly, the reset voltage line VR2, the reset control line RST2, and transfer control line TRG2 is connected to each unit pixel in the second row from the top of the pixel unit 121 shown in FIG. また、リセット電圧配線VR3、リセット制御線RST3、および転送制御線TRG3は、図4に示される画素ユニット121の上から3番目の行の各単位画素に接続される。 The reset voltage line VR3, the reset control line RST 3, and the transfer control line TRG3 is connected to each unit pixel of the third row from the top of the pixel unit 121 shown in FIG. 同様に、リセット電圧配線VR4、リセット制御線RST4、および転送制御線TRG4は、図4に示される画素ユニット121の一番下の行の各単位画素に接続される。 Similarly, the reset voltage line VR4, the reset control line RST4, and transfer control line TRG4 is connected to each unit pixel of the bottom line of the pixel unit 121 shown in FIG.

また、図4に示されるように、アレイ状に配置された単位画素111群の各列(垂直方向の並び)に対して、セレクト制御線(SEL)が形成される。 Further, as shown in FIG. 4, for each column of the unit pixel 111 group arranged in an array (arrangement of the vertical direction), the select control line (SEL) is formed. 図4の例の場合、画素ユニット121が4x4の単位画素により構成されるので、セレクト制御線(SEL)が4本形成されている(セレクト制御線SEL1乃至セレクト制御線SEL4)。 For example in FIG. 4, since the pixel unit 121 is composed of a unit pixel of a 4x4, the select control line (SEL) is four formed (select control line SEL1 to select control lines SEL4).

つまり、セレクト制御線SEL1は、図4に示される画素ユニット121の一番左の列の各単位画素に接続される。 That is, the select control line SEL1 is connected to each unit pixel of the leftmost column of the pixel unit 121 shown in FIG. 同様に、セレクト制御線SEL2は、図4に示される画素ユニット121の左から2番目の列の各単位画素に接続される。 Similarly, the select control line SEL2 is connected to the respective unit pixels of the second column from the left of the pixel unit 121 shown in FIG. また、セレクト制御線SEL3は、図4に示される画素ユニット121の左から3番目の列の各単位画素に接続される。 The select control line SEL3 is connected to each unit pixel in the third column from the left of the pixel unit 121 shown in FIG. 同様に、セレクト制御線SEL4は、図4に示される画素ユニット121の一番右の列の各単位画素に接続される。 Similarly, the select control lines SEL4 is connected to each unit pixel of the rightmost column of the pixel unit 121 shown in FIG.

イメージセンサ100は、エリア走査部152を有する。 The image sensor 100 includes an area scanning unit 152. エリア走査部152は、各単位画素111からの信号の読み出しを制御する制御の一実施の形態の例である。 Area scanning unit 152 is an example of an embodiment of a control for controlling the reading of signals from the unit pixels 111. 例えばエリア走査部152は、各リセット電圧配線(VR)(リセット電圧配線VR1乃至リセット電圧配線VR4)に対してリセット電圧を供給する。 For example the area scanning unit 152 supplies a reset voltage to the reset voltage line (VR) (reset voltage wiring VR1 to reset voltage wiring VR4).

また、エリア走査部152は、リセット制御信号を生成し、リセット制御線RST1乃至リセット制御線RST4のいずれかを選択し、生成したリセット制御信号を選択したリセット制御線(RST)に出力する。 Also, the area scanning unit 152 generates a reset control signal, selects one of the reset control line RST1 to the reset control line RST4, and outputs the generated reset control signal to the selected reset control line (RST). つまり、エリア走査部152は、リセット制御信号を、選択したリセット制御線(RST)に接続される各単位画素(のリセットトランジスタ173のゲート)に対して供給する。 In other words, the area scanning unit 152 supplies a reset control signal for each unit pixel connected to the selected reset control line (RST) (reset transistor 173 gate of).

また、エリア走査部152は、転送制御信号を生成し、転送制御線TRG1乃至転送制御線TRG4のいずれかを選択し、生成した転送制御信号を選択した転送制御線(TRG)に出力する。 Also, the area scanning unit 152 generates a transfer control signal, selects one of the transfer control line TRG1 to transfer control line TRG4, and outputs the generated transfer control signal to the selected transmission control line (TRG). つまり、エリア走査部152は、転送制御信号を、選択した転送制御線(TRG)に接続される各単位画素(の転送トランジスタ172のゲート)に対して供給する。 In other words, the area scanning unit 152 supplies the transfer control signal, to each of the unit pixels connected to the selected transfer control line (TRG) (the gate of the transfer transistor 172).

また、エリア走査部152は、セレクト制御信号を生成し、セレクト制御線SEL1乃至セレクト制御線SEL4のいずれかを選択し、生成したセレクト制御信号を選択したセレクト制御線(SEL)に出力する。 Also, the area scanning unit 152 generates a select control signal, select one of the select control line SEL1 to select control lines SEL4, and outputs the generated selection control signal to the selected selection control line (SEL). つまり、エリア走査部152は、セレクト制御信号を、選択したセレクト制御線(SEL)に接続される各単位画素(のセレクトトランジスタ175のゲート)に対して供給する。 In other words, the area scanning unit 152, a select control signal, supplied to each unit pixel (the select transistor 175 gates) of which is connected to the selected select control line (SEL).

このような構成とすることで、エリア走査部152は、リセット制御線(RST)とセレクト制御線(SEL)を選択することにより、容易に所望の1画素を選択することができる。 With such a configuration, the area scanning unit 152, by selecting a reset control line (RST) and select control line (SEL), it is possible to easily select the desired pixel. つまり、エリア走査部152は、より容易に、各単位画素から1画素づつ信号を読み出すことができる。 In other words, the area scanning unit 152 can be read more easily, by one pixel signal from each unit pixel. その際、電荷転送を行単位で同時に行っても、Trや配線を追加してXYアドレス化してもどちらにも対応が可能となる。 At that time, even if at the same time the charge transfer line by line, it becomes possible to correspond to both by XY address it by adding the Tr and wiring. 前者の場合、1行分のリセット電圧を読み出した後、電荷転送し、1行分の信号をそれぞれ順次に読み出せばよい。 In the former case, after reading the reset voltage of one row, and the charge transfer, it may be read one line of the signal sequentially, respectively. 後者の場合、電荷転送を1画素行って信号を読み出すことを、順次好きなアドレスで行えばよい。 In the latter case, the reading of the signal by one pixel charge transfer may be performed in a sequential favorite address.

また、図4に示されるように、イメージセンサ100は、D/A変換部(DAC)161、比較部(CMP)162、およびカウンタ(CNT)163を有する。 Further, as shown in FIG. 4, the image sensor 100, D / A converter unit (DAC) 161, having a comparator unit (CMP) 162, and a counter (CNT) 163. 画素ユニット121の各単位画素が接続される上述した垂直信号線は、比較部162の一方の入力に接続される。 Vertical signal lines described above each unit pixel is connected to the pixel unit 121 is connected to one input of the comparison unit 162.

D/A変換部161は、比較部162に供給する基準電圧として、所定のランプ信号を生成する。 D / A conversion unit 161, as a reference voltage to be supplied to the comparison unit 162, generates a predetermined ramp signal. D/A変換部161は、比較部162の他方の入力に、生成したランプ信号を供給する。 D / A conversion unit 161, the other input of the comparison unit 162 supplies the generated ramp signal.

比較部162は、D/A変換部161から供給される基準電圧(ランプ信号)と、画素ユニット121から供給される、各単位画素111から読み出された信号とを比較し、比較結果(どちらの値が大きいかを示す情報)をカウンタ163に供給する。 Comparing unit 162, a reference voltage supplied from the D / A converter 161 (ramp signal) supplied from the pixel unit 121, compares the signals read from the unit pixel 111, the comparison result (either supplies information) indicating whether the larger value in the counter 163.

カウンタ163は、カウント開始からその比較結果の値が変化するまでの期間をカウントし、比較結果の値が変化した時点でそのカウント値を、比較部162に入力された信号のデジタルデータとして出力する。 Counter 163 counts the period from the count start until the value of the comparison result changes, compares the count value when the value is changed result is output as digital data signals input to the comparison unit 162 .

つまり、D/A変換部(DAC)161、比較部(CMP)162、およびカウンタ(CNT)163は、A/D変換部131の構成である。 That, D / A converter unit (DAC) 161, comparator unit (CMP) 162, and a counter (CNT) 163 is a configuration of the A / D converter unit 131.

画素ユニット121内の各単位画素の信号は、エリア走査部152の制御により、1画素ずつ読み出され、比較部162に供給される。 Signals of each unit pixel in the pixel unit 121 is controlled by the area scan unit 152 are read out pixel by pixel, it is supplied to the comparison unit 162. 比較部162は、供給される各信号を順次ランプ信号と比較し、その比較結果を出力する。 Comparing unit 162 compares the sequentially ramp signal each signal supplied, and outputs the comparison result. カウンタ163が、その比較結果が変化するまでをカウントし、そのカウント値を出力する。 Counter 163 counts up the comparison result changes, and outputs the count value. このようにすることにより、A/D変換部131は、対応する画素ユニット121内の各画素から読み出された信号をA/D変換することができる。 In this way, A / D conversion unit 131, a signal read from each pixel of the corresponding pixel unit 121 can be converted A / D.

なお、図4の例においては、エリア走査部152と、画素ユニット121の1つ分の構成とが示されているが、エリア走査部152は、画素アレイ101の全ての画素ユニット121に対して、同様に制御することができる。 In the example of FIG. 4, the area scanning unit 152, one portion of the structure of the pixel unit 121 are shown, the area scanning unit 152, for all pixel units 121 in the pixel array 101 , may be similarly controlled. そして、A/D変換部は、上述したD/A変換部161、比較部(CMP)162、およびカウンタ(CNT)163の構成に限らず、例えば、逐次比較型若しくはデジタルシグマ型のA/D変換部等であってもよい。 Then, A / D conversion unit, D / A conversion section 161 described above is not limited to the configuration of the comparison unit (CMP) 162, and a counter (CNT) 163, for example, a successive approximation or digital sigma A / D it may be a conversion unit or the like.

<読み出し伝送制御処理の流れ> <Flow of the read transmission control process>
図6のフローチャートを参照して、読み出し伝送制御処理の流れの例を説明する。 With reference to the flowchart of FIG. 6, an example of the flow of reading the transmission control process.

読み出し伝送制御処理が開始されると、エリア走査部152は、ステップS101において、フォトダイオード(PD)171を初期化させる。 When the read transmission control process is started, the area scanning unit 152, in step S101, initializing the photodiode (PD) 171. 例えば、エリア走査部152は、リセット電圧配線VR1乃至リセット電圧配線VR4、リセット制御線RST1乃至リセット制御線RST4、並びに、転送制御線TRG1乃至転送制御線TRG4を選択し、これらをすべてONにすることにより、全ての単位画素111のフォトダイオード171を初期化する(グローバルリセットを行う)。 For example, the area scanning unit 152, the reset voltage line VR1 through the reset voltage line VR4, the reset control line RST1 to the reset control line RST4, and selects a transfer control line TRG1 to the transfer control line TRG4, possible to them all ON Accordingly, initializing the photodiode 171 of all the unit pixels 111 (performing global reset). なお、エリア走査部152が、各単位画素のフォトダイオード171を順次初期化するローリングリセットを行うようにしてもよい。 Incidentally, the area scanning unit 152 may perform a rolling reset for sequentially initializing the photodiode 171 in each unit pixel.

その後、露光が行われた後、ステップS102において、エリア走査部152は、フローティングディフュージョン(FD)を初期化する。 Then, after the exposure has been performed, in step S102, the area scanning unit 152 initializes the floating diffusion (FD). 例えば、エリア走査部152は、リセット制御線RST1乃至リセット制御線RST4を選択し、これらをすべてONにすることにより、全ての単位画素111のフローティングディフュージョン(FD)を初期化する。 For example, the area scanning unit 152 selects a reset control line RST1 to the reset control line RST4, by the these all ON, the floating diffusion of all the unit pixels 111 (FD) is initialized.

ステップS103において、エリア走査部152は、信号を読み出す単位画素の行(読み出し行)を選択する。 In step S103, the area scanning unit 152 selects a row of the unit pixels for reading a signal (readout row). 例えば、エリア走査部152は、リセット制御線RST1乃至リセット制御線RST4の中からいずれかを選択し、それをONにすることにより、所望の単位画素111の行を、読み出し行として選択する。 For example, the area scanning unit 152 selects one from among the reset control line RST1 to the reset control line RST4, by it to ON, the row of the desired unit pixel 111 is selected as the readout row.

ステップS104において、エリア走査部152は、リセットレベルを読み出す単位画素の列(リセットレベル読み出し列)を順次選択する。 In step S104, the area scanning unit 152 sequentially selects a column of the unit pixel reading the reset level (reset level read column). 例えば、エリア走査部152は、セレクト制御線SEL1乃至セレクト制御線SEL4の中からいずれかを選択し、それをONにすることにより、所望の単位画素111の列を、リセットレベル読み出し列として選択する。 For example, the area scanning unit 152 selects one from among the select control line SEL1 to select control lines SEL4, by it to ON, the column of the desired unit pixel 111 is selected as the reset level read column . エリア走査部152は、この処理を繰り返し、各列をリセットレベル読み出し列として順次選択する。 Area scanning unit 152 repeats this process, sequentially selects each column as a reset level read column. このようにすることにより、読み出し行の各画素から、リセットレベルが1画素ずつ順次読み出される。 In this way, the respective pixels on the read row, the reset level is sequentially read out pixel by pixel.

ステップS105において、エリア走査部152は、読み出し行のフォトダイオード171に蓄積された電荷をフローティングディフュージョンに転送する。 In step S105, the area scanning unit 152 transfers the charge accumulated in the photodiode 171 of the readout row to the floating diffusion. 例えば、エリア走査部152は、転送制御線TRG1乃至転送制御線TRG4の中から、ステップS103において選択された読み出し行に割り当てられた転送制御線を選択し、それをONにすることにより、読み出し行の各単位画素において、フォトダイオード171の電荷をフローティングディフュージョンに転送する。 For example, the area scanning unit 152, from the transfer control line TRG1 to the transfer control line TRG4, by selecting the transfer control line allocated to the read row selected in step S103, it to ON, the read line in each unit pixel, and transfers the charge of the photodiode 171 to the floating diffusion.

ステップS106において、エリア走査部152は、画素信号を読み出す単位画素の列(画素信号読み出し列)を順次選択する。 In step S106, the area scanning unit 152 sequentially selects a column of the unit pixel to read out pixel signals (pixel signals read column). 例えば、エリア走査部152は、セレクト制御線SEL1乃至セレクト制御線SEL4の中からいずれかを選択し、それをONにすることにより、所望の単位画素111の列を、画素信号読み出し列として選択する。 For example, the area scanning unit 152 selects one from among the select control line SEL1 to select control lines SEL4, by it to ON, the column of the desired unit pixel 111 is selected as a pixel signal read column . エリア走査部152は、この処理を繰り返し、各列を画素信号読み出し列として順次選択する。 Area scanning unit 152 repeats this process, sequentially selects each column as a pixel signal readout row. このようにすることにより、読み出し行の各画素から、画素信号が1画素ずつ順次読み出される。 In this way, the respective pixels on the read row, pixel signals are sequentially read pixel by pixel.

以上のように各処理が行われると、読み出し伝送制御処理が終了する。 As each process is performed as described above, the read transmission control process ends.

図7は、上述した読み出し伝送制御処理により、リセットレベルや画素信号が読み出される様子の例を示すタイミングチャートである。 7, by the above-mentioned read transmission control process is a timing chart showing an example of a state in which the reset level and the pixel signal is read out.

このように、エリア走査部152は、従来の行同時読み出しの場合と同様に、各制御線を選択するのみで、容易に各画素の信号レベルを読み出すことができる。 Thus, the area scanning unit 152, similarly to the conventional row simultaneous readout, only select each control line, it can be easily read out the signal level of each pixel.

<構成例のバリエーション> <Variation of the configuration example>
なお、複数の半導体基板を有し、A/D変換部が、単位画素群が形成される半導体基板と異なる半導体基板に形成されるようにしてもよい。 Incidentally, a plurality of semiconductor substrates, A / D conversion unit, may be a unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed. つまり、図4に示されるイメージセンサ100の構成を、図3に示されるような、複数の半導体基板に形成されるようにしてもよい。 In other words, the configuration of the image sensor 100 shown in FIG. 4, as shown in FIG. 3, may be formed in a plurality of semiconductor substrates. その場合の例を図8に示す。 An example of this case is shown in FIG.

A/D変換部が、基準電圧を生成する基準電圧生成部と、単位画素から読み出されたフローティングディフュージョンのレベルと、基準電圧生成部により生成された基準電圧とを比較する比較部と、比較部の比較結果が変化するまでをカウントするカウンタとを有し、その基準電圧生成部、比較部、およびカウンタが、単位画素群が形成される半導体基板と異なる半導体基板に形成されるようにしてもよい。 A / D conversion unit, a reference voltage generator for generating a reference voltage, a comparator for comparing the level of the floating diffusion read out from the unit pixel, and a reference voltage generated by the reference voltage generating unit, a comparison and a counter for comparison parts counts up changes, the reference voltage generating unit, a comparison unit, and counters, as the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed it may be.

例えば、図8に示されるように、画素アレイ101の構成が画素基板141に形成され、A/D変換部131(D/A変換部(DAC)161、比較部(CMP)162、およびカウンタ(CNT)163)が回路基板142に形成されている。 For example, as shown in FIG. 8, the configuration of the pixel array 101 is formed on the pixel substrate 141, A / D conversion unit 131 (D / A converter unit (DAC) 161, comparator unit (CMP) 162, and a counter ( CNT) 163) is formed on the circuit board 142.

また、カウンタが、単位画素群が形成される半導体基板と異なる半導体基板に形成されるようにしてもよい。 The counter may also be a unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed. その場合の例を図9に示す。 An example of this case is shown in FIG.

図9の例の場合、画素アレイ101の構成、並びに、D/A変換部(DAC)161および比較部(CMP)162の構成が、画素基板141に形成され、カウンタ(CNT)163)が回路基板142に形成されている。 For example in FIG. 9, the configuration of the pixel array 101, as well as the configuration of the D / A converter (DAC) 161 and the comparison unit (CMP) 162 is formed on the pixel substrate 141, a counter (CNT) 163) circuit It is formed on the substrate 142.

また、単位画素から読み出されたフローティングディフュージョンのレベルが、複数の配線により、単位画素群が形成される半導体基板から、A/D変換部が形成される半導体基板に伝送されるようにしてもよい。 The level of the floating diffusion read out from the unit pixel, a plurality of wirings, the semiconductor substrate in which the unit pixel group is formed, also be transmitted to a semiconductor substrate of A / D conversion unit is formed good. 図10にその場合の例を示す。 Figure 10 shows an example of such a case.

図10の例の場合、図8の例と同様に、画素アレイ101の構成が画素基板141に形成され、A/D変換部131(D/A変換部(DAC)161、比較部(CMP)162、およびカウンタ(CNT)163)が回路基板142に形成されている。 For example in FIG. 10, as in the example of FIG. 8, the configuration of the pixel array 101 is formed on the pixel substrate 141, A / D conversion unit 131 (D / A converter unit (DAC) 161, comparator unit (CMP) 162, and the counter (CNT) 163) is formed on the circuit board 142. ただし、画素基板141と回路基板142とが2本の配線により接続されている。 However, a pixel substrate 141 and the circuit board 142 are connected by two wires. 回路基板142には、選択部(SW)181が形成される。 The circuit board 142, a selection unit (SW) 181 is formed. 選択部181は、画素アレイ101からの2本の配線により伝送される信号のうち、いずれか一方若しくは両方を選択し、比較部162に供給する。 Selecting unit 181, among the signals transmitted by the two wires from the pixel array 101, and select one or both either supplied to the comparison unit 162. このような構成とすることにより、比較部162の容量加算やソースフォロア(SF)加算を実現することができる。 With such a configuration, it is possible to realize a capacity addition and the source follower (SF) addition of the comparison unit 162. なお、画素基板141と回路基板142とを接続する配線の数は、3本以上であってもよい。 Note that the number of wires for connecting the pixel substrate 141 and the circuit board 142 may be three or more.

容量加算やソースフォロア(SF)加算のような同時に複数の画素を読み出す場合は、必要な個数分の接続を用意すればよい。 Capacity additions and if simultaneously read a plurality of pixels, such as a source follower (SF) addition, it is sufficient to prepare the connection of the necessary number minute. また画素共有や容量可変方式、画素内にメモリを配置したグローバルシャッタなど、従来から知られている機能を追加することにも対応できる。 Also such global shutter arranged memory in the pixel sharing and capacity-variable type, the pixel, can cope with adding the function of conventionally known.

また、画素アレイ101の各単位画素の回路と、比較部162とを接続する配線(垂直信号線)の位置は任意であり、図4等の上述した例に限定されない。 Further, the circuit of the unit pixel of the pixel array 101, the position of the wiring connecting the comparison unit 162 (the vertical signal lines) is arbitrary, but is not limited to the above-described example of FIG. 4 or the like. 例えば、図11に示されるように、その配線が横型の構成となるようにしてもよい。 For example, as shown in FIG. 11, it may be the wiring becomes horizontal configuration. この場合、図11に示されるように、各行の単位画素同士がその配線により接続され、その各行の配線同士が画素ユニット121の端部においてさらに接続され、1本の配線として比較部162に接続される。 In this case, as shown in FIG. 11, the unit pixels to each row are connected by their wiring, wirings of the rows are further connected at the end portion of the pixel unit 121, connected to the comparison unit 162 as one wire It is.

また、例えば、図12に示されるように、その配線が櫛形の構成となるようにしてもよい。 Further, for example, as shown in FIG. 12, it may be the wiring becomes comb structure. この場合、図11に示されるように、各行の単位画素同士がその配線により接続され、その各行の配線同士が画素ユニット121の中央部(端以外)においてさらに接続され、1本の配線として比較部162に接続される。 In this case, as shown in FIG. 11, the unit pixels to each row are connected by their wiring, wirings of the rows are further connected in the center of the pixel units 121 (other than the end), compared as one wire It is connected to the section 162.

また、以上においては、単位画素111に対して、リセット電源電圧とソースフォロワ電源電圧とが互いに異なる配線により供給される場合について説明したが、これに限らず、単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが共通の配線により供給されるようにしてもよい。 Further, in the above, with respect to the unit pixel 111, it has been described in which the reset power supply voltage and the source follower power supply voltage is supplied by a different wiring from each other, not limited to this, with respect to the unit pixel, the reset power supply voltage and the source follower power supply voltage may be supplied by a common line. 図13にその例を示す。 Figure 13 shows the example. 図13において、点線191で囲まれる部分が、1単位画素の構成である。 13, the portion surrounded by a dotted line 191, the configuration of one unit pixel. その様子を図14に示す。 This is shown in Figure 14.

図14に示されるように、この場合も、単位画素111の構成は、基本的に図5の例と同様であるが、図14の例の場合、増幅トランジスタ174のドレイン電極は、リセット電圧配線(VR)に接続されている。 As shown in FIG. 14, also in this case, the configuration of the unit pixel 111 is similar to the example basically 5, in the example of FIG. 14, the drain electrode of the amplifying transistor 174, the reset voltage line It is connected to the (VR). このように、リセット電圧とソースフォロワ電源電圧とが共通の配線(リセット電圧配線(VR))により供給されるようにすることができる。 In this way, it is possible to be supplied by a common wiring and the reset voltage and the source follower power supply voltage (reset voltage line (VR)). このようにすることにより、回路構成をさらに簡易にすることができ、回路面積の増大を抑制することができる。 By doing so, it is possible to further simplify the circuit configuration, it is possible to suppress an increase in circuit area.

また、単位画素が、複数のフォトダイオードを有し、制御部が、転送制御信号を生成し、転送制御線を選択し、生成した転送制御信号を選択した転送制御線に出力することにより、単位画素群の所望の単位画素の組み合わせに対して、所望のフォトダイオードに蓄積された電荷の転送を行わせるようにしてもよい。 Also, the unit pixel has a plurality of photodiodes, the control unit, by generating a transfer control signal to select the transfer control line, and outputs the transfer control line selects the generated transfer control signal, the unit for the combination of the desired unit pixel of the pixel group, it may be causing the transfer of charge accumulated in the desired photodiode.

例えば、図15に示されるように、複数のフォトダイオードが、その電荷を読み出すための回路を共有するようにしてもよい。 For example, as shown in FIG. 15, a plurality of photodiodes, may share a circuit for reading the charges. 図15において、点線192で囲まれる部分が、1単位画素の構成である。 15, the portion surrounded by a dotted line 192, the configuration of one unit pixel. その様子を図16に示す。 This is shown in Figure 16.

図16に示されるように、この場合も、単位画素111の構成は、基本的に図5の例と同様であるが、図16の例の場合、フォトダイオード171と転送トランジスタ172が2つずつ形成されている(フォトダイオード171−1およびフォトダイオード171−2、並びに、転送トランジスタ172−1および転送トランジスタ172−2)。 As shown in FIG. 16, also in this case, the configuration of the unit pixel 111 is similar to the example basically 5, in the example of FIG. 16, the transfer transistor 172 and the photodiode 171 are two by two are formed (photodiode 171-1 and the photodiode 171-2 and transfer transistor 172-1 and transfer transistor 172-2).

このように、転送トランジスタ172が複数存在する場合、転送制御線(TRG)は、各転送トランジスタ172に対して形成される。 Thus, when the transfer transistor 172 there are a plurality of transmission control line (TRG) is formed for each transfer transistor 172. 図16の例の場合、転送トランジスタ172−1は、転送制御線TRG1に接続され、転送トランジスタ172−2は、転送制御線TRG2に接続される。 In the example of FIG. 16, the transfer transistors 172-1 is connected to the transfer control line TRG1, transfer transistor 172-2 is connected to the transfer control line TRG2. この場合、エリア走査部152は、転送制御線TRG1および転送制御線TRG2のいずれか一方を選択することで、フォトダイオード171−1およびフォトダイオード171−2のいずれか一方を、電荷を転送するフォトダイオードとして選択することができる。 Photo In this case, area scanning unit 152, by selecting one of the transfer control line TRG1 and the transfer control line TRG2, one of the photodiodes 171-1 and the photodiode 171-2, for transferring charges it can be selected as a diode. つまり、選択され転送制御信号が伝送された転送制御線(TRG)に接続されるフォトダイオード171の電荷がフローティングディフュージョンに転送される。 In other words, the charge of the photodiode 171 is transferred to the floating diffusion being connected to the transfer control line transfer control signal is selected is transmitted (TRG). つまり、エリア走査部152は、画素信号を読み出す単位画素だけでなく、その単位画素内のフォトダイオードも選択することができる。 In other words, the area scan unit 152, not only the unit pixel to read out pixel signals, can also be selected photodiodes of the unit pixel.

なお、図15においては、図中垂直方向に並ぶ2つのフォトダイオード171がフローティングディフュージョン等の回路を共有する場合について説明したが、このフォトダイオード171の配置は任意である。 Incidentally, in FIG. 15, two photodiodes 171 arranged in the vertical direction in the drawing has been described for the case of sharing the circuit, such as the floating diffusion, the arrangement of the photodiode 171 is optional. 例えば、図中水平方向に並んでいてもよいし、斜め方向に並んでいてもよい。 For example, it may be lined in the horizontal direction in the figure, it may be arranged in an oblique direction. また、回路を共有するフォトダイオードの数は任意である。 The number of photodiodes sharing the circuit is arbitrary. 例えば、4つのフォトダイオードが1つの回路を共有するようにしてもよい。 For example, the four photodiodes may share a single circuit. その場合も各フォトダイオードの並びは任意である。 In this case also the arrangement of the photo diode is optional. 例えば、その4つのフォトダイオードが図中水平方向に並んでいてもよいし、図中垂直方向に2つ並び、図中水平方向に2つ並ぶ構成(つまり2x2)であってもよい。 For example, the four photodiodes may be arranged in the horizontal direction in the drawing, the arrangement of two vertically in the figure, may be two aligned arrangement in the horizontal direction in the drawing (i.e. 2x2).

このように、本技術は、従来の画素レイアウトを流用することも可能であり、画素共有にも対応が可能できるため、小型化することも可能である。 Thus, the present technology, it is also possible to divert a conventional pixel layout, since it is also possible to correspond to the pixel sharing, it is possible to miniaturize.

また、転送制御線が、画素アレイの単位画素毎に設けられるようにしてもよい。 Also, the transfer control line, may be provided for each unit pixel of the pixel array. そして、制御部が、転送制御信号を生成し、転送制御線を選択し、生成した転送制御信号を選択した転送制御線に出力することにより、画素アレイの所望の単位画素に対して電荷の転送を行わせるようにしてもよい。 Then, the control unit generates a transfer control signal to select the transfer control line, by outputting the transfer control line selects the generated transfer control signal, the charge for the desired unit pixels of the pixel array transfer the may be to perform. その場合、制御部が、さらに、セレクト制御信号を生成し、電荷の転送を行わせた単位画素を含む行または列のセレクト制御線を選択し、生成したセレクト制御信号を選択したセレクト制御線に出力することにより、電荷の転送を行わせた単位画素のフローティングディフュージョンの信号レベルを読み出させるようにしてもよい。 In that case, the control unit further generates a select control signal, a row or select the select control line of the column, the select control lines to select the generated selection control signal including the unit pixels to perform the transfer of the charges by outputting, it may be to read the signal level of the floating diffusion of the unit pixels to perform the transfer of charge. 図17にその場合の例を示す。 Figure 17 shows an example of such a case.

図17において、点線193で囲まれる構成は、1つの画素ユニット121の単位画素111の1行分の回路構成の例を示している。 17, the configuration surrounded by the dotted line 193 shows an example of a circuit configuration of one row of the unit pixels 111 of one pixel unit 121. 図17に示されるように、画素ユニットの各行において、単位画素毎に転送制御線(TRG)が設けられている(例えば、上から1行目の場合、転送制御線TRG1-1乃至転送制御線TRG1-4)。 As shown in FIG. 17, in each row of the pixel unit, the transfer control line for each unit pixel (TRG) is provided (e.g., if the first row from the top, the transfer control line TRG1-1 to transfer control line TRG1-4).

このようにすることにより、電荷の転送を単位画素毎に行うことができる。 In this way, it is possible to perform the charge transfer per unit pixel. このように、本技術は、転送制御線のXYアドレス化にも対応することができる。 Thus, this technique can also correspond to XY address of the transfer control line.

また、画素アレイの単位画素の行毎に設けられ、それぞれが割り当てられた行の各単位画素に接続される第1の転送制御線と、画素アレイの単位画素の列毎に設けられ、それぞれが割り当てられた列の各単位画素に接続される第2の転送制御線とが設けられるようにしてもよい。 Also provided for each row of the unit pixels of the pixel array, and a first transfer control lines each connected to each unit pixel of a row is assigned, provided for each column of the unit pixel of the pixel array, respectively a second transfer control lines connected to the respective unit pixels of the assigned sequence may also be provided. そして、制御部が、転送制御信号を生成し、第1の転送制御線および第2の転送制御線を選択し、生成した転送制御信号を選択した第1の転送制御線および第2の転送制御線に出力することにより、画素アレイの所望の単位画素に対して電荷の転送を行わせるようにしてもよい。 Then, the control unit generates a transfer control signal, selects the first transfer control line and a second transfer control line, the first transfer control line and a second transfer control to select the generated transfer control signal by outputting a line, it may be causing the transfer of charge to desired unit pixels of the pixel array. さらに、セレクト制御線が、画素アレイの単位画素の行または列毎に設けられ、各セレクト制御線が、割り当てられた行または列の各単位画素に接続されるようにしてもよい。 Further, the select control line is provided for each row or column of the unit pixel of the pixel array, each select control line, may be connected to each unit pixel of the assigned row or column. さらに、制御部が、セレクト制御信号を生成し、電荷の転送を行わせた単位画素を含む行または列のセレクト制御線を選択し、生成したセレクト制御信号を選択したセレクト制御線に出力することにより、電荷の転送を行わせた単位画素のフローティングディフュージョンの信号レベルを読み出させるようにしてもよい。 Further, the control unit generates a select control signal, and select the select control line of the row or column that contains the unit pixels to perform the transfer of charge, and outputs the select control line selects the generated selection control signal the may be made to read out the signal level of the floating diffusion of the unit pixels to perform the transfer of charge.

図18にその場合の例を示す。 Figure 18 shows an example of such a case. 図18において、点線194で囲まれる部分が、1単位画素の構成である。 18, the portion surrounded by a dotted line 194, the configuration of one unit pixel. その様子を図19に示す。 This is shown in Figure 19.

図19に示されるように、この場合も、単位画素111の構成は、基本的に図5の例と同様であるが、図19の例の場合、転送トランジスタ172が2段構成に形成されている(転送トランジスタ172−1および転送トランジスタ172−2)。 As shown in FIG. 19, also in this case, the configuration of the unit pixel 111 is similar to the example basically 5, in the example of FIG. 19, the transfer transistor 172 is formed in two stages It is (transfer transistor 172-1 and transfer transistor 172-2).

フォトダイオード171とフローティングディフュージョンとの間に形成される転送トランジスタ172−2のゲートは、転送トランジスタ172−1のソースに接続される。 The gate of the transfer transistor 172-2 is formed between the photodiode 171 and the floating diffusion is connected to the source of the transfer transistor 172-1. 転送トランジスタ172−1のゲートは転送制御線TRGXに接続され、ドレインは転送制御線TRGYに接続される。 The gate of the transfer transistor 172-1 is connected to the transfer control line TRGX, the drain is connected to the transfer control line TRGY.

転送制御線TRGXは、図18に示されるように、単位画素の列に対して割り当てられており、その割り当てられた列の各単位画素の転送トランジスタ172−1のゲートに接続される。 Transfer control line TRGX, as shown in FIG. 18, it has been assigned to columns of the unit pixel, is connected to the gate of the transfer transistor 172-1 of the unit pixels of the assigned column. 転送制御線TRGYは、図18に示されるように、単位画素の行に対して割り当てられており、その割り当てられた行の各単位画素の転送トランジスタ172−1のドレインに接続される。 Transfer control line TRGY, as shown in FIG. 18, are assigned to the rows of the unit pixels are connected to the drain of the transfer transistor 172-1 of the unit pixels of the assigned row.

つまり、エリア走査部152は、この転送制御線TRGXおよび転送制御線TRGYを選択することにより、電荷を転送する単位画素を1つずつ選択することができる。 In other words, the area scanning unit 152, by selecting the transfer control line TRGX and transfer control line TRGY, can be selected one at a unit pixel for transferring charges. つまり、このようにすることにより、電荷の転送を単位画素毎に行うことができる。 That is, by doing so, it is possible to transfer the charge for each unit pixel. このように、本技術は、転送制御線のXYアドレス化にも対応することができる。 Thus, this technique can also correspond to XY address of the transfer control line.

なお、転送トランジスタの構成は、図18および図19の例に限らない。 The configuration of the transfer transistor is not limited to the example of FIGS. 18 and 19. 例えば、図20の例のように構成されるようにしてもよい。 For example, it may be constituted as in the example of FIG. 20.

図20において、点線195で囲まれる部分が、1単位画素の構成である。 In Figure 20, the portion surrounded by a dotted line 195, the configuration of one unit pixel. その様子を図21に示す。 This is shown in Figure 21.

図21に示されるように、この場合も、単位画素111の構成は、基本的に図5の例と同様であるが、図20の例の場合、転送トランジスタ172が2段構成に形成されている(転送トランジスタ172−1および転送トランジスタ172−2)。 As shown in FIG. 21, also in this case, the configuration of the unit pixel 111 is similar to the example basically 5, in the example of FIG. 20, the transfer transistor 172 is formed in two stages It is (transfer transistor 172-1 and transfer transistor 172-2).

フォトダイオード171とフローティングディフュージョン(FD)との間に直列に形成される2つの転送トランジスタ172(転送トランジスタ172−1および転送トランジスタ172−2)について、転送トランジスタ172−1のゲートは転送制御線TRGXに接続され、転送トランジスタ172−2のゲートは転送制御線TRGYに接続される。 The two transfer transistors 172 (transfer transistors 172-1 and transfer transistor 172-2) formed in series between the photodiode 171 and the floating diffusion (FD), a gate of the transfer transistor 172-1 transfer control line TRGX It is connected to the gate of the transfer transistor 172-2 is connected to the transfer control line TRGY.

転送制御線TRGXは、図20に示されるように、単位画素の列に対して割り当てられており、その割り当てられた列の各単位画素の転送トランジスタ172−1のゲートに接続される。 Transfer control line TRGX, as shown in FIG. 20, it has been assigned to columns of the unit pixel, is connected to the gate of the transfer transistor 172-1 of the unit pixels of the assigned column. 転送制御線TRGYは、図20に示されるように、単位画素の行に対して割り当てられており、その割り当てられた行の各単位画素の転送トランジスタ172−2のゲートに接続される。 Transfer control line TRGY, as shown in FIG. 20, are assigned to the rows of the unit pixels are connected to the gate of the transfer transistor 172-2 of the unit pixels of the assigned row.

つまり、エリア走査部152は、この転送制御線TRGXおよび転送制御線TRGYを選択することにより、電荷を転送する単位画素を1つずつ選択することができる。 In other words, the area scanning unit 152, by selecting the transfer control line TRGX and transfer control line TRGY, can be selected one at a unit pixel for transferring charges. つまり、このようにすることにより、電荷の転送を単位画素毎に行うことができる。 That is, by doing so, it is possible to transfer the charge for each unit pixel. このように、本技術は、転送制御線のXYアドレス化にも対応することができる。 Thus, this technique can also correspond to XY address of the transfer control line.

なお、A/D変換部131は、シングルスロープの動作を行うようにしてもよい。 Incidentally, A / D conversion unit 131 may perform the operation of the single slope. つまり、本技術は、シングルスロープのA/D変換部を用いる撮像素子にも適用することができる。 That is, the present technique can be applied to an imaging device using the A / D converter of the single slope. その場合の、読み出し伝送制御処理の流れの例を図22のフローチャートを参照して説明する。 In that case, an example of the flow of the read transmission control processing will be described with reference to the flowchart of FIG. 22.

読み出し伝送制御処理が開始されると、エリア走査部152は、ステップS121乃至ステップS123の各処理を、ステップS101乃至ステップS103の各処理(図6)と同様に実行する。 When the read transmission control process is started, the area scanning unit 152, the processes of steps S121 to step S123, executes the same manner as the processes of steps S101 to S103 (Fig. 6).

ステップS124において、エリア走査部152は、全てのセレクト制御線(SEL)を選択し、生成したセレクト制御信号を全てのセレクト制御線(SEL)に出力することにより、オートゼロ動作を行わせる。 In step S124, the area scanning unit 152 selects all the select control line (SEL), by outputting the generated selection control signal all the select control line (SEL), to perform the auto-zero operation.

エリア走査部152は、ステップS125の処理を、ステップS104の処理(図6)と同様に行う。 Area scanning unit 152, the processing in step S125, the carried out in the same manner as the processing in step S104 (Fig. 6).

ステップS126において、エリア走査部152は、全てのセレクト制御線(SEL)を選択し、生成したセレクト制御信号を全てのセレクト制御線(SEL)に出力することにより、オートゼロ動作を行わせる。 In step S126, the area scanning unit 152 selects all the select control line (SEL), by outputting the generated selection control signal all the select control line (SEL), to perform the auto-zero operation.

エリア走査部152は、ステップS127およびステップS128の各処理を、ステップS105およびステップS106の各処理(図6)と同様に行う。 Area scanning unit 152, the processes of step S127 and step S128, carried out in the same manner as the processes of steps S105 and step S106 (Fig. 6).

以上のように各処理が行われると、読み出し伝送制御処理が終了する。 As each process is performed as described above, the read transmission control process ends.

図23は、上述した読み出し伝送制御処理により、リセットレベルや画素信号が読み出される様子の例を示すタイミングチャートである。 23, by the above-mentioned read transmission control process is a timing chart showing an example of a state in which the reset level and the pixel signal is read out.

このように、エリア走査部152は、従来の行同時読み出しの場合と同様に、各制御線を選択するのみで、容易に各画素の信号レベルを読み出すことができる。 Thus, the area scanning unit 152, similarly to the conventional row simultaneous readout, only select each control line, it can be easily read out the signal level of each pixel. つまり、シングルスロープのA/D変換部を有する撮像素子の場合であっても、より容易に画素信号の読み出しを行うことができる。 That is, even when the imaging device having an A / D converter section of the single slope, can be read more easily pixel signal.

<2. <2. 第2の実施の形態> The second embodiment of the present invention>
<撮像装置> <Imaging device>
なお、本技術は、撮像素子以外にも適用することができる。 The present technology can be applied in addition to the imaging device. 例えば、撮像装置のような、撮像素子を有する装置(電子機器等)に本技術を適用するようにしてもよい。 For example, such as an imaging device, it may be applied this technology to a device having an imaging device (electronic equipment). 図24は、本技術を適用した電子機器の一例としての撮像装置の主な構成例を示すブロック図である。 Figure 24 is a block diagram showing a main configuration example of an imaging apparatus as an example of an electronic apparatus to which the present technology is applied. 図24に示される撮像装置600は、被写体を撮像し、その被写体の画像を電気信号として出力する装置である。 Imaging device 600 shown in Figure 24, captures a subject is a device that outputs an image of the subject as an electric signal.

図24に示されるように撮像装置600は、光学部611、CMOSイメージセンサ612、画像処理部613、表示部614、コーデック処理部615、記憶部616、出力部617、通信部618、制御部621、操作部622、およびドライブ623を有する。 Imaging device 600 as shown in FIG. 24, the optical unit 611, CMOS image sensor 612, image processing unit 613, display unit 614, the codec processing unit 615, a storage unit 616, output unit 617, a communication unit 618, the control unit 621 , an operation unit 622, and a drive 623.

光学部611は、被写体までの焦点を調整し、焦点が合った位置からの光を集光するレンズ、露出を調整する絞り、および、撮像のタイミングを制御するシャッタ等よりなる。 The optical unit 611 adjusts the focus to an object, a lens for condensing light from-focus position, aperture adjusts the exposure, and consists of a shutter for controlling the timing of imaging. 光学部611は、被写体からの光(入射光)を透過し、CMOSイメージセンサ612に供給する。 The optical unit 611 is transmitted through the light (incident light) from a subject, and supplies the CMOS image sensor 612.

CMOSイメージセンサ612は、入射光を光電変換して画素毎の信号(画素信号)をA/D変換し、CDS等の信号処理を行い、処理後の撮像画像データを画像処理部613に供給する。 CMOS image sensor 612 supplies a signal for each pixel of the incident light by photoelectric conversion (pixel signal) into A / D, performs signal processing of the CDS like, the captured image data processed in the image processing unit 613 .

画像処理部613は、CMOSイメージセンサ612により得られた撮像画像データを画像処理する。 The image processing unit 613 performs image processing the captured image data obtained by the CMOS image sensor 612. より具体的には、画像処理部613は、CMOSイメージセンサ612から供給された撮像画像データに対して、例えば、混色補正や、黒レベル補正、ホワイトバランス調整、デモザイク処理、マトリックス処理、ガンマ補正、およびYC変換等の各種画像処理を施す。 More specifically, the image processing unit 613, the captured image data supplied from the CMOS image sensor 612, for example, color mixing correction and black level correction, white balance adjustment, demosaic processing, matrix processing, gamma correction, and performs various image processing YC conversion, and the like. 画像処理部613は、画像処理を施した撮像画像データを表示部614に供給する。 The image processing unit 613 supplies the captured image data subjected to image processing to the display unit 614.

表示部614は、例えば、液晶ディスプレイ等として構成され、画像処理部613から供給された撮像画像データの画像(例えば、被写体の画像)を表示する。 Display unit 614 is, for example, be configured as a liquid crystal display, and displays images of the captured image data supplied from the image processing unit 613 (e.g., an image of a subject).

画像処理部613は、さらに、画像処理を施した撮像画像データを、必要に応じて、コーデック処理部615に供給する。 The image processing unit 613 may further the captured image data subjected to image processing, as necessary, and supplies the codec processing unit 615.

コーデック処理部615は、画像処理部613から供給された撮像画像データに対して、所定の方式の符号化処理を施し、得られた符号化データを記憶部616に供給する。 Codec processing unit 615, the captured image data supplied from the image processing unit 613 performs encoding processing of a predetermined scheme, and supplies the obtained encoded data in the storage unit 616. また、コーデック処理部615は、記憶部616に記録されている符号化データを読み出し、復号して復号画像データを生成し、その復号画像データを画像処理部613に供給する。 Further, the codec processing unit 615 reads out the coded data stored in the storage unit 616, generates decoded image data by decoding, and supplies the decoded image data to the image processing unit 613.

画像処理部613は、コーデック処理部615から供給される復号画像データに対して所定の画像処理を施す。 The image processing unit 613 performs predetermined image processing on the decoded image data supplied from the codec processing unit 615. 画像処理部613は、画像処理を施した復号画像データを表示部614に供給する。 The image processing unit 613 supplies the decoded image data subjected to image processing to the display unit 614. 表示部614は、例えば、液晶ディスプレイ等として構成され、画像処理部613から供給された復号画像データの画像を表示する。 Display unit 614 is, for example, be configured as a liquid crystal display or the like, and displays an image of the decoded image data supplied from the image processing unit 613.

また、コーデック処理部615は、画像処理部613から供給された撮像画像データを符号化した符号化データ、または、記憶部616から読み出した撮像画像データの符号化データを出力部617に供給し、撮像装置600の外部に出力させるようにしてもよい。 Further, the codec processing unit 615 supplies the captured image data supplied from the image processing unit 613 encoded coded data or the encoded data of the captured image data read out from the storage unit 616 to the output unit 617, it may be allowed to output to the outside of the imaging device 600. また、コーデック処理部615は、符号化前の撮像画像データ、若しくは、記憶部616から読み出した符号化データを復号して得られた復号画像データを出力部617に供給し、撮像装置600の外部に出力させるようにしてもよい。 Further, the codec processing unit 615, before encoding of the captured image data, or the decoded image data obtained by decoding the read coded data from the storage unit 616 and supplies the output section 617, outside of the imaging device 600 it may be caused to output.

さらに、コーデック処理部615は、撮像画像データ、撮像画像データの符号化データ、または、復号画像データを、通信部618を介して他の装置に伝送させるようにしてもよい。 Further, the codec processing unit 615, captured image data, encoded data of the captured image data or the decoded image data may be via the communication unit 618 so as to be transmitted to another device. また、コーデック処理部615は、撮像画像データや画像データの符号化データを、通信部618を介して取得するようにしてもよい。 Further, the codec processing unit 615, the encoded data of the captured image data and image data, may be acquired through the communication unit 618. コーデック処理部615は、通信部618を介して取得した撮像画像データや画像データの符号化データに対して、適宜、符号化や復号等を行う。 Codec processing unit 615, the coded data of the captured image data and the image data acquired via the communication unit 618, as appropriate, perform encoding and decoding, and the like. コーデック処理部615は、得られた画像データ若しくは符号化データを、上述したように、画像処理部613に供給したり、記憶部616、出力部617、および通信部618に出力するようにしてもよい。 Codec processing unit 615, image data or encoded data obtained, as described above, and supplies to the image processing unit 613, a storage unit 616, be output to the output unit 617, and a communication unit 618 good.

記憶部616は、コーデック処理部615から供給される符号化データ等を記憶する。 Storage unit 616 stores the encoded data and the like supplied from the codec processing unit 615. 記憶部616に格納された符号化データは、必要に応じてコーデック処理部615に読み出されて復号される。 Encoded data stored in the storage unit 616 is decoded read to the codec processing unit 615 as needed. 復号処理により得られた撮像画像データは、表示部614に供給され、その撮像画像データに対応する撮像画像が表示される。 Captured image data obtained by the decoding process is supplied to the display unit 614, a captured image corresponding to the captured image data is displayed.

出力部617は、外部出力端子等の外部出力インターフェイスを有し、コーデック処理部615を介して供給される各種データを、その外部出力インターフェイスを介して撮像装置600の外部に出力する。 The output unit 617 has an external output interface such as an external output terminal, various data supplied via the codec processing unit 615, and outputs to the outside of the imaging apparatus 600 via the external output interface.

通信部618は、コーデック処理部615から供給される画像データや符号化データ等の各種情報を、所定の通信(有線通信若しくは無線通信)の通信相手である他の装置に供給する。 The communication unit 618, various information such as image data or encoded data supplied from the codec processing unit 615 is supplied to another apparatus as a communication partner of a predetermined communication (wired communication or wireless communication). また、通信部618は、所定の通信(有線通信若しくは無線通信)の通信相手である他の装置から、画像データや符号化データ等の各種情報を取得し、それをコーデック処理部615に供給する。 The communication unit 618 supplies the other device is communicating with a predetermined communication (wired communication or wireless communication), acquires various information such as image data and coded data, it to the codec processing unit 615 .

制御部621は、撮像装置600の各処理部(点線620内に示される各処理部、操作部622、並びに、ドライブ623)の動作を制御する。 Controller 621 (the processing units illustrated in the dotted 620, operation unit 622, and drive 623) each processing unit of the imaging apparatus 600 controls the operation of the.

操作部622は、例えば、ジョグダイヤル(商標)、キー、ボタン、またはタッチパネル等の任意の入力デバイスにより構成され、例えばユーザ等による操作入力を受け、その操作入力に対応する信号を制御部621に供給する。 Operation unit 622, for example, a jog dial (TM), keys, buttons or constituted by any input device such as a touch panel, for example, receives an operation input by a user or the like, it supplies a signal corresponding to the operation input to the control unit 621 to.

ドライブ623は、自身に装着された、例えば、磁気ディスク、光ディスク、光磁気ディスク、または半導体メモリなどのリムーバブルメディア624に記憶されている情報を読み出す。 Drive 623 is mounted on its own, for example, reads out information a magnetic disk, an optical disk, is stored in the magneto-optical disk, or a removable medium 624 such as a semiconductor memory. ドライブ623は、リムーバブルメディア624からプログラムやデータ等の各種情報を読み出し、それを制御部621に供給する。 Drive 623 reads various information such as programs and data from the removable medium 624, and supplies it to the control unit 621. また、ドライブ623は、書き込み可能なリムーバブルメディア624が自身に装着された場合、制御部621を介して供給される、例えば画像データや符号化データ等の各種情報を、そのリムーバブルメディア624に記憶させる。 The drive 623, if the writable removable medium 624 is attached to itself, is supplied via a control unit 621, for example, various information such as image data and coded data, to be stored in the removable medium 624 .

以上のような撮像装置600のCMOSイメージセンサ612として、各実施の形態において上述した本技術を適用する。 As CMOS image sensor 612 of the imaging apparatus 600 as described above, by applying the present technique described above in each embodiment. すなわち、CMOSイメージセンサ612として、上述したイメージセンサ100が用いられる。 That is, the CMOS image sensor 612, image sensor 100 is used as described above. これにより、CMOSイメージセンサ612は、より容易に画素信号を読み出すことができる。 Accordingly, CMOS image sensor 612 can be read more easily pixel signal. したがって撮像装置600は、被写体を撮像することにより、より容易に撮像画像を得ることができる。 Thus the imaging apparatus 600, by imaging a subject, can be obtained more easily captured image.

なお、本技術を適用した撮像装置は、上述した構成に限らず、他の構成であってもよい。 The imaging apparatus according to the present technology is not limited to the aforementioned configuration, it may be other configurations. 例えば、デジタルスチルカメラやビデオカメラだけでなく、携帯電話機、スマートホン、タブレット型デバイス、パーソナルコンピュータ等の、撮像機能を有する情報処理装置であってもよい。 For example, a digital still camera and a video camera as well as a mobile phone, a smart phone, a tablet device, such as a personal computer, may be an information processing apparatus having an imaging function. また、他の情報処理装置に装着して使用される(若しくは組み込みデバイスとして搭載される)カメラモジュールであってもよい。 Further, (mounted or as embedded devices) are used by being mounted to another information processing apparatus may be a camera module.

上述した一連の処理は、ハードウェアにより実行させることもできるし、ソフトウェアにより実行させることもできる。 A series of processes described above can be executed by hardware, it may otherwise be executed by software. 上述した一連の処理をソフトウェアにより実行させる場合には、そのソフトウェアを構成するプログラムが、ネットワークや記録媒体からインストールされる。 In the case of executing the series of processing by software as described above, a program constituting the software is installed from a network or a recording medium.

この記録媒体は、例えば、図24に示されるように、装置本体とは別に、ユーザにプログラムを配信するために配布される、プログラムが記録されているリムーバブルメディア624により構成される。 The recording medium is, for example, as shown in FIG. 24, separately from the device main body, is distributed to deliver the program to a user, and a removable medium 624 on which the program is recorded. このリムーバブルメディア624には、磁気ディスク(フレキシブルディスクを含む)や光ディスク(CD-ROMやDVDを含む)が含まれる。 The removable medium 624 include a magnetic disk (including a flexible disk), optical disk (including a CD-ROM or DVD). さらに、光磁気ディスク(MD(Mini Disc)を含む)や半導体メモリ等も含まれる。 Furthermore, (including MD (Mini Disc)) magneto-optical disk, a semiconductor memory, or the like is also included.

その場合、プログラムは、そのリムーバブルメディア624をドライブ623に装着することにより、記憶部616にインストールすることができる。 In that case, the program, by mounting the removable medium 624 into the drive 623, can be installed in the storage unit 616.

また、このプログラムは、ローカルエリアネットワーク、インターネット、デジタル衛星放送といった、有線または無線の伝送媒体を介して提供することもできる。 The program can also be provided via a local area network, the Internet, or digital satellite broadcasting, a wired or wireless transmission medium. その場合、プログラムは、通信部618で受信し、記憶部616にインストールすることができる。 In that case, the program may be received by the communication unit 618, installed in the storage unit 616.

その他、このプログラムは、記憶部616や制御部621内のROM(Read Only Memory)等に、あらかじめインストールしておくこともできる。 Other, this program, a ROM (Read Only Memory) or the like in the storage unit 616 and the control unit 621 may be installed in advance.

なお、コンピュータが実行するプログラムは、本明細書で説明する順序に沿って時系列に処理が行われるプログラムであっても良いし、並列に、あるいは呼び出しが行われたとき等の必要なタイミングで処理が行われるプログラムであっても良い。 The program which the computer executes may be a program in which processes are performed in time series in the order described herein, at a necessary timing such as when the parallel or call was made processing may be a program to be carried out.

また、本明細書において、記録媒体に記録されるプログラムを記述するステップは、記載された順序に沿って時系列的に行われる処理はもちろん、必ずしも時系列的に処理されなくとも、並列的あるいは個別に実行される処理をも含むものである。 In this specification, steps describing the program recorded on the recording medium may include processes that are executed sequentially in the order described, without being processed in a time series, parallel or but also the processing operations to be performed separately.

また、上述した各ステップの処理は、上述した各装置、若しくは、上述した各装置以外の任意の装置において、実行することができる。 Also, the processes of the steps described above, the device described above, or, in any apparatus other than the above-described devices can be performed. その場合、その処理を実行する装置が、上述した、その処理を実行するのに必要な機能(機能ブロック等)を有するようにすればよい。 In that case, a device for executing the process, described above, it is sufficient to have a function required (function blocks, etc.) to execute the process. また、処理に必要な情報を、適宜、その装置に伝送するようにすればよい。 Further, the information required for processing, may be appropriately so as to transmit to the device.

また、本明細書において、システムとは、複数の構成要素(装置、モジュール(部品)等)の集合を意味し、全ての構成要素が同一筐体中にあるか否かは問わない。 Further, in this specification, a system includes a plurality of components (devices, modules (components) or the like) means a set of does not matter whether all of the components are in the same housing. したがって、別個の筐体に収納され、ネットワークを介して接続されている複数の装置、及び、1つの筐体の中に複数のモジュールが収納されている1つの装置は、いずれも、システムである。 Therefore, housed in a separate enclosure, a plurality of devices connected via a network, and one device in which a plurality of modules within a single casing is housed, both of which the system .

また、以上において、1つの装置(または処理部)として説明した構成を分割し、複数の装置(または処理部)として構成するようにしてもよい。 Further, in the above, the configuration described as one apparatus (or processing unit) may be configured as multiple devices (or processing unit). 逆に、以上において複数の装置(または処理部)として説明した構成をまとめて1つの装置(または処理部)として構成されるようにしてもよい。 Conversely, it may be constituted as a single device (or processing unit) collectively configuration described as a plurality of devices (or processing unit) in the above. また、各装置(または各処理部)の構成に上述した以外の構成を付加するようにしてももちろんよい。 Of course it may also be added to configurations other than those described above in the configuration of each apparatus (or each processing unit). さらに、システム全体としての構成や動作が実質的に同じであれば、ある装置(または処理部)の構成の一部を他の装置(または他の処理部)の構成に含めるようにしてもよい。 Further, if the same configuration and operation as the entire system are substantially may be included in a part of the configuration of a certain device (or processing unit) in the configuration of another apparatus (or another processing unit) .

以上、添付図面を参照しながら本開示の好適な実施形態について詳細に説明したが、本開示の技術的範囲はかかる例に限定されない。 Having described in detail preferred embodiments of the present disclosure with reference to the accompanying drawings, the technical scope of the present disclosure is not limited to such an example. 本開示の技術分野における通常の知識を有する者であれば、特許請求の範囲に記載された技術的思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、これらについても、当然に本開示の技術的範囲に属するものと了解される。 It would be appreciated by those skilled in the art of the present disclosure, within the scope of the technical idea described in the claims, it is intended to cover various modifications, combinations, these for it is also understood to belong to the technical scope of the present disclosure.

例えば、本技術は、1つの機能を、ネットワークを介して複数の装置で分担、共同して処理するクラウドコンピューティングの構成をとることができる。 For example, the present technology, a single function, shared by a plurality of devices via a network, it is possible to adopt a configuration of cloud computing which processes jointly.

また、上述のフローチャートで説明した各ステップは、1つの装置で実行する他、複数の装置で分担して実行することができる。 Further, each step described in the above flowcharts may be executed by one device, it can be performed by allocating a plurality of apparatuses.

さらに、1つのステップに複数の処理が含まれる場合には、その1つのステップに含まれる複数の処理は、1つの装置で実行する他、複数の装置で分担して実行することができる。 Further, when a plurality of processes are included in one step, the plurality of processes included in the one step may be executed by one device, it can be performed by allocating a plurality of apparatuses.

また、本技術は、これに限らず、このような装置またはシステムを構成する装置に搭載するあらゆる構成、例えば、システムLSI(Large Scale Integration)等としてのプロセッサ、複数のプロセッサ等を用いるモジュール、複数のモジュール等を用いるユニット、ユニットにさらにその他の機能を付加したセット等(すなわち、装置の一部の構成)として実施することもできる。 Further, the present technology is not limited thereto, any structure for mounting the device constituting such system or systems, for example, the module using a system LSI (Large Scale Integration) processor as such, a plurality of processors such as, multiple units using the modules and the like, set by adding further other functions in the unit or the like (i.e., part of the configuration of the device) may be implemented as.

なお、本技術を適用した撮像装置は、上述した構成に限らず、他の構成であってもよい。 The imaging apparatus according to the present technology is not limited to the aforementioned configuration, it may be other configurations. 例えば、デジタルスチルカメラやビデオカメラだけでなく、携帯電話機、スマートホン、タブレット型デバイス、パーソナルコンピュータ等の、撮像機能を有する情報処理装置であってもよい。 For example, a digital still camera and a video camera as well as a mobile phone, a smart phone, a tablet device, such as a personal computer, may be an information processing apparatus having an imaging function. また、他の情報処理装置に装着して使用される(若しくは組み込みデバイスとして搭載される)カメラモジュールであってもよい。 Further, (mounted or as embedded devices) are used by being mounted to another information processing apparatus may be a camera module.

また、以上において、1つの装置(または処理部)として説明した構成を分割し、複数の装置(または処理部)として構成するようにしてもよい。 Further, in the above, the configuration described as one apparatus (or processing unit) may be configured as multiple devices (or processing unit). 逆に、以上において複数の装置(または処理部)として説明した構成をまとめて1つの装置(または処理部)として構成されるようにしてもよい。 Conversely, it may be constituted as a single device (or processing unit) collectively configuration described as a plurality of devices (or processing unit) in the above. また、各装置(または各処理部)の構成に上述した以外の構成を付加するようにしてももちろんよい。 Of course it may also be added to configurations other than those described above in the configuration of each apparatus (or each processing unit). さらに、システム全体としての構成や動作が実質的に同じであれば、ある装置(または処理部)の構成の一部を他の装置(または他の処理部)の構成に含めるようにしてもよい。 Further, if the same configuration and operation as the entire system are substantially may be included in a part of the configuration of a certain device (or processing unit) in the configuration of another apparatus (or another processing unit) .

以上、添付図面を参照しながら本開示の好適な実施形態について詳細に説明したが、本開示の技術的範囲はかかる例に限定されない。 Having described in detail preferred embodiments of the present disclosure with reference to the accompanying drawings, the technical scope of the present disclosure is not limited to such an example. 本開示の技術分野における通常の知識を有する者であれば、特許請求の範囲に記載された技術的思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、これらについても、当然に本開示の技術的範囲に属するものと了解される。 It would be appreciated by those skilled in the art of the present disclosure, within the scope of the technical idea described in the claims, it is intended to cover various modifications, combinations, these for it is also understood to belong to the technical scope of the present disclosure.

なお、本技術は以下のような構成も取ることができる。 The present technology may also be configured as below.
(1) 複数の単位画素からなる単位画素群と、 (1) and the unit pixel group composed of a plurality of unit pixels,
前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、 Of the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion,
前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、 A select control line of the unit pixel group, to a unit pixel itself is connected, for transmitting a select control signal for controlling the readout of the level of the floating diffusion,
前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部と を備える撮像素子。 Generating said reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, said reset to perform the floating diffusion, and generates the select control signal, the select select control line, by outputting the select control line selects the generated said select control signal, outputs the reset control signal above, including any one of the unit pixels of the combined reset control line is connected with, for the combination of the desired unit pixels of the unit pixel group, and a control unit to perform reading of the level of the floating diffusion imaging device comprising a.
(2) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (2) the unit pixel group is a pixel array arranged each unit pixel in an array,
前記リセット制御線は、前記画素アレイの単位画素の行毎に設けられ、 The reset control line is provided for each row of the unit pixels of the pixel array,
各リセット制御線は、割り当てられた行の各単位画素に接続され、 Each reset control line is connected to each unit pixel of row allocated,
前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、 The select control line is provided for each column of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row,
前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセットを行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させる (1)に記載の撮像素子。 Wherein the control unit generates the reset control signal, selects the reset control line, by outputting the generated the reset control line selects the reset control signal, the unit of a desired row of the pixel array to perform the reset for pixels, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said reset performed row of the unit pixels of the pixel array was, imaging device according to to read the reset level of the floating diffusion unit pixel of the desired column (1).
(3) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (3) the unit pixel group is a pixel array arranged each unit pixel in an array,
前記リセット制御線は、前記画素アレイの単位画素の列毎に設けられ、 The reset control line is provided for each column of the unit pixels of the pixel array,
各リセット制御線は、割り当てられた列の各単位画素に接続され、 Each reset control line is connected to each unit pixel of the assigned row,
前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、 The select control line is provided for each row of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた行の各単位画素に接続され、 Each select control line is connected to each unit pixel of row allocated,
前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセットを行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させる (1)または(2)に記載の撮像素子。 Wherein the control unit generates the reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, the unit of the desired column of the pixel array to perform the reset for pixels, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said reset of performed columns of unit pixels of the pixel array was, imaging device according to to read the reset level of the floating diffusion unit pixel of the desired row (1) or (2).
(4) 前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが互いに異なる配線により供給される (1)乃至(3)のいずれかに記載の撮像素子。 (4) with respect to the unit pixel, the image pickup device according to any one of the reset power supply voltage and the source follower power supply voltage is supplied by a different wiring from each other (1) to (3).
(5) 前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが共通の配線により供給される (1)乃至(4)のいずれかに記載の撮像素子。 (5) with respect to the unit pixel, the image pickup device according to any one of the reset power supply voltage and the source follower power supply voltage is supplied by a common line (1) to (4).
(6) 前記単位画素群の、自身が接続される単位画素に対して、フォトダイオードに蓄積された電荷の前記フローティングディフュージョンへの転送を制御する転送制御信号を伝送する転送制御線をさらに備え、 (6) of the unit pixel group, to a unit pixel itself is connected, further comprising a transfer control line for transmitting the transfer control signal for controlling the transfer to the floating diffusion of the electric charge stored in the photodiode,
前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記電荷の転送を行わせる (1)乃至(5)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the desired unit pixels of the unit pixel groups for a combination, the image pickup device according to any one of causing the transfer of the charge (1) to (5).
(7) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (7) The unit pixel group is a pixel array arranged each unit pixel in an array,
前記転送制御線は、前記画素アレイの単位画素の行毎に設けられ、 The transfer control line is provided for each row of the unit pixels of the pixel array,
各転送制御線は、割り当てられた行の各単位画素に接続され、 Each transfer control line is connected to each unit pixel of row allocated,
前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、 The select control line is provided for each column of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row,
前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンの信号レベルを読み出させる (1)乃至(6)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, each unit of a desired row of the pixel array to perform the transfer of the charge to the pixel, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said row of the unit pixels of the pixel array to perform the charge transfer, the image pickup device according to any one of to read the signal level of the floating diffusion unit pixel of the desired column (1) to (6).
(8) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (8) the unit pixel group is a pixel array arranged each unit pixel in an array,
前記転送制御線は、前記画素アレイの単位画素の列毎に設けられ、 The transfer control line is provided for each column of the unit pixels of the pixel array,
各転送制御線は、割り当てられた列の各単位画素に接続され、 Each transfer control line is connected to each unit pixel of the assigned row,
前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、 The select control line is provided for each row of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた行の各単位画素に接続され、 Each select control line is connected to each unit pixel of row allocated,
前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンの信号レベルを読み出させる (1)乃至(7)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, each unit of the desired column of the pixel array to perform the transfer of the charge to the pixel, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said columns of unit pixels of the pixel array to perform the charge transfer, the image pickup device according to any one of to read the signal level of the floating diffusion unit pixel of the desired line (1) to (7).
(9) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (9) The unit pixel group is a pixel array arranged each unit pixel in an array,
前記転送制御線は、 The transfer control line,
前記画素アレイの単位画素の行毎に設けられ、それぞれが割り当てられた行の各単位画素に接続される第1の転送制御線と、 Provided for each row of the unit pixels of the pixel array, and a first transfer control lines connected to each unit pixel of row allocated respectively,
前記画素アレイの単位画素の列毎に設けられ、それぞれが割り当てられた列の各単位画素に接続される第2の転送制御線と を含み、 Provided for each column of the unit pixels of the pixel array, and a second transfer control lines connected to each unit pixel of each allocated sequence,
前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、 The select control line is provided for each row or column of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row or column,
前記制御部は、前記転送制御信号を生成し、前記第1の転送制御線および前記第2の転送制御線を選択し、生成した前記転送制御信号を選択した前記第1の転送制御線および前記第2の転送制御線に出力することにより、前記画素アレイの所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させる (1)乃至(8)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, the first transfer control lines and selects said second transfer control line, generated the transfer control signal the first transfer control line select and the by outputting the second transfer control line, to perform the transfer of the charge to the desired unit pixels of the pixel array further generates the select control signal, and to perform the transfer of the charge unit selecting the select control line of the row or column containing the pixel, by outputting the select control line selects the generated said select control signal, signal of the floating diffusion of the unit pixels to perform the transfer of the charge imaging device according to any one of to read the level (1) to (8).
(10) 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 (10) the unit pixel group is a pixel array arranged each unit pixel in an array,
前記転送制御線は、前記画素アレイの単位画素毎に設けられ、 The transfer control line is provided for each unit pixel of the pixel array,
前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、 The select control line is provided for each row or column of the unit pixels of the pixel array,
各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row or column,
前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させる (1)乃至(9)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, by selecting the transfer control line, and outputs to the transfer control line selects the generated said transfer control signal, to a desired unit pixels of the pixel array to perform the transfer of the charge Te, further, generates the select control signal, selects the select control line of the row or column that contains the unit pixels to perform the transfer of the charge, the generated said select control signal imaging device according to any one of by outputting the selected the select control line, to read the signal level of the floating diffusion of the unit pixels to perform the transfer of the charge (1) to (9).
(11) 前記単位画素は、複数のフォトダイオードを有し、 (11) the unit pixels includes a plurality of photodiodes,
前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、所望のフォトダイオードに蓄積された電荷の転送を行わせる (1)乃至(10)のいずれかに記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the desired unit pixels of the unit pixel groups for a combination, the image pickup device according to any one of causing the transfer of the charges accumulated to the desired photodiode (1) to (10).
(12) 前記制御部は、前記セレクト制御信号を生成し、全ての前記セレクト制御線を選択し、生成した前記セレクト制御信号を前記全てのセレクト制御線に出力することにより、オートゼロ動作を行わせる (1)乃至(11)のいずれかに記載の撮像素子。 (12) wherein the control unit generates the selection control signal, by selecting all of the select control lines, and outputs the generated the selection control signal to the all the select control lines to perform the auto-zero operation imaging device according to any one of (1) to (11).
(13) 前記制御部の制御に基づいて前記単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換するA/D変換部をさらに備える (1)乃至(12)のいずれかに記載の撮像素子。 (13) according to any one of further comprising an A / D converter for A / D conversion levels of the floating diffusion read out from the unit pixels on the basis of the control of the control unit (1) to (12) imaging element of.
(14) 前記A/D変換部は、前記単位画素群が形成される領域を複数に分割する部分領域毎に設けられ、自身が対応する部分領域に含まれる単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換する (1)乃至(13)のいずれかに記載の撮像素子。 (14) said A / D converter is provided for each partial region to divide the region in which the unit pixel group is formed in a plurality, the floating itself is read from the unit pixel included in the corresponding partial region imaging device according to the level of diffusion to any one of the a / D converting (1) to (13).
(15) 複数の半導体基板を有し、 (15) has a plurality of semiconductor substrates,
前記A/D変換部は、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される (1)乃至(14)のいずれかに記載の撮像素子。 The A / D conversion unit, the imaging device according to any one of the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed (1) to (14).
(16) 前記A/D変換部は、 (16) said A / D conversion unit,
基準電圧を生成する基準電圧生成部と、 A reference voltage generator for generating a reference voltage,
前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、 A comparator for comparing the level of said floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator,
前記比較部の比較結果が変化するまでをカウントするカウンタと を有し、 And a counter for counting until the comparison result of the comparing unit is changed,
前記基準電圧生成部、前記比較部、および前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される (1)乃至(15)のいずれかに記載の撮像素子。 The reference voltage generating unit, the comparison unit, and the counters, the imaging device according to any one of the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed (1) to (15).
(17) 前記A/D変換部は、 (17) said A / D conversion unit,
基準電圧を生成する基準電圧生成部と、 A reference voltage generator for generating a reference voltage,
前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、 A comparator for comparing the level of said floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator,
前記比較部の比較結果が変化するまでをカウントするカウンタと を有し、 And a counter for counting until the comparison result of the comparing unit is changed,
前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される (1)乃至(16)のいずれかに記載の撮像素子。 It said counter, the imaging device according to any one of the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed (1) to (16).
(18) 前記単位画素から読み出された前記フローティングディフュージョンのレベルは、単数若しくは複数の配線により、前記単位画素群が形成される半導体基板から、前記A/D変換部が形成される半導体基板に伝送される (1)乃至(17)のいずれかに記載の撮像素子。 (18) the level of the floating diffusion read out from the unit pixel, the single or plurality of wires, the semiconductor substrate on which the unit pixel group is formed, on a semiconductor substrate on which the A / D conversion unit is formed imaging device according to any one of to be transmitted (1) to (17).
(19) 単位画素のフローティングディフュージョンのリセットを制御するリセット制御信号を生成し、複数の単位画素からなる単位画素群の自身が接続される単位画素に対して前記リセット制御信号を伝送するリセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、 (19) generates a reset control signal to control the reset of the floating diffusion of the unit pixel, the reset control line itself of the unit pixel group composed of a plurality of unit pixels to transmit the reset control signal to the unit pixels are connected select by outputting the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, to perform a reset of the floating diffusion,
前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を生成し、前記単位画素群の自身が接続される単位画素に対して前記セレクト制御信号を伝送するセレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる 制御方法。 Generates a select control signal for controlling the readout of the level of the floating diffusion, and select the select control line itself of the unit pixel group transmits the select control signals to the unit pixels connected, generated the select the by outputting the select control line selects the control signal, the reset control line outputs the reset control signal is connected, including any one of the unit pixels of the combination, desired of the unit pixel group control method for a combination of unit pixels, so as to perform a reading of the level of the floating diffusion.
(20) 被写体を撮像する撮像部と、 (20) an imaging unit for imaging a subject,
前記撮像部による撮像により得られた画像データを画像処理する画像処理部と を備え、 And an image processing section performing image processing on image data obtained by imaging by the imaging unit,
前記撮像部は、 The imaging unit,
複数の単位画素からなる単位画素群と、 A unit pixel group consisting of a plurality of unit pixels,
前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、 Of the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion,
前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、 A select control line of the unit pixel group, to a unit pixel itself is connected, for transmitting a select control signal for controlling the readout of the level of the floating diffusion,
前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部と を備える撮像装置。 Generating said reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, said reset to perform the floating diffusion, and generates the select control signal, the select select control line, by outputting the select control line selects the generated said select control signal, outputs the reset control signal above, including any one of the unit pixels of the combined reset control line is connected with, for the combination of the desired unit pixels of the unit pixel group, and a control unit to perform reading of the level of the floating diffusion imaging device comprising a.

100 イメージセンサ, 101 画素アレイ, 111 単位画素、 121 画素ユニット, 131 A/D変換部, 152 エリア走査部, 161 D/A変換部, 162 比較部, 163 カウンタ, 171 フォトダイオード, 172 転送トランジスタ, 173 リセットトランジスタ, 174 増幅トランジスタ, 175 セレクトトランジスタ, 181 選択部, 600 撮像装置, 612 CMOSイメージセンサ 100 image sensor 101 pixel array, 111 a unit pixel, 121 pixel unit, 131 A / D conversion unit, 152 area scanning unit, 161 D / A conversion unit, 162 comparison unit, 163 a counter, 171 photodiode, 172 a transfer transistor, 173 reset transistor 174 amplifying transistor, 175 select transistor 181 selects unit, 600 imaging apparatus, 612 CMOS image sensor

Claims (20)

  1. 複数の単位画素からなる単位画素群と、 A unit pixel group consisting of a plurality of unit pixels,
    前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、 Of the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion,
    前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、 A select control line of the unit pixel group, to a unit pixel itself is connected, for transmitting a select control signal for controlling the readout of the level of the floating diffusion,
    前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部と を備える撮像素子。 Generating said reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, said reset to perform the floating diffusion, and generates the select control signal, the select select control line, by outputting the select control line selects the generated said select control signal, outputs the reset control signal above, including any one of the unit pixels of the combined reset control line is connected with, for the combination of the desired unit pixels of the unit pixel group, and a control unit to perform reading of the level of the floating diffusion imaging device comprising a.
  2. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記リセット制御線は、前記画素アレイの単位画素の行毎に設けられ、 The reset control line is provided for each row of the unit pixels of the pixel array,
    各リセット制御線は、割り当てられた行の各単位画素に接続され、 Each reset control line is connected to each unit pixel of row allocated,
    前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、 The select control line is provided for each column of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row,
    前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセットを行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させる 請求項1に記載の撮像素子。 Wherein the control unit generates the reset control signal, selects the reset control line, by outputting the generated the reset control line selects the reset control signal, the unit of a desired row of the pixel array to perform the reset for pixels, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said reset of performed row of the unit pixels of the pixel array was image sensor according to claim 1 to read the reset level of the floating diffusion unit pixel of a desired sequence.
  3. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記リセット制御線は、前記画素アレイの単位画素の列毎に設けられ、 The reset control line is provided for each column of the unit pixels of the pixel array,
    各リセット制御線は、割り当てられた列の各単位画素に接続され、 Each reset control line is connected to each unit pixel of the assigned row,
    前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、 The select control line is provided for each row of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた行の各単位画素に接続され、 Each select control line is connected to each unit pixel of row allocated,
    前記制御部は、前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記リセットを行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセットを行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンのリセットレベルを読み出させる 請求項1に記載の撮像素子。 Wherein the control unit generates the reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, the unit of the desired column of the pixel array to perform the reset for pixels, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said reset of performed columns of unit pixels of the pixel array was image sensor according to claim 1 to read the reset level of the floating diffusion unit pixel of a desired row.
  4. 前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが互いに異なる配線により供給される 請求項1に記載の撮像素子。 Imaging device according to claim 1, wherein to the unit pixel, and a reset power supply voltage and the source follower power supply voltage is supplied by a different wiring from each other.
  5. 前記単位画素に対して、リセット電源電圧とソースフォロワ電源電圧とが共通の配線により供給される 請求項1に記載の撮像素子。 Imaging device according to claim 1, wherein to the unit pixel, the reset power supply voltage and the source follower power supply voltage is supplied by a common line.
  6. 前記単位画素群の、自身が接続される単位画素に対して、フォトダイオードに蓄積された電荷の前記フローティングディフュージョンへの転送を制御する転送制御信号を伝送する転送制御線をさらに備え、 Of the unit pixel group, to a unit pixel itself is connected, further comprising a transfer control line for transmitting the transfer control signal for controlling the transfer to the floating diffusion of the electric charge stored in the photodiode,
    前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記電荷の転送を行わせる 請求項1に記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the desired unit pixels of the unit pixel groups imaging device according to claim 1 for the combination to perform the transfer of the charge.
  7. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記転送制御線は、前記画素アレイの単位画素の行毎に設けられ、 The transfer control line is provided for each row of the unit pixels of the pixel array,
    各転送制御線は、割り当てられた行の各単位画素に接続され、 Each transfer control line is connected to each unit pixel of row allocated,
    前記セレクト制御線は、前記画素アレイの単位画素の列毎に設けられ、 The select control line is provided for each column of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row,
    前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の行の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた前記画素アレイの単位画素の行の、所望の列の単位画素の前記フローティングディフュージョンの信号レベルを読み出させる 請求項6に記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, each unit of a desired row of the pixel array to perform the transfer of the charge to the pixel, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said the imaging device according to claim 6 to read the rows of the unit pixels of the pixel array to perform the transfer of the charges, the signal level of the floating diffusion unit pixel of a desired sequence.
  8. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記転送制御線は、前記画素アレイの単位画素の列毎に設けられ、 The transfer control line is provided for each column of the unit pixels of the pixel array,
    各転送制御線は、割り当てられた列の各単位画素に接続され、 Each transfer control line is connected to each unit pixel of the assigned row,
    前記セレクト制御線は、前記画素アレイの単位画素の行毎に設けられ、 The select control line is provided for each row of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた行の各単位画素に接続され、 Each select control line is connected to each unit pixel of row allocated,
    前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の列の各単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた前記画素アレイの単位画素の列の、所望の行の単位画素の前記フローティングディフュージョンの信号レベルを読み出させる 請求項6に記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, each unit of the desired column of the pixel array to perform the transfer of the charge to the pixel, further, by generating the select control signal, and select the select control line, and outputs to the select control line selects the generated said select control signal, said the imaging device according to claim 6 to read the columns of the unit pixels of the pixel array to perform the transfer of the charges, the signal level of the floating diffusion unit pixel of a desired row.
  9. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記転送制御線は、 The transfer control line,
    前記画素アレイの単位画素の行毎に設けられ、それぞれが割り当てられた行の各単位画素に接続される第1の転送制御線と、 Provided for each row of the unit pixels of the pixel array, and a first transfer control lines connected to each unit pixel of row allocated respectively,
    前記画素アレイの単位画素の列毎に設けられ、それぞれが割り当てられた列の各単位画素に接続される第2の転送制御線と を含み、 Provided for each column of the unit pixels of the pixel array, and a second transfer control lines connected to each unit pixel of each allocated sequence,
    前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、 The select control line is provided for each row or column of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row or column,
    前記制御部は、前記転送制御信号を生成し、前記第1の転送制御線および前記第2の転送制御線を選択し、生成した前記転送制御信号を選択した前記第1の転送制御線および前記第2の転送制御線に出力することにより、前記画素アレイの所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させる 請求項6に記載の撮像素子。 Wherein the control unit generates the transfer control signal, the first transfer control lines and selects said second transfer control line, generated the transfer control signal the first transfer control line select and the by outputting the second transfer control line, to perform the transfer of the charge to the desired unit pixels of the pixel array further generates the select control signal, and to perform the transfer of the charge unit selecting the select control line of the row or column containing the pixel, by outputting the select control line selects the generated said select control signal, signal of the floating diffusion of the unit pixels to perform the transfer of the charge the imaging device according to claim 6 to read the level.
  10. 前記単位画素群は、各単位画素をアレイ状に配置した画素アレイであり、 The unit pixel group is a pixel array arranged each unit pixel in an array,
    前記転送制御線は、前記画素アレイの単位画素毎に設けられ、 The transfer control line is provided for each unit pixel of the pixel array,
    前記セレクト制御線は、前記画素アレイの単位画素の行または列毎に設けられ、 The select control line is provided for each row or column of the unit pixels of the pixel array,
    各セレクト制御線は、割り当てられた行または列の各単位画素に接続され、 Each select control line is connected to each unit pixel of the assigned row or column,
    前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記画素アレイの所望の単位画素に対して前記電荷の転送を行わせ、さらに、前記セレクト制御信号を生成し、前記電荷の転送を行わせた単位画素を含む行または列の前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記電荷の転送を行わせた単位画素の前記フローティングディフュージョンの信号レベルを読み出させる 請求項6に記載の撮像素子。 Wherein the control unit generates the transfer control signal, by selecting the transfer control line, and outputs to the transfer control line selects the generated said transfer control signal, to a desired unit pixels of the pixel array to perform the transfer of the charge Te, further, generates the select control signal, selects the select control line of the row or column that contains the unit pixels to perform the transfer of the charge, the generated said select control signal by outputting the selected the select control line, the imaging device according to claim 6, to read the signal level of the floating diffusion of the unit pixels to perform the transfer of the charge.
  11. 前記単位画素は、複数のフォトダイオードを有し、 The unit pixels includes a plurality of photodiodes,
    前記制御部は、前記転送制御信号を生成し、前記転送制御線を選択し、生成した前記転送制御信号を選択した前記転送制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、所望のフォトダイオードに蓄積された電荷の転送を行わせる 請求項6に記載の撮像素子。 Wherein the control unit generates the transfer control signal, selects the transfer control line, by outputting the transfer control line selects the generated said transfer control signal, the desired unit pixels of the unit pixel groups imaging device according to claim 6, for the combination to perform the transfer of the charges accumulated in the desired photodiode.
  12. 前記制御部は、前記セレクト制御信号を生成し、全ての前記セレクト制御線を選択し、生成した前記セレクト制御信号を前記全てのセレクト制御線に出力することにより、オートゼロ動作を行わせる 請求項1に記載の撮像素子。 Wherein the control unit generates the selection control signal, by selecting all of the select control lines, and outputs the generated the selection control signal to the all the select control lines, claim to perform the auto-zero operation 1 imaging device according to.
  13. 前記制御部の制御に基づいて前記単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換するA/D変換部をさらに備える 請求項1に記載の撮像素子。 Imaging device according to claim 1, further comprising an A / D conversion section the level of the floating diffusion read out from the unit pixel A / D conversion under the control of the control unit.
  14. 前記A/D変換部は、前記単位画素群が形成される領域を複数に分割する部分領域毎に設けられ、自身が対応する部分領域に含まれる単位画素から読み出された前記フローティングディフュージョンのレベルをA/D変換する 請求項13に記載の撮像素子。 The A / D conversion unit, the region in which the unit pixel group is formed is provided on each partial area divided into a plurality, its level of the floating diffusion read out from the unit pixel included in the corresponding partial region the imaging device according to claim 13 for converting a / D.
  15. 複数の半導体基板を有し、 A plurality of semiconductor substrates,
    前記A/D変換部は、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される 請求項13に記載の撮像素子。 The A / D conversion unit, the image pickup device of claim 13, wherein the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed.
  16. 前記A/D変換部は、 The A / D conversion unit,
    基準電圧を生成する基準電圧生成部と、 A reference voltage generator for generating a reference voltage,
    前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、 A comparator for comparing the level of said floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator,
    前記比較部の比較結果が変化するまでをカウントするカウンタと を有し、 And a counter for counting until the comparison result of the comparing unit is changed,
    前記基準電圧生成部、前記比較部、および前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される 請求項15に記載の撮像素子。 The reference voltage generating unit, the comparison unit, and the counters, the imaging device according to claim 15, wherein the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed.
  17. 前記A/D変換部は、 The A / D conversion unit,
    基準電圧を生成する基準電圧生成部と、 A reference voltage generator for generating a reference voltage,
    前記単位画素から読み出された前記フローティングディフュージョンのレベルと、前記基準電圧生成部により生成された前記基準電圧とを比較する比較部と、 A comparator for comparing the level of said floating diffusion read out from the unit pixels, and the reference voltage generated by the reference voltage generator,
    前記比較部の比較結果が変化するまでをカウントするカウンタと を有し、 And a counter for counting until the comparison result of the comparing unit is changed,
    前記カウンタは、前記単位画素群が形成される半導体基板と異なる半導体基板に形成される 請求項15に記載の撮像素子。 The counter, the imaging device according to claim 15, wherein the unit pixel group is formed on a semiconductor substrate different from the semiconductor substrate to be formed.
  18. 前記単位画素から読み出された前記フローティングディフュージョンのレベルは、単数若しくは複数の配線により、前記単位画素群が形成される半導体基板から、前記A/D変換部が形成される半導体基板に伝送される 請求項15に記載の撮像素子。 Level of the floating diffusion read out from the unit pixel, the single or plurality of wires, the semiconductor substrate on which the unit pixel group is formed and transmitted to the semiconductor substrate on which the A / D conversion unit is formed imaging device according to claim 15.
  19. 単位画素のフローティングディフュージョンのリセットを制御するリセット制御信号を生成し、複数の単位画素からなる単位画素群の自身が接続される単位画素に対して前記リセット制御信号を伝送するリセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、 It generates a reset control signal to control the reset of the floating diffusion of the unit pixel, select the reset control line for transmitting the reset control signal to the unit pixels own unit pixel group composed of a plurality of unit pixels are connected by outputting to the reset control line resulting selected said reset control signal, for the combination of the desired unit pixels of the unit pixel group, to perform a reset of the floating diffusion,
    前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を生成し、前記単位画素群の自身が接続される単位画素に対して前記セレクト制御信号を伝送するセレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる 制御方法。 Generates a select control signal for controlling the readout of the level of the floating diffusion, and select the select control line itself of the unit pixel group transmits the select control signals to the unit pixels connected, generated the select the by outputting the select control line selects the control signal, the reset control line outputs the reset control signal is connected, including any one of the unit pixels of the combination, desired of the unit pixel group control method for a combination of unit pixels, so as to perform a reading of the level of the floating diffusion.
  20. 被写体を撮像する撮像部と、 An imaging unit for imaging a subject,
    前記撮像部による撮像により得られた画像データを画像処理する画像処理部と を備え、 And an image processing section performing image processing on image data obtained by imaging by the imaging unit,
    前記撮像部は、 The imaging unit,
    複数の単位画素からなる単位画素群と、 A unit pixel group consisting of a plurality of unit pixels,
    前記単位画素群の、自身が接続される単位画素に対して、フローティングディフュージョンのリセットを制御するリセット制御信号を伝送するリセット制御線と、 Of the unit pixel group, to a unit pixel itself is connected, and a reset control line for transmitting a reset control signal to control the reset of the floating diffusion,
    前記単位画素群の、自身が接続される単位画素に対して、前記フローティングディフュージョンのレベルの読み出しを制御するセレクト制御信号を伝送するセレクト制御線と、 A select control line of the unit pixel group, to a unit pixel itself is connected, for transmitting a select control signal for controlling the readout of the level of the floating diffusion,
    前記リセット制御信号を生成し、前記リセット制御線を選択し、生成した前記リセット制御信号を選択した前記リセット制御線に出力することにより、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのリセットを行わせ、前記セレクト制御信号を生成し、前記セレクト制御線を選択し、生成した前記セレクト制御信号を選択した前記セレクト制御線に出力することにより、前記リセット制御信号を出力した前記リセット制御線が接続される前記組み合わせの単位画素のいずれか1つを含む、前記単位画素群の所望の単位画素の組み合わせに対して、前記フローティングディフュージョンのレベルの読み出しを行わせる制御部と を備える撮像装置。 Generating said reset control signal, selects the reset control line, by outputting to the reset control line selects the generated the reset control signal, for the combination of the desired unit pixels of the unit pixel group, said reset to perform the floating diffusion, and generates the select control signal, the select select control line, by outputting the select control line selects the generated said select control signal, outputs the reset control signal above, including any one of the unit pixels of the combined reset control line is connected with, for the combination of the desired unit pixels of the unit pixel group, and a control unit to perform reading of the level of the floating diffusion imaging device comprising a.
JP2014090101A 2014-04-24 2014-04-24 Imaging device, control method and imaging apparatus Pending JP2015211259A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014090101A JP2015211259A (en) 2014-04-24 2014-04-24 Imaging device, control method and imaging apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014090101A JP2015211259A (en) 2014-04-24 2014-04-24 Imaging device, control method and imaging apparatus
PCT/JP2015/061310 WO2015163170A1 (en) 2014-04-24 2015-04-13 Image pickup element, control method, and image pickup device

Publications (1)

Publication Number Publication Date
JP2015211259A true true JP2015211259A (en) 2015-11-24

Family

ID=54332337

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014090101A Pending JP2015211259A (en) 2014-04-24 2014-04-24 Imaging device, control method and imaging apparatus

Country Status (2)

Country Link
JP (1) JP2015211259A (en)
WO (1) WO2015163170A1 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017119166A1 (en) * 2016-01-06 2017-07-13 ソニー株式会社 Solid-state image pickup element, method for driving solid-state image pickup element, and electronic apparatus
WO2017168502A1 (en) * 2016-03-28 2017-10-05 オリンパス株式会社 Ad converter and image sensor
WO2017179442A1 (en) * 2016-04-14 2017-10-19 ソニー株式会社 Solid-state imaging element, method for operating solid-state imaging element, imaging device and electronic device
WO2018020857A1 (en) * 2016-07-27 2018-02-01 ソニーセミコンダクタソリューションズ株式会社 Solid-state imaging element, imaging device, and method for controlling solid-state imaging element

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11261046A (en) * 1998-03-12 1999-09-24 Canon Inc Solid-state image pickup device
JP5038188B2 (en) * 2008-02-28 2012-10-03 キヤノン株式会社 Imaging apparatus and an imaging system using the same
JP5251412B2 (en) * 2008-10-09 2013-07-31 ソニー株式会社 A solid-state imaging device and its driving method, and a camera system,
JP2012010055A (en) * 2010-06-24 2012-01-12 Sony Corp Object imaging device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017119166A1 (en) * 2016-01-06 2017-07-13 ソニー株式会社 Solid-state image pickup element, method for driving solid-state image pickup element, and electronic apparatus
WO2017168502A1 (en) * 2016-03-28 2017-10-05 オリンパス株式会社 Ad converter and image sensor
WO2017179442A1 (en) * 2016-04-14 2017-10-19 ソニー株式会社 Solid-state imaging element, method for operating solid-state imaging element, imaging device and electronic device
WO2018020857A1 (en) * 2016-07-27 2018-02-01 ソニーセミコンダクタソリューションズ株式会社 Solid-state imaging element, imaging device, and method for controlling solid-state imaging element

Also Published As

Publication number Publication date Type
WO2015163170A1 (en) 2015-10-29 application

Similar Documents

Publication Publication Date Title
US20130068929A1 (en) Stacked-chip imaging systems
US20100238330A1 (en) Solid-state imaging device, signal processing method thereof and image capturing apparatus
US20130194471A1 (en) Solid-state image sensor and camera system
US20080180555A1 (en) Solid-state imaging device and imaging device
US20140139713A1 (en) Solid-state imaging device, imaging device, and signal reading method
US20130092820A1 (en) Solid-state imaging device and imaging device
JP2006080937A (en) Method and device for acquiring physical information, semiconductor device for physical quantity distribution detection, program, and image pickup module
US20100283881A1 (en) Solid-state imaging apparatus, driving method of the solid-state imaging apparatus, and electronic equipment
JP2010245955A (en) Solid-state imaging device and camera system
JP2010212769A (en) Image pickup apparatus
JP2009049870A (en) Solid-state imaging apparatus, and imaging apparatus
US20100253799A1 (en) Solid-state imaging device, signal processing method of solid-state imaging device, and electronic apparatus
JP2013051674A (en) Imaging device in which peripheral circuit is arranged and increase in chip area is suppressed, and imaging apparatus
JP2006270293A (en) Physical quantity distribution detecting apparatus, and physical information acquisition method, and physical information acquisition apparatus
US20140077063A1 (en) Imagers with stacked integrated circuit dies
JP2009159186A (en) Driver of imaging element, method of driving imaging element, imaging device, and imaging element
US20140016006A1 (en) Driving method for image pickup apparatus and driving method for image pickup system
US7777798B2 (en) Physical quantity detecting device, method of driving the physical quantity detecting device and imaging apparatus
JP2012104684A (en) Solid-state image pickup device and electronic apparatus
JP2010268529A (en) Solid-state imaging apparatus and electronic apparatus
US20130293753A1 (en) Image data compression using stacked-chip image sensors
JP2010136226A (en) Solid-state imaging device, method of processing signal of the same, and image capturing apparatus
US20130141620A1 (en) Solid-state image pickup device, image pickup device, and signal reading method
JP2013005397A (en) Electronic apparatus and driving method for electronic apparatus
JP2005198001A (en) Solid state image pickup device