JP2015106724A - エンファシス付加装置及びエンファシス付加方法 - Google Patents
エンファシス付加装置及びエンファシス付加方法 Download PDFInfo
- Publication number
- JP2015106724A JP2015106724A JP2013246268A JP2013246268A JP2015106724A JP 2015106724 A JP2015106724 A JP 2015106724A JP 2013246268 A JP2013246268 A JP 2013246268A JP 2013246268 A JP2013246268 A JP 2013246268A JP 2015106724 A JP2015106724 A JP 2015106724A
- Authority
- JP
- Japan
- Prior art keywords
- value
- emphasis
- amplitude
- input
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000006243 chemical reaction Methods 0.000 claims description 25
- 239000002243 precursor Substances 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
Description
前記試験用信号に付加するエンファシス波形におけるビットの強弱調整が可能な箇所であるタップに設定する振幅値をdB値として入力するdB値入力用ボックス4Ca又は前記振幅値をVp-p 値として入力するVp-p 値入力用ボックス4Cbの何れかを表示部4の表示画面上に表示制御する表示制御部5と、
設定される前記振幅値の単位に応じて前記dB値入力用ボックス又は前記Vp-p 値入力用ボックスの何れかを表示する際に操作される入力画面切替手段4Eと、
設定入力された前記振幅値を基づく振幅量を前記各タップのエンファシスを生成するための設定値を算出する算出処理部6と、
該算出処理部で算出された前記設定値に基づいて生成したエンファシス波形を前記試験用信号に付加するエンファシス波形付加部7と、
を備えたことを特徴とする。
前記表示制御部5は、
対応する前記dB値入力用ボックスの近傍に関連付けした状態で表示され、前記算出処理部で換算された当該dB値入力用ボックスに入力された前記dB値を換算した前記dB値換算振幅値を表示するdB値換算表示ボックス4Daと、
対応する前記Vp-p 値入力用ボックスの近傍に関連付けした状態で表示され、前記算出処理部で換算された当該Vp-p 値入力用ボックスに入力された前記Vp-p 値を換算した前記Vp-p 値換算振幅値を表示するVp-p 値換算表示ボックス4Dbと、
を前記表示部4の表示画面上に表示制御することを特徴とする。
前記試験用信号に付加するエンファシス波形におけるビットの強弱調整が可能な箇所であるタップに設定する振幅値をdB値として入力するdB値入力用ボックス4Ca又は前記振幅値をVp-p 値として入力するVp-p 値入力用ボックス4Cbの何れかを表示部4の表示画面上に表示するステップと、
設定される前記振幅値の単位に応じて前記dB値入力用ボックス又は前記Vp-p 値入力用ボックスの何れかを入力画面切替手段4Eで切り替えて表示させるステップと、
設定入力された前記振幅値を基づく振幅量を前記各タップのエンファシスを生成するための設定値を算出するステップと、
前記算出された前記設定値に基づいてエンファシス波形を前記試験用信号に付加するステップと、
を含むことを特徴とする。
図1に示すように、エンファシス付加装置1は、予め決められた所定パターンの試験用信号(元信号)にエンファシス波形を付加するにあたり、操作部2、情報記憶部3、表示部4、表示制御部5、算出処理部6、エンファシス波形付加部7を備えて概略構成されている。
なお、換算用計算式としては、下記に示すようにdB値をVp-p 値に換算する方法として下記数式1、2を用い、Vp-p 値をdB値に換算する方法として下記数式3〜5を用い、アイ振幅の振幅値(Vp-p )をEAとして表記する。
まず、ユーザによりEAと各カーソルのdB値がそれぞれ入力されると、算出処理部6は、アイ振幅を加味した各カーソルのdB値を下記数式1を用いて算出する。
α=20log10(EA)+Cursor[dB]・・・(数式1)
次に、数式1で算出したαとを用いて、下記数式2に代入して各カーソルのdB値をVp-p 値に換算する。
Cursor[Vp-p ]=10^((α)/20)・・・(数式2)
そして、各カーソルに対応した換算結果であるCursor[Vp-p ]をdB値換算振幅値として表示制御部5に出力する。
まず、ユーザによりEAと各カーソルのVp-p 値がそれぞれ入力されると、算出処理部6は、下記数式3、4を用いて各カーソルのVp-p 値をdB値に換算する。
β=20log10(Cursor[Vp-p ])・・・(数式3)
γ=20log10(EA)・・・(数式4)
そして、算出したアイ振幅の振幅値(β)と、各カーソルの振幅値(γ)を差し引いてカーソル毎の換算値を取得する。
β−γ=Cursor[dB]・・・(数式5)
そして、各カーソルに対応した換算結果であるCursor[dB]をVp-p 値換算振幅値として表示制御部5に出力する。
2…操作部
3…情報記憶部
4…表示部
4A…波形表示エリア
4B…数値入力エリア
4C…振幅値入力ボックス(4Ca…dB値入力用ボックス、4Cb…Vp-p 値入力用ボックス、4Cc…アイ振幅値入力用ボックス)
4D…換算値表示ボックス(4Da…dB値換算表示ボックス、4Db…Vp-p 値換算表示ボックス)
4E…入力画面切替キー(入力画面切替手段)
5…表示制御部
6…算出処理部
7…エンファシス波形付加部
11 制御回路
12 データ保持回路
13 切替回路
14 増幅回路
15 加算回路
Claims (3)
- 試験対象物に入力するデジタルの試験用信号に任意のエンファシス波形を付加するエンファシス付加装置(1)であって、
前記試験用信号に付加するエンファシス波形におけるビットの強弱調整が可能な箇所であるタップに設定する振幅値をdB値として入力するdB値入力用ボックス(4Ca)又は前記振幅値をVp-p 値として入力するVp-p 値入力用ボックス(4Cb)の何れかを表示部4の表示画面上に表示制御する表示制御部(5)と、
設定される前記振幅値の単位に応じて前記dB値入力用ボックス又は前記Vp-p 値入力用ボックスの何れかを表示する際に操作される入力画面切替手段(4E)と、
設定入力された前記振幅値を基づく振幅量を前記各タップのエンファシスを生成するための設定値を算出する算出処理部(6)と、
該算出処理部で算出された前記設定値に基づいて生成したエンファシス波形を前記試験用信号に付加するエンファシス波形付加部(7)と、
を備えたことを特徴とするエンファシス付加装置。 - 前記算出処理部(6)は、さらに前記dB値入力用ボックス(4Ca)に入力されたdB値である前記振幅値をVp-p 値に換算したdB値換算振幅値を算出する機能と、前記Vp-p 値入力用ボックス(4Cb)に入力されたVp-p 値である前記振幅値をdB値に換算したVp-p 値換算振幅値を算出する機能とを有し、
前記表示制御部(5)は、
対応する前記dB値入力用ボックスの近傍に関連付けした状態で表示され、前記算出処理部で換算された当該dB値入力用ボックスに入力された前記dB値を換算した前記dB値換算振幅値を表示するdB値換算表示ボックス(4Da)と、
対応する前記Vp-p 値入力用ボックスの近傍に関連付けした状態で表示され、前記算出処理部で換算された当該Vp-p 値入力用ボックスに入力された前記Vp-p 値を換算した前記Vp-p 値換算振幅値を表示するVp-p 値換算表示ボックス(4Db)と、
を前記表示部(4)の表示画面上に表示制御することを特徴とする請求項1記載のエンファシス付加装置。 - 試験対象物に入力するデジタルの試験用信号に任意のエンファシス波形を付加するエンファシス付加方法であって、
前記試験用信号に付加するエンファシス波形におけるビットの強弱調整が可能な箇所であるタップに設定する振幅値をdB値として入力するdB値入力用ボックス(4Ca)又は前記振幅値をVp-p 値として入力するVp-p 値入力用ボックス(4Cb)の何れかを表示部(4)の表示画面上に表示するステップと、
設定される前記振幅値の単位に応じて前記dB値入力用ボックス又は前記Vp-p 値入力用ボックスの何れかを入力画面切替手段(4E)で切り替えて表示させるステップと、
設定入力された前記振幅値を基づく振幅量を前記各タップのエンファシスを生成するための設定値を算出するステップと、
前記算出された前記設定値に基づいてエンファシス波形を前記試験用信号に付加するステップと、
を含むことを特徴とするエンファシス付加方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013246268A JP5864519B2 (ja) | 2013-11-28 | 2013-11-28 | エンファシス付加装置及びエンファシス付加方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013246268A JP5864519B2 (ja) | 2013-11-28 | 2013-11-28 | エンファシス付加装置及びエンファシス付加方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015106724A true JP2015106724A (ja) | 2015-06-08 |
JP5864519B2 JP5864519B2 (ja) | 2016-02-17 |
Family
ID=53436652
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013246268A Active JP5864519B2 (ja) | 2013-11-28 | 2013-11-28 | エンファシス付加装置及びエンファシス付加方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5864519B2 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011158473A (ja) * | 2010-02-02 | 2011-08-18 | Tektronix Inc | 信号発生装置及び方法 |
-
2013
- 2013-11-28 JP JP2013246268A patent/JP5864519B2/ja active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011158473A (ja) * | 2010-02-02 | 2011-08-18 | Tektronix Inc | 信号発生装置及び方法 |
Non-Patent Citations (3)
Title |
---|
JPN6015034816; 28 Gbit/s 4 タップエンファシス テスト ソリューション MP1825B 4 タップエンファシス Leaflet , 20110421, アンリツ株式会社 * |
JPN6015034818; 最適なプリエンファシス定数の設定 MP1800A シリーズ シグナル クオリティ アナライザ Application Note , 20120113, アンリツ株式会社 * |
JPN6015034821; SerialXpress - 任意波形ジェネレータ用ジッタ生成ソフトウェア SDX100・SDXUP データ・シート Updated 9 , 200910, テクトロニクス * |
Also Published As
Publication number | Publication date |
---|---|
JP5864519B2 (ja) | 2016-02-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5306166B2 (ja) | 通信装置 | |
JP5496940B2 (ja) | エンファシス付加装置及びエンファシス付加方法 | |
US9544864B1 (en) | Data transmission system and receiving device | |
US10607531B2 (en) | Display driving circuit, driving method thereof and display apparatus | |
Reis et al. | Software defined radio on digital communications: A new teaching tool | |
CN104660303A (zh) | 用于串行通信链路中的功率感知均衡的方法和装置 | |
JP2012050069A (ja) | 信号発生装置及び発生方法 | |
JP5864519B2 (ja) | エンファシス付加装置及びエンファシス付加方法 | |
JP6124927B2 (ja) | エンファシス付加装置及びエンファシス付加方法 | |
US7774516B2 (en) | Communicating system and method thereof | |
JP5844791B2 (ja) | エンファシス付加装置及びエンファシス付加方法 | |
US10116428B2 (en) | Echo cancellation for high speed full duplex data transmissions | |
JP5410454B2 (ja) | パルスパターン発生装置及び該装置を用いた誤り率測定システム並びにパルスパターン発生方法 | |
JP6130239B2 (ja) | 半導体装置、表示装置、及び信号取込方法 | |
US10033344B2 (en) | Digital signal processor and audio device | |
CN109728794B (zh) | 滤波器系数计算装置和方法及其信号生成装置和方法 | |
JP4815123B2 (ja) | 電磁妨害を低減する方法とタイミングコントローラー | |
US20160065397A1 (en) | Method for performing loop unrolled decision feedback equalization in an electronic device with aid of voltage feedforward, and associated apparatus | |
US7155164B1 (en) | Method and apparatus for performing transmit pre-emphasis | |
EP1753221A2 (en) | Media player and control method thereof | |
JP6483201B2 (ja) | エンファシス発生器およびエンファシス発生方法 | |
JP6694806B2 (ja) | 測定装置及び該装置のパラメータ設定方法 | |
JP2004333592A (ja) | 音場制御装置 | |
JP7508625B1 (ja) | 誤り率測定装置及び誤り率測定方法 | |
KR20030058732A (ko) | 액정 표시 장치의 구동 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150820 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150901 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151013 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151124 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151224 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5864519 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |